JP7148220B2 - 半導体パッケージ及びその製造方法 - Google Patents
半導体パッケージ及びその製造方法 Download PDFInfo
- Publication number
- JP7148220B2 JP7148220B2 JP2016154512A JP2016154512A JP7148220B2 JP 7148220 B2 JP7148220 B2 JP 7148220B2 JP 2016154512 A JP2016154512 A JP 2016154512A JP 2016154512 A JP2016154512 A JP 2016154512A JP 7148220 B2 JP7148220 B2 JP 7148220B2
- Authority
- JP
- Japan
- Prior art keywords
- semiconductor package
- external terminal
- cutting
- die pad
- semiconductor element
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000004065 semiconductor Substances 0.000 title claims description 137
- 238000004519 manufacturing process Methods 0.000 title claims description 35
- 238000007789 sealing Methods 0.000 claims description 40
- 238000005520 cutting process Methods 0.000 claims description 33
- 239000011159 matrix material Substances 0.000 claims description 10
- 230000001154 acute effect Effects 0.000 claims description 4
- 238000010438 heat treatment Methods 0.000 claims description 2
- 238000002844 melting Methods 0.000 claims description 2
- 230000008018 melting Effects 0.000 claims description 2
- 229910000679 solder Inorganic materials 0.000 description 49
- 239000011347 resin Substances 0.000 description 29
- 229920005989 resin Polymers 0.000 description 29
- CNQCVBJFEGMYDW-UHFFFAOYSA-N lawrencium atom Chemical compound [Lr] CNQCVBJFEGMYDW-UHFFFAOYSA-N 0.000 description 13
- 238000000034 method Methods 0.000 description 10
- 230000000694 effects Effects 0.000 description 8
- 239000000758 substrate Substances 0.000 description 8
- 229910052751 metal Inorganic materials 0.000 description 6
- 239000002184 metal Substances 0.000 description 6
- 230000004048 modification Effects 0.000 description 4
- 238000012986 modification Methods 0.000 description 4
- 239000000463 material Substances 0.000 description 3
- 238000004080 punching Methods 0.000 description 3
- 239000010949 copper Substances 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 238000005530 etching Methods 0.000 description 2
- 239000010931 gold Substances 0.000 description 2
- 238000005507 spraying Methods 0.000 description 2
- 239000004925 Acrylic resin Substances 0.000 description 1
- 229920000178 Acrylic resin Polymers 0.000 description 1
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 1
- 239000000853 adhesive Substances 0.000 description 1
- 230000001070 adhesive effect Effects 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 239000004643 cyanate ester Substances 0.000 description 1
- 239000008393 encapsulating agent Substances 0.000 description 1
- 238000005538 encapsulation Methods 0.000 description 1
- 239000003822 epoxy resin Substances 0.000 description 1
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 1
- 229910052737 gold Inorganic materials 0.000 description 1
- 239000012535 impurity Substances 0.000 description 1
- 238000002347 injection Methods 0.000 description 1
- 239000007924 injection Substances 0.000 description 1
- 238000000465 moulding Methods 0.000 description 1
- 238000007747 plating Methods 0.000 description 1
- 229920000647 polyepoxide Polymers 0.000 description 1
- 229920001721 polyimide Polymers 0.000 description 1
- 239000009719 polyimide resin Substances 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 229910052709 silver Inorganic materials 0.000 description 1
- 239000004332 silver Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48245—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
- H01L2224/48247—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
- H01L2224/491—Disposition
- H01L2224/4912—Layout
- H01L2224/49171—Fan-out arrangements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/93—Batch processes
- H01L2224/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L2224/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
Landscapes
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
- Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
- Dicing (AREA)
- Lead Frames For Integrated Circuits (AREA)
Description
[半導体パッケージの構成]
図1を用いて、本発明の第1実施形態に係る半導体パッケージの構成について説明する。図1(a)は、本発明の第1実施形態に係る半導体パッケージの概略構成を示す上面図であり、図1(b)は、本発明の第1実施形態に係る半導体パッケージの概略構成を示す側面図である。半導体パッケージ10は、外部端子101、ダイパッド102、半導体素子103、ワイヤ104、封止樹脂(モールド樹脂)105及び半田106を含む。
図2は、本発明の第1実施形態に係る外部端子の構造を示す拡大図である。外部端子101は、ダイパッド102の周囲に複数個配置され、半導体素子103が配置される側(上側)とは反対側の下面(第1面)120に一端面122に凹部を有する。
図3乃至図5を用いて、半導体パッケージ10の製造方法について説明する。図3乃至図5は、それぞれ本発明の第1実施形態に係る半導体パッケージの製造方法の一部を説明するための断面図である。図3乃至図5において、図1に示す要素と同じ要素には同一の符号を付した。
図6を用いて、本発明の第2実施形態に係る半導体パッケージ10Aについて説明する。図6(a)は、本発明の第2実施形態に係る半導体パッケージの概略構成を示す図である。図6(b)は、図6(a)のA-A’線での断面図である。本実施形態は、外部端子の一端面に導電膜111を有する点、外部端子101の一端面と封止樹脂105Aの側面が一致しない点において、第1実施形態と異なり、その他の点は、第1実施形態と同じである。ここでは、第1実施形態と重複する点は説明を省略する。
図9を用いて、本発明の第3実施形態に係る半導体パッケージ10Bについて説明する。図9(a)は、本発明の第3実施形態に係る半導体パッケージの概略構成を示す図である。図9(b)は、図9(a)のB-B’線での断面図である。本実施形態は、外部端子の一端面(側面)に導電膜111Bを有する点において、第1実施形態と異なり、その他の点は、第1実施形態と同じである。ここでは、第1実施形態と重複する点は説明を省略する。
第2実施形態及び第3実施形態では、図7(b)及び図10(c)に示すように、外部端子101がある側の面に対して垂直に切断していた。もっとも、切断のしかたは、これに限定されるものではなく、テーパダイシングによってもよい。ここで、テーパダイシングとは、テーパ付きブレードを用いて、テーパ形状に切断することを意味する。言い換えれば、外部端子101の一方の面(第1面)120と一端面とが形成する角度が鋭角又は鈍角である。すなわち、外部端子101がある側の面からテーパ形状に切り込むと、外部端子101の一方の面(第1面)120と一端面とが形成する角度は鈍角となる。他方、外部端子101がある側の面と反対側の面からテーパ形状に切り込むと、外部端子101の一方の面(第1面)120と一端面とが形成する角度は鋭角となる。
第1実施形態から第3実施形態及び変形例1においては、外部端子101に凹部107を形成し、凹部107に半田106を形成していた。本変形例では、凹部107を形成しない。他方、第2実施形態、第3実施形態及び変形例1と同様に、外部端子101の一端面に導電膜を形成する。これによって、外側端子101端面側に良好な半田フィレットを形成することが可能となり、接合強度を高めるとともに、実装信頼性が向上するという効果を奏する。また、外側端子101端面側に良好な半田フィレットを形成することが可能となり、半導体パッケージの上面から半田フィレットを観察することにより、半導体パッケージと基板との半田接合が十分に行われているかどうかを容易に確認することができるという効果を奏する。
[半導体パッケージの構成]
図12及び図13を用いて、第4実施形態に係る半導体パッケージ40について説明する。図12(a)は、第4実施形態に係る半導体パッケージの概略を示す上面図である。図12(b)は、第4実施形態に係る半導体パッケージの概略を示す側面図である。図13(a)は、図12(b)におけるコーナーパッド付近の拡大図である。図13(b)は、第4実施形態に係る半導体パッケージを基板に実装したときのコーナーパッド付近の拡大図である。
101、401、801、901:外部端子
102、802:ダイパッド
103、803:半導体素子
104、804:ワイヤ
105、405、805、905:封止樹脂
106:半田 111:導電膜
412、912:コーナーパッド 414、914:半田フィレット
Claims (11)
- 半導体素子が配置されるダイパッドと前記ダイパッドの周囲に第1面に凹部を有する外部端子とをそれぞれ含み、マトリックス状に配置された複数の単位フレームと、前記複数の単位フレームを接続するとともにダイシングブレードにより切断される切断領域とを含む単位フレーム集合体を備えるリードフレームを準備し、
前記ダイパッドの前記第1面と反対側の面である第2面に複数の信号端子を有する半導体素子を配置し、
前記外部端子と前記半導体素子の信号端子とを電気的に接続し、
前記外部端子の前記第1面が露出するように、前記ダイパッド、前記半導体素子を封入する封止体を形成し、
前記外部端子の凹部に導電性のペーストを前記封止体の表面から突出するように充填し、
前記導電性のペーストを加熱により溶融及び固化させて導電性の接続端子を形成し、
前記切断領域に沿って個片化することを含む半導体パッケージの製造方法。 - 前記接続端子を形成後に、前記切断領域に沿って前記第1面側から前記封止体の一部まで切り込み溝を形成し、
前記切り込み溝を形成したことによって露出した前記外部端子の側面に導電膜を形成し、
前記封止体の残部を切断することによって前記個片化することを特徴とする請求項1の半導体パッケージの製造方法。 - 前記切り込み溝は、テーパ形状に切り込むことによって形成することを特徴とする請求項2に記載の半導体パッケージの製造方法。
- 前記切り込み溝の幅は、前記残部の切断幅よりも広いことを特徴とする請求項2又は請求項3に記載の半導体パッケージの製造方法。
- 前記接続端子を形成後に、前記接続端子側の面又は当該接続端子側の面の反対側の面である前記封止体側の面にテープを貼り、
前記切断領域に沿って切断し、
前記切断することによって露出した前記外部端子の側面に導電膜を形成し、
前記テープを剥がすことによって前記個片化することを特徴とする請求項1に記載の半導体パッケージの製造方法。 - 前記切断は、テーパ形状に切り込むことによって行うことを特徴とする請求項5に記載の半導体パッケージの製造方法。
- 半導体素子が配置されるダイパッドと前記ダイパッドの周囲に外部端子とをそれぞれ含み、マトリックス状に配置された複数の単位フレームと、前記複数の単位フレームを接続するとともにダイシングブレードにより切断される切断領域とを含む単位フレーム集合体を備えるリードフレームを準備し、
第2面に複数の信号端子を有する半導体素子を配置し、
前記外部端子と前記半導体素子の信号端子とを電気的に接続し、
前記外部端子の前記第2面と反対側の面である第1面が露出するように、前記ダイパッド、前記半導体素子を封入する封止体を形成し、
前記切断領域に沿って前記第1面側から前記封止体の一部まで切り込み溝を形成し、
前記切り込み溝を形成したことによって露出した前記外部端子の側面に導電膜を前記封止体の側面から突出するように形成し、
前記封止体の残部を切断することによって個片化することを含む半導体パッケージの製造方法。 - 前記切り込み溝を形成することは、テーパ形状に切り込むことによって行うことを特徴とする請求項7に記載の半導体パッケージの製造方法。
- ダイパッドと、
前記ダイパッドの上に配置され、複数の信号端子を有する半導体素子と、
前記ダイパッドの周囲に複数個配置され、前記半導体素子が配置される側とは反対側の第1面に一端面に凹部を有する外部端子と、
前記外部端子と前記半導体素子の信号端子とを電気的に接続する配線と、
前記外部端子の前記第1面と前記一端面が露出するように、前記ダイパッド、前記半導体素子及び前記配線を封止する封止体と、
前記凹部に配置され前記封止体の表面から突出するように設けられ導電性の接続端子と
を備える半導体パッケージ。 - 前記外部端子の前記第1面と前記一端面とが形成する角度が鋭角又は鈍角であることを特徴とする請求項9に記載の半導体パッケージ。
- 前記外部端子の前記一端面に配置される導電膜をさらに有することを特徴とする請求項9又は10に記載の半導体パッケージ。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2015158072 | 2015-08-10 | ||
JP2015158072 | 2015-08-10 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2017038051A JP2017038051A (ja) | 2017-02-16 |
JP7148220B2 true JP7148220B2 (ja) | 2022-10-05 |
Family
ID=58048628
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2016154512A Active JP7148220B2 (ja) | 2015-08-10 | 2016-08-05 | 半導体パッケージ及びその製造方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP7148220B2 (ja) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP7391465B2 (ja) * | 2019-03-26 | 2023-12-05 | 株式会社ディスコ | パッケージチップの製造方法 |
JP2021118292A (ja) * | 2020-01-28 | 2021-08-10 | 株式会社ディスコ | パッケージ基板の加工方法 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20060043566A1 (en) | 2004-08-25 | 2006-03-02 | Mitsubishi Denki Kabushiki Kaisha | Electronic component package |
JP2006073570A (ja) | 2004-08-31 | 2006-03-16 | Renesas Technology Corp | 半導体装置及びその製造方法 |
US20140001616A1 (en) | 2012-06-29 | 2014-01-02 | Freescale Semiconductor, Inc. | Semiconductor device package and method of manufacture |
WO2015015850A1 (ja) | 2013-08-02 | 2015-02-05 | 株式会社村田製作所 | モジュールおよびその製造方法 |
WO2015145651A1 (ja) | 2014-03-27 | 2015-10-01 | ルネサスエレクトロニクス株式会社 | 半導体装置の製造方法および半導体装置 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05166964A (ja) * | 1991-12-16 | 1993-07-02 | Hitachi Ltd | 半導体装置 |
JP3831504B2 (ja) * | 1997-12-25 | 2006-10-11 | 三洋電機株式会社 | リードフレーム |
JP3877409B2 (ja) * | 1997-12-26 | 2007-02-07 | 三洋電機株式会社 | 半導体装置の製造方法 |
US6608366B1 (en) * | 2002-04-15 | 2003-08-19 | Harry J. Fogelson | Lead frame with plated end leads |
-
2016
- 2016-08-05 JP JP2016154512A patent/JP7148220B2/ja active Active
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20060043566A1 (en) | 2004-08-25 | 2006-03-02 | Mitsubishi Denki Kabushiki Kaisha | Electronic component package |
JP2006066545A (ja) | 2004-08-25 | 2006-03-09 | Mitsubishi Electric Corp | 電子部品パッケージ |
JP2006073570A (ja) | 2004-08-31 | 2006-03-16 | Renesas Technology Corp | 半導体装置及びその製造方法 |
US20140001616A1 (en) | 2012-06-29 | 2014-01-02 | Freescale Semiconductor, Inc. | Semiconductor device package and method of manufacture |
JP2014011457A (ja) | 2012-06-29 | 2014-01-20 | Freescale Semiconductor Inc | 半導体デバイスパッケージおよび製造方法 |
WO2015015850A1 (ja) | 2013-08-02 | 2015-02-05 | 株式会社村田製作所 | モジュールおよびその製造方法 |
WO2015145651A1 (ja) | 2014-03-27 | 2015-10-01 | ルネサスエレクトロニクス株式会社 | 半導体装置の製造方法および半導体装置 |
US20160254214A1 (en) | 2014-03-27 | 2016-09-01 | Renesas Electronics Corporaton | Method of manufacturing semiconductor device and semiconductor device |
Also Published As
Publication number | Publication date |
---|---|
JP2017038051A (ja) | 2017-02-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8115299B2 (en) | Semiconductor device, lead frame and method of manufacturing semiconductor device | |
US6437429B1 (en) | Semiconductor package with metal pads | |
US6262490B1 (en) | Substrate strip for use in packaging semiconductor chips | |
US9691688B2 (en) | Thin plastic leadless package with exposed metal die paddle | |
US10930581B2 (en) | Semiconductor package with wettable flank | |
US7671451B2 (en) | Semiconductor package having double layer leadframe | |
US7042068B2 (en) | Leadframe and semiconductor package made using the leadframe | |
KR101645771B1 (ko) | 반도체 장치 및 그 제조 방법 | |
EP3440697B1 (en) | Flat no-leads package with improved contact leads | |
US8133759B2 (en) | Leadframe | |
US20030006055A1 (en) | Semiconductor package for fixed surface mounting | |
CN102891125B (zh) | 芯片封装结构及其制作方法 | |
US20090032977A1 (en) | Semiconductor device | |
JP2002134677A (ja) | 半導体装置およびその製造方法 | |
US9659842B2 (en) | Methods of fabricating QFN semiconductor package and metal plate | |
US10290593B2 (en) | Method of assembling QFP type semiconductor device | |
JP2003174131A (ja) | 樹脂封止型半導体装置及びその製造方法 | |
CN101325190A (zh) | 导线架上具有图案的四方扁平无引脚封装结构 | |
US20090206459A1 (en) | Quad flat non-leaded package structure | |
JP7148220B2 (ja) | 半導体パッケージ及びその製造方法 | |
JP7621130B2 (ja) | 半導体装置 | |
JP2001077279A (ja) | リードフレームとそれを用いた樹脂封止型半導体装置の製造方法 | |
JP4446719B2 (ja) | 樹脂封止型半導体装置の製造方法 | |
US8912046B2 (en) | Integrated circuit packaging system with lead frame and method of manufacture thereof | |
KR100455698B1 (ko) | 칩 싸이즈 패키지 및 그 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20190802 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20200423 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20201006 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20201203 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20210629 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20210826 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20211028 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20220315 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20220615 |
|
C60 | Trial request (containing other claim documents, opposition documents) |
Free format text: JAPANESE INTERMEDIATE CODE: C60 Effective date: 20220615 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20220627 |
|
C21 | Notice of transfer of a case for reconsideration by examiners before appeal proceedings |
Free format text: JAPANESE INTERMEDIATE CODE: C21 Effective date: 20220628 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20220830 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20220922 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7148220 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |