JP6474280B2 - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP6474280B2 JP6474280B2 JP2015039775A JP2015039775A JP6474280B2 JP 6474280 B2 JP6474280 B2 JP 6474280B2 JP 2015039775 A JP2015039775 A JP 2015039775A JP 2015039775 A JP2015039775 A JP 2015039775A JP 6474280 B2 JP6474280 B2 JP 6474280B2
- Authority
- JP
- Japan
- Prior art keywords
- transistor
- terminal
- film
- oxide semiconductor
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0008—Arrangements for reducing power consumption
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/674—Thin-film transistors [TFT] characterised by the active materials
- H10D30/6755—Oxide semiconductors, e.g. zinc oxide, copper aluminium oxide or cadmium stannate
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/83—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/421—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs having a particular composition, shape or crystalline structure of the active layer
- H10D86/423—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs having a particular composition, shape or crystalline structure of the active layer comprising semiconductor materials not belonging to the Group IV, e.g. InGaZnO
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/60—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs wherein the TFTs are in active matrices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D87/00—Integrated devices comprising both bulk components and either SOI or SOS components on the same substrate
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Thin Film Transistor (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Logic Circuits (AREA)
Description
本実施の形態は、本発明の一態様の半導体装置が有するダイナミック論理回路を示す。図1に示すダイナミック論理回路100は、第1の回路101と、第2の回路102と、第3の回路103と、を有する。第1の回路101は、プリチャージ回路ということもできる。第2の回路は、論理回路網ということもできる。第3の回路103は、スイッチ回路ということもできる。なお、第1の回路101と第3の回路103とを合わせて、プリチャージ回路ということもできる。
実施の形態1に示したダイナミック論理回路はドミノ論理回路とすることができる。ドミノ論理回路の各段の一例を図2に示す。なお、図1と同じ部分は同じ符号を用いて示し説明は省略する。
実施の形態1に示したダイナミック論理回路の更に具体的な構成の一例を示す。図3に示すダイナミック論理回路100において、第1の回路101は、トランジスタ301を少なくとも有する。第2の回路102は、トランジスタ302とトランジスタ303とを少なくとも有する。第3の回路103は、トランジスタ304を少なくとも有する。トランジスタ301はpチャネル型トランジスタとすることができる。トランジスタ302と、トランジスタ303と、トランジスタ304とは、nチャネル型トランジスタとすることができる。
図1や図3で示したダイナミック論理回路に対して、図4に示すダイナミック論理回路100のように、第3の回路103が有するトランジスタ(例えば、図3におけるトランジスタ304)として、半導体層を挟んで、上下にゲートを有するトランジスタ444を用いることができる。つまり、半導体層の下方に絶縁膜を介して第1のゲートを有し、半導体層の上方に別の絶縁膜を介して第2のゲートを有する構成とすることができる。第1のゲート又は第2のゲートの一方は、第9の端子と電気的に接続され、第1のゲート又は第2のゲートの他方は第9−0の端子T9−0と電気的に接続される構成とすることができる。
図1や図3で示したダイナミック論理回路に対して、図5に示すダイナミック論理回路100のように、第2の回路102が有するトランジスタ(例えば、図3におけるトランジスタ302やトランジスタ303)として、半導体層を挟んで、上下にゲートを有するトランジスタ502やトランジスタ503を用いることができる。つまり、半導体層の下方に絶縁膜を介して第1のゲートを有し、半導体層の上方に別の絶縁膜を介して第2のゲートを有する構成とすることができる。トランジスタ502の第1のゲート又は第2のゲートの一方は、第6の端子T6−1と電気的に接続され、第1のゲート又は第2のゲートの他方は第6−0の端子T6−01と電気的に接続される構成とすることができる。トランジスタ503の第1のゲート又は第2のゲートの一方は、第6の端子T6−2と電気的に接続され、第1のゲート又は第2のゲートの他方は第6−0の端子T6−02と電気的に接続される構成とすることができる。
図1や図3で示したダイナミック論理回路に対して、図6に示すダイナミック論理回路100のように、第2の回路102が有するトランジスタ(例えば、図3におけるトランジスタ302やトランジスタ303)として、半導体層を挟んで、上下にゲートを有するトランジスタ502やトランジスタ503を用いることができる。また、第3の回路103が有するトランジスタ(例えば、図3におけるトランジスタ304)として、半導体層を挟んで、上下にゲートを有するトランジスタ444を用いることができる。
図1乃至図6に示したダイナミック論理回路を有する半導体装置の断面構造の一例を、図8に示す。ダイナミック論理回路を有するトランジスタのうち、チャネルが酸化物半導体に形成されるトランジスタをトランジスタ22として示す。ダイナミック論理回路を有するトランジスタのうち、チャネルがシリコンに形成されるトランジスタをトランジスタ23として示す。トランジスタ23の上方にトランジスタ22が設けられている。
図1乃至図6に示したダイナミック論理回路を有する半導体装置の断面構造の一例について、図8とは異なる例を図11に示す。ダイナミック論理回路を有するトランジスタのうち、チャネルが酸化物半導体に形成されるトランジスタをトランジスタ22として示す。ダイナミック論理回路を有するトランジスタのうち、チャネルがシリコンに形成されるトランジスタをトランジスタ23として示す。トランジスタ23の上方にトランジスタ22が設けられている。
図1乃至図6に示したダイナミック論理回路を有する半導体装置の断面構造の一例において、図8や図11に示したトランジスタ22とは異なる構成の、酸化物半導体膜にチャネル形成領域を有するトランジスタの構成例を示す。
本発明の一態様に係る半導体装置は、表示機器、パーソナルコンピュータ、記録媒体を備えた画像再生装置(代表的にはDVD:Digital Versatile Disc等の記録媒体を再生し、その画像を表示しうるディスプレイを有する装置)に用いることができる。その他に、本発明の一態様に係る半導体装置を用いることができる電子機器として、携帯電話、携帯型を含むゲーム機、携帯情報端末、電子書籍端末、ビデオカメラ、デジタルスチルカメラ等のカメラ、ゴーグル型ディスプレイ(ヘッドマウントディスプレイ)、ナビゲーションシステム、音響再生装置(カーオーディオ、デジタルオーディオプレイヤー等)、複写機、ファクシミリ、プリンタ、プリンタ複合機、現金自動預け入れ払い機(ATM)、自動販売機、医療機器などが挙げられる。これら電子機器の具体例を図12に示す。
23 トランジスタ
90 トランジスタ
91 絶縁膜
92a 酸化物半導体膜
92b 酸化物半導体膜
92c 酸化物半導体膜
93 導電膜
94 導電膜
95 絶縁膜
96 導電膜
100 ダイナミック論理回路
101 回路
102 回路
103 回路
200 ドミノ論理回路
201 インバータ
301 トランジスタ
302 トランジスタ
303 トランジスタ
304 トランジスタ
400 基板
401 素子分離領域
402 不純物領域
403 不純物領域
404 チャネル形成領域
405 絶縁膜
406 ゲート電極
411 絶縁膜
412 導電膜
413 導電膜
414 導電膜
416 導電膜
417 導電膜
418 導電膜
420 絶縁膜
421 絶縁膜
422 絶縁膜
430 半導体膜
430a 酸化物半導体膜
430c 酸化物半導体膜
431 ゲート絶縁膜
432 導電膜
433 導電膜
434 ゲート電極
444 トランジスタ
500 トランジスタ
502 トランジスタ
503 トランジスタ
601 基板
610 素子分離領域
611 絶縁膜
612 絶縁膜
613 絶縁膜
625 導電膜
626 導電膜
627 導電膜
634 導電膜
635 導電膜
636 導電膜
637 導電膜
644 導電膜
651 導電膜
652 導電膜
653 導電膜
661 絶縁膜
662 ゲート絶縁膜
663 絶縁膜
700 ドミノ論理回路
701 半導体膜
710 領域
711 領域
721 導電膜
722 導電膜
731 ゲート電極
771 トランジスタ
772 トランジスタ
773 トランジスタ
774 トランジスタ
775 トランジスタ
776 インバータ
777 インバータ
5001 筐体
5002 筐体
5003 表示部
5004 表示部
5005 マイクロホン
5006 スピーカー
5007 操作キー
5008 スタイラス
5101 車体
5102 車輪
5103 ダッシュボード
5104 ライト
5301 筐体
5302 冷蔵室用扉
5303 冷凍室用扉
5401 筐体
5402 表示部
5403 キーボード
5404 ポインティングデバイス
5601 筐体
5602 筐体
5603 表示部
5604 表示部
5605 接続部
5606 操作キー
5801 筐体
5802 筐体
5803 表示部
5804 操作キー
5805 レンズ
5806 接続部
Claims (4)
- 第1の回路と、第2の回路と、第3の回路と、を有し、
前記第1の回路は、第1の端子と、第2の端子と、第3の端子とを有し、
前記第1の回路は、前記第3の端子に入力される信号に応じて、前記第1の端子と前記第2の端子との導通状態又は非導通状態を選択し、
前記第1の端子は、第1の配線と電気的に接続され、
前記第1の配線は、第1の電位を供給し、
前記第2の回路は、第4の端子と、第5の端子と、第6の端子とを有し、
前記第2の回路は、前記第6の端子に入力されるデータ信号に応じて、前記第4の端子と前記第5の端子との導通状態又は非導通状態を選択し、
前記第4の端子は、前記第2の端子と電気的に接続され、
前記第3の回路は、第7の端子と、第8の端子と、第9の端子とを有し、
前記第3の回路は、前記第9の端子に入力される信号に応じて、前記第7の端子と前記第8の端子との導通状態又は非導通状態を選択し、
前記第7の端子は、前記第5の端子と電気的に接続され、
前記第8の端子は、第2の配線と電気的に接続され、
前記第2の配線は、第2の電位を供給し、
前記第1の端子と前記第2の端子とが導通状態であるとき、前記第7の端子と前記第8の端子とは非導通状態であり、
前記第1の端子と前記第2の端子とが非導通状態であるとき、前記第7の端子と前記第8の端子とは導通状態であり、
前記第1の回路は、第1のチャネルがシリコンに形成される第1のトランジスタを有し、
前記第2の回路は、第2のチャネルが酸化物半導体に形成される第2のトランジスタを有し、
前記第3の回路は、第3のチャネルがシリコンに形成される第3のトランジスタを有することを特徴とする半導体装置。 - 請求項1において、
前記第2のトランジスタは、前記第1のトランジスタ又は前記第3のトランジスタの上方に設けられたことを特徴とする半導体装置。 - 第1の回路と、第2の回路と、第3の回路と、を有し、
前記第1の回路は、第1の端子と、第2の端子と、第3の端子とを有し、
前記第1の回路は、前記第3の端子に入力される信号に応じて、前記第1の端子と前記第2の端子との導通状態又は非導通状態を選択し、
前記第1の端子は、第1の配線と電気的に接続され、
前記第1の配線は、第1の電位を供給し、
前記第2の回路は、第4の端子と、第5の端子と、第6の端子とを有し、
前記第2の回路は、前記第6の端子に入力されるデータ信号に応じて、前記第4の端子と前記第5の端子との導通状態又は非導通状態を選択し、
前記第4の端子は、前記第2の端子と電気的に接続され、
前記第3の回路は、第7の端子と、第8の端子と、第9の端子とを有し、
前記第3の回路は、前記第9の端子に入力される信号に応じて、前記第7の端子と前記第8の端子との導通状態又は非導通状態を選択し、
前記第7の端子は、前記第5の端子と電気的に接続され、
前記第8の端子は、第2の配線と電気的に接続され、
前記第2の配線は、第2の電位を供給し、
前記第1の端子と前記第2の端子とが導通状態であるとき、前記第7の端子と前記第8の端子とは非導通状態であり、
前記第1の端子と前記第2の端子とが非導通状態であるとき、前記第7の端子と前記第8の端子とは導通状態であり、
前記第1の回路は、第1のチャネルがシリコンに形成される第1のトランジスタを有し、
前記第2の回路は、第2のチャネルが酸化物半導体に形成される第2のトランジスタを有し、
前記第3の回路は、第3のチャネルが酸化物半導体に形成される第3のトランジスタを有することを特徴とする半導体装置。 - 請求項3において、
前記第2のトランジスタ又は前記第3のトランジスタは、前記第1のトランジスタの上方に設けられたことを特徴とする半導体装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2015039775A JP6474280B2 (ja) | 2014-03-05 | 2015-03-02 | 半導体装置 |
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014042527 | 2014-03-05 | ||
JP2014042527 | 2014-03-05 | ||
JP2015039775A JP6474280B2 (ja) | 2014-03-05 | 2015-03-02 | 半導体装置 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2015181156A JP2015181156A (ja) | 2015-10-15 |
JP2015181156A5 JP2015181156A5 (ja) | 2018-04-12 |
JP6474280B2 true JP6474280B2 (ja) | 2019-02-27 |
Family
ID=54070119
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2015039775A Expired - Fee Related JP6474280B2 (ja) | 2014-03-05 | 2015-03-02 | 半導体装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US9455709B2 (ja) |
JP (1) | JP6474280B2 (ja) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPWO2018220471A1 (ja) * | 2017-06-02 | 2020-05-21 | 株式会社半導体エネルギー研究所 | 記憶装置及びその動作方法 |
CN114141788A (zh) * | 2021-11-17 | 2022-03-04 | 惠州华星光电显示有限公司 | 显示面板及其制作方法 |
Family Cites Families (122)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4870302A (en) | 1984-03-12 | 1989-09-26 | Xilinx, Inc. | Configurable electrical circuit having configurable logic elements and configurable interconnects |
JPS60198861A (ja) | 1984-03-23 | 1985-10-08 | Fujitsu Ltd | 薄膜トランジスタ |
JPH0244256B2 (ja) | 1987-01-28 | 1990-10-03 | Kagaku Gijutsucho Mukizaishitsu Kenkyushocho | Ingazn2o5deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho |
JPH0244258B2 (ja) | 1987-02-24 | 1990-10-03 | Kagaku Gijutsucho Mukizaishitsu Kenkyushocho | Ingazn3o6deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho |
JPS63210023A (ja) | 1987-02-24 | 1988-08-31 | Natl Inst For Res In Inorg Mater | InGaZn↓4O↓7で示される六方晶系の層状構造を有する化合物およびその製造法 |
JPH0244260B2 (ja) | 1987-02-24 | 1990-10-03 | Kagaku Gijutsucho Mukizaishitsu Kenkyushocho | Ingazn5o8deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho |
JPH0244262B2 (ja) | 1987-02-27 | 1990-10-03 | Kagaku Gijutsucho Mukizaishitsu Kenkyushocho | Ingazn6o9deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho |
JPH0244263B2 (ja) | 1987-04-22 | 1990-10-03 | Kagaku Gijutsucho Mukizaishitsu Kenkyushocho | Ingazn7o10deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho |
JPH05251705A (ja) | 1992-03-04 | 1993-09-28 | Fuji Xerox Co Ltd | 薄膜トランジスタ |
JP2985564B2 (ja) | 1993-04-09 | 1999-12-06 | 松下電器産業株式会社 | ダイナミック回路 |
US5559456A (en) | 1992-08-17 | 1996-09-24 | Matsushita Electric Industrial Co., Ltd. | Sensing circuit unit for a dynamic circuit |
JPH06244714A (ja) | 1993-02-17 | 1994-09-02 | Toshiba Corp | ダイナミック回路 |
JP3479375B2 (ja) | 1995-03-27 | 2003-12-15 | 科学技術振興事業団 | 亜酸化銅等の金属酸化物半導体による薄膜トランジスタとpn接合を形成した金属酸化物半導体装置およびそれらの製造方法 |
JPH08274342A (ja) | 1995-03-31 | 1996-10-18 | Seiko Epson Corp | 薄膜トランジスタ、薄膜トランジスタの製造方法および薄膜トランジスタのオフ電流ばらつきの調整方法 |
US5568062A (en) | 1995-07-14 | 1996-10-22 | Kaplinsky; Cecil H. | Low noise tri-state output buffer |
EP0820644B1 (en) | 1995-08-03 | 2005-08-24 | Koninklijke Philips Electronics N.V. | Semiconductor device provided with transparent switching element |
JP3625598B2 (ja) | 1995-12-30 | 2005-03-02 | 三星電子株式会社 | 液晶表示装置の製造方法 |
JP3249396B2 (ja) | 1996-07-04 | 2002-01-21 | 東芝マイクロエレクトロニクス株式会社 | ダイナミック回路 |
US5831451A (en) * | 1996-07-19 | 1998-11-03 | Texas Instruments Incorporated | Dynamic logic circuits using transistors having differing threshold voltages |
JP3036479B2 (ja) | 1997-08-08 | 2000-04-24 | 日本電気株式会社 | ダイナミック論理回路 |
JP3187371B2 (ja) * | 1998-07-15 | 2001-07-11 | 日本電気株式会社 | 半導体集積回路 |
JP4170454B2 (ja) | 1998-07-24 | 2008-10-22 | Hoya株式会社 | 透明導電性酸化物薄膜を有する物品及びその製造方法 |
JP2000150861A (ja) | 1998-11-16 | 2000-05-30 | Tdk Corp | 酸化物薄膜 |
JP3276930B2 (ja) | 1998-11-17 | 2002-04-22 | 科学技術振興事業団 | トランジスタ及び半導体装置 |
TW460731B (en) | 1999-09-03 | 2001-10-21 | Ind Tech Res Inst | Electrode structure and production method of wide viewing angle LCD |
US6424510B1 (en) | 2000-04-28 | 2002-07-23 | Exar Corporation | ESD structure for IC with over-voltage capability at pad in steady-state |
JP4089858B2 (ja) | 2000-09-01 | 2008-05-28 | 国立大学法人東北大学 | 半導体デバイス |
US6684298B1 (en) | 2000-11-09 | 2004-01-27 | University Of Rochester | Dynamic reconfigurable memory hierarchy |
KR20020038482A (ko) | 2000-11-15 | 2002-05-23 | 모리시타 요이찌 | 박막 트랜지스터 어레이, 그 제조방법 및 그것을 이용한표시패널 |
JP3997731B2 (ja) | 2001-03-19 | 2007-10-24 | 富士ゼロックス株式会社 | 基材上に結晶性半導体薄膜を形成する方法 |
JP2002289859A (ja) | 2001-03-23 | 2002-10-04 | Minolta Co Ltd | 薄膜トランジスタ |
JP3925839B2 (ja) | 2001-09-10 | 2007-06-06 | シャープ株式会社 | 半導体記憶装置およびその試験方法 |
JP4090716B2 (ja) | 2001-09-10 | 2008-05-28 | 雅司 川崎 | 薄膜トランジスタおよびマトリクス表示装置 |
JP4164562B2 (ja) | 2002-09-11 | 2008-10-15 | 独立行政法人科学技術振興機構 | ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ |
US7061014B2 (en) | 2001-11-05 | 2006-06-13 | Japan Science And Technology Agency | Natural-superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film |
JP4083486B2 (ja) | 2002-02-21 | 2008-04-30 | 独立行政法人科学技術振興機構 | LnCuO(S,Se,Te)単結晶薄膜の製造方法 |
CN1445821A (zh) | 2002-03-15 | 2003-10-01 | 三洋电机株式会社 | ZnO膜和ZnO半导体层的形成方法、半导体元件及其制造方法 |
JP4524061B2 (ja) | 2002-03-26 | 2010-08-11 | パナソニック株式会社 | レファレンス電圧発生回路とそれを用いた電圧増幅器 |
JP3933591B2 (ja) | 2002-03-26 | 2007-06-20 | 淳二 城戸 | 有機エレクトロルミネッセント素子 |
US7339187B2 (en) | 2002-05-21 | 2008-03-04 | State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University | Transistor structures |
JP2004022625A (ja) | 2002-06-13 | 2004-01-22 | Murata Mfg Co Ltd | 半導体デバイス及び該半導体デバイスの製造方法 |
US7105868B2 (en) | 2002-06-24 | 2006-09-12 | Cermet, Inc. | High-electron mobility transistor with zinc oxide |
US7067843B2 (en) | 2002-10-11 | 2006-06-27 | E. I. Du Pont De Nemours And Company | Transparent oxide semiconductor thin film transistors |
JP4166105B2 (ja) | 2003-03-06 | 2008-10-15 | シャープ株式会社 | 半導体装置およびその製造方法 |
JP2004273732A (ja) | 2003-03-07 | 2004-09-30 | Sharp Corp | アクティブマトリクス基板およびその製造方法 |
JP2004320566A (ja) | 2003-04-17 | 2004-11-11 | Tokyo Cathode Laboratory Co Ltd | 擬似断熱的ダイナミック論理回路 |
JP4108633B2 (ja) | 2003-06-20 | 2008-06-25 | シャープ株式会社 | 薄膜トランジスタおよびその製造方法ならびに電子デバイス |
US7262463B2 (en) | 2003-07-25 | 2007-08-28 | Hewlett-Packard Development Company, L.P. | Transistor including a deposited channel region having a doped portion |
US7282782B2 (en) | 2004-03-12 | 2007-10-16 | Hewlett-Packard Development Company, L.P. | Combined binary oxide semiconductor device |
US7297977B2 (en) | 2004-03-12 | 2007-11-20 | Hewlett-Packard Development Company, L.P. | Semiconductor device |
US7145174B2 (en) | 2004-03-12 | 2006-12-05 | Hewlett-Packard Development Company, Lp. | Semiconductor device |
EP2226847B1 (en) | 2004-03-12 | 2017-02-08 | Japan Science And Technology Agency | Amorphous oxide and thin film transistor |
US7211825B2 (en) | 2004-06-14 | 2007-05-01 | Yi-Chi Shih | Indium oxide-based thin film transistors and circuits |
JP2006100760A (ja) | 2004-09-02 | 2006-04-13 | Casio Comput Co Ltd | 薄膜トランジスタおよびその製造方法 |
US7285501B2 (en) | 2004-09-17 | 2007-10-23 | Hewlett-Packard Development Company, L.P. | Method of forming a solution processed device |
US7257678B2 (en) | 2004-10-01 | 2007-08-14 | Advanced Micro Devices, Inc. | Dynamic reconfiguration of cache memory |
US7298084B2 (en) | 2004-11-02 | 2007-11-20 | 3M Innovative Properties Company | Methods and displays utilizing integrated zinc oxide row and column drivers in conjunction with organic light emitting diodes |
JP5118811B2 (ja) | 2004-11-10 | 2013-01-16 | キヤノン株式会社 | 発光装置及び表示装置 |
US7829444B2 (en) | 2004-11-10 | 2010-11-09 | Canon Kabushiki Kaisha | Field effect transistor manufacturing method |
US7791072B2 (en) | 2004-11-10 | 2010-09-07 | Canon Kabushiki Kaisha | Display |
US7863611B2 (en) | 2004-11-10 | 2011-01-04 | Canon Kabushiki Kaisha | Integrated circuits utilizing amorphous oxides |
RU2358355C2 (ru) | 2004-11-10 | 2009-06-10 | Кэнон Кабусики Кайся | Полевой транзистор |
US7453065B2 (en) | 2004-11-10 | 2008-11-18 | Canon Kabushiki Kaisha | Sensor and image pickup device |
EP2455975B1 (en) | 2004-11-10 | 2015-10-28 | Canon Kabushiki Kaisha | Field effect transistor with amorphous oxide |
US7579224B2 (en) | 2005-01-21 | 2009-08-25 | Semiconductor Energy Laboratory Co., Ltd. | Method for manufacturing a thin film semiconductor device |
TWI472037B (zh) | 2005-01-28 | 2015-02-01 | Semiconductor Energy Lab | 半導體裝置,電子裝置,和半導體裝置的製造方法 |
TWI569441B (zh) | 2005-01-28 | 2017-02-01 | 半導體能源研究所股份有限公司 | 半導體裝置,電子裝置,和半導體裝置的製造方法 |
US7858451B2 (en) | 2005-02-03 | 2010-12-28 | Semiconductor Energy Laboratory Co., Ltd. | Electronic device, semiconductor device and manufacturing method thereof |
US7948171B2 (en) | 2005-02-18 | 2011-05-24 | Semiconductor Energy Laboratory Co., Ltd. | Light emitting device |
US20060197092A1 (en) | 2005-03-03 | 2006-09-07 | Randy Hoffman | System and method for forming conductive material on a substrate |
US8681077B2 (en) | 2005-03-18 | 2014-03-25 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device, and display device, driving method and electronic apparatus thereof |
WO2006105077A2 (en) | 2005-03-28 | 2006-10-05 | Massachusetts Institute Of Technology | Low voltage thin film transistor with high-k dielectric material |
EP1866771B1 (en) | 2005-03-31 | 2012-10-24 | Semiconductor Energy Laboratory Co., Ltd. | Arithmetic processing device and electronic appliance using arithmetic processing device |
US7645478B2 (en) | 2005-03-31 | 2010-01-12 | 3M Innovative Properties Company | Methods of making displays |
US8300031B2 (en) | 2005-04-20 | 2012-10-30 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device comprising transistor having gate and drain connected through a current-voltage conversion element |
JP2006344849A (ja) | 2005-06-10 | 2006-12-21 | Casio Comput Co Ltd | 薄膜トランジスタ |
US7402506B2 (en) | 2005-06-16 | 2008-07-22 | Eastman Kodak Company | Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby |
US7691666B2 (en) | 2005-06-16 | 2010-04-06 | Eastman Kodak Company | Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby |
US7507618B2 (en) | 2005-06-27 | 2009-03-24 | 3M Innovative Properties Company | Method for making electronic devices using metal oxide nanoparticles |
KR100711890B1 (ko) | 2005-07-28 | 2007-04-25 | 삼성에스디아이 주식회사 | 유기 발광표시장치 및 그의 제조방법 |
JP2007059128A (ja) | 2005-08-23 | 2007-03-08 | Canon Inc | 有機el表示装置およびその製造方法 |
JP2007073705A (ja) | 2005-09-06 | 2007-03-22 | Canon Inc | 酸化物半導体チャネル薄膜トランジスタおよびその製造方法 |
JP5116225B2 (ja) | 2005-09-06 | 2013-01-09 | キヤノン株式会社 | 酸化物半導体デバイスの製造方法 |
JP4850457B2 (ja) | 2005-09-06 | 2012-01-11 | キヤノン株式会社 | 薄膜トランジスタ及び薄膜ダイオード |
JP4280736B2 (ja) | 2005-09-06 | 2009-06-17 | キヤノン株式会社 | 半導体素子 |
EP1995787A3 (en) | 2005-09-29 | 2012-01-18 | Semiconductor Energy Laboratory Co, Ltd. | Semiconductor device having oxide semiconductor layer and manufacturing method therof |
JP5037808B2 (ja) | 2005-10-20 | 2012-10-03 | キヤノン株式会社 | アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置 |
CN101577256B (zh) | 2005-11-15 | 2011-07-27 | 株式会社半导体能源研究所 | 半导体器件及其制造方法 |
TWI292281B (en) | 2005-12-29 | 2008-01-01 | Ind Tech Res Inst | Pixel structure of active organic light emitting diode and method of fabricating the same |
US7867636B2 (en) | 2006-01-11 | 2011-01-11 | Murata Manufacturing Co., Ltd. | Transparent conductive film and method for manufacturing the same |
JP4977478B2 (ja) | 2006-01-21 | 2012-07-18 | 三星電子株式会社 | ZnOフィルム及びこれを用いたTFTの製造方法 |
US7576394B2 (en) | 2006-02-02 | 2009-08-18 | Kochi Industrial Promotion Center | Thin film transistor including low resistance conductive thin films and manufacturing method thereof |
US7977169B2 (en) | 2006-02-15 | 2011-07-12 | Kochi Industrial Promotion Center | Semiconductor device including active layer made of zinc oxide with controlled orientations and manufacturing method thereof |
KR20070101595A (ko) | 2006-04-11 | 2007-10-17 | 삼성전자주식회사 | ZnO TFT |
US20070252928A1 (en) | 2006-04-28 | 2007-11-01 | Toppan Printing Co., Ltd. | Structure, transmission type liquid crystal display, reflection type display and manufacturing method thereof |
JP5028033B2 (ja) | 2006-06-13 | 2012-09-19 | キヤノン株式会社 | 酸化物半導体膜のドライエッチング方法 |
JP4609797B2 (ja) | 2006-08-09 | 2011-01-12 | Nec液晶テクノロジー株式会社 | 薄膜デバイス及びその製造方法 |
JP4999400B2 (ja) | 2006-08-09 | 2012-08-15 | キヤノン株式会社 | 酸化物半導体膜のドライエッチング方法 |
JP4332545B2 (ja) | 2006-09-15 | 2009-09-16 | キヤノン株式会社 | 電界効果型トランジスタ及びその製造方法 |
JP4274219B2 (ja) | 2006-09-27 | 2009-06-03 | セイコーエプソン株式会社 | 電子デバイス、有機エレクトロルミネッセンス装置、有機薄膜半導体装置 |
JP5164357B2 (ja) | 2006-09-27 | 2013-03-21 | キヤノン株式会社 | 半導体装置及び半導体装置の製造方法 |
US7622371B2 (en) | 2006-10-10 | 2009-11-24 | Hewlett-Packard Development Company, L.P. | Fused nanocrystal thin film semiconductor and method |
US7772021B2 (en) | 2006-11-29 | 2010-08-10 | Samsung Electronics Co., Ltd. | Flat panel displays comprising a thin-film transistor having a semiconductive oxide in its channel and methods of fabricating the same for use in flat panel displays |
JP2008140684A (ja) | 2006-12-04 | 2008-06-19 | Toppan Printing Co Ltd | カラーelディスプレイおよびその製造方法 |
KR101303578B1 (ko) | 2007-01-05 | 2013-09-09 | 삼성전자주식회사 | 박막 식각 방법 |
US8207063B2 (en) | 2007-01-26 | 2012-06-26 | Eastman Kodak Company | Process for atomic layer deposition |
KR100851215B1 (ko) | 2007-03-14 | 2008-08-07 | 삼성에스디아이 주식회사 | 박막 트랜지스터 및 이를 이용한 유기 전계 발광표시장치 |
US7795613B2 (en) | 2007-04-17 | 2010-09-14 | Toppan Printing Co., Ltd. | Structure with transistor |
KR101325053B1 (ko) | 2007-04-18 | 2013-11-05 | 삼성디스플레이 주식회사 | 박막 트랜지스터 기판 및 이의 제조 방법 |
KR20080094300A (ko) | 2007-04-19 | 2008-10-23 | 삼성전자주식회사 | 박막 트랜지스터 및 그 제조 방법과 박막 트랜지스터를포함하는 평판 디스플레이 |
KR101334181B1 (ko) | 2007-04-20 | 2013-11-28 | 삼성전자주식회사 | 선택적으로 결정화된 채널층을 갖는 박막 트랜지스터 및 그제조 방법 |
US8274078B2 (en) | 2007-04-25 | 2012-09-25 | Canon Kabushiki Kaisha | Metal oxynitride semiconductor containing zinc |
KR101345376B1 (ko) | 2007-05-29 | 2013-12-24 | 삼성전자주식회사 | ZnO 계 박막 트랜지스터 및 그 제조방법 |
US7626790B2 (en) | 2007-10-05 | 2009-12-01 | Smartech Worldwide Limited | Electrostatic discharge protection for a circuit capable of handling high input voltage |
JP5215158B2 (ja) | 2007-12-17 | 2013-06-19 | 富士フイルム株式会社 | 無機結晶性配向膜及びその製造方法、半導体デバイス |
JP4623179B2 (ja) | 2008-09-18 | 2011-02-02 | ソニー株式会社 | 薄膜トランジスタおよびその製造方法 |
JP2010087911A (ja) | 2008-09-30 | 2010-04-15 | Toshiba Corp | 論理回路 |
JP5451280B2 (ja) | 2008-10-09 | 2014-03-26 | キヤノン株式会社 | ウルツ鉱型結晶成長用基板およびその製造方法ならびに半導体装置 |
JP5820336B2 (ja) | 2011-05-20 | 2015-11-24 | 株式会社半導体エネルギー研究所 | 半導体装置 |
WO2012160963A1 (en) * | 2011-05-20 | 2012-11-29 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
JP5820335B2 (ja) * | 2011-05-20 | 2015-11-24 | 株式会社半導体エネルギー研究所 | 半導体装置 |
JP6272713B2 (ja) * | 2013-03-25 | 2018-01-31 | 株式会社半導体エネルギー研究所 | プログラマブルロジックデバイス及び半導体装置 |
-
2015
- 2015-03-02 JP JP2015039775A patent/JP6474280B2/ja not_active Expired - Fee Related
- 2015-03-04 US US14/638,250 patent/US9455709B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US9455709B2 (en) | 2016-09-27 |
JP2015181156A (ja) | 2015-10-15 |
US20150263728A1 (en) | 2015-09-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6663964B2 (ja) | 半導体装置 | |
US9761736B2 (en) | Semiconductor device and method for manufacturing semiconductor device | |
JP6416658B2 (ja) | レベルシフタ回路 | |
US20160343870A1 (en) | Semiconductor device and method for manufacturing semiconductor device | |
KR102692824B1 (ko) | 프로그래머블 로직 디바이스 및 반도체 장치 | |
JP6435124B2 (ja) | 半導体装置の作製方法 | |
US9443990B2 (en) | Semiconductor device and method for manufacturing semiconductor device for adjusting threshold thereof | |
JP2015073090A (ja) | 半導体装置および半導体装置の作製方法 | |
JP6584095B2 (ja) | 電圧制御発振器 | |
JP2015188206A (ja) | 半導体装置 | |
JP6298353B2 (ja) | 半導体装置 | |
JP2014195243A (ja) | 半導体装置 | |
JP6283237B2 (ja) | 半導体装置 | |
JP6474280B2 (ja) | 半導体装置 | |
JP2015188213A (ja) | 半導体装置、及びその駆動方法 | |
JP6298657B2 (ja) | 半導体装置 | |
JP6068748B2 (ja) | 半導体装置 | |
JP6298144B2 (ja) | 半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20180223 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20180223 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20181017 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20181030 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20181219 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20190108 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20190129 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6474280 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |