JP6098417B2 - 炭化珪素半導体装置およびその製造方法 - Google Patents
炭化珪素半導体装置およびその製造方法 Download PDFInfo
- Publication number
- JP6098417B2 JP6098417B2 JP2013155618A JP2013155618A JP6098417B2 JP 6098417 B2 JP6098417 B2 JP 6098417B2 JP 2013155618 A JP2013155618 A JP 2013155618A JP 2013155618 A JP2013155618 A JP 2013155618A JP 6098417 B2 JP6098417 B2 JP 6098417B2
- Authority
- JP
- Japan
- Prior art keywords
- layer
- silicon carbide
- trench
- side wall
- semiconductor device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/0445—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
- H01L21/0475—Changing the shape of the semiconductor body, e.g. forming recesses
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/0445—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
- H01L21/0455—Making n or p doped regions or layers, e.g. using diffusion
- H01L21/046—Making n or p doped regions or layers, e.g. using diffusion using ion implantation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/0445—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
- H01L21/048—Making electrodes
- H01L21/049—Conductor-insulator-semiconductor electrodes, e.g. MIS contacts
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D12/00—Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
- H10D12/01—Manufacture or treatment
- H10D12/031—Manufacture or treatment of IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/028—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs
- H10D30/0291—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of vertical DMOS [VDMOS] FETs
- H10D30/0297—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of vertical DMOS [VDMOS] FETs using recessing of the gate electrodes, e.g. to form trench gate electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/64—Double-diffused metal-oxide semiconductor [DMOS] FETs
- H10D30/66—Vertical DMOS [VDMOS] FETs
- H10D30/668—Vertical DMOS [VDMOS] FETs having trench gate electrodes, e.g. UMOS transistors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/103—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
- H10D62/105—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE]
- H10D62/106—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE] having supplementary regions doped oppositely to or in rectifying contact with regions of the semiconductor bodies, e.g. guard rings with PN or Schottky junctions
- H10D62/107—Buried supplementary regions, e.g. buried guard rings
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/17—Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
- H10D62/393—Body regions of DMOS transistors or IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/40—Crystalline structures
- H10D62/405—Orientations of crystalline planes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/83—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge
- H10D62/832—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge being Group IV materials comprising two or more elements, e.g. SiGe
- H10D62/8325—Silicon carbide
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/27—Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
- H10D64/311—Gate electrodes for field-effect devices
- H10D64/411—Gate electrodes for field-effect devices for FETs
- H10D64/511—Gate electrodes for field-effect devices for FETs for IGFETs
- H10D64/512—Disposition of the gate electrodes, e.g. buried gates
- H10D64/513—Disposition of the gate electrodes, e.g. buried gates within recesses in the substrate, e.g. trench gates, groove gates or buried gates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/27—Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
- H10D64/311—Gate electrodes for field-effect devices
- H10D64/411—Gate electrodes for field-effect devices for FETs
- H10D64/511—Gate electrodes for field-effect devices for FETs for IGFETs
- H10D64/517—Gate electrodes for field-effect devices for FETs for IGFETs characterised by the conducting layers
- H10D64/518—Gate electrodes for field-effect devices for FETs for IGFETs characterised by the conducting layers characterised by their lengths or sectional shapes
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Electrodes Of Semiconductors (AREA)
Description
まず、本願発明の実施の形態(以下、「本実施の形態」とも記す)の概要を以下の(1)〜(11)に列記して説明する。
以下、本実施の形態に係る炭化珪素半導体装置について、より詳細に説明するが、本発明はこれらに限定されるものではない。
図1に示す実施の形態に係る炭化珪素半導体装置201は、縦型MOSFET(Metal Oxide Semiconductor Field Effect Transistor)として構成されている。炭化珪素半導体装置201は、単結晶基板80と、炭化珪素層101(エピタキシャル層)と、ゲート絶縁膜91と、ゲート電極92と、層間絶縁膜93と、ソース電極94と、ソース配線層95と、ドレイン電極98とを有する。単結晶基板80は、炭化珪素からなり、n型(第1の導電型)を有する。単結晶基板80上には、炭化珪素層101が設けられている。
トレンチTRの側壁部SWは、炭化珪素層101の上面P2に対して傾斜していることが好ましい。すなわち、トレンチTRは開口に向かってテーパ状に拡がっていることが好ましい。具体的には、側壁部SWの面方位は、{0001}面に対して50°以上65°以下傾斜していることが好ましく、(000−1)面に対して50°以上65°以下傾斜していることが好ましい。また、側壁部SWは、特にpボディ層82上の部分において、所定の結晶面(以下、「特殊面」と称する)を有することが好ましい。
次に本実施の形態に係る炭化珪素半導体装置の製造方法について説明する。本実施の形態に係る炭化珪素半導体装置を製造する方法としては、以下に示す第1の製造方法および第2の製造方法が好適である。
図8Aに示すように、まず単結晶基板80上にnドリフト層81が形成される。具体的には、単結晶基板80上におけるエピタキシャル成長によって、nドリフト層81が形成される。このエピタキシャル成長は、たとえば原料ガスとしてシラン(SiH4)とプロパン(C3H8)との混合ガスを用い、キャリアガスとしてたとえば水素ガス(H2)を用いたCVD(Chemical Vapor Deposition)法により行うことができる。この際、不純物として、たとえば窒素(N)やリン(P)を導入することが好ましい。
次に、本実施の形態の炭化珪素半導体装置の別の製造方法について説明する。
次に、図4〜図6を参照して、本実施の形態に係る炭化珪素半導体装置の変形例について説明する。
図4に示す第1の変形例に係る炭化珪素半導体装置401は、nドリフト層81内に埋込領域70を有する点において、図1に示す炭化珪素半導体装置201と異なる。
図5を参照して、第2の変形例に係る炭化珪素半導体装置501を説明する。炭化珪素半導体装置501では、トレンチTRは底面である底部BTと側壁部SWとの境界に角部CNを有しており、角部CNはpボディ層82内に位置している。
図6を参照して、第3の変形例に係る炭化珪素半導体装置601を説明する。炭化珪素半導体装置601では、トレンチTRは底面である底部BTと側壁部SWとの境界に角部CNを有しており、角部CNはnドリフト層81内に位置している。そして、トレンチTRの底面(底部BT)の位置する深さとpボディ層82のうち最も下面P1側にある部位82bの位置する深さとの差異(図6中のT1)と、角部CNとpボディ層82との最短距離(図6のT2)とが、T2<T1となる関係を満たしている。
70 埋込領域
80 単結晶基板
81 nドリフト層(第1の層)
81a 注入領域
82 pボディ層(第2の層)
82b 部位
83 n+層(第3の層)
84 pコンタクト層
91 ゲート絶縁膜
92 ゲート電極
93 層間絶縁膜
94 ソース電極
95 ソース配線層
98 ドレイン電極
101 炭化珪素層
110,111 炭化珪素基板
201,301,401,501,601,701 炭化珪素半導体装置
TR トレンチ
BT 底部
SW 側壁部
CN 角部
CD チャネル方向
P1 下面(第1の主面)
P2 上面(第2の主面)
S1 第1の面
S2 第2の面
SQ,SR 複合面。
Claims (8)
- 第1の主面と、前記第1の主面と反対の第2の主面とを有する炭化珪素層を備え、
前記炭化珪素層は、前記第1の主面を構成し第1の導電型を有する第1の層と、
前記第1の層内に設けられ前記第1の導電型と異なる第2の導電型を有する第2の層と、
前記第1の層から隔てられるように前記第2の層上に設けられ前記第2の主面の一部を構成しかつ前記第1の導電型を有する第3の層と、を含み、
前記炭化珪素層の前記第2の主面には、前記第2の主面から前記第1の主面に向かう方向の深さを有するトレンチが設けられており、
前記トレンチは、前記第1の層と前記第2の層と前記第3の層とが表出する側壁部と、前記側壁部と連なり前記第1の層が表出する底部とを有し、さらに、
前記側壁部および前記底部の各々を覆うゲート絶縁膜と、
前記ゲート絶縁膜上に設けられたゲート電極と、を備え、
前記トレンチの深さ方向において前記トレンチの前記底部の位置は、前記第2の層と前記第1の層とが接する領域のうち最も前記第1の主面側にある部位よりも前記第2の主面側に位置するか、または、前記深さ方向において前記部位と同じ深さに位置し、
前記トレンチの前記底部は、前記側壁部と交差する方向に伸びる底面を含み、
前記トレンチは、前記底面と前記側壁部との境界部に角部を有し、
前記角部は、前記第1の層内に位置し、
前記側壁部は、前記第2の主面に対して傾斜しており、
前記側壁部の面方位は、(000−1)面に対して50°以上65°以下傾斜しており、
前記第2の層は、前記側壁部において前記第2の層が表出している領域と、前記側壁部において前記第1の層が表出している領域との境界から、前記第1の主面側に向かって延在している、炭化珪素半導体装置。 - 前記側壁部において前記第2の層には、面方位{0−33−8}を有する第1の面を含む表面が設けられている、請求項1に記載の炭化珪素半導体装置。
- 前記底面の位置する深さと前記部位の位置する深さとの差異をT1として表わし、前記角部と前記第2の層との最短距離をT2として表わした場合に、T2<T1となる関係を満たす、請求項1または請求項2に記載の炭化珪素半導体装置。
- 前記底部を覆う前記ゲート絶縁膜の部分は、前記側壁部を覆う前記ゲート絶縁膜の部分よりも厚い、請求項1〜請求項3のいずれか1項に記載の炭化珪素半導体装置。
- 前記第1の層内に、前記第2の導電型を有する埋込領域を含み、
前記埋込領域は、前記第1の層によって前記第2の層から隔てられており、かつ前記トレンチの前記側壁部および前記底部の各々から離れている、請求項1〜請求項4のいずれか1項に記載の炭化珪素半導体装置。 - 前記第1の導電型はn型であり、前記第2の導電型はp型である、請求項1〜請求項5のいずれか1項に記載の炭化珪素半導体装置。
- 第1の導電型を有する第1の層と、前記第1の層内に離間して設けられ前記第1の導電型とは異なる第2の導電型を有する2つの第2の層と、前記第1の層および前記第2の層上に設けられ前記第1の導電型を有する第3の層とを含む炭化珪素基板を準備する工程と、
2つの前記第2の層の間の領域上から、前記第3の層を開口することにより、前記第1の層を露出させ、前記第3の層を貫通し前記第2の層に到る側壁部と、前記第1の層の露出面を含む底部とを有するトレンチを形成する工程と、
前記トレンチの前記側壁部および前記底部を覆うゲート絶縁膜を形成する工程と、
前記ゲート絶縁膜を介して前記トレンチ上にゲート電極を形成する工程と、を備え、
前記トレンチの前記底部は、前記側壁部と交差する方向に伸びる底面を含み、
前記トレンチは、前記底面と前記側壁部との境界部に角部を有し、
前記角部は、前記第1の層内に位置し、
前記側壁部は、前記炭化珪素基板の主面に対して傾斜しており、
前記側壁部の面方位は、(000−1)面に対して50°以上65°以下傾斜しており、
前記炭化珪素基板を準備する工程においては、1回のイオン注入工程により、前記第1の層内に前記第2の層が形成される、炭化珪素半導体装置の製造方法。 - 前記炭化珪素基板を準備する工程は、イオン注入により、前記第1の層内に、前記第3の層を形成する工程を含む、請求項7に記載の炭化珪素半導体装置の製造方法。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013155618A JP6098417B2 (ja) | 2013-07-26 | 2013-07-26 | 炭化珪素半導体装置およびその製造方法 |
PCT/JP2014/065971 WO2015012019A1 (ja) | 2013-07-26 | 2014-06-17 | 炭化珪素半導体装置およびその製造方法 |
US14/907,023 US9680006B2 (en) | 2013-07-26 | 2014-06-17 | Silicon carbide semiconductor device and method of manufacturing the same |
US15/592,604 US9799515B2 (en) | 2013-07-26 | 2017-05-11 | Silicon carbide semiconductor device and method of manufacturing the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013155618A JP6098417B2 (ja) | 2013-07-26 | 2013-07-26 | 炭化珪素半導体装置およびその製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2015026723A JP2015026723A (ja) | 2015-02-05 |
JP6098417B2 true JP6098417B2 (ja) | 2017-03-22 |
Family
ID=52393072
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2013155618A Active JP6098417B2 (ja) | 2013-07-26 | 2013-07-26 | 炭化珪素半導体装置およびその製造方法 |
Country Status (3)
Country | Link |
---|---|
US (2) | US9680006B2 (ja) |
JP (1) | JP6098417B2 (ja) |
WO (1) | WO2015012019A1 (ja) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2016213419A (ja) * | 2015-05-13 | 2016-12-15 | 住友電気工業株式会社 | 炭化珪素半導体装置 |
JP6233539B1 (ja) | 2016-12-21 | 2017-11-22 | 富士電機株式会社 | 半導体装置および半導体装置の製造方法 |
DE102021122629A1 (de) | 2020-09-03 | 2022-03-17 | Hyundai Mobis Co., Ltd. | Leistungshalbleitervorrichtung und verfahren zur herstellung davon |
KR102379155B1 (ko) * | 2020-09-03 | 2022-03-25 | 현대모비스 주식회사 | 전력 반도체 소자 및 그 제조 방법 |
KR102379156B1 (ko) * | 2020-09-03 | 2022-03-25 | 현대모비스 주식회사 | 전력 반도체 소자 및 그 제조 방법 |
CN114242768B (zh) * | 2021-11-18 | 2022-08-30 | 深圳真茂佳半导体有限公司 | 栅底电荷平衡改善的碳化硅mosfet器件及制造方法 |
TWI832716B (zh) * | 2023-03-02 | 2024-02-11 | 鴻海精密工業股份有限公司 | 製作半導體裝置的方法與半導體裝置 |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3471473B2 (ja) * | 1994-04-06 | 2003-12-02 | 株式会社デンソー | 半導体装置及びその製造方法 |
JP2000188397A (ja) * | 1998-12-22 | 2000-07-04 | Nissan Motor Co Ltd | 半導体装置及びその製造方法 |
JP2000269487A (ja) * | 1999-03-15 | 2000-09-29 | Toshiba Corp | 半導体装置及びその製造方法 |
JP5299373B2 (ja) | 2003-01-16 | 2013-09-25 | 富士電機株式会社 | 半導体素子 |
JP2008060152A (ja) * | 2006-08-29 | 2008-03-13 | Matsushita Electric Ind Co Ltd | 半導体装置及びその製造方法 |
US20080197381A1 (en) | 2007-02-15 | 2008-08-21 | Nec Electronics Corporation | Semiconductor device and method for manufacturing same |
JP2008227441A (ja) | 2007-02-15 | 2008-09-25 | Nec Electronics Corp | 半導体装置およびその製造方法 |
JP4798119B2 (ja) | 2007-11-06 | 2011-10-19 | 株式会社デンソー | 炭化珪素半導体装置およびその製造方法 |
JP5721308B2 (ja) | 2008-03-26 | 2015-05-20 | ローム株式会社 | 半導体装置 |
JP2010225748A (ja) | 2009-03-23 | 2010-10-07 | Toshiba Corp | 半導体装置 |
JP5707770B2 (ja) * | 2010-08-03 | 2015-04-30 | 住友電気工業株式会社 | 半導体装置およびその製造方法 |
US8525254B2 (en) | 2010-08-12 | 2013-09-03 | Infineon Technologies Austria Ag | Silicone carbide trench semiconductor device |
JP2012169385A (ja) * | 2011-02-11 | 2012-09-06 | Denso Corp | 炭化珪素半導体装置 |
JP2013004636A (ja) | 2011-06-15 | 2013-01-07 | Sumitomo Electric Ind Ltd | 炭化珪素半導体装置およびその製造方法 |
JP5879770B2 (ja) * | 2011-06-27 | 2016-03-08 | 住友電気工業株式会社 | 半導体装置およびその製造方法 |
JP6290526B2 (ja) | 2011-08-24 | 2018-03-07 | ローム株式会社 | 半導体装置およびその製造方法 |
JP2013069964A (ja) * | 2011-09-26 | 2013-04-18 | Sumitomo Electric Ind Ltd | 炭化珪素半導体装置 |
-
2013
- 2013-07-26 JP JP2013155618A patent/JP6098417B2/ja active Active
-
2014
- 2014-06-17 WO PCT/JP2014/065971 patent/WO2015012019A1/ja active Application Filing
- 2014-06-17 US US14/907,023 patent/US9680006B2/en active Active
-
2017
- 2017-05-11 US US15/592,604 patent/US9799515B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
JP2015026723A (ja) | 2015-02-05 |
US20160163853A1 (en) | 2016-06-09 |
US9680006B2 (en) | 2017-06-13 |
WO2015012019A1 (ja) | 2015-01-29 |
US20170250082A1 (en) | 2017-08-31 |
US9799515B2 (en) | 2017-10-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6111673B2 (ja) | 炭化珪素半導体装置 | |
JP6098417B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
JP6064614B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
JP2014175518A (ja) | 炭化珪素半導体装置 | |
JP6171678B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
JP2014241368A (ja) | 炭化珪素半導体装置 | |
US20150279967A1 (en) | Method for manufacturing silicon carbide semiconductor device | |
JP6098474B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
JP6127628B2 (ja) | 炭化珪素半導体装置 | |
JP5983415B2 (ja) | 炭化珪素半導体装置 | |
JP6135383B2 (ja) | 炭化珪素半導体装置 | |
JP6056292B2 (ja) | 炭化珪素半導体装置の製造方法 | |
JP2014056882A (ja) | 炭化珪素半導体装置およびその製造方法 | |
JP5958352B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
JP2017011031A (ja) | 炭化珪素半導体装置およびその製造方法 | |
JP6439606B2 (ja) | 炭化珪素半導体装置 | |
WO2013172124A1 (ja) | 炭化珪素半導体装置 | |
WO2014041879A1 (ja) | 炭化珪素半導体装置 | |
WO2014171211A1 (ja) | 炭化珪素半導体装置の製造方法 | |
JP2013243180A (ja) | 炭化珪素半導体装置およびその製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20160322 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20161101 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20161226 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20170124 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20170206 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6098417 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |