JP5958352B2 - 炭化珪素半導体装置およびその製造方法 - Google Patents
炭化珪素半導体装置およびその製造方法 Download PDFInfo
- Publication number
- JP5958352B2 JP5958352B2 JP2013004631A JP2013004631A JP5958352B2 JP 5958352 B2 JP5958352 B2 JP 5958352B2 JP 2013004631 A JP2013004631 A JP 2013004631A JP 2013004631 A JP2013004631 A JP 2013004631A JP 5958352 B2 JP5958352 B2 JP 5958352B2
- Authority
- JP
- Japan
- Prior art keywords
- silicon carbide
- semiconductor device
- range
- carbide semiconductor
- forming
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/765—Making of isolation regions between components by field effect
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D12/00—Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
- H10D12/01—Manufacture or treatment
- H10D12/031—Manufacture or treatment of IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D12/00—Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
- H10D12/411—Insulated-gate bipolar transistors [IGBT]
- H10D12/441—Vertical IGBTs
- H10D12/461—Vertical IGBTs having non-planar surfaces, e.g. having trenches, recesses or pillars in the surfaces of the emitter, base or collector regions
- H10D12/481—Vertical IGBTs having non-planar surfaces, e.g. having trenches, recesses or pillars in the surfaces of the emitter, base or collector regions having gate structures on slanted surfaces, on vertical surfaces, or in grooves, e.g. trench gate IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/64—Double-diffused metal-oxide semiconductor [DMOS] FETs
- H10D30/66—Vertical DMOS [VDMOS] FETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/64—Double-diffused metal-oxide semiconductor [DMOS] FETs
- H10D30/66—Vertical DMOS [VDMOS] FETs
- H10D30/665—Vertical DMOS [VDMOS] FETs having edge termination structures
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/64—Double-diffused metal-oxide semiconductor [DMOS] FETs
- H10D30/66—Vertical DMOS [VDMOS] FETs
- H10D30/668—Vertical DMOS [VDMOS] FETs having trench gate electrodes, e.g. UMOS transistors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/103—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
- H10D62/104—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices having particular shapes of the bodies at or near reverse-biased junctions, e.g. having bevels or moats
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/103—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
- H10D62/105—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE]
- H10D62/106—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE] having supplementary regions doped oppositely to or in rectifying contact with regions of the semiconductor bodies, e.g. guard rings with PN or Schottky junctions
- H10D62/107—Buried supplementary regions, e.g. buried guard rings
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/103—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
- H10D62/105—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE]
- H10D62/109—Reduced surface field [RESURF] PN junction structures
- H10D62/111—Multiple RESURF structures, e.g. double RESURF or 3D-RESURF structures
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/83—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge
- H10D62/832—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge being Group IV materials comprising two or more elements, e.g. SiGe
- H10D62/8325—Silicon carbide
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D8/00—Diodes
- H10D8/60—Schottky-barrier diodes
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Electrodes Of Semiconductors (AREA)
- Chemical & Material Sciences (AREA)
- Composite Materials (AREA)
Description
図1に示すように、MOSFET201(炭化珪素半導体装置)は、トランジスタ素子(半導体素子)が設けられている素子部CLと、素子部CLを取り囲んでいる終端部TMとを有するものである。図2に示すように、MOSFET201は、単結晶基板80と、エピタキシャル膜90(炭化珪素膜)と、ゲート酸化膜91(ゲート絶縁膜)と、ゲート電極92と、ドレイン電極98(第1の主電極)と、ソース電極94(第2の主電極)と、層間絶縁膜93と、ソース配線層95とを有する。
図4および図5に示すように、単結晶基板80上に下側範囲RAが形成される。具体的には、以下のとおりである。
図14に示すように、本実施の形態のMOSFET202(炭化珪素半導体装置)においては、終端面PTが、素子形成面PEを含む仮想平面PVから、下面P1の方へずらされて配置されている。終端面PTと素子形成面PEとは、終端部TMに位置する側面PSによってつながっている。側面PSは、本実施の形態においては、素子形成面PEに対して90度未満の角度で傾いている。側面PSは、後述する特殊面であってもよい。上側範囲RBはガードリング領域73を覆っている。終端面PTおよび中間面PMの間における上側範囲RBの厚さは1μm以下であることが好ましい。
図16に示すように、本実施の形態のMOSFET203(炭化珪素半導体装置)においてはガードリング領域73が終端面PTに位置している。なお、上記以外の構成については、上述した実施の形態2の構成とほぼ同じであるため、同一または対応する要素について同一の符号を付し、その説明を繰り返さない。
図17に示すように、本実施の形態のMOSFET204(炭化珪素半導体装置)においては、上側範囲RBは、素子部CLおよび終端部TMのうち素子部CLにのみ配置される構造を有する。言い換えれば、上側範囲RBは終端部TMの外側にのみ設けられている。これにより、上側範囲RBが素子形成面PEをなし、また下側範囲RAが終端面PTをなしている。
図18に示すように、MOSFET201(図2)の変形例である本実施の形態のMOSFET205は、トレンチ型ではなくプレーナ型である。すなわちエピタキシャル膜90の素子形成面PE上には、トレンチTR(図2)が設けられておらず、プレーナゲート構造が設けられている。具体的には、平坦な上面P2における素子形成面PE上に、ベース層82Pと、ソース領域83Pと、コンタクト領域84Pとの不純物領域が形成されている。また平坦なP2上にゲート酸化膜91Pが設けられ、その上にゲート電極92Pが設けられている。なお、上記以外の構成については、上述した実施の形態1の構成とほぼ同じであるため、同一または対応する要素について同一の符号を付し、その説明を繰り返さない。
上述した「特殊面」について詳しく説明する。上述したように、トレンチTRの側壁面SW(図2)は、特にベース層82上において特殊面を有することが好ましい。以下、側壁面SWが特殊面を有する場合について説明する。
ましくは、チャネル面上においてキャリアが流れる方向であるチャネル方向CDは、上述した周期的繰り返しが行われる方向に沿っている。
一般に、ポリタイプ4Hの炭化珪素単結晶を(000−1)面から見ると、図20に示すように、Si原子(またはC原子)は、A層の原子(図中の実線)と、この下に位置するB層の原子(図中の破線)と、この下に位置するC層の原子(図中の一点鎖線)と、この下に位置するB層の原子(図示せず)とが繰り返し設けられている。つまり4つの層ABCBを1周期としてABCBABCBABCB・・・のような周期的な積層構造が設けられている。
トレンチTRの側壁面SW(図2)が面S1(図19)を含む場合、面方位{0−33−8}を有する面にチャネルが形成される。これにより、オン抵抗のうちチャネル抵抗が占める部分が抑制される。よってオン抵抗を所定の値以下に維持しつつ、ドリフト領域81による抵抗を大きくし得る。よってドリフト領域81の不純物濃度をより低くすることができる。よってMOSFET201の耐圧をより高めることができる。トレンチTRの側壁面SWが面S1および面S2を微視的に含む場合は、オン抵抗をより抑制し得る。よって耐圧をより高めることができる。側壁面SWの面S1およびS2が複合面SRを構成している場合、オン抵抗をより抑制し得る。よって耐圧をより高めることができる。
上記実施の形態におけるn型(第1の導電型)とp型(第2の導電型)とが入れ替えられた構成も用いられ得る。また電荷補償領域およびJTE領域の一方または両方が省略された構成も用いられ得る。また炭化珪素半導体装置は、MOSFET以外のMISFET(Metal Insulator Semiconductor Field Effect Transistor)であってもよく、またMISFET以外のトランジスタであってもよく、たとえばIGBT(Insulated Gate Bipolar Transistor)であってもよい。また炭化珪素半導体装置はトランジスタでなくてもよく、たとえばショットキーバリアダイオードであってもよい。
Claims (7)
- 半導体素子が設けられている素子部と、前記素子部を取り囲んでいる終端部とを有する炭化珪素半導体装置であって、
第1の主面および前記第1の主面と反対の第2の主面を有する炭化珪素膜を備え、前記第2の主面は前記素子部内の素子形成面と前記終端部内の終端面とを有し、前記炭化珪素膜は、前記第1の主面と前記第1の主面と反対の中間面とをなす第1の範囲と、前記中間面上に設けられ前記素子形成面をなす第2の範囲とを有し、前記第1の範囲は、第1の導電型を有する第1の耐圧保持層と、前記終端部内において前記中間面に部分的に設けられ前記中間面上において前記素子部を取り囲み第2の導電型を有するガードリング領域とを含み、前記第2の範囲は、前記第1の導電型を有する第2の耐圧保持層を有し、前記第2の範囲は、前記終端部内において前記第2の耐圧保持層のみを有する構造、および、前記素子部および前記終端部のうち前記素子部にのみ配置される構造のいずれかを有し、前記炭化珪素半導体装置はさらに
前記第1の主面に面する第1の主電極と、
前記第2の主面の前記素子形成面に面する第2の主電極とを備え、
前記第1の範囲は、前記素子部内において前記中間面に部分的に設けられ、前記第2の導電型を有し前記ガードリング領域の不純物濃度に比して低い不純物濃度を有する電荷補償領域を含む、炭化珪素半導体装置。 - 前記素子形成面と前記終端面との各々は一の平面上に配置されている、請求項1に記載の炭化珪素半導体装置。
- 前記終端面は、前記素子形成面を含む仮想平面から前記第1の主面の方へずらされて配置されている、請求項1に記載の炭化珪素半導体装置。
- 前記第2の範囲は前記ガードリング領域を覆っている、請求項3に記載の炭化珪素半導体装置。
- 前記ガードリング領域は前記終端面に位置している、請求項3に記載の炭化珪素半導体装置。
- 半導体素子が設けられている素子部と前記素子部を取り囲んでいる終端部とを有する炭化珪素半導体装置の製造方法であって、前記炭化珪素半導体装置は第1の主面および前記第1の主面と反対の第2の主面を有する炭化珪素膜を含み、前記第2の主面は前記素子部内の素子形成面と前記終端部内の終端面とを有するものであり、前記炭化珪素半導体装置の製造方法は、
前記第1の主面と前記第1の主面と反対の中間面とをなす第1の範囲を形成する工程を備え、前記第1の範囲を形成する工程は、前記第1の主面および前記中間面をなし第1の導電型を有する第1の耐圧保持層を形成する工程と、前記終端部内において前記中間面に部分的に、前記中間面上において前記素子部を取り囲み第2の導電型を有するガードリング領域を形成する工程とを含み、前記炭化珪素半導体装置の製造方法はさらに
前記中間面上に、前記素子形成面をなす第2の範囲を形成する工程を備え、前記第2の範囲を形成する工程は、前記ガードリング領域を形成する工程の後に、前記中間面上に、前記第1の導電型を有する第2の耐圧保持層を形成する工程を含み、前記第2の範囲を形成する工程は、前記第2の範囲が、前記終端部内において前記第2の耐圧保持層のみを有する構造、および、前記素子部および前記終端部のうち前記素子部にのみ配置される構造のいずれかを有するように行われ、前記炭化珪素半導体装置の製造方法はさらに
前記第1の主面に面する第1の主電極を形成する工程と、
前記第2の主面の前記素子形成面に面する第2の主電極を形成する工程とを備える、炭化珪素半導体装置の製造方法。 - 前記第2の範囲を形成する工程は、前記終端部内において前記第2の耐圧保持層の少なくとも一部を除去することによって、前記素子形成面を含む仮想平面から前記第1の主面の方へずらされた前記終端面を形成する工程を含む、請求項6に記載の炭化珪素半導体装置の製造方法。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013004631A JP5958352B2 (ja) | 2013-01-15 | 2013-01-15 | 炭化珪素半導体装置およびその製造方法 |
US14/646,666 US10211284B2 (en) | 2013-01-15 | 2013-11-27 | Silicon carbide semiconductor device and method for manufacturing same |
PCT/JP2013/081864 WO2014112213A1 (ja) | 2013-01-15 | 2013-11-27 | 炭化珪素半導体装置およびその製造方法 |
EP13871443.1A EP2947690A4 (en) | 2013-01-15 | 2013-11-27 | SILICON CARBIDE SEMICONDUCTOR ELEMENT AND MANUFACTURING METHOD THEREFOR |
CN201380065488.XA CN104854702B (zh) | 2013-01-15 | 2013-11-27 | 碳化硅半导体器件及其制造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013004631A JP5958352B2 (ja) | 2013-01-15 | 2013-01-15 | 炭化珪素半導体装置およびその製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2014138025A JP2014138025A (ja) | 2014-07-28 |
JP5958352B2 true JP5958352B2 (ja) | 2016-07-27 |
Family
ID=51209323
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2013004631A Active JP5958352B2 (ja) | 2013-01-15 | 2013-01-15 | 炭化珪素半導体装置およびその製造方法 |
Country Status (5)
Country | Link |
---|---|
US (1) | US10211284B2 (ja) |
EP (1) | EP2947690A4 (ja) |
JP (1) | JP5958352B2 (ja) |
CN (1) | CN104854702B (ja) |
WO (1) | WO2014112213A1 (ja) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6255111B2 (ja) * | 2014-09-17 | 2017-12-27 | 株式会社日立製作所 | 半導体装置、インバータモジュール、インバータ、鉄道車両、および半導体装置の製造方法 |
DE112017003653B4 (de) * | 2016-07-20 | 2024-11-21 | Mitsubishi Electric Corporation | Siliciumcarbid-halbleitereinheit und verfahren zur herstellung derselben |
SE541466C2 (en) * | 2017-09-15 | 2019-10-08 | Ascatron Ab | A concept for silicon carbide power devices |
US10813607B2 (en) * | 2018-06-27 | 2020-10-27 | Prismatic Sensors Ab | X-ray sensor, method for constructing an x-ray sensor and an x-ray imaging system comprising such an x-ray sensor |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6037632A (en) * | 1995-11-06 | 2000-03-14 | Kabushiki Kaisha Toshiba | Semiconductor device |
JP3392665B2 (ja) | 1995-11-06 | 2003-03-31 | 株式会社東芝 | 半導体装置 |
SE9704149D0 (sv) * | 1997-11-13 | 1997-11-13 | Abb Research Ltd | A semiconductor device of SiC and a transistor of SiC having an insulated gate |
JPH11330496A (ja) * | 1998-05-07 | 1999-11-30 | Hitachi Ltd | 半導体装置 |
JP4450122B2 (ja) * | 1999-11-17 | 2010-04-14 | 株式会社デンソー | 炭化珪素半導体装置 |
JP4011848B2 (ja) * | 2000-12-12 | 2007-11-21 | 関西電力株式会社 | 高耐電圧半導体装置 |
JP3506676B2 (ja) * | 2001-01-25 | 2004-03-15 | Necエレクトロニクス株式会社 | 半導体装置 |
JP4044332B2 (ja) * | 2001-12-26 | 2008-02-06 | 関西電力株式会社 | 高耐電圧半導体装置 |
JP4189415B2 (ja) | 2006-06-30 | 2008-12-03 | 株式会社東芝 | 半導体装置 |
JP2007258742A (ja) * | 2007-05-23 | 2007-10-04 | Kansai Electric Power Co Inc:The | 高耐電圧半導体装置 |
JPWO2011074308A1 (ja) * | 2009-12-16 | 2013-04-25 | 住友電気工業株式会社 | 炭化珪素基板 |
-
2013
- 2013-01-15 JP JP2013004631A patent/JP5958352B2/ja active Active
- 2013-11-27 CN CN201380065488.XA patent/CN104854702B/zh active Active
- 2013-11-27 WO PCT/JP2013/081864 patent/WO2014112213A1/ja active Application Filing
- 2013-11-27 EP EP13871443.1A patent/EP2947690A4/en active Pending
- 2013-11-27 US US14/646,666 patent/US10211284B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US20160293690A1 (en) | 2016-10-06 |
JP2014138025A (ja) | 2014-07-28 |
CN104854702A (zh) | 2015-08-19 |
EP2947690A1 (en) | 2015-11-25 |
US10211284B2 (en) | 2019-02-19 |
EP2947690A4 (en) | 2016-09-14 |
WO2014112213A1 (ja) | 2014-07-24 |
CN104854702B (zh) | 2018-03-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6064614B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
US9608074B2 (en) | Silicon carbide semiconductor device and method for manufacturing silicon carbide semiconductor device | |
JP6111673B2 (ja) | 炭化珪素半導体装置 | |
JP5954140B2 (ja) | 炭化珪素半導体装置 | |
WO2014141754A1 (ja) | 炭化珪素半導体装置 | |
US9647106B2 (en) | Silicon carbide semiconductor device and method for manufacturing same | |
JP5983415B2 (ja) | 炭化珪素半導体装置 | |
JP6171678B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
JP6098417B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
JP6075120B2 (ja) | 炭化珪素半導体装置 | |
JP2014241368A (ja) | 炭化珪素半導体装置 | |
JP5958352B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
JP6135383B2 (ja) | 炭化珪素半導体装置 | |
JP6070155B2 (ja) | 炭化珪素半導体装置 | |
WO2014041879A1 (ja) | 炭化珪素半導体装置 | |
JP2014033031A (ja) | 炭化珪素半導体装置およびその製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20150826 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20151110 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20151208 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20160524 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20160606 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5958352 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |