JP5733039B2 - 回路基板の製造方法 - Google Patents
回路基板の製造方法 Download PDFInfo
- Publication number
- JP5733039B2 JP5733039B2 JP2011129905A JP2011129905A JP5733039B2 JP 5733039 B2 JP5733039 B2 JP 5733039B2 JP 2011129905 A JP2011129905 A JP 2011129905A JP 2011129905 A JP2011129905 A JP 2011129905A JP 5733039 B2 JP5733039 B2 JP 5733039B2
- Authority
- JP
- Japan
- Prior art keywords
- region
- circuit board
- manufacturing
- axis direction
- conductor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000004519 manufacturing process Methods 0.000 title claims description 36
- 239000004020 conductor Substances 0.000 claims description 99
- 239000000758 substrate Substances 0.000 claims description 31
- 239000012212 insulator Substances 0.000 claims description 28
- 238000010030 laminating Methods 0.000 claims description 6
- 239000010410 layer Substances 0.000 description 74
- 239000000919 ceramic Substances 0.000 description 45
- 239000004065 semiconductor Substances 0.000 description 15
- 238000000034 method Methods 0.000 description 11
- 238000010586 diagram Methods 0.000 description 8
- 238000012986 modification Methods 0.000 description 6
- 230000004048 modification Effects 0.000 description 6
- 238000007747 plating Methods 0.000 description 6
- 238000010304 firing Methods 0.000 description 4
- 238000005520 cutting process Methods 0.000 description 3
- 230000007547 defect Effects 0.000 description 3
- 238000003475 lamination Methods 0.000 description 3
- 239000000956 alloy Substances 0.000 description 2
- 229910045601 alloy Inorganic materials 0.000 description 2
- PNEYBMLMFCGWSK-UHFFFAOYSA-N aluminium oxide Inorganic materials [O-2].[O-2].[O-2].[Al+3].[Al+3] PNEYBMLMFCGWSK-UHFFFAOYSA-N 0.000 description 2
- 230000006835 compression Effects 0.000 description 2
- 238000007906 compression Methods 0.000 description 2
- 229910052802 copper Inorganic materials 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 239000012299 nitrogen atmosphere Substances 0.000 description 2
- 238000005488 sandblasting Methods 0.000 description 2
- 229910052709 silver Inorganic materials 0.000 description 2
- 239000000853 adhesive Substances 0.000 description 1
- 230000001070 adhesive effect Effects 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 238000002788 crimping Methods 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 238000002474 experimental method Methods 0.000 description 1
- 239000011229 interlayer Substances 0.000 description 1
- 230000001678 irradiating effect Effects 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 238000002360 preparation method Methods 0.000 description 1
- 238000007650 screen-printing Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/48227—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/74—Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
- H01L2224/78—Apparatus for connecting with wire connectors
- H01L2224/7825—Means for applying energy, e.g. heating means
- H01L2224/783—Means for applying energy, e.g. heating means by means of pressure
- H01L2224/78301—Capillary
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/85—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
- H01L2224/8512—Aligning
- H01L2224/85148—Aligning involving movement of a part of the bonding apparatus
- H01L2224/85169—Aligning involving movement of a part of the bonding apparatus being the upper part of the bonding apparatus, i.e. bonding head, e.g. capillary or wedge
- H01L2224/8518—Translational movements
- H01L2224/85181—Translational movements connecting first on the semiconductor or solid-state body, i.e. on-chip, regular stitch
Landscapes
- Wire Bonding (AREA)
Description
(回路基板及び回路モジュールの構成)
以下に、第1の実施形態に係る回路基板及び回路モジュールの構成について図面を参照しながら説明する。図1は、第1の実施形態に係る回路モジュール10の断面構造図である。図2は、回路モジュール10を平面視した図である。図3は、図1の領域Bの拡大図である。
次に、回路基板12の製造方法について図面を参照しながら説明する。図4及び図5は、回路基板12の製造時の工程断面図である。なお、図4及び図5では、1つの回路基板12に着目して図が記載されているが、実際には、大判のセラミックグリーンシートを積層してマザー回路基板を作成し、マザー回路基板を個別の回路基板12にカットする。
以上のような回路基板12、回路モジュール10及び回路基板12の製造方法によれば、ワイヤボンディングにおいて接続不良が発生することを抑制できる。より詳細には、特許文献1に記載の回路基板500では、接続導体層504の上面は、製造ばらつきにより、わずかに傾く場合がある。そして、図15に示すように、接続導体層504の上面が半導体素子502に向くように傾斜すると、ワイヤ506を押さえ付ける際に、ワイヤ506を押さえ付けているキャピラリ600の先端と接続導体層504の上面との間にわずかに隙間が形成される。その結果、ワイヤ506は、十分に接続導体層504に圧着されない。すなわち、接続導体層504とワイヤ506との接続不良が発生するおそれがある。
(回路基板及び回路モジュールの構成)
以下に、第2の実施形態に係る回路基板及び回路モジュールの構成について図面を参照しながら説明する。図6は、第2の実施形態に係る回路モジュール10aの断面構造図である。図7は、図6の領域Bの拡大図である。以下では、回路モジュール10と回路モジュール10aとの相違点を中心に説明する。
次に、回路基板12aの製造方法について図面を参照しながら説明する。図8は、セラミックグリーンシート132aの断面構造図である。図9は、セラミックグリーンシート132aを平面視した図である。図10は、回路基板12aの製造時の工程断面図である。回路基板12aの工程断面図については、図4を援用する。以下では、回路基板12の製造方法と回路基板12aの製造方法との相違点を中心に説明する。
以上のような回路基板12a、回路モジュール10a及び回路基板12aの製造方法によれば、回路基板12、回路モジュール10及び回路基板12の製造方法と同様に、ワイヤボンディングにおいて接続不良が発生することを抑制できる。
以下に、変形例にかかるセラミックグリーンシート132aについて図面を参照しながら説明する。図11は、第1の変形例にかかるセラミックグリーンシート132aの断面構造図である。図12は、第2の変形例にかかるセラミックグリーンシート132aの断面構造図である。
本発明にかかる回路基板、回路モジュール及び回路基板の製造方法は、第1の実施形態及び第2の実施形態にかかる回路基板12,12a、回路モジュール10,10a及び回路基板12,12aの製造方法に限らずその要旨の範囲内において変更可能である。
A1,A2 領域
Ha ホール
V ビアホール導体
W ワイヤ
10,10a 回路モジュール
12,12a 回路基板
13 基板本体
14 半導体素子
15 外部電極
16 ランド電極
18,20 内部導体層
30a〜30e 絶縁体層
113 マザー基板本体
116 下地電極
130a〜130e,132a〜132c セラミックグリーンシート
134a〜134e フィルム
Claims (6)
- チップ部品がワイヤボンディングにより実装される回路基板の製造方法であって、
複数の第1の絶縁体層及び所定位置に空洞が形成されている第2の絶縁体層を準備する第1の工程と、
前記チップ部品との接続に用いられるワイヤが接続される接続導体を前記第1の絶縁体層に形成する第2の工程と、
前記接続導体が前記第2の絶縁体層に覆われるように前記複数の第1の絶縁体層及び前記第2の絶縁体層を積層及び圧着して基板本体を得る第3の工程と、
前記第2の絶縁体層を除去する第4の工程と、
を備えており、
前記接続導体が形成された前記第1の絶縁体層の主面は、前記チップ部品が実装される実装領域が設けられた実装面であり、
前記接続導体は、前記実装面の法線方向から平面視したときに、第1の領域及び該第1の領域よりも前記実装領域から離れている第2の領域を有しており、
前記第3の工程では、前記第1の領域と前記空洞とが重なるように、前記複数の第1の絶縁体層及び前記第2の絶縁体層を積層すること、
を特徴とする回路基板の製造方法。 - 前記第3の工程後において、前記第1の領域と前記第2の領域との境界における法線は、前記実装面の法線よりも前記実装領域の反対側に傾いていること、
を特徴とする請求項1に記載の回路基板の製造方法。 - 前記第2の工程では、前記実装領域を囲むように複数の前記接続導体を形成すること、
を特徴とする請求項1又は請求項2のいずれかに記載の回路基板の製造方法。 - 前記第2の工程において形成される前記接続導体は、前記実装面上に設けられている導体層であること、
を特徴とする請求項1ないし請求項3のいずれかに記載の回路基板の製造方法。 - 前記回路基板の製造方法は、
前記接続導体に接続されるビアホール導体を、前記接続導体が設けられている前記絶縁体層に形成する第5の工程を、
更に備えており、
前記ビアホール導体は、積層方向から平面視したときに、前記第1の領域及び前記第2の領域にまたがっていること、
を特徴とする請求項4に記載の回路基板の製造方法。 - 前記第2の工程において形成される前記接続導体は、一端が前記実装面から露出しているビアホール導体であること、
を特徴とする請求項1ないし請求項3のいずれかに記載の回路基板の製造方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011129905A JP5733039B2 (ja) | 2011-06-10 | 2011-06-10 | 回路基板の製造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011129905A JP5733039B2 (ja) | 2011-06-10 | 2011-06-10 | 回路基板の製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2012256777A JP2012256777A (ja) | 2012-12-27 |
JP5733039B2 true JP5733039B2 (ja) | 2015-06-10 |
Family
ID=47528077
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011129905A Active JP5733039B2 (ja) | 2011-06-10 | 2011-06-10 | 回路基板の製造方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5733039B2 (ja) |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62277753A (ja) * | 1986-05-27 | 1987-12-02 | Sumitomo Electric Ind Ltd | 半導体パツケ−ジ |
JP5409261B2 (ja) * | 2008-11-26 | 2014-02-05 | 京セラ株式会社 | 電子部品搭載用基板の製造方法 |
-
2011
- 2011-06-10 JP JP2011129905A patent/JP5733039B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
JP2012256777A (ja) | 2012-12-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4404139B2 (ja) | 積層型基板、電子装置および積層型基板の製造方法 | |
JP4748161B2 (ja) | 多層配線基板及びその製造方法 | |
JP6863458B2 (ja) | 積層型電子部品 | |
JP6140834B2 (ja) | 配線基板および電子装置 | |
JPWO2011078349A1 (ja) | 多数個取り配線基板および配線基板ならびに電子装置 | |
WO2013058351A1 (ja) | 多層配線基板、プローブカード及び多層配線基板の製造方法 | |
JP6133901B2 (ja) | 配線基板、電子装置および発光装置 | |
JP2011096910A (ja) | 回路基板構造体、これを用いた回路モジュールおよび回路モジュールの製造方法 | |
JP2010073711A (ja) | セラミック部品の製造方法 | |
JP6151572B2 (ja) | 電子素子搭載用基板および電子装置 | |
US20160196921A1 (en) | Multi layer ceramic capacitor, embedded board using multi layer ceramic capacitor and manufacturing method thereof | |
JP2009266992A (ja) | 多数個取り配線基板および配線基板ならびに電子装置 | |
JP6408423B2 (ja) | パッケージおよび電子装置 | |
JP5733039B2 (ja) | 回路基板の製造方法 | |
JP5314370B2 (ja) | セラミック部品の製造方法 | |
JP4712065B2 (ja) | 多数個取り配線基板、配線基板、ならびに多数個取り配線基板および配線基板の製造方法 | |
JP6325346B2 (ja) | 配線基板、電子装置および電子モジュール | |
JP2013207204A (ja) | 配線母基板 | |
JP5956185B2 (ja) | 多数個取り配線基板 | |
JP4822921B2 (ja) | セラミック基板、電子部品収納用パッケージ、電子装置、およびこれらの製造方法 | |
CN105916295B (zh) | 空腔基板的制造方法 | |
JP6321477B2 (ja) | 電子部品収納用パッケージ、パッケージ集合体および電子部品収納用パッケージの製造方法 | |
JP5516608B2 (ja) | セラミック積層基板の製造方法 | |
US20240063107A1 (en) | Crack arrest features for miultilevel package substrate | |
JP4733061B2 (ja) | 複数個取り配線基台、配線基台および電子装置、ならびに複数個取り配線基台の分割方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20140306 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20141107 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20141118 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150114 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20150114 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20150317 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150330 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5733039 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |