JP5693809B2 - 半導体装置及びその製造方法 - Google Patents
半導体装置及びその製造方法 Download PDFInfo
- Publication number
- JP5693809B2 JP5693809B2 JP2008175519A JP2008175519A JP5693809B2 JP 5693809 B2 JP5693809 B2 JP 5693809B2 JP 2008175519 A JP2008175519 A JP 2008175519A JP 2008175519 A JP2008175519 A JP 2008175519A JP 5693809 B2 JP5693809 B2 JP 5693809B2
- Authority
- JP
- Japan
- Prior art keywords
- interlayer insulating
- insulating film
- forming
- contact electrode
- contact
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000004065 semiconductor Substances 0.000 title claims description 48
- 238000004519 manufacturing process Methods 0.000 title claims description 30
- 239000011229 interlayer Substances 0.000 claims description 71
- 239000010410 layer Substances 0.000 claims description 44
- 230000015654 memory Effects 0.000 claims description 25
- 239000004020 conductor Substances 0.000 claims description 23
- 238000000059 patterning Methods 0.000 claims description 12
- 238000005530 etching Methods 0.000 claims description 10
- 239000000758 substrate Substances 0.000 claims description 10
- 238000000034 method Methods 0.000 claims description 7
- 239000003990 capacitor Substances 0.000 description 31
- 230000015572 biosynthetic process Effects 0.000 description 19
- 238000009792 diffusion process Methods 0.000 description 16
- 238000010586 diagram Methods 0.000 description 12
- 239000003870 refractory metal Substances 0.000 description 11
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 9
- 229920005591 polysilicon Polymers 0.000 description 8
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 8
- 229910052721 tungsten Inorganic materials 0.000 description 8
- 239000010937 tungsten Substances 0.000 description 8
- 239000000463 material Substances 0.000 description 7
- 229910052581 Si3N4 Inorganic materials 0.000 description 6
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 6
- 239000005380 borophosphosilicate glass Substances 0.000 description 4
- 229910052751 metal Inorganic materials 0.000 description 4
- 239000002184 metal Substances 0.000 description 4
- 238000002844 melting Methods 0.000 description 3
- 230000008018 melting Effects 0.000 description 3
- 229910021332 silicide Inorganic materials 0.000 description 3
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 3
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 2
- 230000010354 integration Effects 0.000 description 2
- 238000002955 isolation Methods 0.000 description 2
- 150000004767 nitrides Chemical class 0.000 description 2
- 238000005498 polishing Methods 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- 229910052814 silicon oxide Inorganic materials 0.000 description 2
- NRTOMJZYCJJWKI-UHFFFAOYSA-N Titanium nitride Chemical compound [Ti]#N NRTOMJZYCJJWKI-UHFFFAOYSA-N 0.000 description 1
- 230000004888 barrier function Effects 0.000 description 1
- 238000000151 deposition Methods 0.000 description 1
- 239000002019 doping agent Substances 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 239000012535 impurity Substances 0.000 description 1
- 239000011810 insulating material Substances 0.000 description 1
- 238000005468 ion implantation Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000000206 photolithography Methods 0.000 description 1
- 238000001039 wet etching Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/30—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
- H10B12/48—Data lines or contacts therefor
- H10B12/485—Bit line contacts
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/01—Manufacture or treatment
- H10B12/02—Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
- H10B12/03—Making the capacitor or connections thereto
- H10B12/033—Making the capacitor or connections thereto the capacitor extending over the transistor
- H10B12/0335—Making a connection between the transistor and the capacitor, e.g. plug
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Semiconductor Memories (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Description
101 半導体基板
102 活性領域
102f フィン状領域
102s 段差
103 STI領域
104 ゲートトレンチ
105 ゲート電極
105a ポリシリコン層
105b 低抵抗層
105c ゲートキャップ
105d サイドウォール
105x ダミーゲート電極
106 ゲート絶縁膜
107,108 サイドウォール
111,112 セルトランジスタ
113,114 セルキャパシタ
115 下部電極
116 上部電極
117 容量絶縁膜
121〜123 拡散層領域(ソース領域又はドレイン領域)
124 エピタキシャル層
130 ビット線
130a ビット線の側面
131,141 セルコンタクト
131a,141a コンタクトホール
132 ビットコンタクト
132a ビットコンタクトの側面
139 マスク
142 容量コンタクト
142a コンタクトホール
151〜153 層間絶縁膜
152a 開口
Claims (10)
- ソース領域及びドレイン領域を有するトランジスタと、
第1の層間絶縁膜に埋め込まれ、前記ソース領域及び前記ドレイン領域にそれぞれ電気的に接続された第1及び第2のコンタクト電極と、
前記第1の層間絶縁膜の上層に位置する第2の層間絶縁膜に埋め込まれ、前記第1のコンタクト電極と電気的に接続された第3のコンタクト電極と、
前記第2の層間絶縁膜の上層に位置する第3の層間絶縁膜に埋め込まれ、前記第3のコンタクト電極と電気的に接続された第1の方向である延在方向に延在する配線パターンと、
少なくとも前記第2及び第3の層間絶縁膜に埋め込まれ、前記第2のコンタクト電極と電気的に接続された第4のコンタクト電極と、を備え、
前記第2の層間絶縁膜は、前記第1の方向と交差する第2の方向に沿ったライン状の開口であって、前記配線パターンの前記第2の方向における幅よりも長い開口を有し、
前記第3のコンタクト電極は、前記開口に埋め込まれており、
前記第1の方向に沿った前記配線パターンの側面は、前記第1の方向に沿った前記第3のコンタクト電極の側面と一致していることを特徴とする半導体装置。 - 前記第3のコンタクト電極の少なくとも一部は、前記配線パターンと同じ導電性材料によって構成されていることを特徴とする請求項1に記載の半導体装置。
- 前記第1の方向における前記第3のコンタクト電極の幅は、前記第2の方向における前記第3のコンタクト電極の幅よりも大きいことを特徴とする請求項1又は2に記載の半導体装置。
- 前記第3の層間絶縁膜の上層に設けられ、前記第4のコンタクト電極と電気的に接続されたメモリ素子をさらに備えることを特徴とする請求項1乃至3のいずれか一項に記載の半導体装置。
- 半導体基板にソース領域及びドレイン領域を形成する工程と、
前記ソース領域及び前記ドレイン領域を覆う第1の層間絶縁膜を形成する工程と、
前記第1の層間絶縁膜を貫通して設けられ、それぞれ前記ソース領域及び前記ドレイン領域の一方及び他方に電気的に接続された第1及び第2のコンタクト電極を形成する工程と、
前記第1及び第2のコンタクト電極を覆う第2の層間絶縁膜を形成する工程と、
前記第2の層間絶縁膜を貫通して設けられ、前記第1のコンタクト電極と電気的に接続された第3のコンタクト電極を形成する工程と、
前記第3のコンタクト電極と電気的に接続されるよう、前記第2の層間絶縁膜上に導電性材料を形成する工程と、
マスクを用いて前記導電性材料をパターニングすることにより、第1の方向に延在する配線パターンを形成する工程と、
前記マスクと同じマスクを用いて前記第3のコンタクト電極をエッチングすることにより、前記配線パターンに覆われていない部分の前記第3のコンタクト電極を除去する工程と、
前記配線パターンを覆う第3の層間絶縁膜を形成する工程と、
前記第2及び第3の層間絶縁膜を貫通して設けられ、前記第2のコンタクト電極と電気的に接続された第4のコンタクト電極を形成する工程と、を備えることを特徴とする半導体装置の製造方法。 - 前記第3のコンタクト電極を形成する工程は、前記第1の方向と交差する第2の方向に延在するライン状の開口を前記第2の層間絶縁膜に形成する工程と、前記開口内に第3のコンタクト電極を埋め込む工程とを含むことを特徴とする請求項5に記載の半導体装置の製造方法。
- 前記第4のコンタクト電極と電気的に接続されたメモリ素子を前記第3の層間絶縁膜上に形成する工程をさらに備えることを特徴とする請求項5又は6に記載の半導体装置の製造方法。
- ゲート電極を共有する第1及び第2のトランジスタを形成する工程と、
前記第1及び第2のトランジスタを覆う第1の層間絶縁膜を形成する工程と、
前記第1の層間絶縁膜を貫通して設けられ、それぞれ前記第1のトランジスタのソース領域及びドレイン領域に接続された第1及び第2のセルコンタクトと、それぞれ前記第2のトランジスタのソース領域及びドレイン領域に接続された第3及び第4のセルコンタクトとを形成する工程と、
前記第1乃至第4のセルコンタクトを覆う第2の層間絶縁膜を形成する工程と、
前記ゲート電極に沿って延在するライン状の開口を前記第2の層間絶縁膜に形成することにより、前記第1及び第3のセルコンタクトを露出させる工程と、
前記開口内に第1の導電性材料を埋め込む工程と、
前記第1の導電性材料と電気的に接続されるよう、前記第2の層間絶縁膜上に第2の導電性材料を形成する工程と、
マスクを用いて前記第2の導電性材料をパターニングすることにより、それぞれ前記第1及び第3のセルコンタクト上を通過する第1及び第2のビット線を形成する工程と、
前記マスクと同じマスクを用いて前記第1の導電性材料をエッチングすることにより、前記第1及び第2のビット線の下部に前記第1の導電性材料からなる第1及び第2のビットコンタクトを形成する工程と、
前記第1及び第2のビット線を覆う第3の層間絶縁膜を形成する工程と、
前記第2及び第3の層間絶縁膜を貫通して設けられ、前記第2及び第4のセルコンタクトと電気的にそれぞれ接続された第1及び第2のメモリ素子用コンタクトを形成する工程と、
前記第1及び第2のメモリ素子用コンタクトとそれぞれ電気的に接続された第1及び第2のメモリ素子を前記第3の層間絶縁膜上に形成する工程と、を備えることを特徴とする半導体装置の製造方法。 - 前記第1及び第2のビット線は、前記ゲート電極と交差するよう互いに平行に形成されることを特徴とする請求項8に記載の半導体装置の製造方法。
- 前記第1及び第2のビット線は、前記第2及び第4のセルコンタクトの上方を避けるように、蛇行して形成されることを特徴とする請求項8又は9に記載の半導体装置の製造方法。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008175519A JP5693809B2 (ja) | 2008-07-04 | 2008-07-04 | 半導体装置及びその製造方法 |
US12/498,104 US7851303B2 (en) | 2008-07-04 | 2009-07-06 | Semiconductor device and manufacturing method thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008175519A JP5693809B2 (ja) | 2008-07-04 | 2008-07-04 | 半導体装置及びその製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2010016220A JP2010016220A (ja) | 2010-01-21 |
JP5693809B2 true JP5693809B2 (ja) | 2015-04-01 |
Family
ID=41463697
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008175519A Expired - Fee Related JP5693809B2 (ja) | 2008-07-04 | 2008-07-04 | 半導体装置及びその製造方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US7851303B2 (ja) |
JP (1) | JP5693809B2 (ja) |
Families Citing this family (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2010161173A (ja) * | 2009-01-07 | 2010-07-22 | Renesas Electronics Corp | 半導体記憶装置 |
JP2010219139A (ja) * | 2009-03-13 | 2010-09-30 | Elpida Memory Inc | 半導体装置及びその製造方法 |
JP2010219326A (ja) * | 2009-03-17 | 2010-09-30 | Elpida Memory Inc | 半導体記憶装置及びその製造方法 |
JP2011077185A (ja) * | 2009-09-29 | 2011-04-14 | Elpida Memory Inc | 半導体装置の製造方法、半導体装置及びデータ処理システム |
JP2012054453A (ja) * | 2010-09-02 | 2012-03-15 | Elpida Memory Inc | 半導体装置の製造方法 |
KR20120060660A (ko) * | 2010-12-02 | 2012-06-12 | 삼성전자주식회사 | 반도체 소자 |
US9196540B2 (en) * | 2012-02-07 | 2015-11-24 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFET structure with novel edge fins |
KR20130110733A (ko) | 2012-03-30 | 2013-10-10 | 삼성전자주식회사 | 반도체 장치의 제조 방법 및 이에 의해 형성된 반도체 장치 |
US9337318B2 (en) * | 2012-10-26 | 2016-05-10 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFET with dummy gate on non-recessed shallow trench isolation (STI) |
US8753935B1 (en) | 2012-12-21 | 2014-06-17 | Alpha And Omega Semiconductor Incorporated | High frequency switching MOSFETs with low output capacitance using a depletable P-shield |
US8809948B1 (en) | 2012-12-21 | 2014-08-19 | Alpha And Omega Semiconductor Incorporated | Device structure and methods of making high density MOSFETs for load switch and DC-DC applications |
US8951867B2 (en) * | 2012-12-21 | 2015-02-10 | Alpha And Omega Semiconductor Incorporated | High density trench-based power MOSFETs with self-aligned active contacts and method for making such devices |
US9105494B2 (en) | 2013-02-25 | 2015-08-11 | Alpha and Omega Semiconductors, Incorporated | Termination trench for power MOSFET applications |
CN104218036B (zh) * | 2013-06-04 | 2017-05-03 | 华邦电子股份有限公司 | 半导体元件及其制造方法 |
JP2015211108A (ja) * | 2014-04-25 | 2015-11-24 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
KR102406668B1 (ko) * | 2016-04-26 | 2022-06-08 | 삼성전자주식회사 | 결함 발생 방지를 위한 반도체 소자 제조 방법 |
KR102531609B1 (ko) | 2016-05-27 | 2023-05-12 | 삼성전자주식회사 | 반도체 장치의 제조 방법 |
US11315928B2 (en) * | 2020-09-08 | 2022-04-26 | Nanya Technology Corporation | Semiconductor structure with buried power line and buried signal line and method for manufacturing the same |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3703885B2 (ja) * | 1995-09-29 | 2005-10-05 | 株式会社東芝 | 半導体記憶装置とその製造方法 |
US6022776A (en) * | 1999-04-07 | 2000-02-08 | Worldwide Semiconductor Manufacturing Corporation | Method of using silicon oxynitride to improve fabricating of DRAM contacts and landing pads |
TW490756B (en) * | 1999-08-31 | 2002-06-11 | Hitachi Ltd | Method for mass production of semiconductor integrated circuit device and manufacturing method of electronic components |
JP2003068878A (ja) * | 2001-08-23 | 2003-03-07 | Hitachi Ltd | 半導体集積回路装置およびその製造方法 |
KR100434511B1 (ko) * | 2002-08-12 | 2004-06-05 | 삼성전자주식회사 | 다마신 배선을 이용한 반도체 소자의 제조방법 |
KR100439038B1 (ko) * | 2002-08-23 | 2004-07-03 | 삼성전자주식회사 | 스터드형태의 캡핑층을 구비한 반도체 장치의 비트라인 및그의 형성방법 |
KR100706233B1 (ko) * | 2004-10-08 | 2007-04-11 | 삼성전자주식회사 | 반도체 기억 소자 및 그 제조방법 |
KR100585181B1 (ko) * | 2005-02-24 | 2006-05-30 | 삼성전자주식회사 | 국부 에치 스톱퍼를 갖는 반도체 메모리 소자 및 그 제조방법 |
JP2007165733A (ja) * | 2005-12-16 | 2007-06-28 | Elpida Memory Inc | 半導体装置及びその製造方法 |
KR100720261B1 (ko) * | 2006-01-26 | 2007-05-23 | 주식회사 하이닉스반도체 | 반도체 소자 및 그의 제조 방법 |
JP2007266474A (ja) * | 2006-03-29 | 2007-10-11 | Hitachi Ltd | 半導体記憶装置 |
JP5694625B2 (ja) | 2006-04-13 | 2015-04-01 | ピーエスフォー ルクスコ エスエイアールエルPS4 Luxco S.a.r.l. | 半導体記憶装置 |
JP4524698B2 (ja) * | 2006-10-26 | 2010-08-18 | エルピーダメモリ株式会社 | 容量素子を有する半導体装置及びその製造方法 |
JP4552946B2 (ja) * | 2007-01-31 | 2010-09-29 | エルピーダメモリ株式会社 | 半導体記憶装置および半導体記憶装置の製造方法 |
-
2008
- 2008-07-04 JP JP2008175519A patent/JP5693809B2/ja not_active Expired - Fee Related
-
2009
- 2009-07-06 US US12/498,104 patent/US7851303B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2010016220A (ja) | 2010-01-21 |
US7851303B2 (en) | 2010-12-14 |
US20100001331A1 (en) | 2010-01-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5693809B2 (ja) | 半導体装置及びその製造方法 | |
US8482045B2 (en) | Semiconductor memory device having vertical channel transistor and method for fabricating the same | |
US8129769B2 (en) | Semiconductor device and manufacturing method thereof | |
JP5731858B2 (ja) | 半導体装置及び半導体装置の製造方法 | |
US8872262B2 (en) | Semiconductor integrated circuit devices including gates having connection lines thereon | |
TWI841912B (zh) | 半導體記憶體裝置 | |
JP2013058676A (ja) | 半導体装置及びその製造方法、並びにデータ処理システム | |
JP2009158591A (ja) | 半導体装置およびその製造方法 | |
JP2011129566A (ja) | 半導体装置の製造方法 | |
US9685448B2 (en) | Semiconductor device | |
JP2013254815A (ja) | 半導体装置およびその製造方法 | |
WO2014123170A1 (ja) | 半導体装置及びその製造方法 | |
US8013373B2 (en) | Semiconductor device having MOS-transistor formed on semiconductor substrate and method for manufacturing thereof | |
TWI830993B (zh) | 半導體元件 | |
CN115513207A (zh) | 半导体存储器件 | |
JP2011129762A (ja) | 半導体装置及び半導体装置の製造方法 | |
US20120058637A1 (en) | Semiconductor device manufacturing method | |
US8735977B2 (en) | Semiconductor device and method of fabricating the same | |
JP2011243690A (ja) | 半導体装置の製造方法 | |
WO2014123176A1 (ja) | 半導体装置及びその製造方法 | |
JP2011129761A (ja) | 半導体装置の製造方法 | |
JP2013175584A (ja) | 半導体装置の製造方法 | |
JP4728378B2 (ja) | 半導体装置の製造方法 | |
JP2013098255A (ja) | 半導体装置及びその製造方法 | |
JP2007324489A (ja) | 半導体装置の製造方法及び半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20110510 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20130730 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130822 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20131206 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20131210 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20140310 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20140313 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20140410 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20140415 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140512 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140805 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20141105 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20141110 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20141203 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20150106 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150204 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5693809 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |