JP5260989B2 - 半導体装置の製造方法 - Google Patents
半導体装置の製造方法 Download PDFInfo
- Publication number
- JP5260989B2 JP5260989B2 JP2008060800A JP2008060800A JP5260989B2 JP 5260989 B2 JP5260989 B2 JP 5260989B2 JP 2008060800 A JP2008060800 A JP 2008060800A JP 2008060800 A JP2008060800 A JP 2008060800A JP 5260989 B2 JP5260989 B2 JP 5260989B2
- Authority
- JP
- Japan
- Prior art keywords
- gate electrode
- film
- insulating film
- electrode film
- semiconductor device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Landscapes
- Non-Volatile Memory (AREA)
- Semiconductor Memories (AREA)
Description
2: シリコン酸化膜
3: シリコン窒化膜
4: フォトレジスト膜
5: トレンチ孔
6: 第1絶縁膜
6a: 第1絶縁膜の突出部
7: ゲート酸化膜
8: 第1ゲート電極膜(フローティングゲート電極)
10: 第2絶縁膜(ONO膜)
11: 第2ゲート電極膜(コントロールゲート電極)
13、14、15、16: 凹部
20: 本発明方法によって製造された半導体装置
31: 不純物拡散領域(ソース・ドレイン領域)
32: サイドウォール絶縁膜
33: サイドウォール絶縁膜
34: 層間絶縁膜
35: コンタクトプラグ
36: 配線
50: 従来方法によって製造された半導体装置
51: 従来方法によって製造された半導体装置
Claims (2)
- 2つのゲート電極膜が絶縁膜を介して積層したMOSFET構造を有してなる半導体装置の製造方法であって、
半導体基板の一部領域に、基板表面より突出する第1絶縁膜を形成する第1工程と、
前記第1工程終了後、ゲート酸化膜を前記半導体基板の露出面に形成する第2工程と、
前記第2工程終了後、前記ゲート酸化膜、並びに前記第1絶縁膜の突出部の上面と側面を覆うように、全面に導電性の第1ゲート電極膜を形成することで、隣接する前記第1絶縁膜間に底面及び内側壁が前記第1ゲート電極膜で覆われた第1凹部を形成する第3工程と、
前記第3工程終了後、少なくとも前記第1絶縁膜の突出部の上面の上方に形成された前記第1ゲート電極膜を選択的に除去する第4工程と、
前記第4工程終了後、前記第1絶縁膜の上面位置が前記第1ゲート電極膜の底面位置より低くならない範囲内で前記第1絶縁膜に対してエッチング処理を施して、底面が前記第1絶縁膜、内側壁が前記第1ゲート電極膜からなる第2凹部を形成する第5工程と、
前記第5工程終了後、前記第1凹部及び前記第2凹部を完全には充填しない範囲内の膜厚で全面に第2絶縁膜を形成した後、全面に導電性の第2ゲート電極膜を形成する第6工程と、
前記第6工程終了後、前記第2ゲート電極膜をパターニングした後、ソース・ドレイン領域を形成する第7工程と、を有し、
前記第4工程が、前記第1ゲート電極膜上に膜を形成することなく、前記第1絶縁膜の突出部の上面の高さ位置に達するまで平坦化処理を行うことで、前記第1絶縁膜の突出部の上面を露出させると共に、前記第1凹部を有した前記第1ゲート電極膜を複数に分離する工程であり、
前記第5工程が、前記第4工程で露出した前記第1絶縁膜の上面が、周囲の前記第1ゲート電極膜の上面に対して後退するように、前記第1絶縁膜を選択的にウェットエッチングする工程であることを特徴とする半導体装置の製造方法。 - 前記第3工程において形成する前記第1ゲート電極膜の膜厚が、前記第2工程終了時において形成されている前記第1絶縁膜の突出部の高さよりも小さく、且つ、隣接する2つの前記第1絶縁膜の間隔の2分の1よりも小さいことを特徴とする請求項1に記載の半導体装置の製造方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008060800A JP5260989B2 (ja) | 2008-03-11 | 2008-03-11 | 半導体装置の製造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008060800A JP5260989B2 (ja) | 2008-03-11 | 2008-03-11 | 半導体装置の製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2009218391A JP2009218391A (ja) | 2009-09-24 |
JP5260989B2 true JP5260989B2 (ja) | 2013-08-14 |
Family
ID=41189976
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008060800A Expired - Fee Related JP5260989B2 (ja) | 2008-03-11 | 2008-03-11 | 半導体装置の製造方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5260989B2 (ja) |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH10335497A (ja) * | 1997-06-04 | 1998-12-18 | Sony Corp | 半導体不揮発性記憶装置およびその製造方法 |
JPH1187543A (ja) * | 1997-09-10 | 1999-03-30 | Toshiba Corp | 不揮発性半導体記憶装置 |
KR100655435B1 (ko) * | 2005-08-04 | 2006-12-08 | 삼성전자주식회사 | 비휘발성 메모리 장치 및 그 제조 방법 |
-
2008
- 2008-03-11 JP JP2008060800A patent/JP5260989B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2009218391A (ja) | 2009-09-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI390665B (zh) | 雙淺溝槽隔離半導體裝置及其製造方法 | |
US8741727B2 (en) | Method of manufacturing semiconductor device capable of reducing a size of the semiconductor device | |
JP5013050B2 (ja) | 半導体装置の製造方法 | |
CN111418063A (zh) | 具有集成高k金属控制栅的非易失性分裂栅存储器单元及制造方法 | |
KR100669103B1 (ko) | 플래시 메모리 장치의 제조 방법 | |
JP4759944B2 (ja) | 不揮発性半導体記憶装置の製造方法 | |
US20100052036A1 (en) | Memory device and manufacturing method thereof, and semiconductor device | |
TWI220788B (en) | Flash memory cell and fabrication thereof | |
KR100694973B1 (ko) | 플래쉬 메모리 소자의 제조방법 | |
JP2003031702A (ja) | 不揮発性半導体記憶装置およびその製造方法 | |
JP3314748B2 (ja) | 不揮発性半導体記憶装置の製造方法 | |
CN100573870C (zh) | 双浅沟绝缘半导体装置及其制造方法 | |
JP5260989B2 (ja) | 半導体装置の製造方法 | |
TW202332012A (zh) | 非揮發性記憶體元件的製造方法 | |
US7211485B2 (en) | Method of fabricating flash memory device and flash memory device fabricated thereby | |
JP4565847B2 (ja) | 半導体装置およびその製造方法 | |
TWI469269B (zh) | 嵌入式快閃記憶體之字元線的製造方法 | |
TWI451533B (zh) | 嵌入式快閃記憶體的製造方法 | |
KR101034407B1 (ko) | 불휘발성 메모리 소자 및 그 제조방법 | |
JP4191203B2 (ja) | 半導体装置及びその製造方法 | |
JP2008300703A (ja) | 半導体装置の製造方法 | |
KR100330948B1 (ko) | 비휘발성 반도체 메모리 장치 및 그 제조방법 | |
JP3588449B2 (ja) | 半導体記憶装置およびその製造方法 | |
US20080197402A1 (en) | Methods of Forming Nonvolatile Memory Devices and Memory Devices Formed Thereby | |
JP2010129740A (ja) | 不揮発性半導体記憶装置およびその製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20100218 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120627 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120710 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120823 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130205 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130311 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130402 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130426 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20160502 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |