JP5229095B2 - Electronic component and manufacturing method thereof - Google Patents
Electronic component and manufacturing method thereof Download PDFInfo
- Publication number
- JP5229095B2 JP5229095B2 JP2009112456A JP2009112456A JP5229095B2 JP 5229095 B2 JP5229095 B2 JP 5229095B2 JP 2009112456 A JP2009112456 A JP 2009112456A JP 2009112456 A JP2009112456 A JP 2009112456A JP 5229095 B2 JP5229095 B2 JP 5229095B2
- Authority
- JP
- Japan
- Prior art keywords
- coil
- conductor
- stacking direction
- electronic component
- laminate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Manufacturing Cores, Coils, And Magnets (AREA)
- Coils Or Transformers For Communication (AREA)
Description
本発明は、電子部品及びその製造方法に関し、コモンモードチョークコイルを内蔵する電子部品及びその製造方法に関する。 The present invention relates to an electronic component and a method for manufacturing the same, and more particularly to an electronic component including a common mode choke coil and a method for manufacturing the same.
従来の電子部品としては、例えば、特許文献1に記載の積層型コモンモードチョークコイルが知られている。以下に、図面を参照しながら該積層型コモンモードチョークコイルについて説明する。図6は、特許文献1に記載の積層型コモンモードチョークコイル110の外観斜視図である。図7は、積層型コモンモードチョークコイル110の積層体112の分解斜視図である。
As a conventional electronic component, for example, a laminated common mode choke coil described in Patent Document 1 is known. The laminated common mode choke coil will be described below with reference to the drawings. FIG. 6 is an external perspective view of the stacked common
積層型コモンモードチョークコイル110は、図6に示すように、積層体112及び外部電極114(114a〜114d)により構成されている。積層体112は、直方体をなしている。外部電極114は、積層体112の側面に設けられている。
As shown in FIG. 6, the stacked common
また、積層体112は、図7に示すように、絶縁性シート116(116a〜116j)が積層されて構成され、コイルL11,L12を内蔵している。コイルL11は、外部電極114a,114b間に接続されており、コイルL12は、外部電極114c,114d間に接続されている。
Further, as shown in FIG. 7, the
コイルL11は、コイル導体118a〜118d及びビアホール導体b11〜b13により構成されている。コイル導体118a〜118dはそれぞれ、絶縁性シート116b〜116eに設けられ、ビアホール導体b11〜b13により互いに接続されている。 The coil L11 includes coil conductors 118a to 118d and via hole conductors b11 to b13. The coil conductors 118a to 118d are provided on the insulating sheets 116b to 116e, respectively, and are connected to each other by via hole conductors b11 to b13.
コイルL12は、コイル導体118e〜118h及びビアホール導体b14〜b16により構成されている。コイル導体118e〜118hはそれぞれ、絶縁性シート116f〜116iに設けられ、ビアホール導体b14〜b16により互いに接続されている。そして、コイルL11とコイルL12とは、積層方向に並ぶことにより、互いに磁気的に結合してコモンモードチョークコイルを構成している。 The coil L12 includes coil conductors 118e to 118h and via hole conductors b14 to b16. The coil conductors 118e to 118h are provided on the insulating sheets 116f to 116i, and are connected to each other by via hole conductors b14 to b16. The coil L11 and the coil L12 are arranged in the stacking direction and are magnetically coupled to each other to form a common mode choke coil.
更に、積層型コモンモードチョークコイル110では、絶縁性シート116eの厚みが、他の絶縁性シート116a〜116d,116f〜116jの厚みよりも大きい。これにより、コイルL11,L12間の絶縁性を向上させている。更に、コイルL11,12間の浮遊容量を低減している。
Furthermore, in the laminated common
ところで、積層型コモンモードチョークコイル110では、コイルL11とコイルL12との間の浮遊容量の低減と同様に、コイルL11,L12と外部電極114との間の浮遊容量の低減も要求されている。
By the way, in the laminated common
このような要求を満たすための方法としては、例えば、積層体112を多孔質材料により作製することが挙げられる。積層体112を多孔質材料により作製した場合には、積層体112内に多数の空孔が形成される。ここで、空気の比誘電率は、全物質中で最小の1である。よって、積層体112を多孔質材料により作製することにより、積層体112の平均の比誘電率を低下させることが可能となる。その結果、コイルL11,L12と外部電極114との間の浮遊容量も低減される。
As a method for satisfying such a requirement, for example, the laminated
しかしながら、積層体112が多孔質材料により作製された場合には、以下に説明するように、イオンマイグレーションにより、コイルL11,L12間の絶縁性が低下するおそれがある。より詳細には、積層体112が多孔質材料により作製されると、コイル導体118の周囲に空孔が存在するようになる。また、コイル導体118は、一般的に、銀ペーストにより作製される。コイル導体118の一部は、耐湿環境下で空孔を通じて侵入した水分により銀イオンとなってしまう。更に、コイルL11,L12に信号が流れると、コイルL11とコイルL12との電位差により、コイルL11とコイルL12との間に電界が発生する。そのため、銀イオンは、この電界により例えば、コイルL12からコイルL11に向かって移動してしまう。その結果、コイルL11,コイルL12間の絶縁性が低下してしまう。すなわち、積層型コモンモードチョークコイル110の耐電圧が低下してしまう。
However, when the
そこで、本発明の目的は、コモンモードチョークコイルを構成するコイル間の絶縁性の低下を抑制できる電子部品及びその製造方法を提供することである。 SUMMARY OF THE INVENTION An object of the present invention is to provide an electronic component that can suppress a decrease in insulation between coils constituting a common mode choke coil and a method for manufacturing the same.
本発明の一形態である電子部品は、複数の絶縁体層が積層されてなる多孔質の積層体と、前記積層体の表面に設けられている外部電極と、前記積層体内に設けられ、かつ、積層方向から平面視したときに、環状の軌道をなしている第1のコイルと、前記積層体内において前記第1のコイルよりも積層方向の下側に設けられ、かつ、積層方向から平面視したときに、前記軌道と重なる軌道をなしている第2のコイルであって、該第1のコイルと共にコモンモードチョークコイルを構成している第2のコイルと、前記積層体において前記第1のコイルよりも積層方向の上側又は前記第2のコイルよりも積層方向の下側に設けられ、かつ、積層方向から平面視したときに、前記軌道と重なっているダミー導体であって、前記外部電極、前記第1のコイル及び前記第2のコイルのいずれにも電気的に接続されていないダミー導体と、を備えており、前記ダミー導体は、積層方向から平面視したときに、前記軌道と重なる環状をなしていること、を特徴とする。
本発明のその他の形態である電子部品は、複数の絶縁体層が積層されてなる多孔質の積層体と、前記積層体の表面に設けられている外部電極と、前記積層体内に設けられ、かつ、積層方向から平面視したときに、環状の軌道をなしている第1のコイルと、前記積層体内において前記第1のコイルよりも積層方向の下側に設けられ、かつ、積層方向から平面視したときに、前記軌道と重なる軌道をなしている第2のコイルであって、該第1のコイルと共にコモンモードチョークコイルを構成している第2のコイルと、前記積層体において前記第1のコイルよりも積層方向の上側又は前記第2のコイルよりも積層方向の下側に設けられ、かつ、積層方向から平面視したときに、前記軌道と重なっているダミー導体であって、前記外部電極、前記第1のコイル及び前記第2のコイルのいずれにも電気的に接続されていないダミー導体と、を備えており、前記第1のコイルは、第1のビアホール導体を含んでおり、前記第2のコイルは、第2のビアホール導体を含んでおり、前記ダミー導体は、積層方向から平面視したときに、前記第1のビアホール導体又は前記第2のビアホール導体と重なる部分には設けられていないこと、を特徴とする。
An electronic component according to an aspect of the present invention includes a porous laminate formed by laminating a plurality of insulator layers, an external electrode provided on a surface of the laminate, and provided in the laminate. A first coil having an annular orbit when viewed in plan from the stacking direction, and a lower side in the stacking direction than the first coil in the stacked body, and a plan view from the stacking direction. A second coil that forms a track overlapping the track, the second coil forming a common mode choke coil together with the first coil, and the first coil in the laminate. A dummy conductor provided above the coil in the stacking direction or below the second coil in the stacking direction and overlapping the track when viewed in plan from the stacking direction, the external electrode , The first co A dummy conductor in any of Le and the second coil is not electrically connected, and wherein the dummy conductor, when viewed in plan from the lamination direction, and forms an annular overlapping the track It is characterized by this.
An electronic component according to another aspect of the present invention is a porous laminate formed by laminating a plurality of insulator layers, an external electrode provided on the surface of the laminate, and provided in the laminate. In addition, when viewed in plan from the stacking direction, the first coil that forms an annular track, and the first coil is provided below the first coil in the stacking direction and is planar from the stacking direction. A second coil forming a common orbital choke coil together with the first coil, and a first coil in the laminate. A dummy conductor that is provided above the coil in the stacking direction or below the second coil in the stacking direction and overlaps the track when viewed in plan from the stacking direction. Electrode, said first And a dummy conductor that is not electrically connected to any of the second coil, the first coil includes a first via-hole conductor, and the second coil Includes a second via-hole conductor, and the dummy conductor is not provided in a portion overlapping the first via-hole conductor or the second via-hole conductor when viewed in plan from the stacking direction, It is characterized by.
本発明の一形態である電子部品の製造方法は、加熱により消失する消失物質が混入された絶縁性物質により、前記複数の絶縁体層を作製する工程と、前記第1のコイルを構成する第1のコイル導体、前記第2のコイルを構成する第2のコイル導体、及び、前記ダミー導体を前記複数の絶縁体層上に形成する工程と、前記第2のコイルが前記第1のコイルよりも積層方向の下側に位置し、かつ、前記ダミー導体が該第1のコイルよりも積層方向の上側又は該第2のコイルよりも積層方向の下側に位置するように、前記複数の絶縁体層を積層して積層体を作製する工程と、前記積層体を積層方向に圧着する工程と、前記積層体を焼成する工程と、を備えていること、を特徴とする。 According to another aspect of the present invention, there is provided a method for manufacturing an electronic component comprising: a step of forming the plurality of insulator layers with an insulating material mixed with a disappearing material that disappears by heating; and a step of forming the first coil. A step of forming one coil conductor, a second coil conductor constituting the second coil, and the dummy conductor on the plurality of insulator layers; and the second coil is formed from the first coil. And the plurality of insulations so that the dummy conductor is positioned above the first coil in the stacking direction or below the second coil in the stacking direction. It is characterized by comprising a step of laminating body layers to produce a laminate, a step of pressure-bonding the laminate in the laminating direction, and a step of firing the laminate.
本発明によれば、コイル間の絶縁性の低下を抑制できる。 According to the present invention, it is possible to suppress a decrease in insulation between coils.
以下に、本発明の一実施形態に係る電子部品及びその製造方法について説明する。 Below, the electronic component which concerns on one Embodiment of this invention, and its manufacturing method are demonstrated.
(電子部品の構成)
図1は、本発明の実施形態に係る電子部品10の外観斜視図である。図2は、電子部品10の積層体12の分解斜視図である。以下、電子部品10の積層方向をz軸方向と定義し、電子部品10に長辺に沿った方向をx軸方向と定義し、電子部品10の短辺に沿った方向をy軸方向と定義する。
(Configuration of electronic parts)
FIG. 1 is an external perspective view of an
電子部品10は、図1に示すように、積層体12及び4つの外部電極14(14a〜14d)を備えている。積層体12は、直方体状をなしている。外部電極14は、y軸方向の両端に位置する積層体12の側面(表面)に形成されている。より詳細には、外部電極14a,14cは、y軸方向の正方向側に位置する積層体12の側面において、積層体12のz軸方向の正方向側に位置する上面と積層体12のz軸方向の負方向側に位置する下面とを繋ぐように設けられている。外部電極14b,14dは、y軸方向の負方向側に位置する積層体12の側面において、積層体12のz軸方向の正方向側に位置する上面と積層体12のz軸方向の負方向側に位置する下面とを繋ぐように設けられている。また、外部電極14は、積層体12の上面及び下面に折り返されている。外部電極14は、Agを主成分とし、かつ、ガラスフリットを含有する導電性材料により構成されている。
As shown in FIG. 1, the
積層体12は、多孔質材料からなり、35%以上80%以下の空孔率を有している。ここでの空孔率は、積層体12の全体積中に対する、磁性体材料が存在していない部分の体積の割合である。積層体12は、図2に示すように、磁性体層16(16a〜16u)がz軸方向の正方向側からこの順に積層されて構成されており、螺旋状のコイルL1,L2及びダミー導体22(22a,22b)を内蔵している。磁性体層16は、磁性を有するフェライト(例えば、Ni−Zn−Cuフェライト又はNi−Znフェライト等)からなる長方形状の多孔質の絶縁体層である。該磁性体層16を構成する材料の透磁率は、400である。ただし、磁性体層16が多孔質であるので、該磁性体層16の透磁率は100である。
The laminate 12 is made of a porous material and has a porosity of 35% or more and 80% or less. The porosity here is the ratio of the volume of the portion where the magnetic material does not exist to the total volume of the laminate 12. As shown in FIG. 2, the
コイルL1は、図2に示すように、z軸方向と平行なコイル軸を有する螺旋状のコイルであり、z軸方向から平面視したときに、長方形状の環状の軌道Rをなしている。コイルL1は、少なくとも1以上(本実施形態では5つ)のコイル導体18(18a〜18e)、引き出し導体20(20a,20b)及びビアホール導体b1〜b5を含んでいる。コイル導体18、引き出し導体20及びビアホール導体b1〜b5は、例えばAgを主成分する導電性材料からなる。
As shown in FIG. 2, the coil L1 is a spiral coil having a coil axis parallel to the z-axis direction, and forms a rectangular annular track R when viewed in plan from the z-axis direction. The coil L1 includes at least one or more (in this embodiment, five) coil conductors 18 (18a to 18e), lead conductors 20 (20a and 20b), and via-hole conductors b1 to b5. The
コイル導体18a〜18eはそれぞれ、磁性体層16d〜16hのz軸方向の正方向側の主面上に設けられている。コイル導体18はそれぞれ、軌道Rの一部をなしており、3/4ターンのターン数を有している線状導体である。ただし、コイル導体18aは、引き出し導体20aと接続可能に構成されるために、1/4ターンのターン数を有している。コイル導体18a〜18eは、z軸方向から平面視したときに、互いに重なり合うことにより、軌道Rをなしている。
The
ビアホール導体b1〜b5は、磁性体層16d〜16hをz軸方向に貫通するように設けられており、z軸方向に隣り合っているコイル導体18同士又はコイル導体18と引き出し導体20bとを接続している。具体的には、ビアホール導体b1は、コイル導体18a,18bを接続している。ビアホール導体b2は、コイル導体18b,18cを接続している。ビアホール導体b3は、コイル導体18c,18dを接続している。ビアホール導体b4は、コイル導体18d,18eを接続している。ビアホール導体b5は、コイル導体18eと引き出し導体20bを接続している。
The via-hole conductors b1 to b5 are provided so as to penetrate the
引き出し導体20aは、磁性体層16dのz軸方向の正方向側の主面上に設けられている。引き出し導体20aは、コイル導体18aと外部電極14aとに接続されている。引き出し導体20bは、磁性体層16iのz軸方向の正方向側の主面上に設けられている。引き出し導体20bは、ビアホール導体b5と外部電極14bとに接続されている。以上の構成により、外部電極14a,14b間には、z軸方向の負方向側に進行しながら、反時計回りに旋廻する螺旋状のコイルL1が構成されている。
The
コイルL2は、図2に示すように、z軸方向と平行なコイル軸を有する螺旋状のコイルであり、z軸方向から平面視したときに、長方形状の環状の軌道Rをなしている。コイルL2は、コイルL1と電気的に接続されておらず、図2に示すように、コイルL1よりもz軸方向の負方向側に設けられている。また、コイルL2は、少なくとも1以上(本実施形態では5つ)のコイル導体18(18f〜18j)、引き出し導体20(20c,20d)及びビアホール導体b6〜b10を含んでいる。コイル導体18、引き出し導体20及びビアホール導体b6〜b10は、例えばAgを主成分とする導電性材料からなる。
As shown in FIG. 2, the coil L2 is a spiral coil having a coil axis parallel to the z-axis direction, and forms a rectangular annular track R when viewed in plan from the z-axis direction. The coil L2 is not electrically connected to the coil L1, and is provided closer to the negative direction side in the z-axis direction than the coil L1, as shown in FIG. The coil L2 includes at least one (five in this embodiment) coil conductors 18 (18f to 18j), lead conductors 20 (20c and 20d), and via-hole conductors b6 to b10. The
コイル導体18f〜18jはそれぞれ、磁性体層16m〜16qのz軸方向の正方向側の主面上に設けられている。コイル導体18はそれぞれ、軌道Rの一部をなしており、3/4ターンのターン数を有している線状導体である。ただし、コイル導体18fは、引き出し導体20cと接続可能に構成されるために、1/4ターンのターン数を有している。コイル導体18f〜18jは、z軸方向から平面視したときに、互いに重なり合うことにより、軌道Rをなしている。すなわち、コイル導体18a〜18eが形成している軌道Rと、コイル導体18f〜18jが形成している軌道Rとは、z軸方向から平面視したときに、互いに重なり合っている。
The coil conductors 18f to 18j are provided on the main surfaces on the positive direction side in the z-axis direction of the
ビアホール導体b6〜b10は、磁性体層16m〜16qをz軸方向に貫通するように設けられており、z軸方向に隣り合っているコイル導体18同士又はコイル導体18と引き出し導体20dとを接続している。具体的には、ビアホール導体b6は、コイル導体18f,18gを接続している。ビアホール導体b7は、コイル導体18g,18hを接続している。ビアホール導体b8は、コイル導体18h,18iを接続している。ビアホール導体b9は、コイル導体18i,18jを接続している。ビアホール導体b10は、コイル導体18jと引き出し導体20dを接続している。
The via-hole conductors b6 to b10 are provided so as to penetrate the
引き出し導体20cは、磁性体層16mのz軸方向の正方向側の主面上に設けられている。引き出し導体20cは、コイル導体18fと外部電極14cとに接続されている。引き出し導体20dは、磁性体層16rのz軸方向の正方向側の主面上に設けられている。引き出し導体20dは、ビアホール導体b10と外部電極14dとに接続されている。以上の構成により、外部電極14c,14d間には、z軸方向の負方向側に進行しながら、反時計回りに旋廻する螺旋状のコイルL2が構成されている。すなわち、コイルL1とコイルL2とは同じ方向に旋廻している。
The
以上のように、コイルL1とコイルL2とは、z軸方向から平面視したときに、互いに重なった軌道Rを有していると共に、同じ方向に旋廻している。そのため、外部電極14a,14cを入力端子とし、外部電極14b,14dを出力端子とした場合には、コイルL1及びコイルL2には、同じ方向に電流が流れ、同じ方向に磁束が発生する。したがって、コイルL1とコイルL2とは互いに磁気的に結合している。その結果、コイルL1とコイルL2とは、コモンモードチョークコイルを構成している。
As described above, the coil L <b> 1 and the coil L <b> 2 have the tracks R that overlap each other when viewed in plan from the z-axis direction, and are rotated in the same direction. Therefore, when the
ダミー導体22aは、積層体12においてコイルL1よりもz軸方向の正方向側に設けられ、かつ、z軸方向から平面視したときに、軌道Rと重なっている。本実施形態では、ダミー導体22aは、軌道Rと一致した長方形状の環状をなし、磁性体層16cのz軸方向の正方向側の主面上に設けられている。そして、ダミー導体22aは、外部電極14、コイルL1,L2のいずれにも電気的に接続されておらず、周囲から絶縁されている。また、ダミー導体22aは、コイルL1,L2と同じAgを主成分とする導電性材料により構成されている。すなわち、ダミー導体22aは、積層体12よりも硬い。
The dummy conductor 22a is provided on the positive side in the z-axis direction with respect to the coil L1 in the
ダミー導体22bは、積層体12においてコイルL2よりもz軸方向の負方向側に設けられ、かつ、z軸方向から平面視したときに、軌道Rと重なっている。本実施形態では、ダミー導体22bは、軌道Rと一致した長方形状の環状をなし、磁性体層16sのz軸方向の正方向側の主面上に設けられている。そして、ダミー導体22bは、外部電極14、コイルL1,L2のいずれにも電気的に接続されておらず、周囲から絶縁されている。また、ダミー導体22bは、コイルL1,L2と同じAgを主成分とする導電性材料により構成されている。すなわち、ダミー導体22bは、積層体12よりも硬い。これにより、ダミー導体22は、コイルL1よりもz軸方向の正方向側、及び、コイルL2よりもz軸方向の負方向側の両方に設けられている。
The
ここで、電子部品10では、コイルL1とコイルL2との間の絶縁性を向上させるための構成を有している。そこで、以下に、かかる構成について図面を参照しながら説明する。図3は、図1に示す電子部品10のA−Aにおける断面構造図である。
Here, the
図3に示すように、積層体12は、領域R1,R2により構成されている。領域R1は、z軸方向において、コイルL1とコイルL2との間の領域であって、z軸方向から平面視したときに、軌道Rと重なる領域である。領域R2は、積層体12において、領域R1以外の領域である。そして、領域R1における積層体12の平均密度は、領域R2における積層体12の平均密度よりも高い。平均密度とは、空孔率に関連している。すなわち、平均密度が高いとは、空孔率が低く、平均密度が低いとは、空孔率が高いことを意味する。
As shown in FIG. 3, the
(電子部品の製造方法)
以下に、電子部品10の製造方法について図面を参照しながら説明する。図4は、電子部品10の作製時における工程断面図である。
(Method for manufacturing electronic parts)
Below, the manufacturing method of the
まず、磁性体層16となるべきセラミックグリーンシートを準備する。具体的には、酸化第二鉄(Fe2O3)、酸化亜鉛(ZnO)、酸化ニッケル(NiO)及び酸化銅(CuO)を所定の比率で秤量したそれぞれの材料を原材料としてボールミルに投入し、湿式調合を行う。得られた混合物を乾燥してから粉砕し、得られた粉末を800℃で1時間仮焼する。得られた仮焼粉末をボールミルにて湿式粉砕した後、乾燥してから解砕して、フェライトセラミック粉末を得る。
First, a ceramic green sheet to be the
このフェライトセラミック粉末に対して結合剤(酢酸ビニル、水溶性アクリル等)と可塑剤、湿潤材、分散剤及び消失物質を加えてボールミルで混合を行い、その後、減圧により脱泡を行う。消失物質とは、焼成時の加熱により消失する物質であり、例えば、ポリメタクリル酸メチルである。得られたセラミックスラリーをドクターブレード法により、キャリアシート上にシート状に形成して乾燥させ、磁性体層16となるべきセラミックグリーンシートを作製する。
To this ferrite ceramic powder, a binder (vinyl acetate, water-soluble acrylic, etc.), a plasticizer, a wetting material, a dispersing agent and a disappearing substance are added and mixed by a ball mill, and then defoamed by reduced pressure. A loss | disappearance substance is a substance lose | disappeared by the heating at the time of baking, for example, polymethyl methacrylate. The obtained ceramic slurry is formed into a sheet shape on a carrier sheet by a doctor blade method and dried to produce a ceramic green sheet to be the
次に、磁性体層16d〜16h,16m〜16qとなるべきセラミックグリーンシートのそれぞれに、ビアホール導体b1〜b10を形成する。具体的には、磁性体層16d〜16h,16m〜16qとなるべきセラミックグリーンシートにレーザビームを照射してビアホールを形成する。次に、このビアホールに対して、Ag,Pd,Cu,Auやこれらの合金などの導電性ペーストを印刷塗布などの方法により充填する。
Next, via-hole conductors b1 to b10 are formed in the ceramic green sheets that are to become the
次に、磁性体層16c〜16i,16m〜16sとなるべきセラミックグリーンシート上に、導電性ペーストをスクリーン印刷法やフォトリソグラフィ法などの方法で塗布することにより、コイル導体18a〜18j、引き出し導体20a〜20d及びダミー導体22a,22bを形成する。該導電性ペーストは、例えば、Agに、ワニス及び溶剤が加えられたものである。なお、コイル導体18a〜18j、引き出し導体20a〜20d及びダミー導体22a,22bを形成する工程とビアホールに対して導電性ペーストを充填する工程とは、同じ工程において行われてもよい。
Next, by applying a conductive paste on the ceramic green sheets to be the
次に、コイルL2がコイルL1よりもz軸方向の負方向側に位置し、かつ、ダミー導体22aがコイルL1よりもz軸方向の正方向側に位置し、ダミー導体22bがコイルL2よりもz軸方向の負方向側に位置するように、各セラミックグリーンシートを積層してマザー積層体を作製する。具体的には、磁性体層16uとなるべきセラミックグリーンシートを配置する。次に、磁性体層16uとなるべきセラミックグリーンシート上に磁性体層16tなるべきセラミックグリーンシートを配置する。この後、磁性体層16tとなるべきセラミックグリーンシートを磁性体層16uに対して圧着する。圧着条件は、1.0×108N/m2〜1.5×108N/m2の圧力及び3秒間から30秒間程度の時間である。この後、磁性体層16s,16r,16q,16p,16o,16n,16m,16l,16k,16j,16i,16h,16g,16f,16e,16d,16c,16b,16aとなるべきセラミックグリーンシートについても同様にこの順番に積層及び圧着する。以上の工程により、マザー積層体が形成される。このマザー積層体には、図4に示すように、圧着ツールT1,T2によりz軸方向の正方向側及び負方向側から加圧が施されることにより、本圧着が施される。
Next, the coil L2 is located on the negative side in the z-axis direction from the coil L1, the dummy conductor 22a is located on the positive direction side in the z-axis direction from the coil L1, and the
ここで、マザー積層体の本圧着の際に、領域R1における積層体12の平均密度が、領域R2における積層体12の平均密度よりも高くなる。より詳細には、ダミー導体22a,22bは、図2に示すように、z軸方向から平面視したときに、軌道Rと重なるように設けられている。これにより、z軸方向から平面視したときに、軌道Rと重なる領域におけるz軸方向の厚みが、軌道Rと重ならない領域におけるz軸方向の厚みよりも大きくなる。そのため、積層体12をz軸方向の正方向側及び負方向側から加圧すると、軌道Rと重なる領域に圧力が集中するようになる。コイルL1,L2及びダミー導体22は、積層体12よりも硬い材質により作製されている。更に、ダミー導体22は、コイルL1,L2のz軸方向の両側に設けられている。したがって、圧着ツールT1からの力は、x軸方向及びy軸方向に大きく分散されることなく、z軸方向の負方向側へと伝わる。また、圧着ツールT2からの力は、x軸方向及びy軸方向に大きく分散されることなく、z軸方向の正方向側へと伝わる。そして、領域R1において、圧着ツールT1,T2からの力が集中する。そのため、積層体12は、領域R1において領域R2よりも大きく圧縮されるようになる。その結果、領域R1における積層体12の平均密度が、領域R2における積層体12の平均密度よりも高くなる。
Here, during the main pressure bonding of the mother laminate, the average density of the laminate 12 in the region R1 is higher than the average density of the laminate 12 in the region R2. More specifically, as shown in FIG. 2, the
次に、マザー積層体をカット刃により所定寸法(1.2mm×1.0mm×0.5mm)の積層体12にカットする。これにより未焼成の積層体12が得られる。この未焼成の積層体12には、脱バインダー処理及び焼成がなされる。脱バインダー処理は、例えば、低酸素雰囲気中において500℃で2時間の条件で行う。焼成は、例えば、870℃〜900℃で2.5時間の条件で行う。焼成において、セラミックグリーンシート中の消失物質は消失する。
Next, the mother laminate is cut into a laminate 12 having a predetermined dimension (1.2 mm × 1.0 mm × 0.5 mm) with a cutting blade. Thereby, the unfired
以上の工程により、焼成された積層体12が得られる。積層体12には、バレル加工が施されて、面取りが行われる。その後、Agを主成分とし、ガラスフリットを含有する導電性材料からなる電極ペーストを、積層体12の表面に塗布する。ガラスフリットには、400℃〜800℃の温度で溶融する材料が選択される。そして、塗布した電極ペーストを約800℃の温度で60分間の条件で焼き付ける。これにより、外部電極14となるべき銀電極を形成する。
The fired laminated
次に、銀電極が設けられた部分以外の積層体12の空孔部にエポキシ樹脂を含浸させる。エポキシ樹脂は、積層体12の機械的強度の補強を目的として、積層体12の外側からガラス充填のされていない空孔h1に充填される。最後に、銀電極の表面に、Niめっき/Snめっきを施すことにより、外部電極14を形成する。以上の工程を経て、図1に示すような電子部品10が完成する。
Next, an epoxy resin is impregnated in the hole part of the
(効果)
前記電子部品10によれば、以下に説明するように、浮遊容量を低減することができる。より詳細には、電子部品10では、積層体12は、無数の空孔を含んだ多孔質部材により構成されている。空孔内は空気又は樹脂により満たされており、空気の比誘電率は、全物質中で最小の1であり、エポキシ樹脂の比誘電率は約4である。そのため、積層体12は、多孔質部材により構成されていない積層体(例えば、特許文献1に記載の積層型コモンモードチョークコイルの積層体)よりも、低い比誘電率を有するようになる。その結果、電子部品10では、多孔質部材により構成されていない積層体からなる電子部品に比べて、外部電極14とコイルL1,L2との間の浮遊容量が低減される。
(effect)
According to the
また、電子部品10によれば、コイルL1とコイルL2との間の絶縁性を向上させることができる。より詳細には、コイルL1,L2とは、コイル導体18e,18fにおいて最も近接する。そして、電子部品10では、外部電極14a,14cが入力端子として用いられ、外部電極14b,14dが出力端子として用いられる。そのため、コイル導体18e,18f間の電位差は、コイルL1,L2間の電位差の中で最大となる。よって、z軸方向において、コイルL1とコイルL2との間の領域であって、z軸方向から平面視したときに、軌道Rと重なる領域R1では、他のコイル導体18間よりも電界が大きくなる。仮に、領域R1内において、コイル導体18e,18fのAgがイオン化すると、Agイオンがコイル導体18fからコイル導体18eへ向かって移動してしまい(イオンマイグレーションの発生)、コイルL1,L2間の絶縁性が低下する。
Moreover, according to the
そこで、電子部品10では、領域R1における積層体12の平均密度を、領域R2における積層体12の平均密度よりも高くしている。これにより、電界をかけたときに動こうとするAgイオンに対し、密度の高い部分が壁となってAgイオンの移動を遮ることになる。その結果、電子部品10では、コイル導体18e,18fのAgのイオンマイグレーションが抑制されるようになり、コイルL1,L2間の絶縁性の低下が抑制される。
Therefore, in the
また、積層体12は、35%以上80%以下の空孔率を有していることが望ましい。これは、空孔率が35%より小さくなると、積層体12の比誘電率が高くなり、外部電極14とコイルL1,L2との間の浮遊容量を十分に低減できないおそれがあるからである。また、空孔率が80%より大きくなると、積層体12の十分な強度を確保できないからである。
The laminate 12 preferably has a porosity of 35% or more and 80% or less. This is because if the porosity is smaller than 35%, the relative permittivity of the
ここで、本願発明者は、電子部品10が奏する効果をより明確なものとするために、以下に説明する試験を行った。
Here, in order to make the effect which the
本願発明者は、電子部品10に相当するサンプル(以下、第1のサンプルと称す)を30個作製した。また、電子部品10においてダミー導体22が設けられていないサンプル(以下、第2のサンプル)を比較例として30個作製した。そして、第1のサンプル及び第2のサンプルの外部電極14a,14b間及び外部電極14c,14d間に10Vの電圧を印加した状態で、第1のサンプル及び第2のサンプルを温度70℃及び湿度95%の環境を有する槽に投入し、1000時間放置する試験を行った。そして、試験前と試験後とにおける絶縁抵抗IR(insulation resistance)(Ω)の常用対数(logIR)を計測した。また、サンプル1及びサンプル2のコイルL1のインダクタンス値を計測した。表1は、試験結果を示した表である。
The inventor of the present application produced 30 samples corresponding to the electronic component 10 (hereinafter referred to as a first sample). In addition, 30 samples (hereinafter referred to as second samples) in which the
表1によれば、比較例に相当する第2のサンプルでは、試験後のlogIRは、試験前のlogIRよりも大きく低下していることが分かる。すなわち、第2のサンプルでは、試験によって、コイルL1とコイルL2との間の絶縁性が低下していることが分かる。一方、電子部品10に相当する第1のサンプルでは、試験後のlogIRは、試験前のlogIRと殆ど変わっていないことが分かる。すなわち、第1のサンプルでは、試験によって、コイルL1とコイルL2と間の絶縁性の低下が抑制されていることが分かる。以上の試験によれば、電子部品10では、コイルL1とコイルL2との間の絶縁性が向上することが分かる。
According to Table 1, in the second sample corresponding to the comparative example, it can be seen that the log IR after the test is significantly lower than the log IR before the test. That is, in the 2nd sample, it turns out by the test that the insulation between coil L1 and coil L2 has fallen. On the other hand, in the first sample corresponding to the
(変形例)
以下に、ダミー導体22の変形例について図面を参照しながら説明する。図5(a)は、第1の変形例に係るダミー導体22を示した図であり、図5(b)は、第2の変形例に係るダミー導体22を示した図である。
(Modification)
Below, the modification of the
まず、第1の変形例に係るダミー導体22について説明する。ビアホール導体b1〜b10は、積層体12よりも硬い。そのため、z軸方向から平面視したときに、ビアホール導体b1〜b10と重なる部分hには、本圧着の際に、特に圧力が集中する。そこで、図5(a)に示すように、第1のダミー導体22は、部分hには設けられていない。これにより、領域R1に均等に圧力がかかるようになる。
First, the
次に、第2の変形例に係るダミー導体22について説明する。ダミー導体22は、長方形状をなしており、z軸方向から平面視したときに、軌道Rを内部に含んでいる。このような形状を有するダミー導体22でも、コイルL1とコイルL2との間の絶縁性を向上させることができる。
Next, the
具体的には、本願発明者は、第2の変形例に係るダミー導体22を備えた電子部品10のサンプル(以下、第3のサンプルと称す)を30個作製した。そして、第3のサンプルに対しても第1のサンプル及び第2のサンプルと同じ試験を行った。そして、試験前と試験後とにおける常用対数(logIR)を計測した。また、サンプル3のインダクタンス値を計測した。表2は、試験結果を示した表である。
Specifically, the inventor of the present application produced 30 samples of the electronic component 10 (hereinafter referred to as a third sample) including the
表2によれば、第3のサンプルでは、試験後のlogIRは、試験前のlogIRと殆ど変わっていないことが分かる。すなわち、第3のサンプルでは、試験によって、コイルL1とコイルL2と間の絶縁性の低下が抑制されていることが分かる。以上の試験によれば、電子部品10では、コイルL1とコイルL2との間の絶縁性が向上することが分かる。
According to Table 2, it can be seen that in the third sample, the log IR after the test is hardly different from the log IR before the test. In other words, in the third sample, it can be seen that a decrease in insulation between the coil L1 and the coil L2 is suppressed by the test. According to the above test, in the
なお、表1及び表2によれば、第3のサンプルでは、第1のサンプルに比べて、インダクタンス値が低下していることが分かる。これは、コイルL1,L2により発生した磁束がダミー導体22を通過する際に、該磁束により渦電流が発生するためである。渦電流が発生すると、コイルL1,L2により発生した磁束を打ち消す方向に磁束が発生する。そのため、インダクタンス値が低下してしまう。よって、大きなインダクタンス値を得るためには、図5(b)に示す第2の変形例に係るダミー導体22よりも、図2に示すダミー導体22及び図5(a)に示す第1の変形例に係るダミー導体22の方が好ましい。
According to Tables 1 and 2, it can be seen that the inductance value of the third sample is lower than that of the first sample. This is because when the magnetic flux generated by the coils L1 and L2 passes through the
本発明は、電子部品及びその製造方法に有用であり、特に、コイル間の絶縁性を向上させることができる点において優れている。 INDUSTRIAL APPLICABILITY The present invention is useful for an electronic component and a manufacturing method thereof, and is particularly excellent in that the insulation between coils can be improved.
L1,L2 コイル
R1,R2 軌道
b1〜b10 ビアホール導体
10 電子部品
12 積層体
14a〜14d 外部電極
16a〜16u 磁性体層
18a〜18j コイル導体
20a〜20d 引き出し導体
22,22a,22b ダミー導体
L1, L2 Coil R1, R2 Track b1-b10 Via-
Claims (9)
前記積層体の表面に設けられている外部電極と、
前記積層体内に設けられ、かつ、積層方向から平面視したときに、環状の軌道をなしている第1のコイルと、
前記積層体内において前記第1のコイルよりも積層方向の下側に設けられ、かつ、積層方向から平面視したときに、前記軌道と重なる軌道をなしている第2のコイルであって、該第1のコイルと共にコモンモードチョークコイルを構成している第2のコイルと、
前記積層体において前記第1のコイルよりも積層方向の上側又は前記第2のコイルよりも積層方向の下側に設けられ、かつ、積層方向から平面視したときに、前記軌道と重なっているダミー導体であって、前記外部電極、前記第1のコイル及び前記第2のコイルのいずれにも電気的に接続されていないダミー導体と、
を備えており、
前記ダミー導体は、積層方向から平面視したときに、前記軌道と重なる環状をなしていること、
を特徴とする電子部品。 A porous laminate formed by laminating a plurality of insulator layers;
An external electrode provided on the surface of the laminate;
A first coil provided in the laminate and having an annular orbit when viewed in plan from the lamination direction;
A second coil provided below the first coil in the stacking direction in the stacked body and having a track overlapping the track when viewed in plan from the stacking direction; A second coil constituting a common mode choke coil together with the first coil;
A dummy that is provided above the first coil in the stacking direction or below the second coil in the stacking direction and overlaps the track when viewed in plan from the stacking direction in the stacked body. A dummy conductor which is a conductor and is not electrically connected to any of the external electrode, the first coil, and the second coil;
Equipped with a,
The dummy conductor has an annular shape overlapping the track when viewed in plan from the stacking direction;
Electronic parts characterized by
前記積層体の表面に設けられている外部電極と、
前記積層体内に設けられ、かつ、積層方向から平面視したときに、環状の軌道をなしている第1のコイルと、
前記積層体内において前記第1のコイルよりも積層方向の下側に設けられ、かつ、積層方向から平面視したときに、前記軌道と重なる軌道をなしている第2のコイルであって、該第1のコイルと共にコモンモードチョークコイルを構成している第2のコイルと、
前記積層体において前記第1のコイルよりも積層方向の上側又は前記第2のコイルよりも積層方向の下側に設けられ、かつ、積層方向から平面視したときに、前記軌道と重なっているダミー導体であって、前記外部電極、前記第1のコイル及び前記第2のコイルのいずれにも電気的に接続されていないダミー導体と、
を備えており、
前記第1のコイルは、第1のビアホール導体を含んでおり、
前記第2のコイルは、第2のビアホール導体を含んでおり、
前記ダミー導体は、積層方向から平面視したときに、前記第1のビアホール導体又は前記第2のビアホール導体と重なる部分には設けられていないこと、
を特徴とする電子部品。 A porous laminate formed by laminating a plurality of insulator layers;
An external electrode provided on the surface of the laminate;
A first coil provided in the laminate and having an annular orbit when viewed in plan from the lamination direction;
A second coil provided below the first coil in the stacking direction in the stacked body and having a track overlapping the track when viewed in plan from the stacking direction; A second coil constituting a common mode choke coil together with the first coil;
A dummy that is provided above the first coil in the stacking direction or below the second coil in the stacking direction and overlaps the track when viewed in plan from the stacking direction in the stacked body. A dummy conductor which is a conductor and is not electrically connected to any of the external electrode, the first coil, and the second coil;
Equipped with a,
The first coil includes a first via-hole conductor;
The second coil includes a second via-hole conductor;
The dummy conductor is not provided in a portion overlapping the first via-hole conductor or the second via-hole conductor when viewed in plan from the stacking direction;
Electronic parts characterized by
を特徴とする請求項1又は請求項2のいずれかに記載の電子部品。 In the stacking direction, the average density of the stacked body in the first region between the first coil and the second coil and overlapping the track when viewed in plan from the stacking direction Is higher than the average density of the laminate in the second region other than the first region;
Electronic component according to claim 1 or claim 2, characterized.
を特徴とする請求項1ないし請求項3のいずれかに記載の電子部品。 The dummy conductors are provided both above the first coil in the stacking direction and below the second coil in the stacking direction;
The electronic component according to any one of claims 1 to 3, wherein:
を特徴とする請求項1ないし請求項4のいずれかに記載の電子部品 The first coil and the second coil have a spiral shape that rotates in the same direction while proceeding downward in the stacking direction;
The electronic component according to any one of claims 1 to 4 , wherein
を特徴とする請求項1ないし請求項5のいずれかに記載の電子部品。 The laminate has a porosity of 35% to 80%;
Electronic component according to any one of claims 1 to 5, characterized in.
を特徴とする請求項1ないし請求項6のいずれかに記載の電子部品。 The first coil, the second coil and the dummy conductor are made of the same material;
Electronic component according to any one of claims 1 to 6, characterized in.
前記第2のコイルは、第2のビアホール導体を含んでおり、The second coil includes a second via-hole conductor;
前記ダミー導体は、積層方向から平面視したときに、前記第1のビアホール導体又は前記第2のビアホール導体と重なる部分には設けられていないこと、The dummy conductor is not provided in a portion overlapping the first via-hole conductor or the second via-hole conductor when viewed in plan from the stacking direction;
を特徴とする請求項1に記載の電子部品。The electronic component according to claim 1.
加熱により消失する消失物質が混入された絶縁性物質により、前記複数の絶縁体層を作製する工程と、
前記第1のコイルを構成する第1のコイル導体、前記第2のコイルを構成する第2のコイル導体、及び、前記ダミー導体を前記複数の絶縁体層上に形成する工程と、
前記第2のコイルが前記第1のコイルよりも積層方向の下側に位置し、かつ、前記ダミー導体が該第1のコイルよりも積層方向の上側又は該第2のコイルよりも積層方向の下側に位置するように、前記複数の絶縁体層を積層して積層体を作製する工程と、
前記積層体を積層方向に圧着する工程と、
前記積層体を焼成する工程と、
を備えていること、
を特徴とする電子部品の製造方法。 A method of manufacturing an electronic component according to claim 1 or 2 ,
A step of producing the plurality of insulator layers by an insulating material mixed with a disappearing material that disappears by heating; and
Forming a first coil conductor constituting the first coil, a second coil conductor constituting the second coil, and the dummy conductor on the plurality of insulator layers;
The second coil is positioned below the first coil in the stacking direction, and the dummy conductor is higher in the stacking direction than the first coil or in the stacking direction than the second coil. A step of laminating the plurality of insulator layers so as to be positioned on the lower side,
Crimping the laminate in the laminating direction;
Firing the laminate;
Having
A method of manufacturing an electronic component characterized by the above.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009112456A JP5229095B2 (en) | 2009-05-07 | 2009-05-07 | Electronic component and manufacturing method thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009112456A JP5229095B2 (en) | 2009-05-07 | 2009-05-07 | Electronic component and manufacturing method thereof |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2010263059A JP2010263059A (en) | 2010-11-18 |
JP5229095B2 true JP5229095B2 (en) | 2013-07-03 |
Family
ID=43360915
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009112456A Active JP5229095B2 (en) | 2009-05-07 | 2009-05-07 | Electronic component and manufacturing method thereof |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5229095B2 (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11495398B2 (en) | 2017-10-18 | 2022-11-08 | Samsung Electro-Mechanics Co., Ltd. | Coil electronic component |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6031854B2 (en) * | 2012-07-04 | 2016-11-24 | Tdk株式会社 | Common mode filter |
JP5900373B2 (en) * | 2013-02-15 | 2016-04-06 | 株式会社村田製作所 | Electronic components |
WO2015056553A1 (en) * | 2013-10-15 | 2015-04-23 | 株式会社 村田製作所 | Method for manufacturing laminated inductor element |
JP6596652B2 (en) * | 2015-05-11 | 2019-10-30 | パナソニックIpマネジメント株式会社 | Common mode noise filter |
JP7168312B2 (en) * | 2017-11-15 | 2022-11-09 | 太陽誘電株式会社 | Magnetically coupled coil parts |
JP7318592B2 (en) * | 2020-06-16 | 2023-08-01 | 株式会社村田製作所 | common mode choke coil |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1271572A4 (en) * | 2000-03-08 | 2009-04-08 | Panasonic Corp | NOISE FILTER AND ELECTRONIC DEVICE USING SUCH A FILTER |
JP2002015941A (en) * | 2000-06-28 | 2002-01-18 | Matsushita Electric Ind Co Ltd | Chip-type electronic component |
JP3933077B2 (en) * | 2002-04-01 | 2007-06-20 | 株式会社村田製作所 | Manufacturing method of ceramic electronic component |
JP2004071962A (en) * | 2002-08-08 | 2004-03-04 | Fdk Corp | Multilayer inductor |
JP4664619B2 (en) * | 2003-05-16 | 2011-04-06 | パナソニック株式会社 | Mutual induction circuit |
JP2005109195A (en) * | 2003-09-30 | 2005-04-21 | Murata Mfg Co Ltd | Laminated coil component |
JP2006173790A (en) * | 2004-12-13 | 2006-06-29 | Tdk Corp | Laminated lc composite component |
-
2009
- 2009-05-07 JP JP2009112456A patent/JP5229095B2/en active Active
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11495398B2 (en) | 2017-10-18 | 2022-11-08 | Samsung Electro-Mechanics Co., Ltd. | Coil electronic component |
US12014866B2 (en) | 2017-10-18 | 2024-06-18 | Samsung Electro-Mechanics Co., Ltd. | Coil electronic component |
Also Published As
Publication number | Publication date |
---|---|
JP2010263059A (en) | 2010-11-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2010232343A (en) | Electronic component and manufacturing method thereof | |
JP5533673B2 (en) | Electronic components | |
JP5229095B2 (en) | Electronic component and manufacturing method thereof | |
TWI467604B (en) | Electronic parts and manufacturing methods thereof | |
TWI383411B (en) | Electronic parts and manufacturing methods thereof | |
JP5573680B2 (en) | Electronic components | |
TWI435344B (en) | Electronic component | |
JP5598452B2 (en) | Electronic component and manufacturing method thereof | |
JPWO2015152333A1 (en) | Multilayer coil parts and module parts | |
KR101523872B1 (en) | Electronic component | |
JP2009295819A (en) | Electronic component | |
WO2010084794A1 (en) | Electronic component and method for manufacturing same | |
JP5855671B2 (en) | Metal powder and electronic parts | |
JP2011187535A (en) | Electronic component, and method of manufacturing the same | |
WO2011145517A1 (en) | Electronic component | |
JP4780232B2 (en) | Multilayer electronic components | |
JP5327231B2 (en) | Electronic components | |
JP5365689B2 (en) | Electronic component and manufacturing method thereof | |
JP5262813B2 (en) | Electronic component and manufacturing method thereof | |
WO2010128609A1 (en) | Electronic component and process for production thereof | |
JP5553550B2 (en) | Electronic components | |
WO2014181756A1 (en) | Electronic component | |
WO2009147899A1 (en) | Electronic part and method for manufacturing the same | |
JP7635890B2 (en) | Multilayer coil parts | |
JP2010147416A (en) | Electronic component |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20120322 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20121121 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20121204 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130201 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20130201 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130219 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130304 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20160329 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5229095 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |