JP5153225B2 - 半導体装置及びその製造方法 - Google Patents
半導体装置及びその製造方法 Download PDFInfo
- Publication number
- JP5153225B2 JP5153225B2 JP2007165772A JP2007165772A JP5153225B2 JP 5153225 B2 JP5153225 B2 JP 5153225B2 JP 2007165772 A JP2007165772 A JP 2007165772A JP 2007165772 A JP2007165772 A JP 2007165772A JP 5153225 B2 JP5153225 B2 JP 5153225B2
- Authority
- JP
- Japan
- Prior art keywords
- metal
- metal film
- protective layer
- layer
- forming
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/0401—Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/0555—Shape
- H01L2224/05552—Shape in top view
- H01L2224/05553—Shape in top view being rectangular
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/0556—Disposition
- H01L2224/05567—Disposition the external layer being at least partially embedded in the surface
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/0556—Disposition
- H01L2224/05571—Disposition the external layer being disposed in a recess of the surface
- H01L2224/05572—Disposition the external layer being disposed in a recess of the surface the external layer extending out of an opening
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13005—Structure
- H01L2224/13006—Bump connector larger than the underlying bonding area, e.g. than the under bump metallisation [UBM]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/146—Mixed devices
- H01L2924/1461—MEMS
Landscapes
- Wire Bonding (AREA)
Description
半導体工程を経てアルミニウム−銅合金配線と保護膜として窒化シリコンとが設けられており、この保護膜を30μm×30μmに開口しアルミニウム−銅合金配線が露出した接続用電極が設けられた半導体基板を用いた。
実験例1と同様に、30μm×30μmに開口したアルミニウム−銅合金の接続用電極が設けられた半導体基板を用いた。この半導体基板の表面に第1金属膜としてチタン−タングステン合金500Å、第2金属膜として金1500Åをスパッタ法により成膜した後、接続用電極の直上を含む電気配線層を形成できるように、フォトレジスト法によりマスクを形成した。次に、電解めっき法により厚み5μmの金めっきの電気配線層を形成しマスクを除去した後に、金属保護層としてチタン1000Åをスパッタ法により成膜し、接続用電極と異なる位置に電気接続突起を形成できるように、フォトレジスト法によりマスクを形成した。次に、電気接続突起を形成する部分の金属保護層(チタン)をウエットエッチング法により除去し、電解めっき法により厚み15μmの金めっきの電気接続突起を形成しマスクを除去した。次に、電気接続突起及び電気配線層上の金属保護膜(チタン)とこの外周の金属保護膜(チタン)との領域をフォトレジスト法によりマスクを形成した。
実験例1と同様に、30μm×30μmに開口したアルミニウム−銅合金の接続用電極が設けられた半導体基板を用いた。この半導体基板の表面に第1金属膜としてチタン−タングステン合金500Å、第2金属膜として金1500Å、金属保護層としてチタン1000Åをスパッタ法により成膜した。次に、接続用電極の直上を含む電気配線層を形成できるように、フォトレジスト法によりマスクを形成した。次に、電気配線層を形成する部分の金属保護層(チタン)をウエットエッチング法により除去し、電解めっき法により厚み5μmの金めっきの電気配線層を形成しマスクを除去した。
2 接続用電極
3 保護膜
4 第1金属膜
5 第2金属膜
6 金属保護層
6a 密着層
7 電気配線層
10 電気接続突起
10a 変形電気接続突起
20 配線基板
21 配線
Claims (9)
- 半導体素子を有する半導体基板と、
前記半導体基板の表面に形成されて前記半導体素子と電気接続する接続用電極と、
前記接続用電極の上に形成された金による金属膜と、
前記金属膜上に形成された電気接続突起と、を備えており、
前記金属膜上には、前記電気接続突起の外周部に隣接するように、チタン、ニッケル、クロム、またはタンタルによる金属保護層が設けられ、
前記電気接続突起は、金を用い、前記電気接続突起と前記金属膜の間に、電気配線層が配置されていることを特徴とする半導体装置。 - 前記金は、純度が99.8%以上であることを特徴とする請求項1記載の半導体装置。
- 前記接続用電極と前記金による金属膜との間に、前記接続用電極と前記金による金属膜との間で金属拡散の発生を防ぐバリア膜を有することを特徴とする請求項1または2記載の半導体装置。
- 前記金属保護層表面には密着層が形成されていることを特徴とする請求項1乃至3いずれか1項記載の半導体装置。
- 半導体素子を有する半導体基板の表面に前記半導体素子と電気接続する接続用電極を形成する工程と、
前記接続用電極の上に金属膜を形成する工程と、
前記金属膜の上にチタン、ニッケル、クロム、またはタンタルによる金属保護層を形成する工程と、
前記金属保護層に開口を形成する工程と、
前記開口に電解金めっきにより電気接続突起を形成する工程と、
前記電気接続突起と前記金属膜の間に、電気配線層を形成する工程とを有することを特徴とする半導体装置の製造方法。 - 前記金は、純度が99.8%以上であることを特徴とする請求項5記載の半導体装置の製造方法。
- 前記接続用電極の上に金属膜を形成する工程は、前記接続用電極の上に金属拡散の発生を防ぐバリア膜を形成する工程と前記バリア膜の上に金による金属膜を形成する工程とを含むことを特徴とする請求項5または6記載の半導体装置の製造方法。
- 前記金属保護層に開口を形成する工程は、前記金属保護層にフォトレジストを形成し、前記開口をエッチングにより形成することを特徴とする請求項5乃至7いずれか1項記載の半導体装置の製造方法。
- 前記金属保護層表面に密着層を形成する工程をさらに有することを特徴とする請求項5乃至8いずれか1項記載の半導体装置の製造方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007165772A JP5153225B2 (ja) | 2007-06-25 | 2007-06-25 | 半導体装置及びその製造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007165772A JP5153225B2 (ja) | 2007-06-25 | 2007-06-25 | 半導体装置及びその製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2009004667A JP2009004667A (ja) | 2009-01-08 |
JP5153225B2 true JP5153225B2 (ja) | 2013-02-27 |
Family
ID=40320705
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007165772A Expired - Fee Related JP5153225B2 (ja) | 2007-06-25 | 2007-06-25 | 半導体装置及びその製造方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5153225B2 (ja) |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS57139942A (en) * | 1981-02-23 | 1982-08-30 | Seiko Instr & Electronics Ltd | Manufacture of semiconductor device |
JPH01255252A (ja) * | 1988-04-05 | 1989-10-12 | Fujitsu Ltd | 半導体装置とその製造方法 |
JP3518185B2 (ja) * | 1996-07-17 | 2004-04-12 | カシオ計算機株式会社 | 突起電極の構造及びその形成方法 |
JP3387083B2 (ja) * | 1999-08-27 | 2003-03-17 | 日本電気株式会社 | 半導体装置及びその製造方法 |
US6387793B1 (en) * | 2000-03-09 | 2002-05-14 | Hrl Laboratories, Llc | Method for manufacturing precision electroplated solder bumps |
JP2004214345A (ja) * | 2002-12-27 | 2004-07-29 | Renesas Technology Corp | 半導体装置およびその製造方法 |
-
2007
- 2007-06-25 JP JP2007165772A patent/JP5153225B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2009004667A (ja) | 2009-01-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4775007B2 (ja) | 半導体装置及びその製造方法 | |
US8796823B2 (en) | Semiconductor device having through electrodes, a manufacturing method thereof, and an electronic apparatus | |
JP5118982B2 (ja) | 半導体モジュールおよびその製造方法 | |
TWI281719B (en) | Semiconductor device | |
TWI690045B (zh) | 構裝結構、其接合方法及用於其的線路板 | |
JP6100480B2 (ja) | 半導体装置およびその製造方法 | |
US20080217769A1 (en) | Semiconductor module, method of manufacturing semiconductor module, and mobile device | |
JP5423020B2 (ja) | 半導体装置、半導体装置の製造方法、及び電子機器 | |
JP5135246B2 (ja) | 半導体モジュールおよびその製造方法、ならびに携帯機器 | |
JP2003152014A (ja) | 半導体装置の製造方法及び半導体装置 | |
USRE48421E1 (en) | Flip chip and method of making flip chip | |
JP3961335B2 (ja) | 半導体集積回路装置 | |
JP2007157844A (ja) | 半導体装置、および半導体装置の製造方法 | |
JP2005026301A (ja) | 半導体装置及びその製造方法、回路基板並びに電子機器 | |
JP2003068779A (ja) | 半導体装置及びその製造方法 | |
JP4498991B2 (ja) | 半導体装置及び電子装置 | |
JP2009044077A (ja) | 半導体装置及び半導体装置の製造方法 | |
JP5153225B2 (ja) | 半導体装置及びその製造方法 | |
US20100140797A1 (en) | Device mounting board and method of manufacturing the board, semiconductor module and method of manufacturing the module | |
JP4812673B2 (ja) | 半導体装置 | |
JP4224717B2 (ja) | 半導体装置 | |
JP7022784B2 (ja) | 半導体装置 | |
JP5022963B2 (ja) | 突起電極の構造、素子搭載用基板およびその製造方法、半導体モジュール、ならびに携帯機器 | |
JP2008091774A (ja) | 半導体装置 | |
JP4352263B2 (ja) | 半導体装置及びその製造方法、回路基板並びに電子機器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
RD03 | Notification of appointment of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7423 Effective date: 20090527 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20100621 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20111021 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20111101 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20111228 |
|
RD03 | Notification of appointment of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7423 Effective date: 20120203 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120807 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20121005 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20121106 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20121204 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20151214 Year of fee payment: 3 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 5153225 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20151214 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |