JP5146019B2 - 高周波モジュールとこれを用いた電子機器 - Google Patents
高周波モジュールとこれを用いた電子機器 Download PDFInfo
- Publication number
- JP5146019B2 JP5146019B2 JP2008057452A JP2008057452A JP5146019B2 JP 5146019 B2 JP5146019 B2 JP 5146019B2 JP 2008057452 A JP2008057452 A JP 2008057452A JP 2008057452 A JP2008057452 A JP 2008057452A JP 5146019 B2 JP5146019 B2 JP 5146019B2
- Authority
- JP
- Japan
- Prior art keywords
- shield
- terminal
- substrate
- ground
- conductor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000000758 substrate Substances 0.000 claims description 48
- 239000004020 conductor Substances 0.000 claims description 44
- 229910052751 metal Inorganic materials 0.000 claims description 3
- 239000002184 metal Substances 0.000 claims description 3
- 239000010410 layer Substances 0.000 description 15
- 239000004065 semiconductor Substances 0.000 description 10
- 239000013078 crystal Substances 0.000 description 7
- 239000011347 resin Substances 0.000 description 5
- 229920005989 resin Polymers 0.000 description 5
- 238000007747 plating Methods 0.000 description 3
- 230000008878 coupling Effects 0.000 description 2
- 238000010168 coupling process Methods 0.000 description 2
- 238000005859 coupling reaction Methods 0.000 description 2
- 230000002093 peripheral effect Effects 0.000 description 2
- 229910000679 solder Inorganic materials 0.000 description 2
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 1
- 238000013459 approach Methods 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000009191 jumping Effects 0.000 description 1
- 230000000149 penetrating effect Effects 0.000 description 1
- 230000005855 radiation Effects 0.000 description 1
- 229910052709 silver Inorganic materials 0.000 description 1
- 239000004332 silver Substances 0.000 description 1
- 238000005476 soldering Methods 0.000 description 1
- 239000002344 surface layer Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/552—Protection against radiation, e.g. light or electromagnetic waves
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
Landscapes
- Physics & Mathematics (AREA)
- Health & Medical Sciences (AREA)
- Electromagnetism (AREA)
- Toxicology (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
- Printing Elements For Providing Electric Connections Between Printed Circuits (AREA)
- Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)
- Structure Of Printed Boards (AREA)
Description
以下、本実施の形態について図面を用いて説明する。図1は本実施の形態におけるモジュールの断面図である。図1において本実施の形態におけるモジュール1では、半導体素子2や水晶振動子3などの複数個の電子部品が基板4の表面に実装され、基板4上に高周波回路が形成されている。基板4の表側にはシールドカバー5(シールド導体の一例として用いた)が装着され、シールドカバー5がこれらの電子部品を覆う構造を有している。なお、本実施の形態において基板4には、4層の多層基板を用いている。
以下、本実施の形態について図面を用いて説明する。図4は、本実施の形態におけるモジュールの断面図である。図4において、図1と同じものには、同じ番号を用いて、その説明は簡略化している。
2 半導体素子
3 水晶振動子
4 基板
5 シールドカバー
5a 脚
6 グランドパターン
7a スルーホール
7b スルーホール
8 グランド端子
9a スルーホール
9b スルーホール
10a 信号端子
10b 信号端子
11 シールド端子
12 接続導体
12a スルーホール
12b 中継パターン
12c 接続部
21 電子機器
22 マザー基板
31 モジュール
32 樹脂層
33 シールド導体
Claims (2)
- 基板と、この基板の表面に電子部品が搭載されて形成された高周波回路と、この高周波回路のグランドと接続されたグランドパターンと、このグランドパターンに対し第1のスルーホールを介して接続されるとともに前記基板の裏面に設けられたグランド端子と、前記基板の裏面に設けられるとともに、前記高周波回路と接続された信号端子と、前記高周波回路を覆う金属製のシールド導体と、前記シールド導体に接続されるとともに、前記基板の裏面に設けられたシールド端子と、前記基板の内層に設けられ、前記シールド導体と前記シールド端子との間を接続する接続導体とを備え、前記グランドパターンおよび前記グランド端子とは共に、前記シールド導体ならびに前記シールド端子と分離されて設けられ、前記シールド端子は、グランド端子と前記信号端子とを囲うように配置されるとともに、複数個のシールド端子が断続して配置されることによって形成され、前記シールド端子同士の間隔は、前記高周波回路における最も高い周波数の波長の4分の1以下の長さとした高周波モジュールにおいて、シールド導体は、基板の側面全周に設けられるとともに、前記接続導体は、前記シールド端子と接続された複数個の第2のスルーホールと、これらの第2のスルーホールに接続された中継パターンと、この中継パターンに接続され、かつ前記シールド導体と接続される接続部を含み、これらの第2のスルーホール同士の間隔は、高周波回路における最も高い周波数の波長の4分の1以下の距離とした高周波モジュール。
- マザー基板と、このマザー基板上に装着された請求項1に記載の高周波モジュールとを備え、前記高周波モジュールの裏面には、隣接したシールド端子の間に設けられた前記シールド端子不形成部を設けるとともに、前記マザー基板には、配線パターンと、グランド端子と信号端子およびシールド端子のそれぞれと対応する位置に設けられた接続ランドが形成され、前記配線パターンは前記マザー基板において前記不形成部に対応する位置を通して配線された電子機器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008057452A JP5146019B2 (ja) | 2008-03-07 | 2008-03-07 | 高周波モジュールとこれを用いた電子機器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008057452A JP5146019B2 (ja) | 2008-03-07 | 2008-03-07 | 高周波モジュールとこれを用いた電子機器 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2009218258A JP2009218258A (ja) | 2009-09-24 |
JP5146019B2 true JP5146019B2 (ja) | 2013-02-20 |
Family
ID=41189865
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008057452A Expired - Fee Related JP5146019B2 (ja) | 2008-03-07 | 2008-03-07 | 高周波モジュールとこれを用いた電子機器 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5146019B2 (ja) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6508920B2 (ja) | 2014-11-13 | 2019-05-08 | 太陽誘電株式会社 | 弾性波デバイスおよび送受信デバイス |
JP6593556B2 (ja) | 2017-01-27 | 2019-10-23 | 株式会社村田製作所 | インターポーザ基板、回路モジュール、インターポーザ基板の製造方法 |
JP6891965B2 (ja) * | 2017-09-04 | 2021-06-18 | 株式会社村田製作所 | 高周波モジュールおよびその製造方法 |
JP7571649B2 (ja) | 2021-03-31 | 2024-10-23 | 株式会社デンソー | 電子装置 |
KR20220164305A (ko) * | 2021-06-04 | 2022-12-13 | 삼성전자주식회사 | 전자 장치에서의 쉴드 구조 및 그 동작 방법 |
JP7632924B1 (ja) | 2024-02-16 | 2025-02-19 | Necプラットフォームズ株式会社 | シールド部品、電子機器、及び、シールド部品の製造方法 |
-
2008
- 2008-03-07 JP JP2008057452A patent/JP5146019B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2009218258A (ja) | 2009-09-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6753514B2 (ja) | 高周波モジュール | |
US8102669B2 (en) | Chip package structure with shielding cover | |
JP5750528B1 (ja) | 部品内蔵回路基板 | |
JP5146019B2 (ja) | 高周波モジュールとこれを用いた電子機器 | |
US20080003846A1 (en) | Circuit board unit | |
JP2014027559A (ja) | Ebg構造体および回路基板 | |
JPWO2006093155A1 (ja) | 基板間接続コネクタ及び基板間接続コネクタを用いた回路基板装置 | |
CN110506454B (zh) | 基板间连接构造 | |
WO2018164159A1 (ja) | モジュール | |
JP2015176966A (ja) | 電子機器 | |
EP1594353A1 (en) | High frequency multilayer printed wiring board | |
JP4692152B2 (ja) | 回路モジュール及びその製造方法 | |
JP5577716B2 (ja) | 回路モジュール及び回路モジュールの製造方法 | |
JP2014082094A (ja) | コネクタ | |
JPWO2008010445A1 (ja) | 多層プリント回路基板 | |
JP2008112832A (ja) | 高周波ユニット、及び高周波ユニットの製造方法 | |
JP2008034672A (ja) | チップ部品の実装方法および電子モジュール | |
JP2014053445A (ja) | 回路基板および複合モジュール | |
US7414321B2 (en) | Wiring configuration for semiconductor component | |
JP2004056155A (ja) | モジュール部品 | |
JP2008124167A (ja) | 高周波モジュールと、これを用いた電子機器 | |
US20070089901A1 (en) | Circuit board providing coplanarity of solders and high soldering reliability for semiconductor component | |
JP2006211620A (ja) | フィルタ及びデュプレクサ | |
US20220310317A1 (en) | Electronic component module | |
JP2007042957A (ja) | 半導体装置用多層基板の部分めっき方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20100308 |
|
RD01 | Notification of change of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7421 Effective date: 20100413 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20111031 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20111115 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20111213 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120626 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120801 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20121030 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20121112 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20151207 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |