JP5128767B2 - 表示装置とその製造方法 - Google Patents
表示装置とその製造方法 Download PDFInfo
- Publication number
- JP5128767B2 JP5128767B2 JP2005328865A JP2005328865A JP5128767B2 JP 5128767 B2 JP5128767 B2 JP 5128767B2 JP 2005328865 A JP2005328865 A JP 2005328865A JP 2005328865 A JP2005328865 A JP 2005328865A JP 5128767 B2 JP5128767 B2 JP 5128767B2
- Authority
- JP
- Japan
- Prior art keywords
- film
- manufacturing
- region
- display device
- semiconductor film
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/01—Manufacture or treatment
- H10D86/021—Manufacture or treatment of multiple TFTs
- H10D86/0221—Manufacture or treatment of multiple TFTs comprising manufacture, treatment or patterning of TFT semiconductor bodies
- H10D86/0223—Manufacture or treatment of multiple TFTs comprising manufacture, treatment or patterning of TFT semiconductor bodies comprising crystallisation of amorphous, microcrystalline or polycrystalline semiconductor materials
- H10D86/0229—Manufacture or treatment of multiple TFTs comprising manufacture, treatment or patterning of TFT semiconductor bodies comprising crystallisation of amorphous, microcrystalline or polycrystalline semiconductor materials characterised by control of the annealing or irradiation parameters
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1345—Conductors connecting electrodes to cell terminals
- G02F1/13454—Drivers integrated on the active matrix substrate
Landscapes
- Recrystallisation Techniques (AREA)
- Thin Film Transistor (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Description
半導体膜を形成する半導体膜形成工程と、
前記第1の領域および前記第2の領域の前記半導体膜を熱処理することにより、前記第1の領域および前記第2の領域の前記半導体膜結晶化と前記第1の不純物の活性化とを行う第1の結晶化工程と、
前記第1の結晶化工程よりも後に、前記第1の領域および前記第2の領域の前記半導体膜に閾値制御用の第2の不純物の打ち込みを行う第2の不純物打ち込み工程と、
前記第1の領域および前記第2の領域の前記半導体膜のうち、前記第2の領域の前記半導体膜のみを熱処理することにより、前記第2の領域の半導体膜の結晶化と前記第2の不純物の結晶化とを行う第2の結晶化工程とを有する製造プロセスとした。
前記第1の薄膜トランジスタのチャネル領域と前記第2の薄膜トランジスタのチャネル領域には、ともに第1の不純物と第2の不純物が打ち込まれており、
前記第1の不純物は、前記第1の薄膜トランジスタのチャネル領域と前記第2の薄膜トランジスタのチャネル領域の両方において、ほぼ全量が活性化される大幅な活性化率(数値的には90%以上)を有し、
前記第2の不純物は、前記第1の薄膜トランジスタのチャネル領域では最大でもその半量程度の活性化率(数値的には50%以下の活性化率)を有し、前記第2の薄膜トランジスタのチャネル領域ではほぼ全量が活性化される大幅な活性化率(数値的には90%以上の活性化率)を有するものとした。
Claims (14)
- 第1の領域に形成された第1の閾値を有する第1の薄膜トランジスタと、第2の領域に形成された前記第1の閾値とは異なる第2の閾値を有する第2の薄膜トランジスタとを有する表示装置の製造方法であって、
半導体膜を形成する半導体膜形成工程と、
前記第1の領域および前記第2の領域の前記半導体膜を熱処理することにより、前記第1の領域および前記第2の領域の前記半導体膜結晶化と前記第1の不純物の活性化とを行う第1の結晶化工程と、
前記第1の結晶化工程よりも後に、前記第1の領域および前記第2の領域の前記半導体膜に閾値制御用の第2の不純物の打ち込みを行う第2の不純物打ち込み工程と、
前記第1の領域および前記第2の領域の前記半導体膜のうち、前記第2の領域の前記半導体膜のみを熱処理することにより、前記第2の領域の半導体膜の結晶化と前記第2の不純物の結晶化とを行う第2の結晶化工程とを有することを特徴とする表示装置の製造方法。 - 前記第1の結晶化工程は、前記半導体膜にレーザを照射することにより結晶化を行う工程であることを特徴とする請求項1に記載の表示装置の製造方法。
- 前記第1の結晶化工程は、前記半導体膜にレーザを照射することにより結晶化を行う工程であることを特徴とする請求項2に記載の表示装置の製造方法。
- 前記第1の結晶化工程は、前記半導体膜を過熱して固相成長させることにより結晶化を行う工程であることを特徴とする請求項1に記載の表示装置の製造方法。
- 前記第2の結晶化工程は、前記半導体膜にレーザを照射することにより結晶化を行う工程であることを特徴とする請求項1から4の何れかに記載の表示装置の製造方法。
- 前記第2の結晶化工程は、前記半導体膜に連続発振レーザを照射することにより結晶化を行う工程であることを特徴とする請求項5に記載の表示装置の製造方法。
- 前記第2の結晶化工程は、前記半導体膜に連続発振レーザをパルスに変調しながら照射することにより結晶化を行う工程であることを特徴とする請求項5に記載の表示装置の製造方法。
- 前記第2の結晶化工程は、前記半導体膜に連続発振レーザを照射しながら、前記連続発振レーザのスポット又は前記半導体膜が形成された基板のうちの少なくとも一方を移動させて前記連続発振レーザの走査を行うことにより、帯状結晶を形成する工程であることを特徴とする請求項5に記載の表示装置の製造方法。
- 前記第2の不純物打ち込み工程は、前記第2の不純物の濃度ピーク位置が前記半導体膜から外れた位置になるように打ち込みを行うことを特徴とする請求項1から8の何れかに記載の表示装置の製造方法。
- 前記半導体膜中における前記第2の不純物打ち込み工程でのドーズ量が前記第1の不純物の打ち込み工程におけるドーズ量より少ないことを特徴とする請求項1から8の何れかに記載の表示装置の製造方法。
- 前記第1の不純物と前記第2の不純物のうちの少なくとも一方を絶縁膜を介さずに打ち込むことを特徴とする請求項1から8の何れかに記載の表示装置の製造方法。
- 前記第1の不純物と前記第2の不純物のうちの少なくとも一方を絶縁膜を介して打ち込むことを特徴とする請求項1から8の何れかに記載の表示装置の製造方法。
- 前記第1の不純物と前記第2の不純物のうちの少なくとも一方を絶縁膜を介して打ち込んだ後、絶縁半導体膜の結晶化を行う前に前記絶縁膜を除去することを特徴とする請求項1から8の何れかに記載の表示装置の製造方法。
- 前記第1の不純物を絶縁膜を介して打ち込んだ後に前記絶縁膜を除去し、前記絶縁膜を除去した後、前記半導体膜の表面に表面酸化膜を形成し、前記表面酸化膜を形成した後、前記第1の結晶化工程を行うことを特徴とする請求項1から8の何れかに記載の表示装置の製造方法。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005328865A JP5128767B2 (ja) | 2005-11-14 | 2005-11-14 | 表示装置とその製造方法 |
US11/590,882 US7456433B2 (en) | 2005-11-14 | 2006-11-01 | Display device and fabrication method thereof |
US12/285,997 US7727784B2 (en) | 2005-11-14 | 2008-10-17 | Display device and fabrication method thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005328865A JP5128767B2 (ja) | 2005-11-14 | 2005-11-14 | 表示装置とその製造方法 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2007134648A JP2007134648A (ja) | 2007-05-31 |
JP2007134648A5 JP2007134648A5 (ja) | 2008-11-13 |
JP5128767B2 true JP5128767B2 (ja) | 2013-01-23 |
Family
ID=38039820
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005328865A Expired - Fee Related JP5128767B2 (ja) | 2005-11-14 | 2005-11-14 | 表示装置とその製造方法 |
Country Status (2)
Country | Link |
---|---|
US (2) | US7456433B2 (ja) |
JP (1) | JP5128767B2 (ja) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009260044A (ja) * | 2008-04-17 | 2009-11-05 | Hitachi Displays Ltd | 表示装置 |
US8999798B2 (en) * | 2009-12-17 | 2015-04-07 | Applied Materials, Inc. | Methods for forming NMOS EPI layers |
KR20130009978A (ko) * | 2010-02-26 | 2013-01-24 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 소자의 제조 방법 및 성막 장치 |
CN105632905B (zh) * | 2016-01-21 | 2018-05-11 | 武汉华星光电技术有限公司 | 低温多晶硅薄膜晶体管单元及其制作方法 |
KR102556021B1 (ko) | 2017-10-13 | 2023-07-17 | 삼성디스플레이 주식회사 | 디스플레이 장치 및 그 제조방법 |
TWI813503B (zh) * | 2022-11-10 | 2023-08-21 | 友達光電股份有限公司 | 顯示裝置 |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5501989A (en) * | 1993-03-22 | 1996-03-26 | Semiconductor Energy Laboratory Co., Ltd. | Method of making semiconductor device/circuit having at least partially crystallized semiconductor layer |
EP0951072B1 (en) * | 1996-04-08 | 2009-12-09 | Hitachi, Ltd. | Semiconductor integrated circuit device |
US5920097A (en) * | 1997-03-26 | 1999-07-06 | Advanced Micro Devices, Inc. | Compact, dual-transistor integrated circuit |
TW408351B (en) * | 1997-10-17 | 2000-10-11 | Semiconductor Energy Lab | Semiconductor device and method of manufacturing the same |
JP2000174282A (ja) * | 1998-12-03 | 2000-06-23 | Semiconductor Energy Lab Co Ltd | 半導体装置 |
US6737672B2 (en) * | 2000-08-25 | 2004-05-18 | Fujitsu Limited | Semiconductor device, manufacturing method thereof, and semiconductor manufacturing apparatus |
US7045444B2 (en) * | 2000-12-19 | 2006-05-16 | Semiconductor Energy Laboratory Co., Ltd. | Method of manufacturing semiconductor device that includes selectively adding a noble gas element |
JP4744700B2 (ja) * | 2001-01-29 | 2011-08-10 | 株式会社日立製作所 | 薄膜半導体装置及び薄膜半導体装置を含む画像表示装置 |
JP3903761B2 (ja) * | 2001-10-10 | 2007-04-11 | 株式会社日立製作所 | レ−ザアニ−ル方法およびレ−ザアニ−ル装置 |
US6791106B2 (en) * | 2001-12-26 | 2004-09-14 | Kabushiki Kaisha Toshiba | Semiconductor device and method of manufacturing the same |
JP4030758B2 (ja) * | 2001-12-28 | 2008-01-09 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
JP4474108B2 (ja) * | 2002-09-02 | 2010-06-02 | 株式会社 日立ディスプレイズ | 表示装置とその製造方法および製造装置 |
JP4364739B2 (ja) * | 2004-07-15 | 2009-11-18 | シャープ株式会社 | 半導体装置およびその製造方法 |
-
2005
- 2005-11-14 JP JP2005328865A patent/JP5128767B2/ja not_active Expired - Fee Related
-
2006
- 2006-11-01 US US11/590,882 patent/US7456433B2/en not_active Expired - Fee Related
-
2008
- 2008-10-17 US US12/285,997 patent/US7727784B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US7727784B2 (en) | 2010-06-01 |
US20070108448A1 (en) | 2007-05-17 |
US20090061575A1 (en) | 2009-03-05 |
US7456433B2 (en) | 2008-11-25 |
JP2007134648A (ja) | 2007-05-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5834071A (en) | Method for forming a thin film transistor | |
KR19990029581A (ko) | 반도체 장치 및 액정 표시 장치 | |
JPH1184418A (ja) | 表示装置 | |
US7011911B2 (en) | Mask for polycrystallization and method of manufacturing thin film transistor using polycrystallization mask | |
JP2677167B2 (ja) | 駆動回路内蔵型液晶表示装置の製造方法 | |
US7727784B2 (en) | Display device and fabrication method thereof | |
US6964891B2 (en) | Thin film transistor substrate and its manufacture | |
US7256457B2 (en) | Thin-film transistor device, utilizing different types of thin film transistors | |
JP2005260168A (ja) | トランジスタを備えた装置およびその製造方法 | |
JP3347340B2 (ja) | 薄膜トランジスタの製造方法 | |
JPH04340725A (ja) | 薄膜トランジスタの製造方法 | |
JPH1187732A (ja) | 半導体装置およびその作製方法 | |
US8759166B2 (en) | Method for manufacturing thin film transistor device | |
JP4514862B2 (ja) | 半導体装置の作製方法 | |
JP4104888B2 (ja) | 薄膜トランジスタ装置の製造方法 | |
JPH09213965A (ja) | 半導体装置の製造方法 | |
US20050266594A1 (en) | Manufacturing method for display device | |
JP4401667B2 (ja) | アニール用薄膜半導体構造体、薄膜半導体用アニール方法、薄膜半導体装置、薄膜半導体装置製造方法、および表示装置。 | |
US7026201B2 (en) | Method for forming polycrystalline silicon thin film transistor | |
JPH07183537A (ja) | 半導体装置およびその作製方法 | |
JP2001094108A (ja) | 電界効果トランジスタ、トランジスタアレイ基板、およびその製造方法 | |
JP3874825B2 (ja) | 半導体装置及び電気光学装置の作製方法 | |
KR20040058699A (ko) | 박막 트랜지스터 어레이 기판의 제조 방법 | |
JPH09148245A (ja) | 半導体装置およびその製造方法 | |
KR100788993B1 (ko) | 다결정 실리콘 박막 트랜지스터의 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080926 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20080926 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20110218 |
|
RD03 | Notification of appointment of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7423 Effective date: 20110218 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120130 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120306 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120427 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20121023 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20121101 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 Ref document number: 5128767 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20151109 Year of fee payment: 3 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |