JP5098294B2 - 炭化珪素半導体装置の製造方法 - Google Patents
炭化珪素半導体装置の製造方法 Download PDFInfo
- Publication number
- JP5098294B2 JP5098294B2 JP2006294157A JP2006294157A JP5098294B2 JP 5098294 B2 JP5098294 B2 JP 5098294B2 JP 2006294157 A JP2006294157 A JP 2006294157A JP 2006294157 A JP2006294157 A JP 2006294157A JP 5098294 B2 JP5098294 B2 JP 5098294B2
- Authority
- JP
- Japan
- Prior art keywords
- forming
- gate electrode
- insulating film
- silicon carbide
- semiconductor device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D12/00—Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
- H10D12/01—Manufacture or treatment
- H10D12/031—Manufacture or treatment of IGBTs
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/0445—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
- H01L21/048—Making electrodes
- H01L21/049—Conductor-insulator-semiconductor electrodes, e.g. MIS contacts
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/63—Vertical IGFETs
- H10D30/635—Vertical IGFETs having no inversion channels, e.g. vertical accumulation channel FETs [ACCUFET] or normally-on vertical IGFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/83—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge
- H10D62/832—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge being Group IV materials comprising two or more elements, e.g. SiGe
- H10D62/8325—Silicon carbide
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/23—Electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. sources, drains, anodes or cathodes
- H10D64/251—Source or drain electrodes for field-effect devices
- H10D64/252—Source or drain electrodes for field-effect devices for vertical or pseudo-vertical devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/60—Electrodes characterised by their materials
- H10D64/62—Electrodes ohmically coupled to a semiconductor
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Electrodes Of Semiconductors (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Description
本発明の第1実施形態について説明する。本実施形態は、SiC半導体装置を構成するプレーナ型MOSFETに対して本発明の一実施形態を適用したものである。図1に、プレーナ型MOSFETの断面構成を示すと共に、図2〜図3に、図1に示すプレーナ型MOSFETの製造工程を示し、これらを参照して、本実施形態のプレーナ型MOSFETの構造および製造方法について説明する。
本発明の第2実施形態について説明する。本実施形態は、第1実施形態に対してSiC半導体装置の構造および製造方法の一部を変更したものであり、その他に関しては第1実施形態と同様であるため、異なる部分についてのみ説明し、同様の部分については説明を省略する。
本発明の第3実施形態について説明する。本実施形態も、第1実施形態に対してSiC半導体装置の構造および製造方法の一部を変更したものであり、その他に関しては第1実施形態と同様であるため、異なる部分についてのみ説明する。
本発明の第4実施形態について説明する。本実施形態は、第2実施形態の製造方法について、第3実施形態で示した遮断膜を構成する窒化膜20を備えるようにしたものである。このため、ここでは第2実施形態と異なる部分についてのみ説明する。なお、プレーナ型MOSFETの構造自体は図8と同様となる。
上記第1〜第4実施形態ではSiC半導体装置に備えられる半導体素子の一例としてプレーナ型MOSFETを例に挙げて説明したが、MOS構造の半導体装置であれば、本発明を適用することができる。すなわち、炭化珪素からなる基板を用意し、この基板上に、炭化珪素からなるチャネル領域を形成する工程と、このチャネル領域を電流経路として、該電流経路の上下流に配置される第1不純物領域および第2不純物領域を形成する工程と、チャネル領域の表面にゲート絶縁膜を形成する工程と、ゲート絶縁膜の上にゲート電極を形成する工程とを行うことでMOS構造を構成する炭化珪素製造装置に本発明の製造方法を適用できる。このような炭化珪素製造装置では、ゲート電極への印加電圧を制御することでチャネル領域に形成されるチャネルを制御し、第1不純物領域および第2不純物領域の間に流れる電流を制御する。
Claims (9)
- 炭化珪素からなる基板(1)と、
前記基板(1)に形成された炭化珪素からなるチャネル領域(4)と、
前記チャネル領域(4)を電流経路として、該電流経路の上下流に配置された第1不純物領域(6、7)および第2不純物領域(1、13)と、
前記チャネル領域(4)の表面に備えたゲート絶縁膜(8)と、
前記ゲート絶縁膜(8)の上に形成されたゲート電極(9)と、を備えることで構成したMOS構造を有し、
前記ゲート電極(9)への印加電圧を制御することで前記チャネル領域(4)に形成されるチャネルを制御し、前記第1不純物領域(6、7)および前記第2不純物領域(1、13)の間に流れる電流を制御する炭化珪素半導体装置の製造方法であって、
前記ゲート電極(9)の上を含む前記半導体素子の上に層間絶縁膜(10)の形成材料を成膜したのち、ウェット雰囲気を維持した状態で700℃以上となるリフロー処理を行うことで前記層間絶縁膜(10)を形成すると共に前記ゲート電極(9)の端部の丸め酸化を行う工程を含んでいることを特徴とする炭化珪素半導体装置の製造方法。 - 前記層間絶縁膜(10)に対して前記第1不純物領域(6、7)に繋がる第1コンタクトホール(11a)を形成すると共に、前記ゲート電極(9)に繋がる第2コンタクトホール(11b)を形成する工程を含み、
前記第1、第2コンタクトホール(11a、11b)を形成する工程では、ウェットエッチングとドライエッチングを順番に行うことで、前記第1、第2コンタクトホール(11a、11b)の側壁を2段にすることを特徴とする請求項1に記載の炭化珪素半導体装置の製造方法。 - 前記第1、第2コンタクトホール(11a、11b)の形成工程の後に、不活性イオンをスパッタすることで、前記第1、第2コンタクトホール(11a、11b)の側壁の角部を滑らかにする工程を含んでいることを特徴とする請求項2に記載の炭化珪素半導体装置の製造方法。
- 前記層間絶縁膜(10)に対して前記第1不純物領域(6、7)に繋がる第1コンタクトホール(11a)を形成する工程と、
前記層間絶縁膜(10)に対して前記ゲート電極(9)に繋がる第2コンタクトホール(11b)を形成する工程とを含み、
前記第1コンタクトホール(11a)を形成する工程の後に前記リフロー処理を行い、前記リフロー処理の後に前記第2コンタクトホール(11b)を形成する工程を行うことを特徴とする請求項1に記載の炭化珪素半導体装置の製造方法。 - 前記第2コンタクトホール(11b)を形成する工程では、ウェットエッチングとドライエッチングを順番に行うことで、前記第2コンタクトホール(11b)の側壁を2段にすることを特徴とする請求項4に記載の炭化珪素半導体装置の製造方法。
- 前記第2コンタクトホール(11b)の形成工程の後に、不活性イオンをスパッタすることで、前記第2コンタクトホール(11b)の側壁の角部を滑らかにする工程を含んでいることを特徴とする請求項5に記載の炭化珪素半導体装置の製造方法。
- 炭化珪素からなる基板(1)と、
前記基板(1)に形成された炭化珪素からなるチャネル領域(4)と、
前記チャネル領域(4)を電流経路として、該電流経路の上下流に配置された第1不純物領域(6、7)および第2不純物領域(1、13)と、
前記チャネル領域(4)の表面に備えたゲート絶縁膜(8)と、
前記ゲート絶縁膜(8)の上に形成されたゲート電極(9)と、を備えることで構成したMOS構造を有し、
前記ゲート電極(9)への印加電圧を制御することで前記チャネル領域(4)に形成されるチャネルを制御し、前記第1不純物領域(6、7)および前記第2不純物領域(1、13)の間に流れる電流を制御する炭化珪素半導体装置の製造方法であって、
前記ゲート電極(9)を形成したのち、該ゲート電極(9)の端部の丸め酸化を行う工程と、
前記丸め酸化後に、前記ゲート電極(9)の上を含む前記半導体素子の上に層間絶縁膜(10)の形成材料を成膜したのち、ウェット雰囲気を維持した状態で700℃以上となるリフロー処理を行うことで前記層間絶縁膜(10)を形成する工程を含み、
さらに、前記層間絶縁膜(10)の下層において、前記ゲート電極(9)の表面と該ゲート電極(9)および前記ゲート絶縁膜(8)の側壁を覆うように、前記ウェット雰囲気中の酸素が前記ゲート絶縁膜(8)側に入り込むことを遮断する遮断膜(20)を形成する工程を含んでいることを特徴とする炭化珪素半導体装置の製造方法。 - 前記遮断膜(20)を形成する工程では、前記遮断膜(20)として窒化膜を用いることを特徴とする請求項7に記載の炭化珪素半導体装置の製造方法。
- 前記基板(1)のa面を用いて前記半導体素子を形成することを特徴とする請求項1ないし8のいずれか1つに記載の炭化珪素半導体装置の製造方法。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006294157A JP5098294B2 (ja) | 2006-10-30 | 2006-10-30 | 炭化珪素半導体装置の製造方法 |
US11/976,217 US7713805B2 (en) | 2006-10-30 | 2007-10-23 | Method of manufacturing silicon carbide semiconductor device |
KR1020070107491A KR100942561B1 (ko) | 2006-10-30 | 2007-10-24 | 탄화규소 반도체 장치를 제조하는 방법 |
DE102007051177A DE102007051177B4 (de) | 2006-10-30 | 2007-10-25 | Verfahren zur Herstellung einer Siliziumkarbid-Halbleitervorrichtung |
CN2007101812196A CN101174568B (zh) | 2006-10-30 | 2007-10-25 | 碳化硅半导体器件的制造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006294157A JP5098294B2 (ja) | 2006-10-30 | 2006-10-30 | 炭化珪素半導体装置の製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2008112823A JP2008112823A (ja) | 2008-05-15 |
JP5098294B2 true JP5098294B2 (ja) | 2012-12-12 |
Family
ID=39265149
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006294157A Expired - Fee Related JP5098294B2 (ja) | 2006-10-30 | 2006-10-30 | 炭化珪素半導体装置の製造方法 |
Country Status (5)
Country | Link |
---|---|
US (1) | US7713805B2 (ja) |
JP (1) | JP5098294B2 (ja) |
KR (1) | KR100942561B1 (ja) |
CN (1) | CN101174568B (ja) |
DE (1) | DE102007051177B4 (ja) |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4858791B2 (ja) * | 2009-05-22 | 2012-01-18 | 住友電気工業株式会社 | 半導体装置およびその製造方法 |
US10367089B2 (en) * | 2011-03-28 | 2019-07-30 | General Electric Company | Semiconductor device and method for reduced bias threshold instability |
JP5646570B2 (ja) * | 2012-09-26 | 2014-12-24 | 株式会社東芝 | 半導体装置及びその製造方法 |
DE112014001741T8 (de) * | 2013-03-29 | 2016-02-18 | Fuji Electric Co., Ltd. | Halbleitervorrichtung und Verfahren zum Herstellen der Halbleitervorrichtung |
JP6107453B2 (ja) * | 2013-06-13 | 2017-04-05 | 住友電気工業株式会社 | 炭化珪素半導体装置の製造方法 |
DE112015000352B4 (de) | 2014-03-11 | 2024-06-06 | Fuji Electric Co., Ltd. | Verfahren zum Herstellen einer Siliciumcarbid-Halbleitervorrichtung und Siliciumcarbid-Halbleitervorrichtung |
JP6197957B2 (ja) * | 2014-07-23 | 2017-09-20 | 富士電機株式会社 | 半導体装置及び半導体装置の製造方法 |
JP2017139292A (ja) * | 2016-02-02 | 2017-08-10 | 富士電機株式会社 | 半導体装置及びその製造方法 |
JP6626541B2 (ja) * | 2018-08-09 | 2019-12-25 | ローム株式会社 | 半導体装置 |
US10998418B2 (en) * | 2019-05-16 | 2021-05-04 | Cree, Inc. | Power semiconductor devices having reflowed inter-metal dielectric layers |
US20210343847A1 (en) * | 2020-04-30 | 2021-11-04 | Cree, Inc. | Diffusion and/or enhancement layers for electrical contact regions |
WO2024214501A1 (ja) * | 2023-04-12 | 2024-10-17 | 三菱電機株式会社 | 半導体装置及び電力変換装置 |
Family Cites Families (30)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62133765A (ja) * | 1985-12-05 | 1987-06-16 | Nec Corp | 半導体装置の製造方法 |
JPS62165365A (ja) * | 1986-01-17 | 1987-07-21 | Nec Corp | 半導体装置 |
JPH06333882A (ja) * | 1993-05-26 | 1994-12-02 | Sanyo Electric Co Ltd | コンタクトホールの形成方法 |
JPH0737977A (ja) | 1993-06-28 | 1995-02-07 | Nikon Corp | 半導体装置 |
JP3220300B2 (ja) | 1993-07-16 | 2001-10-22 | 株式会社東芝 | 半導体装置の製造方法 |
JPH07202185A (ja) * | 1993-12-28 | 1995-08-04 | Sharp Corp | 縦型mosトランジスタの製造方法 |
JP3481287B2 (ja) * | 1994-02-24 | 2003-12-22 | 三菱電機株式会社 | 半導体装置の製造方法 |
KR19980036803A (ko) | 1996-11-19 | 1998-08-05 | 김광호 | 반도체 소자의 제조 방법 |
US5766992A (en) * | 1997-04-11 | 1998-06-16 | Taiwan Semiconductor Manufacturing Company Ltd. | Process for integrating a MOSFET device, using silicon nitride spacers and a self-aligned contact structure, with a capacitor structure |
KR100265754B1 (ko) | 1997-04-22 | 2000-10-02 | 윤종용 | 보이드프리반도체장치의제조방법 |
US5731236A (en) * | 1997-05-05 | 1998-03-24 | Taiwan Semiconductor Manufacturing Company, Ltd. | Process to integrate a self-aligned contact structure, with a capacitor structure |
KR100230651B1 (ko) * | 1997-06-16 | 1999-11-15 | 윤종용 | 습식 산화를 이용한 박막의 산화막 형성 방법 |
US6309928B1 (en) * | 1998-12-10 | 2001-10-30 | Taiwan Semiconductor Manufacturing Company | Split-gate flash cell |
JP2000260867A (ja) * | 1999-03-09 | 2000-09-22 | Toshiba Corp | 半導体装置および半導体装置の製造方法 |
KR20010095470A (ko) | 2000-03-30 | 2001-11-07 | 윤종용 | 반도체소자 |
US6548842B1 (en) * | 2000-03-31 | 2003-04-15 | National Semiconductor Corporation | Field-effect transistor for alleviating short-channel effects |
JP3620475B2 (ja) * | 2001-06-19 | 2005-02-16 | 株式会社デンソー | 半導体装置の製造方法 |
US6649480B2 (en) * | 2000-12-04 | 2003-11-18 | Amberwave Systems Corporation | Method of fabricating CMOS inverter and integrated circuits utilizing strained silicon surface channel MOSFETs |
JP4525958B2 (ja) * | 2001-08-27 | 2010-08-18 | 独立行政法人産業技術総合研究所 | 半導体装置の製造方法 |
JP4029595B2 (ja) * | 2001-10-15 | 2008-01-09 | 株式会社デンソー | SiC半導体装置の製造方法 |
JP2003309262A (ja) * | 2002-04-17 | 2003-10-31 | Denso Corp | 炭化珪素半導体装置およびその製造方法 |
DE10394374B4 (de) * | 2002-06-28 | 2013-02-21 | National Institute Of Advanced Industrial Science And Technology | Halbleitervorrichtung und Verfahren zur Herstellung derselben |
JP3961399B2 (ja) * | 2002-10-30 | 2007-08-22 | 富士通株式会社 | 半導体装置の製造方法 |
US7217954B2 (en) * | 2003-03-18 | 2007-05-15 | Matsushita Electric Industrial Co., Ltd. | Silicon carbide semiconductor device and method for fabricating the same |
DE102005017814B4 (de) * | 2004-04-19 | 2016-08-11 | Denso Corporation | Siliziumkarbid-Halbleiterbauelement und Verfahren zu dessen Herstellung |
KR20050112031A (ko) * | 2004-05-24 | 2005-11-29 | 삼성에스디아이 주식회사 | 반도체 소자 및 그 형성 방법 |
JP4929579B2 (ja) * | 2004-10-26 | 2012-05-09 | 日産自動車株式会社 | 半導体装置の製造方法 |
JP2007096263A (ja) * | 2005-08-31 | 2007-04-12 | Denso Corp | 炭化珪素半導体装置およびその製造方法。 |
US7446006B2 (en) * | 2005-09-14 | 2008-11-04 | Freescale Semiconductor, Inc. | Semiconductor fabrication process including silicide stringer removal processing |
JP5098295B2 (ja) * | 2006-10-30 | 2012-12-12 | 株式会社デンソー | 炭化珪素半導体装置の製造方法 |
-
2006
- 2006-10-30 JP JP2006294157A patent/JP5098294B2/ja not_active Expired - Fee Related
-
2007
- 2007-10-23 US US11/976,217 patent/US7713805B2/en not_active Expired - Fee Related
- 2007-10-24 KR KR1020070107491A patent/KR100942561B1/ko not_active IP Right Cessation
- 2007-10-25 CN CN2007101812196A patent/CN101174568B/zh not_active Expired - Fee Related
- 2007-10-25 DE DE102007051177A patent/DE102007051177B4/de not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
DE102007051177A1 (de) | 2008-05-08 |
CN101174568A (zh) | 2008-05-07 |
KR100942561B1 (ko) | 2010-02-12 |
KR20080039243A (ko) | 2008-05-07 |
US7713805B2 (en) | 2010-05-11 |
US20080102591A1 (en) | 2008-05-01 |
CN101174568B (zh) | 2010-06-09 |
DE102007051177B4 (de) | 2010-05-12 |
JP2008112823A (ja) | 2008-05-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5098294B2 (ja) | 炭化珪素半導体装置の製造方法 | |
JP5098295B2 (ja) | 炭化珪素半導体装置の製造方法 | |
JP6572423B2 (ja) | 半導体装置および半導体装置の製造方法 | |
JP4539684B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
JP5588670B2 (ja) | 半導体装置 | |
JP5510309B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
JP4435847B2 (ja) | 半導体装置およびその製造方法 | |
JP7555467B2 (ja) | 半導体装置の製造方法 | |
TWI642108B (zh) | 半導體裝置之製造方法 | |
JP2007096263A (ja) | 炭化珪素半導体装置およびその製造方法。 | |
CN103779419A (zh) | 半导体装置 | |
JP2006066439A (ja) | 半導体装置およびその製造方法 | |
JP2011003797A (ja) | 半導体装置及びその製造方法 | |
JP4842527B2 (ja) | 半導体装置の製造方法 | |
JP4802378B2 (ja) | 炭化珪素半導体装置の製造方法 | |
JP2010080787A (ja) | 半導体装置の製造方法 | |
JP2018206872A (ja) | 半導体装置 | |
JP2015070192A (ja) | 半導体装置の製造方法、半導体装置 | |
JP4627211B2 (ja) | 炭化珪素半導体装置、及びその製造方法 | |
US9331152B2 (en) | Semiconductor device and method of manufacturing the same | |
JP4792645B2 (ja) | 炭化珪素半導体装置の製造方法 | |
JP2014241426A (ja) | 半導体装置 | |
JP2016207671A (ja) | 炭化珪素半導体装置及びその製造方法 | |
JP5098206B2 (ja) | 半導体装置の製造方法 | |
JP6155553B2 (ja) | 炭化珪素半導体装置の製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20081202 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120209 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120214 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120330 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120828 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120910 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20151005 Year of fee payment: 3 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 5098294 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20151005 Year of fee payment: 3 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |