JP5045318B2 - 駆動回路、電気光学装置及び電子機器 - Google Patents
駆動回路、電気光学装置及び電子機器 Download PDFInfo
- Publication number
- JP5045318B2 JP5045318B2 JP2007227348A JP2007227348A JP5045318B2 JP 5045318 B2 JP5045318 B2 JP 5045318B2 JP 2007227348 A JP2007227348 A JP 2007227348A JP 2007227348 A JP2007227348 A JP 2007227348A JP 5045318 B2 JP5045318 B2 JP 5045318B2
- Authority
- JP
- Japan
- Prior art keywords
- source
- circuit
- voltage
- short
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
- G09G3/3655—Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/04—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements with semiconductor devices only
- H03F3/08—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements with semiconductor devices only controlled by light
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0248—Precharge or discharge of column electrodes before or after applying exact column voltages
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0297—Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
- G09G2330/023—Power management, e.g. power saving using energy recovery or conservation
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Crystallography & Structural Chemistry (AREA)
- Chemical & Material Sciences (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Theoretical Computer Science (AREA)
- Nonlinear Science (AREA)
- Mathematical Physics (AREA)
- Optics & Photonics (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Liquid Crystal (AREA)
Description
電気光学装置のソース線を駆動するための駆動回路であって、
各ソース短絡回路が第1及び第2のソース線の各ソース線と所与のソース短絡ノードとを短絡するための第1及び第2のソース短絡回路と、
ソース用キャパシタの一端が接続されるソース電荷蓄積ノードと前記ソース短絡ノードとを短絡するためのソース電荷蓄積用短絡回路と、
前記ソース電荷蓄積ノードに所与の電圧を供給するための電圧設定回路と、
前記電気光学装置の画素電極と電気光学素子を挟んで設けられる対向電極に出力される電圧が印加される対向電極電圧出力ノードと、前記ソース短絡ノードとを短絡するためのノード短絡回路とを含む駆動回路に関係する。
前記第1及び第2のソース短絡回路を導通状態、前記ノード短絡回路を導通状態、前記ソース電荷蓄積用短絡回路を非導通状態に設定した後、
前記ノード短絡回路を非導通状態、前記第1及び第2のソース短絡回路を導通状態、前記ソース電荷蓄積用短絡回路を導通状態に設定して前記電圧設定回路により前記第1及び第2のソース線をプリチャージし、その後、前記第1及び第2のソース短絡回路を非導通状態に設定して各ソース線に階調データに対応した階調電圧を供給することができる。
前記電圧設定回路の出力をハイインピーダンス状態に設定したまま、前記第1及び第2のソース短絡回路を導通状態、前記ソース電荷蓄積用短絡回路を導通状態、前記ノード短絡回路を非導通状態に設定した後、
前記電圧設定回路により前記第1及び第2のソース線をプリチャージし、その後、前記第1及び第2のソース短絡回路を非導通状態に設定して各ソース線に階調データに対応した階調電圧を供給することができる。
更に、
前記ソース用キャパシタを含むことができる。
前記電圧設定回路が、
前記第1及び第2のソース線をプリチャージする際に、前記電気光学装置のオフ電圧を前記ソース電荷蓄積ノードに印加することができる。
前記対向電極の極性反転駆動が行われる場合に、
前記電圧設定回路が、
前記第1及び第2のソース線をプリチャージする際に、前記電気光学素子の印加電圧の極性に応じて異なる電圧を前記ソース電荷蓄積ノードに印加することができる。
対向電極用キャパシタの一端が接続される対向電極電荷蓄積ノードと前記対向電極電圧出力ノードとを短絡するための対向電極電荷蓄積用短絡回路を含み、
前記ノード短絡回路が非導通状態のまま、前記対向電極電荷蓄積用短絡回路を導通状態及び非導通状態を繰り返して前記対向電極用キャパシタから電荷を充放電することができる。
前記電圧設定回路が、
所与のプリチャージ用電圧が入力される演算増幅器を含み、
前記演算増幅器の出力電圧が、前記ソース用キャパシタの一端に供給されてもよい。
前記演算増幅器が、
B級増幅動作を行うことができる。
各ソース出力用演算増幅器が各階調データに対応した階調電圧を前記第1及び第2のソース線の各ソース線に出力する第1及び第2のソース出力用演算増幅器を含み、
前記第1及び第2のソース出力用演算増幅器の高電位側の電源電圧と前記電圧設定回路の演算増幅器の高電位側の電源電圧とが異なる電圧であってもよい。
各ソース出力用演算増幅器が各階調データに対応した階調電圧を前記第1及び第2のソース線の各ソース線に出力する第1及び第2のソース出力用演算増幅器を含み、
前記第1及び第2のソース出力用演算増幅器の高電位側の電源電圧が、前記電圧設定回路の演算増幅器の高電位側の電源電圧を昇圧した電圧であってもよい。
複数のソース線と、
複数のゲート線と、
前記複数のソース線と前記複数のゲート線とに接続される複数の画素と、
前記複数のゲート線を走査するゲートドライバと、
前記複数のソース線を駆動する上記のいずれか記載の駆動回路とを含む電気光学装置に関係する。
上記のいずれか記載の駆動回路を含む電子機器に関係する。
上記記載の電気光学装置を含む電子機器に関係する。
図1に、本実施形態の液晶装置のブロック図の例を示す。
CPU)等のホストにより設定された内容に従って、ソース線駆動回路20、ゲート線駆動回路30及び電源回路50を制御する。より具体的には、表示コントローラ40は、ソース線駆動回路20及びゲート線駆動回路30に対しては、例えば動作モードの設定や内部で生成した垂直同期信号や水平同期信号の供給を行い、電源回路50に対しては、対向電極CEに印加する対向電極電圧VCOMの電圧レベルの極性反転タイミングの制御を行う。
次に、図1又は図2の表示ドライバ60の構成要部について説明する。
図9に、本実施形態の表示ドライバ60の構成要部を示す。
図12に、図11の第1の制御方式の制御タイミングの一例を示す。
図14に、図11の第2の制御方式の制御タイミングの一例を示す。
図16に、図11の第3の制御方式の制御タイミングの一例を示す。
図17に、図11の第4の制御方式の制御タイミングの一例を示す。
本実施形態ではソース電圧設定回路70の演算増幅器OPSが、B級増幅動作を行ってもよい。B級増幅動作を行う演算増幅器OPSは、出力電圧VOUTを高電位側にシフトさせる制御と出力電圧VOUTを低電位側にシフトさせる制御とを個別に行うことができる。
ランジスタと略す)pTrとn型(広義には第2導電型)トランジスタnTrとを含む。p型駆動トランジスタpTrのソースにはシステム電源電圧VDDが供給され、n型駆動トランジスタnTrのソースにはシステム接地電源電圧VSSが供給される。p型駆動トランジスタpTrのドレインとn型駆動トランジスタnTrのドレインとが接続され、このドレインの電圧が出力電圧VOUTとして出力される。
図20に、本実施形態における電子機器の構成例のブロック図を示す。ここでは、電子機器として、携帯電話機の構成例のブロック図を示す。
30 ゲート線駆動回路、 40 表示コントローラ、 50 電源回路、
60 表示ドライバ、 70 ソース電圧設定回路、
C1ND 対向電極電荷蓄積ノード、 C2ND ソース電荷蓄積ノード、
CSW ソース電荷蓄積用スイッチ、 COL 共用ライン、
CCS 第2の容量素子、 CCV 第1の容量素子、 G1〜GM ゲート線、
HSW ノード短絡スイッチ、 OPS 演算増幅器、 S1〜SN ソース線、
SSW1〜SSWN ソース出力切替回路、 SVND ソース短絡ノード、
TL1 第1の容量素子接続用端子、 TL2 第2の容量素子接続用端子、
VSW 対向電極電荷蓄積用スイッチ、 VND 対向電極電圧出力ノード
Claims (14)
- 電気光学装置のソース線を駆動するための駆動回路であって、
各ソース短絡回路が第1及び第2のソース線の各ソース線と所与のソース短絡ノードとを短絡するための第1及び第2のソース短絡回路と、
ソース用キャパシタの一端が接続されるソース電荷蓄積ノードと前記ソース短絡ノードとを短絡するためのソース電荷蓄積用短絡回路と、
前記ソース電荷蓄積ノードに所与の電圧を供給するための電圧設定回路と、
前記電気光学装置の画素電極と電気光学素子を挟んで設けられる対向電極に出力される電圧が印加される対向電極電圧出力ノードと、前記ソース短絡ノードとを短絡するためのノード短絡回路とを含むことを特徴とする駆動回路。 - 請求項1において、
前記第1及び第2のソース短絡回路を導通状態、前記ノード短絡回路を導通状態、前記ソース電荷蓄積用短絡回路を非導通状態に設定した後、
前記ノード短絡回路を非導通状態、前記第1及び第2のソース短絡回路を導通状態、前記ソース電荷蓄積用短絡回路を導通状態に設定して前記電圧設定回路により前記第1及び第2のソース線をプリチャージし、その後、前記第1及び第2のソース短絡回路を非導通状態に設定して各ソース線に階調データに対応した階調電圧を供給することを特徴とする駆動回路。 - 請求項1において、
前記電圧設定回路の出力をハイインピーダンス状態に設定したまま、前記第1及び第2のソース短絡回路を導通状態、前記ソース電荷蓄積用短絡回路を導通状態、前記ノード短絡回路を非導通状態に設定した後、
前記電圧設定回路により前記第1及び第2のソース線をプリチャージし、その後、前記第1及び第2のソース短絡回路を非導通状態に設定して各ソース線に階調データに対応した階調電圧を供給することを特徴とする駆動回路。 - 請求項1乃至3のいずれかにおいて、更に、
前記ソース用キャパシタを含むことを特徴とする駆動回路。 - 請求項1乃至4のいずれかにおいて、
前記電圧設定回路が、
前記第1及び第2のソース線をプリチャージする際に、前記電気光学装置のオフ電圧を前記ソース電荷蓄積ノードに印加することを特徴とする駆動回路。 - 請求項1乃至4のいずれかにおいて、
前記対向電極の極性反転駆動が行われる場合に、
前記電圧設定回路が、
前記第1及び第2のソース線をプリチャージする際に、前記電気光学素子の印加電圧の極性に応じて異なる電圧を前記ソース電荷蓄積ノードに印加することを特徴とする駆動回路。 - 請求項1乃至6のいずれかにおいて、
対向電極用キャパシタの一端が接続される対向電極電荷蓄積ノードと前記対向電極電圧出力ノードとを短絡するための対向電極電荷蓄積用短絡回路を含み、
前記ノード短絡回路が非導通状態のまま、前記対向電極電荷蓄積用短絡回路を導通状態及び非導通状態を繰り返して前記対向電極用キャパシタから電荷を充放電することを特徴とする駆動回路。 - 請求項1乃至7のいずれかにおいて、
前記電圧設定回路が、
所与のプリチャージ用電圧が入力される演算増幅器を含み、
前記演算増幅器の出力電圧が、前記ソース用キャパシタの一端に供給されることを特徴とする駆動回路。 - 請求項8において、
前記演算増幅器が、
B級増幅動作を行うことを特徴とする駆動回路。 - 請求項8又は9において、
各ソース出力用演算増幅器が各階調データに対応した階調電圧を前記第1及び第2のソース線の各ソース線に出力する第1及び第2のソース出力用演算増幅器を含み、
前記第1及び第2のソース出力用演算増幅器の高電位側の電源電圧と前記電圧設定回路の演算増幅器の高電位側の電源電圧とが異なる電圧であることを特徴とする駆動回路。 - 請求項8乃至10のいずれかにおいて、
各ソース出力用演算増幅器が各階調データに対応した階調電圧を前記第1及び第2のソース線の各ソース線に出力する第1及び第2のソース出力用演算増幅器を含み、
前記第1及び第2のソース出力用演算増幅器の高電位側の電源電圧が、前記電圧設定回路の演算増幅器の高電位側の電源電圧を昇圧した電圧であることを特徴とする駆動回路。 - 複数のソース線と、
複数のゲート線と、
前記複数のソース線と前記複数のゲート線とに接続される複数の画素と、
前記複数のゲート線を走査するゲートドライバと、
前記複数のソース線を駆動する請求項1乃至11のいずれか記載の駆動回路とを含むことを特徴とする電気光学装置。 - 請求項1乃至11のいずれか記載の駆動回路を含むことを特徴とする電子機器。
- 請求項12記載の電気光学装置を含むことを特徴とする電子機器。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007227348A JP5045318B2 (ja) | 2006-09-27 | 2007-09-03 | 駆動回路、電気光学装置及び電子機器 |
KR1020070096776A KR100894188B1 (ko) | 2006-09-27 | 2007-09-21 | 구동 회로, 전기 광학 장치 및 전자 기기 |
US11/902,626 US8144090B2 (en) | 2006-09-27 | 2007-09-24 | Driver circuit, electro-optical device, and electronic instrument |
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006261961 | 2006-09-27 | ||
JP2006261961 | 2006-09-27 | ||
JP2007227348A JP5045318B2 (ja) | 2006-09-27 | 2007-09-03 | 駆動回路、電気光学装置及び電子機器 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2008107800A JP2008107800A (ja) | 2008-05-08 |
JP5045318B2 true JP5045318B2 (ja) | 2012-10-10 |
Family
ID=39441145
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007227348A Expired - Fee Related JP5045318B2 (ja) | 2006-09-27 | 2007-09-03 | 駆動回路、電気光学装置及び電子機器 |
Country Status (3)
Country | Link |
---|---|
US (1) | US8144090B2 (ja) |
JP (1) | JP5045318B2 (ja) |
KR (1) | KR100894188B1 (ja) |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7956833B2 (en) | 2006-06-16 | 2011-06-07 | Seiko Epson Corporation | Display driver, electro-optical device, and electronic instrument |
JP5242130B2 (ja) * | 2007-10-31 | 2013-07-24 | ルネサスエレクトロニクス株式会社 | 液晶表示パネル駆動方法、液晶表示装置、及びlcdドライバ |
JP5185155B2 (ja) * | 2009-02-24 | 2013-04-17 | 株式会社ジャパンディスプレイセントラル | 液晶表示装置 |
JP2010204598A (ja) * | 2009-03-06 | 2010-09-16 | Seiko Epson Corp | 集積回路装置、電気光学装置及び電子機器 |
KR101590155B1 (ko) | 2009-08-11 | 2016-02-12 | 삼성전자주식회사 | 디스플레이 장치 및 상기 디스플레이 장치의 구동 회로 |
JP5233972B2 (ja) * | 2009-11-30 | 2013-07-10 | ソニー株式会社 | 信号線駆動回路および表示装置、並びに電子機器 |
TW201235995A (en) * | 2011-02-18 | 2012-09-01 | Novatek Microelectronics Corp | Display driving circuit and method |
TW201306005A (zh) * | 2011-07-22 | 2013-02-01 | Novatek Microelectronics Corp | 可分享電荷之顯示器驅動裝置及驅動方法 |
TWI466087B (zh) * | 2012-12-12 | 2014-12-21 | Novatek Microelectronics Corp | 源極驅動器 |
US9761188B2 (en) * | 2015-03-06 | 2017-09-12 | Apple Inc. | Content-based VCOM driving |
JP6513447B2 (ja) * | 2015-03-25 | 2019-05-15 | シナプティクス・ジャパン合同会社 | 半導体装置、電子機器及び制御方法 |
US10249254B2 (en) * | 2015-09-21 | 2019-04-02 | Apple Inc. | Devices and methods for discharging or harvesting VCOM charge in electronic displays |
JP6957919B2 (ja) * | 2017-03-23 | 2021-11-02 | セイコーエプソン株式会社 | 駆動回路及び電子機器 |
KR102490860B1 (ko) * | 2017-09-07 | 2023-01-19 | 엘지디스플레이 주식회사 | 액정표시장치 및 그 구동방법 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4929431B2 (ja) | 2000-11-10 | 2012-05-09 | Nltテクノロジー株式会社 | パネル表示装置のデータ線駆動回路 |
JP2002244622A (ja) | 2001-02-14 | 2002-08-30 | Hitachi Ltd | 液晶駆動回路および液晶表示装置 |
JP4225777B2 (ja) * | 2002-02-08 | 2009-02-18 | シャープ株式会社 | 表示装置ならびにその駆動回路および駆動方法 |
KR100463046B1 (ko) * | 2002-05-10 | 2004-12-23 | 삼성전자주식회사 | 액정 디스플레이의 저소비전력 구동회로 |
JP4434628B2 (ja) | 2003-05-29 | 2010-03-17 | 三菱電機株式会社 | 液晶表示装置 |
US7505019B2 (en) * | 2003-06-10 | 2009-03-17 | Oki Semiconductor Co., Ltd. | Drive circuit |
JP4148064B2 (ja) | 2003-08-26 | 2008-09-10 | セイコーエプソン株式会社 | 液晶表示装置の駆動法、液晶表示装置及び携帯型電子機器 |
JP4744851B2 (ja) | 2004-11-12 | 2011-08-10 | ルネサスエレクトロニクス株式会社 | 駆動回路及び表示装置 |
TW200643880A (en) * | 2005-06-07 | 2006-12-16 | Sunplus Technology Co Ltd | LCD panel driving method and device thereof |
US7561137B2 (en) * | 2005-06-24 | 2009-07-14 | Agere Systems Inc. | Comparator-based drivers for LCD displays and the like |
-
2007
- 2007-09-03 JP JP2007227348A patent/JP5045318B2/ja not_active Expired - Fee Related
- 2007-09-21 KR KR1020070096776A patent/KR100894188B1/ko not_active IP Right Cessation
- 2007-09-24 US US11/902,626 patent/US8144090B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US20090009446A1 (en) | 2009-01-08 |
KR20080028811A (ko) | 2008-04-01 |
US8144090B2 (en) | 2012-03-27 |
KR100894188B1 (ko) | 2009-04-22 |
JP2008107800A (ja) | 2008-05-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5045318B2 (ja) | 駆動回路、電気光学装置及び電子機器 | |
US8089437B2 (en) | Driver circuit, electro-optical device, and electronic instrument | |
JP3791355B2 (ja) | 駆動回路、及び駆動方法 | |
JP3791354B2 (ja) | 演算増幅回路、駆動回路、及び駆動方法 | |
JP4225777B2 (ja) | 表示装置ならびにその駆動回路および駆動方法 | |
JP3820918B2 (ja) | 演算増幅回路、駆動回路、及び駆動方法 | |
JP4826383B2 (ja) | 電源回路、表示ドライバ、電気光学装置及び電子機器 | |
KR100912737B1 (ko) | 게이트 드라이버, 전기 광학 장치, 전자 기기 및 구동 방법 | |
JP4400403B2 (ja) | 電源回路、表示ドライバ、電気光学装置及び電子機器 | |
US7116171B2 (en) | Operational amplifier and driver circuit using the same | |
JP4229157B2 (ja) | 駆動回路、電気光学装置及び電子機器 | |
JP2008083286A (ja) | 負荷測定装置、駆動回路、電気光学装置及び電子機器 | |
CN101154365A (zh) | 驱动电路、光电装置和电子设备 | |
CN100570457C (zh) | 栅极驱动器、光电装置、电子设备以及驱动方法 | |
JP5087891B2 (ja) | 駆動回路、電気光学装置及び電子機器 | |
JP4543964B2 (ja) | コモン電圧生成回路、電源回路、表示ドライバ及び表示装置 | |
JP4858250B2 (ja) | コモン電圧生成回路、電源回路、表示ドライバ及びコモン電圧生成方法 | |
JP4229158B2 (ja) | 駆動回路、電気光学装置及び電子機器 | |
JP4039414B2 (ja) | 電圧供給回路、電源回路、表示ドライバ、電気光学装置及び電子機器 | |
JP5397491B2 (ja) | 駆動回路、電気光学装置及び電子機器 | |
JP2008096479A (ja) | 駆動回路、電気光学装置及び電子機器 | |
JP2007101570A (ja) | 駆動装置、電気光学装置、電子機器及び駆動方法 | |
JP2007114682A (ja) | 対向電極電圧生成回路、電源回路、電気光学装置及び電子機器 | |
JP2007114559A (ja) | 対向電極電圧生成回路、電源回路、電気光学装置及び電子機器 | |
JP2008070854A (ja) | 駆動方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20100813 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120613 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120619 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120702 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150727 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |