JP4710496B2 - 回路基板及び電子回路装置 - Google Patents
回路基板及び電子回路装置 Download PDFInfo
- Publication number
- JP4710496B2 JP4710496B2 JP2005259700A JP2005259700A JP4710496B2 JP 4710496 B2 JP4710496 B2 JP 4710496B2 JP 2005259700 A JP2005259700 A JP 2005259700A JP 2005259700 A JP2005259700 A JP 2005259700A JP 4710496 B2 JP4710496 B2 JP 4710496B2
- Authority
- JP
- Japan
- Prior art keywords
- land
- distance
- circuit board
- electric field
- static electricity
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0216—Reduction of cross-talk, noise or electromagnetic interference
- H05K1/023—Reduction of cross-talk, noise or electromagnetic interference using auxiliary mounted passive components or auxiliary substances
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0254—High voltage adaptations; Electrical insulation details; Overvoltage or electrostatic discharge protection ; Arrangements for regulating voltages or for using plural voltages
- H05K1/0257—Overvoltage protection
- H05K1/0259—Electrostatic discharge [ESD] protection
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0254—High voltage adaptations; Electrical insulation details; Overvoltage or electrostatic discharge protection ; Arrangements for regulating voltages or for using plural voltages
- H05K1/0257—Overvoltage protection
- H05K1/026—Spark gaps
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0216—Reduction of cross-talk, noise or electromagnetic interference
- H05K1/023—Reduction of cross-talk, noise or electromagnetic interference using auxiliary mounted passive components or auxiliary substances
- H05K1/0231—Capacitors or dielectric substances
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/09372—Pads and lands
- H05K2201/0949—Pad close to a hole, not surrounding the hole
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/10—Details of components or other objects attached to or integrated in a printed circuit board
- H05K2201/10007—Types of components
- H05K2201/10022—Non-printed resistor
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/10—Details of components or other objects attached to or integrated in a printed circuit board
- H05K2201/10007—Types of components
- H05K2201/10189—Non-printed connector
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/10—Details of components or other objects attached to or integrated in a printed circuit board
- H05K2201/10613—Details of electrical connections of non-printed components, e.g. special leads
- H05K2201/10621—Components characterised by their electrical contacts
- H05K2201/10689—Leaded Integrated Circuit [IC] package, e.g. dual-in-line [DIL]
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- Structure Of Printed Boards (AREA)
- Elimination Of Static Electricity (AREA)
Description
外部からの信号が入力される入力端子と、
第1の回路素子が実装されるものであり、入力端子に電気的に接続される第1のランドと、その第1のランドと間隔を隔てて設けられICと電気的に接続される第2のランドとを備える一対のランドと、
第2の回路素子が実装されるものであり、第1のランド及び入力端子と電気的に接続される第3のランドと、第3のランドと間隔を隔てて設けられ、グランドパターン又は電源パターンに電気的に接続される第4のランドからなる一対のランドと、
第3のランドとの距離が第3のランドと第4のランドとの距離よりも短い位置に配置される静電気吸収導体とを備え、
第2の回路素子は、第1の回路素子よりも入力端子側に配置され、
静電気吸収導体は、グランドパターン又は電源パターンと電気的に接続されたヴィアを含むことを特徴とするものである。
まず、本発明の第1の実施の形態を図に基づいて説明する。図1は、本発明の第1の実施の形態における電子回路装置の概略構成を示す平面図である。図2は、本発明の第1の実施の形態における電子回路装置のAA二点鎖線での部分的断面図である。図23は、本発明の第1の実施の形態におけるヴィアとランドとの関係を説明する平面図である。図4は、本発明の第1の実施の形態におけるランド間隔に対す静電耐量の関係を示すデータのグラフ(a)と表(b)である。
次に、本発明の第2の実施の形態を図に基づいて説明する。図5は、本発明の第2の実施の形態におけるヴィアとランドとの関係を説明する平面図である。
次に、本発明の第3の実施の形態を図に基づいて説明する。図6は、本発明の第3の実施の形態におけるヴィアとランドとの関係を説明する平面図である。
次に、本発明の第4の実施の形態を図に基づいて説明する。図7は、本発明の第4の実施の形態における表層グランドパターンとランドとの関係を説明する平面図である。
また、変形例として、図1に示す入力端子51と電気的に接続される第3のランド32と第3のヴィアV3と電気的に接続される第4のランド33との距離を第1のランド30と第2のランド31との距離よりも短くしてもよい。
Claims (10)
- 内層にグランドパターン又は電源パターンが設けられるとともにICが設けられた回路基板であって、
外部からの信号が入力される入力端子と、
第1の回路素子が実装されるものであり、前記入力端子に電気的に接続される第1のランドと、当該第1のランドと間隔を隔てて設けられ前記ICと電気的に接続される第2のランドとを備える一対のランドと、
第2の回路素子が実装されるものであり、前記第1のランド及び前記入力端子と電気的に接続される第3のランドと、当該第3のランドと間隔を隔てて設けられ、前記グランドパターン又は前記電源パターンに電気的に接続される第4のランドからなる一対のランドと、
前記第3のランドとの距離が前記第3のランドと前記第4のランドとの距離よりも短い位置に配置される静電気吸収導体と、を備え、
前記第2の回路素子は、前記第1の回路素子よりも前記入力端子側に配置され、
前記静電気吸収導体は、前記グランドパターン又は前記電源パターンと電気的に接続されたヴィアを含むことを特徴とする回路基板。 - 前記第2のランドと前記グランドパターン又は前記電源パターンとに電気的に接続されたコンデンサを備えることを特徴とする請求項1に記載の回路基板。
- 前記第3のランドと前記第4のランドとの距離は、前記第1のランドと前記第2のランドとの距離よりも短いことを特徴とする請求項2に記載の回路基板。
- 前記静電気吸収導体は、前記第1のランドとの距離が前記第1のランドと前記第2のランドとの距離よりも短い位置にも配置されることを特徴とする請求項1乃至請求項3のいずれかに記載の回路基板。
- 前記第1のランドは、電界が集中する第1の角部による第1の電界集中部を備え、
前記第1のランドとの距離が前記第1のランドと前記第2のランドとの距離よりも短い位置に配置された前記静電気吸収導体は、電界が集中する第2の角部による第2の電界集中部を備え、
前記第1の角部及び前記第2の角部は、ともに鋭角であり、
前記第2の電界集中部は、前記第1の電界集中部の近傍で、当該第1の電界集中部と対向するように配置されることを特徴とする請求項4に記載の回路基板。 - 前記第1のランドとの距離が前記第1のランドと前記第2のランドとの距離よりも短い位置に配置された前記静電気吸収導体は、前記第1及び第2のランド間に配置されることを特徴とする請求項4又は請求項5に記載の回路基板。
- 前記第1のランドとの距離が前記第1のランドと前記第2のランドとの距離よりも短い位置に配置された前記静電気吸収導体は、前記第1の回路素子の下に配置されることを特徴とする請求項4乃至請求項6のいずれかに記載の回路基板。
- 前記第1のランドとの距離が前記第1のランドと前記第2のランドとの距離よりも短い位置に配置された前記静電気吸収導体は、複数個設けられることを特徴とする請求項4乃至請求項7のいずれかに記載の回路基板。
- 前記第3のランドとの距離が前記第3のランドと前記第4のランドとの距離よりも短い位置に配置された前記静電気吸収導体は、複数個設けられることを特徴とする請求項1乃至請求項8のいずれかに記載の回路基板。
- 前記第1の回路素子は、静電気を低減するための静電気低減素子であることを特徴とする請求項1乃至請求項9のいずれかに記載の回路基板。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005259700A JP4710496B2 (ja) | 2004-10-26 | 2005-09-07 | 回路基板及び電子回路装置 |
US11/258,242 US7495880B2 (en) | 2004-10-26 | 2005-10-26 | Circuit board and electric device having circuit board |
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004311332 | 2004-10-26 | ||
JP2004311332 | 2004-10-26 | ||
JP2005259700A JP4710496B2 (ja) | 2004-10-26 | 2005-09-07 | 回路基板及び電子回路装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2006156955A JP2006156955A (ja) | 2006-06-15 |
JP4710496B2 true JP4710496B2 (ja) | 2011-06-29 |
Family
ID=36205977
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005259700A Expired - Fee Related JP4710496B2 (ja) | 2004-10-26 | 2005-09-07 | 回路基板及び電子回路装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US7495880B2 (ja) |
JP (1) | JP4710496B2 (ja) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5034453B2 (ja) * | 2006-11-16 | 2012-09-26 | 株式会社デンソー | 電子部品内蔵型多層基板 |
TWI327803B (en) * | 2007-03-02 | 2010-07-21 | Giga Byte Tech Co Ltd | Circuit for preventing surge, connector and electronic apparatus thereof |
JP4900264B2 (ja) * | 2008-01-29 | 2012-03-21 | 住友電装株式会社 | 電子制御ユニットの耐静電気構造 |
JP2011239161A (ja) * | 2010-05-10 | 2011-11-24 | Mitsumi Electric Co Ltd | 受信装置 |
US8395875B2 (en) | 2010-08-13 | 2013-03-12 | Andrew F. Tresness | Spark gap apparatus |
DE102010040558A1 (de) | 2010-09-10 | 2012-03-15 | Robert Bosch Gmbh | Steuergerät und Verfahren zum Entwerfen einer Leiterplatte eines Steuergeräts |
JP5533506B2 (ja) * | 2010-09-29 | 2014-06-25 | カシオ計算機株式会社 | フレキシブルプリント基板の製造方法及びフレキシブルプリント基板 |
JP5691931B2 (ja) * | 2011-08-10 | 2015-04-01 | 株式会社デンソー | 電子装置 |
DE102015221688A1 (de) * | 2015-11-05 | 2017-05-11 | Osram Gmbh | Verfahren zur Reduzierung von Leiterbahnabständen bei elektronischen Leiterplatten und elektronische Leiterplatte mit reduzierten Abständen zwischen Leiterbahnen |
DE102016225727A1 (de) * | 2016-12-21 | 2018-06-21 | Conti Temic Microelectronic Gmbh | ESD-optimiertes Steuergeräte-Aufbaukonzept |
Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0348329U (ja) * | 1989-09-12 | 1991-05-09 | ||
JPH03261087A (ja) * | 1990-03-08 | 1991-11-20 | Nippon Chemicon Corp | 静電破壊防止装置 |
JPH09232714A (ja) * | 1996-02-22 | 1997-09-05 | Yazaki Corp | プリント基板及びプリント基板の製造方法 |
JPH10154854A (ja) * | 1996-11-26 | 1998-06-09 | Nec Home Electron Ltd | プリント基板装置 |
JPH1154237A (ja) * | 1997-08-07 | 1999-02-26 | Yazaki Corp | 配線基板の放電構造 |
JP2001007455A (ja) * | 1999-06-24 | 2001-01-12 | Yazaki Corp | 配線板の静電気放電構造 |
JP2001035632A (ja) * | 1999-07-26 | 2001-02-09 | Nec Corp | プリント基板装置及びその製造方法 |
JP2002134850A (ja) * | 2000-10-27 | 2002-05-10 | Rohm Co Ltd | 回路基板 |
JP2004134453A (ja) * | 2002-10-08 | 2004-04-30 | Funai Electric Co Ltd | 静電気保護パターンを有する回路基板 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4586105A (en) | 1985-08-02 | 1986-04-29 | General Motors Corporation | High voltage protection device with a tape covered spark gap |
JPH0268468A (ja) | 1988-09-02 | 1990-03-07 | Hitachi Ltd | 調温装置の冷媒流量調整弁の制御方法 |
US5029041A (en) * | 1989-08-31 | 1991-07-02 | Northern Telecom Limited | Electrostatic discharge protection for a printed circuit board |
US5357397A (en) * | 1993-03-15 | 1994-10-18 | Hewlett-Packard Company | Electric field emitter device for electrostatic discharge protection of integrated circuits |
JP2000323800A (ja) | 1999-05-14 | 2000-11-24 | Matsushita Electric Ind Co Ltd | プリント配線基板 |
JP3822768B2 (ja) * | 1999-12-03 | 2006-09-20 | 株式会社ルネサステクノロジ | Icカードの製造方法 |
JP3871490B2 (ja) * | 2000-03-28 | 2007-01-24 | 株式会社村田製作所 | 発振器の製造方法 |
US6510034B2 (en) * | 2001-05-16 | 2003-01-21 | John Mezzalingua Associates, Inc. | Spark gap device having multiple nodes |
-
2005
- 2005-09-07 JP JP2005259700A patent/JP4710496B2/ja not_active Expired - Fee Related
- 2005-10-26 US US11/258,242 patent/US7495880B2/en active Active
Patent Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0348329U (ja) * | 1989-09-12 | 1991-05-09 | ||
JPH03261087A (ja) * | 1990-03-08 | 1991-11-20 | Nippon Chemicon Corp | 静電破壊防止装置 |
JPH09232714A (ja) * | 1996-02-22 | 1997-09-05 | Yazaki Corp | プリント基板及びプリント基板の製造方法 |
JPH10154854A (ja) * | 1996-11-26 | 1998-06-09 | Nec Home Electron Ltd | プリント基板装置 |
JPH1154237A (ja) * | 1997-08-07 | 1999-02-26 | Yazaki Corp | 配線基板の放電構造 |
JP2001007455A (ja) * | 1999-06-24 | 2001-01-12 | Yazaki Corp | 配線板の静電気放電構造 |
JP2001035632A (ja) * | 1999-07-26 | 2001-02-09 | Nec Corp | プリント基板装置及びその製造方法 |
JP2002134850A (ja) * | 2000-10-27 | 2002-05-10 | Rohm Co Ltd | 回路基板 |
JP2004134453A (ja) * | 2002-10-08 | 2004-04-30 | Funai Electric Co Ltd | 静電気保護パターンを有する回路基板 |
Also Published As
Publication number | Publication date |
---|---|
US7495880B2 (en) | 2009-02-24 |
US20060087821A1 (en) | 2006-04-27 |
JP2006156955A (ja) | 2006-06-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8045312B2 (en) | Devices and system for electrostatic discharge suppression | |
JP4710496B2 (ja) | 回路基板及び電子回路装置 | |
US6185105B1 (en) | Discharge structure of printed circuit board | |
US20060124348A1 (en) | Printed circuit board with insulative area for electrostatic discharge damage prevention | |
JP2001308586A (ja) | 電子機器 | |
US6178078B1 (en) | Discharge gap device and its mounting structure | |
JP2014090042A (ja) | 電子制御ユニットの耐静電気構造 | |
JP3730137B2 (ja) | 電力変換装置 | |
JP2005276957A (ja) | プリント基板 | |
JP3439160B2 (ja) | プリント基板装置及びその製造方法 | |
JP6373912B2 (ja) | ノイズフィルタ、及び当該ノイズフィルタが形成された回路基板 | |
US20060139894A1 (en) | Printed circuit board with electrostatic discharge damage prevention | |
JP4900264B2 (ja) | 電子制御ユニットの耐静電気構造 | |
JP5882001B2 (ja) | プリント配線板 | |
US11638347B2 (en) | Circuit board and display apparatus | |
JP2002313933A (ja) | 半導体集積回路のレイアウト構造 | |
JPH10214697A (ja) | 静電気保護回路 | |
JP6401225B2 (ja) | 回路基板 | |
JP2872250B2 (ja) | ハンドセット型通話器 | |
JP7496791B2 (ja) | 電気機器 | |
JPH05102671A (ja) | 電子回路基板 | |
JP2591140B2 (ja) | プリント基板 | |
JPS6243161A (ja) | 集積回路 | |
JP2011061044A (ja) | 多層基板のサージ除去構造および車載用電子機器 | |
JPH062285Y2 (ja) | 静電破壊防止回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20071029 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100427 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100623 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20101207 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110203 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110222 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110307 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 4710496 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140401 Year of fee payment: 3 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |