JP4308691B2 - 半導体基板および半導体基板の製造方法 - Google Patents
半導体基板および半導体基板の製造方法 Download PDFInfo
- Publication number
- JP4308691B2 JP4308691B2 JP2004080770A JP2004080770A JP4308691B2 JP 4308691 B2 JP4308691 B2 JP 4308691B2 JP 2004080770 A JP2004080770 A JP 2004080770A JP 2004080770 A JP2004080770 A JP 2004080770A JP 4308691 B2 JP4308691 B2 JP 4308691B2
- Authority
- JP
- Japan
- Prior art keywords
- insulating film
- film
- laminated structure
- opening
- forming
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000004065 semiconductor Substances 0.000 title claims description 53
- 239000000758 substrate Substances 0.000 title claims description 45
- 238000004519 manufacturing process Methods 0.000 title claims description 25
- 238000000034 method Methods 0.000 title description 46
- 239000003990 capacitor Substances 0.000 claims description 59
- 238000005530 etching Methods 0.000 claims description 45
- 229910018072 Al 2 O 3 Inorganic materials 0.000 claims description 40
- 239000004020 conductor Substances 0.000 claims description 36
- 229910052739 hydrogen Inorganic materials 0.000 claims description 16
- 229910004298 SiO 2 Inorganic materials 0.000 claims description 13
- 239000001257 hydrogen Substances 0.000 claims description 13
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 claims description 11
- 230000001747 exhibiting effect Effects 0.000 claims description 5
- 239000012528 membrane Substances 0.000 claims 1
- 230000035515 penetration Effects 0.000 claims 1
- 239000010408 film Substances 0.000 description 311
- 239000010410 layer Substances 0.000 description 68
- 239000011229 interlayer Substances 0.000 description 59
- 230000008569 process Effects 0.000 description 34
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 33
- 230000001681 protective effect Effects 0.000 description 17
- 239000007789 gas Substances 0.000 description 15
- 238000004544 sputter deposition Methods 0.000 description 14
- 239000012298 atmosphere Substances 0.000 description 11
- VRIVJOXICYMTAG-IYEMJOQQSA-L iron(ii) gluconate Chemical compound [Fe+2].OC[C@@H](O)[C@@H](O)[C@H](O)[C@@H](O)C([O-])=O.OC[C@@H](O)[C@@H](O)[C@H](O)[C@@H](O)C([O-])=O VRIVJOXICYMTAG-IYEMJOQQSA-L 0.000 description 11
- 238000005229 chemical vapour deposition Methods 0.000 description 10
- 238000009792 diffusion process Methods 0.000 description 10
- 238000000059 patterning Methods 0.000 description 10
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 9
- 230000015572 biosynthetic process Effects 0.000 description 9
- 239000001301 oxygen Substances 0.000 description 9
- 229910052760 oxygen Inorganic materials 0.000 description 9
- 238000005268 plasma chemical vapour deposition Methods 0.000 description 9
- 239000002994 raw material Substances 0.000 description 9
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 8
- BOTDANWDWHJENH-UHFFFAOYSA-N Tetraethyl orthosilicate Chemical compound CCO[Si](OCC)(OCC)OCC BOTDANWDWHJENH-UHFFFAOYSA-N 0.000 description 8
- 229910052710 silicon Inorganic materials 0.000 description 8
- 239000010703 silicon Substances 0.000 description 8
- 239000000463 material Substances 0.000 description 7
- 238000010438 heat treatment Methods 0.000 description 6
- 229910052726 zirconium Inorganic materials 0.000 description 6
- 150000001875 compounds Chemical class 0.000 description 5
- 229920000548 poly(silane) polymer Polymers 0.000 description 5
- 230000004888 barrier function Effects 0.000 description 4
- 239000013039 cover film Substances 0.000 description 4
- 239000002245 particle Substances 0.000 description 4
- -1 Si 2 F 6 Chemical class 0.000 description 3
- 238000001312 dry etching Methods 0.000 description 3
- 238000002955 isolation Methods 0.000 description 3
- 229910052758 niobium Inorganic materials 0.000 description 3
- 229910052814 silicon oxide Inorganic materials 0.000 description 3
- 238000003860 storage Methods 0.000 description 3
- 229910052715 tantalum Inorganic materials 0.000 description 3
- 229910000838 Al alloy Inorganic materials 0.000 description 2
- 229910004121 SrRuO Inorganic materials 0.000 description 2
- 229910002367 SrTiO Inorganic materials 0.000 description 2
- 230000009471 action Effects 0.000 description 2
- 238000002425 crystallisation Methods 0.000 description 2
- 230000008025 crystallization Effects 0.000 description 2
- 230000007423 decrease Effects 0.000 description 2
- 238000000151 deposition Methods 0.000 description 2
- 230000008021 deposition Effects 0.000 description 2
- 230000005284 excitation Effects 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- 239000002784 hot electron Substances 0.000 description 2
- 150000002431 hydrogen Chemical class 0.000 description 2
- 230000010354 integration Effects 0.000 description 2
- 229910052746 lanthanum Inorganic materials 0.000 description 2
- 229910052745 lead Inorganic materials 0.000 description 2
- 229910052751 metal Inorganic materials 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 238000002488 metal-organic chemical vapour deposition Methods 0.000 description 2
- 150000004767 nitrides Chemical class 0.000 description 2
- 238000001020 plasma etching Methods 0.000 description 2
- 230000010287 polarization Effects 0.000 description 2
- 239000012495 reaction gas Substances 0.000 description 2
- 230000009467 reduction Effects 0.000 description 2
- 238000003980 solgel method Methods 0.000 description 2
- 230000002269 spontaneous effect Effects 0.000 description 2
- 208000005156 Dehydration Diseases 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 238000005520 cutting process Methods 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 238000006731 degradation reaction Methods 0.000 description 1
- 230000018044 dehydration Effects 0.000 description 1
- 238000006297 dehydration reaction Methods 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 239000008393 encapsulating agent Substances 0.000 description 1
- 230000010365 information processing Effects 0.000 description 1
- 238000002347 injection Methods 0.000 description 1
- 239000007924 injection Substances 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 230000001788 irregular Effects 0.000 description 1
- 230000007246 mechanism Effects 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 239000012299 nitrogen atmosphere Substances 0.000 description 1
- 238000000206 photolithography Methods 0.000 description 1
- 230000002265 prevention Effects 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 1
- 229910052721 tungsten Inorganic materials 0.000 description 1
- 239000010937 tungsten Substances 0.000 description 1
- 239000012808 vapor phase Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B53/00—Ferroelectric RAM [FeRAM] devices comprising ferroelectric memory capacitors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B53/00—Ferroelectric RAM [FeRAM] devices comprising ferroelectric memory capacitors
- H10B53/30—Ferroelectric RAM [FeRAM] devices comprising ferroelectric memory capacitors characterised by the memory core region
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D1/00—Resistors, capacitors or inductors
- H10D1/60—Capacitors
- H10D1/68—Capacitors having no potential barriers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/01—Manufacture or treatment
- H10B12/02—Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
- H10B12/03—Making the capacitor or connections thereto
- H10B12/033—Making the capacitor or connections thereto the capacitor extending over the transistor
Landscapes
- Semiconductor Memories (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Description
図5(A)〜図7(F)は、本発明の発明者が、本発明の基礎となる研究において見出した、前記図1のFeRAM20において前記アラインメントマークに腐食やはがれが生じるメカニズムを説明する図である。ただし図中、先に説明した部分に対応する部分には同一の参照符号を付し、説明を省略する。また図中、説明に関係しない部分は簡単のため、省略してある。
WF6+Si→W+SiF6
により、腐食性のSiF6ガスが反応ガスとして発生してしまう。
[第1実施例]
これに対し、図8(A),(B)は、上記の課題を解決した、本発明の第1実施例によるFeRAM400が形成される半導体ウェハ401を示す。ただし図8(A)は、前記ウェハ401の全体図を、また図8(B)は図8(A)の一部を拡大して示す平面図である。
[第2実施例]
図13は、本発明の第2実施例による半導体装置を含むウェハの断面構成を示す。図中、先に説明した部分には同一の参照符号を付し、説明を省略する。
[第3実施例]
図14は、本発明の第3実施例による半導体装置の構成を示す。図中、先に説明した部分には同一の参照符号を付し、説明を省略する。
さらに、本発明はFeRAMの製造に限定されるものではなく、所定のエッチングレシピに対してエッチング速度が大きく異なる層を含む構造をエッチングする必要のある半導体装置の製造工程一般に対しても有効である。
素子領域と非素子領域とを画成されたウェハと、
前記素子領域に形成された第1の積層構造と、
前記第1の積層構造を覆う、エッチングレシピに対して第1のエッチング速度を示す第1の絶縁膜と、
前記素子領域に前記第1の絶縁膜で覆われた前記第1の絶縁構造を覆うように形成され、前記エッチングレシピに対して第1のエッチング速度をよりも大きな第2のエッチング速度を示す第2の絶縁膜と
を含む半導体基板であって、
前記非素子領域に、前記積層構造の少なくとも一部を含む第2の積層構造を有することを特徴とする半導体基板。
(付記2)
前記第2の絶縁膜には、前記第1の絶縁膜を貫通して前記第1の積層構造を露出する第1の開口部と、前記第1の開口部を充填する第1の導体パターンが形成されており、前記第2の絶縁膜には、さらに前記第2の積層構造を露出する第2の開口部と前記第2の開口部を充填する第2の導体パターンが形成されていることを特徴とする付記1記載の半導体基板。
前記第2の積層構造は、前記第2の絶縁膜に接して形成されていることを特徴とする付記1または2記載の半導体基板。
前記第2の積層構造は、前記第1の積層構造と同一の層構造を有することを特徴とする付記1〜3のうち、いずれか一項記載の半導体基板。
前記第2の積層構造は第1の位置合わせマークを形成し、前記第2の積層構造上には、前記第1の位置合わせマークに対応した第2の位置合わせマークが形成されていることを特徴とする付記1〜3のうち、いずれか一項記載の半導体基板。
前記第1の絶縁膜は、水素の浸透を阻止する膜であることを特徴とする付記1〜5のうち、いずれか一項記載の半導体基板。
前記第1の絶縁膜は、Al2O3を含むことを特徴とする付記1〜6のうち、いずれか一項記載の半導体基板。
前記第1の積層構造は、下部電極と、前記下部電極上に形成された強誘電体膜と、前記強誘電体膜上に形成された上部電極とよりなるキャパシタ構造を形成することを特徴とする付記1〜7のうち、いずれか一項記載の半導体基板。
前記第2の積層構造は、前記下部電極に対応した、前記下部電極と同一の材料よりなり前記下部電極と同一の膜厚の第1の層と、前記第1の層上に形成され、前記強誘電体膜に対応した、前記強誘電体膜と同一の材料よりなり前記強誘電体膜と同一の膜厚の第2の層と、前記第2の層上に形成され、前記上部電極に対応した、前記上部電極と同一の材料よりなり、前記上部電極と同一の膜厚の第3の層とよりなることを特徴とする付記8記載の半導体基板。
前記非素子領域は、前記ウェハ上に形成されたスクライブラインであり、前記素子領域は前記スクライブラインにより画成されていることを特徴とする付記1〜9のうち、いずれか一項記載の半導体基板。
素子領域と非素子領域とを画成されたウェハと、
前記素子領域に形成された第1の積層構造と、
前記第1の積層構造を覆う、エッチングレシピに対して第1のエッチング速度を示す第1の絶縁膜と、
前記素子領域に前記第1の絶縁膜で覆われた前記第1の絶縁構造を覆うように形成され、前記エッチングレシピに対して第1のエッチング速度をよりも大きな第2のエッチング速度を示す第2の絶縁膜と
を含む半導体装置であって、
前記半導体装置は前記非素子領域に、前記積層構造の少なくとも一部を含む第2の積層構造を有することを特徴とする半導体装置。
非素子領域で画成されたウェハの素子領域において、下地層上に第1の積層構造を形成する工程と、
前記第1の積層構造を、エッチングレシピに対して第1のエッチング速度を示す第1の絶縁膜により覆う工程と、
前記第1の積層構造を、前記第1の絶縁膜により覆われた状態で、前記エッチングレシピに対して第2のより大きなエッチング速度を示す第2の絶縁膜により覆う工程と、
前記第2の絶縁膜中に、前記第1の積層構造を露出する第1の開口部を形成する工程と、
前記第1の開口部を充填する第1の導体プラグを形成する工程と
を含む半導体装置の製造方法において、
前記第1の積層構造を形成する工程は、前記第1の積層構造と同時に、前記第1の積層構造の少なくとも一部を含む第2の積層構造を、前記非素子領域上に形成する工程を含み、
前記第1の開口部を形成する工程は、前記第1の開口部と同時に、前記第2の絶縁膜中に前記第2の積層構造を露出する第2の開口部を形成する工程を含み、
前記第1の導体プラグを形成する工程は、前記第1の導体プラグと同時に、前記第2の開口部を充填する導体パターンを形成する工程とを含むことを特徴とする半導体装置の製造方法。
さらに前記第2の積層構造と前記導体パターンとの位置関係を確認する工程を含むことを特徴とする付記12記載の半導体装置の製造方法。
前記第1の積層構造は、強誘電体膜を含み、前記第1の絶縁膜は水素の浸透を阻止する膜であることを特徴とする付記12または13記載の半導体装置の製造方法。
前記第1の絶縁膜はAl2O3を含むことを特徴とする付記14記載の半導体装置の製造方法。
前記非素子領域は、前記ウェハ上に形成されたスクライブ領域よりなり、前記半導体装置の製造方法は、さらに前記ウェハを前記スクライブ領域に沿って切断する工程を含むことを特徴とする付記12〜15のうち、いずれか一項記載の半導体装置の製造方法。
21A,21B,121A,121B ウェル
21a〜21d,121a〜121d 拡散領域
22,122 素子分離膜
23A,23B,123A,123B ゲート絶縁膜
24A,24B,124A,124B ゲート電極
25,125 SiON膜
26,30,34,126,130,134 層間絶縁膜
27,127 下部電極
27M,127M 位置合わせマーク
28,128 強誘電体キャパシタ絶縁膜
29,129 上部電極
30A〜30F,130A,130B コンタクトホール
30m,130m 位置合わせ開口部
31 TiN膜
31A〜31G,131A〜131F TiN密着膜
32 W層
32A〜32G,132A〜132F Wプラグ
33A〜33F,38A,38B,41A〜41E,133A〜133F,138A,138B,141A〜141E 配線パターン
330,330A,430,430A Al2O3エンキャップ膜
35,40,135,140 保護膜
36A,36B,136A,136B Ti/TiN密着膜
401 ウェハ
401A〜401I 素子領域
401S スクライブライン
430M,430N Al2O3膜
Claims (5)
- 素子領域と非素子領域とを画成されたウェハと、
前記素子領域に形成された第1の積層構造と、
前記第1の積層構造を覆う、エッチングレシピに対して第1のエッチング速度を示す第1の絶縁膜と、
前記素子領域に前記第1の絶縁膜で覆われた前記第1の絶縁構造を覆うように形成され、前記エッチングレシピに対して第1のエッチング速度をよりも大きな第2のエッチング速度を示す第2の絶縁膜と
を含む半導体基板であって、
前記非素子領域に第2の積層構造を有し、
前記第1の絶縁膜は、Al2O3膜であり、
前記第2の絶縁膜はSiO2膜であり、
前記第2の積層構造は、前記第1の積層構造と同一の層構造を有し、
前記第1の積層構造は、下部電極と、前記下部電極上に形成された強誘電体膜と、前記強誘電体膜上に形成された上部電極とよりなるキャパシタ構造を形成し、
前記第2の積層構造は第1の位置合わせマークを形成し、前記第2の積層構造上には、前記第1の位置合わせマークに対応した第2の位置合わせマークが形成されていることを特徴とする半導体基板。 - 前記第2の絶縁膜には、前記第1の絶縁膜を貫通して前記第1の積層構造を露出する第1の開口部と、前記第1の開口部を充填する第1の導体パターンが形成されており、前記第2の絶縁膜には、さらに前記第2の積層構造を露出する第2の開口部と前記第2の開口部を充填する第2の導体パターンが形成されていることを特徴とする請求項1記載の半導体基板。
- 前記第1の絶縁膜は、水素の浸透を阻止する膜であることを特徴とする請求項1または2記載の半導体基板。
- 前記非素子領域は、前記ウェハ上に形成されたスクライブラインであり、前記素子領域は前記スクライブラインにより画成されていることを特徴とする請求項1〜3のうち、いずれか一項記載の半導体基板。
- 非素子領域で画成されたウェハの素子領域において、下地層上に第1の積層構造を形成する工程と、
前記第1の積層構造を、エッチングレシピに対して第1のエッチング速度を示す第1の絶縁膜により覆う工程と、
前記第1の積層構造を、前記第1の絶縁膜により覆われた状態で、前記エッチングレシピに対して第2のより大きなエッチング速度を示す第2の絶縁膜により覆う工程と、
前記第2の絶縁膜中に、前記第1の積層構造を露出する第1の開口部を形成する工程と、
前記第1の開口部を充填する第1の導体プラグを形成する工程と
を含む半導体基板の製造方法において、
前記第1の積層構造を形成する工程は、前記第1の積層構造と同時に第2の積層構造を、前記非素子領域上に形成する工程を含み、
前記第1の開口部を形成する工程は、前記第1の開口部と同時に、前記第2の絶縁膜中に前記第2の積層構造を露出する第2の開口部を形成する工程を含み、
前記第1の導体プラグを形成する工程は、前記第1の導体プラグと同時に、前記第2の開口部を充填する導体パターンを形成する工程とを含み、
前記第1の絶縁膜は、Al2O3膜であり、
前記第2の絶縁膜はSiO2膜であり、
前記第2の積層構造は、前記第1の積層構造と同一の層構造を有し、
前記第1の積層構造は、下部電極と、前記下部電極上に形成された強誘電体膜と、前記強誘電体膜上に形成された上部電極とよりなるキャパシタ構造を形成し、
前記第2の積層構造は第1の位置合わせマークを形成し、前記第2の積層構造上には、前記第1の位置合わせマークに対応した第2の位置合わせマークが形成されていることを特徴とする半導体基板の製造方法。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004080770A JP4308691B2 (ja) | 2004-03-19 | 2004-03-19 | 半導体基板および半導体基板の製造方法 |
US10/914,332 US7115994B2 (en) | 2004-03-19 | 2004-08-10 | Semiconductor substrate and method of fabricating semiconductor device |
US11/507,536 US7915172B2 (en) | 2004-03-19 | 2006-08-22 | Semiconductor substrate and method of fabricating semiconductor device |
US13/034,238 US8513130B2 (en) | 2004-03-19 | 2011-02-24 | Semiconductor substrate and method of fabricating semiconductor device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004080770A JP4308691B2 (ja) | 2004-03-19 | 2004-03-19 | 半導体基板および半導体基板の製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2005268617A JP2005268617A (ja) | 2005-09-29 |
JP4308691B2 true JP4308691B2 (ja) | 2009-08-05 |
Family
ID=34985322
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004080770A Expired - Fee Related JP4308691B2 (ja) | 2004-03-19 | 2004-03-19 | 半導体基板および半導体基板の製造方法 |
Country Status (2)
Country | Link |
---|---|
US (3) | US7115994B2 (ja) |
JP (1) | JP4308691B2 (ja) |
Families Citing this family (29)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003152165A (ja) * | 2001-11-15 | 2003-05-23 | Fujitsu Ltd | 半導体装置およびその製造方法 |
KR100568452B1 (ko) * | 2004-09-23 | 2006-04-07 | 삼성전자주식회사 | 얼라인먼트 키를 갖는 반도체 소자의 제조방법 및 그에의하여 제조된 반도체 소자. |
JP2006147771A (ja) * | 2004-11-18 | 2006-06-08 | Oki Electric Ind Co Ltd | 強誘電体メモリ及びその製造方法 |
JP2006228277A (ja) * | 2005-02-15 | 2006-08-31 | Matsushita Electric Ind Co Ltd | 半導体記憶装置 |
US7473637B2 (en) * | 2005-07-20 | 2009-01-06 | Micron Technology, Inc. | ALD formed titanium nitride films |
JP2007036126A (ja) * | 2005-07-29 | 2007-02-08 | Fujitsu Ltd | 半導体装置とその製造方法 |
WO2007099617A1 (ja) * | 2006-02-28 | 2007-09-07 | Fujitsu Limited | 半導体装置及びその製造方法 |
JP5309988B2 (ja) * | 2006-03-29 | 2013-10-09 | 富士通セミコンダクター株式会社 | 半導体装置の製造方法 |
JP5050384B2 (ja) | 2006-03-31 | 2012-10-17 | 富士通セミコンダクター株式会社 | 半導体装置およびその製造方法 |
US8124490B2 (en) * | 2006-12-21 | 2012-02-28 | Stats Chippac, Ltd. | Semiconductor device and method of forming passive devices |
KR100849358B1 (ko) * | 2006-12-27 | 2008-07-29 | 동부일렉트로닉스 주식회사 | 반도체 소자의 정렬키 제조방법 |
JP2008198885A (ja) * | 2007-02-15 | 2008-08-28 | Fujitsu Ltd | 半導体装置およびその製造方法 |
US8679867B2 (en) * | 2008-09-09 | 2014-03-25 | Koninklijke Philips N.V. | Contacting a device with a conductor |
US8552486B2 (en) * | 2011-01-17 | 2013-10-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | Forming metal-insulator-metal capacitors over a top metal layer |
US8909850B2 (en) * | 2011-03-10 | 2014-12-09 | Deere & Company | Memory life extension method and apparatus |
US9134627B2 (en) * | 2011-12-16 | 2015-09-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | Multiple-patterning overlay decoupling method |
US8980723B2 (en) | 2012-06-15 | 2015-03-17 | Texas Instruments Incorporated | Multiple depth vias in an integrated circuit |
JP2015133392A (ja) * | 2014-01-10 | 2015-07-23 | 富士通セミコンダクター株式会社 | 半導体装置及びその製造方法 |
US9219110B2 (en) | 2014-04-10 | 2015-12-22 | Taiwan Semiconductor Manufacturing Co., Ltd. | MIM capacitor structure |
US9368392B2 (en) | 2014-04-10 | 2016-06-14 | Taiwan Semiconductor Manufacturing Co., Ltd. | MIM capacitor structure |
US9391016B2 (en) * | 2014-04-10 | 2016-07-12 | Taiwan Semiconductor Manufacturing Co., Ltd. | MIM capacitor structure |
US9425061B2 (en) | 2014-05-29 | 2016-08-23 | Taiwan Semiconductor Manufacturing Co., Ltd. | Buffer cap layer to improve MIM structure performance |
US9461106B1 (en) * | 2015-03-16 | 2016-10-04 | Taiwan Semiconductor Manufacturing Company, Ltd. | MIM capacitor and method forming the same |
CN109390323A (zh) * | 2018-12-07 | 2019-02-26 | 苏州苏纳光电有限公司 | 半导体切割道标记结构及半导体切割方法 |
US11450733B2 (en) * | 2019-07-18 | 2022-09-20 | Taiwan Semiconductor Manufacturing Co., Ltd. | Three dimensional metal insulator metal capacitor structure |
CN113391529B (zh) * | 2021-06-16 | 2022-07-26 | 长江存储科技有限责任公司 | 半导体结构及其形成方法 |
US12219776B2 (en) | 2022-01-18 | 2025-02-04 | Sandisk Technologies Llc | Ferroelectric devices including a single crystalline ferroelectric layer and method of making the same |
US11973123B2 (en) * | 2022-01-18 | 2024-04-30 | Sandisk Technologies Llc | Ferroelectric devices including a single crystalline ferroelectric layer and method of making the same |
US12262541B1 (en) * | 2022-03-15 | 2025-03-25 | Kepler Computing Inc. | Trench capacitors with shared electrode |
Family Cites Families (74)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63107037A (ja) | 1986-10-23 | 1988-05-12 | Nec Corp | 半導体装置 |
US5046043A (en) * | 1987-10-08 | 1991-09-03 | National Semiconductor Corporation | Ferroelectric capacitor and memory cell including barrier and isolation layers |
JP2897248B2 (ja) * | 1989-04-18 | 1999-05-31 | 富士通株式会社 | 半導体装置の製造方法 |
JP2943399B2 (ja) | 1991-06-17 | 1999-08-30 | 日本電気株式会社 | 半導体集積回路 |
US5612082A (en) * | 1991-12-13 | 1997-03-18 | Symetrix Corporation | Process for making metal oxides |
JP3202460B2 (ja) * | 1993-12-21 | 2001-08-27 | 株式会社東芝 | 半導体装置およびその製造方法 |
KR0155886B1 (ko) * | 1995-09-19 | 1998-10-15 | 김광호 | 고집적 dram 셀의 제조방법 |
JPH09139469A (ja) | 1995-11-14 | 1997-05-27 | Nippon Steel Corp | 半導体装置におけるアライメント誤差の測定素子 |
KR100233557B1 (ko) * | 1996-06-29 | 1999-12-01 | 김영환 | 아날로그용 반도체 소자의 폴리레지스터 및 그의 제조방법 |
US6011286A (en) * | 1997-10-31 | 2000-01-04 | Texas Instruments | Double stair-like capacitor structure for a DRAM cell |
US5932905A (en) * | 1997-11-26 | 1999-08-03 | Lucent Technologies Inc. | Article comprising a capacitor with non-perovskite Sr-Ba-Ti oxide dielectric thin film |
US6285050B1 (en) * | 1997-12-24 | 2001-09-04 | International Business Machines Corporation | Decoupling capacitor structure distributed above an integrated circuit and method for making same |
KR100279297B1 (ko) * | 1998-06-20 | 2001-02-01 | 윤종용 | 반도체 장치 및 그의 제조 방법 |
US6586790B2 (en) * | 1998-07-24 | 2003-07-01 | Kabushiki Kaisha Toshiba | Semiconductor device and method for manufacturing the same |
US6249014B1 (en) * | 1998-10-01 | 2001-06-19 | Ramtron International Corporation | Hydrogen barrier encapsulation techniques for the control of hydrogen induced degradation of ferroelectric capacitors in conjunction with multilevel metal processing for non-volatile integrated circuit memory devices |
US6191018B1 (en) * | 1999-01-04 | 2001-02-20 | Taiwan Semiconductor Manufacturing Company | Method for selective resistivity adjustment of polycide lines for enhanced design flexibility and improved space utilization in sub-micron integrated circuits |
US6458602B1 (en) * | 1999-01-26 | 2002-10-01 | Hitachi, Ltd. | Method for fabricating semiconductor integrated circuit device |
US6140672A (en) * | 1999-03-05 | 2000-10-31 | Symetrix Corporation | Ferroelectric field effect transistor having a gate electrode being electrically connected to the bottom electrode of a ferroelectric capacitor |
JP3425100B2 (ja) * | 1999-03-08 | 2003-07-07 | 松下電器産業株式会社 | フィールドプログラマブルゲートアレイおよびその製造方法 |
JP4536180B2 (ja) * | 1999-03-12 | 2010-09-01 | 富士通セミコンダクター株式会社 | 半導体集積回路装置の製造方法 |
JP3738816B2 (ja) * | 1999-04-06 | 2006-01-25 | セイコーエプソン株式会社 | 半導体装置およびその製造方法 |
US6495878B1 (en) * | 1999-08-02 | 2002-12-17 | Symetrix Corporation | Interlayer oxide containing thin films for high dielectric constant application |
US6576510B2 (en) * | 1999-06-17 | 2003-06-10 | Hitachi Ltd | Method of producing a semiconductor memory device using a self-alignment process |
KR100328710B1 (ko) * | 1999-08-23 | 2002-03-20 | 박종섭 | 인덕터 및 그의 제조방법 |
US6964873B2 (en) * | 1999-10-29 | 2005-11-15 | Fujitsu Limited | Semiconductor device having a ferroelectric capacitor and a fabrication process thereof |
JP4236778B2 (ja) * | 1999-11-01 | 2009-03-11 | 株式会社ルネサステクノロジ | 半導体装置 |
US6372518B1 (en) * | 2000-01-26 | 2002-04-16 | Matsushita Electric Industrial Co., Ltd. | Method using unreactive gas anneal and low temperature pretreatment for fabricating layered superlattice materials and making electronic devices including same |
US6326315B1 (en) * | 2000-03-09 | 2001-12-04 | Symetrix Corporation | Low temperature rapid ramping anneal method for fabricating layered superlattice materials and making electronic devices including same |
US6603161B2 (en) * | 2000-03-10 | 2003-08-05 | Kabushiki Kaisha Toshiba | Semiconductor device having ferroelectric capacitor and method for manufacturing the same |
JP4357076B2 (ja) * | 2000-03-27 | 2009-11-04 | 株式会社東芝 | 強誘電体メモリ及びその製造方法 |
US6342734B1 (en) * | 2000-04-27 | 2002-01-29 | Lsi Logic Corporation | Interconnect-integrated metal-insulator-metal capacitor and method of fabricating same |
JP4979154B2 (ja) * | 2000-06-07 | 2012-07-18 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
US6313003B1 (en) * | 2000-08-17 | 2001-11-06 | Taiwan Semiconductor Manufacturing Company | Fabrication process for metal-insulator-metal capacitor with low gate resistance |
US6500724B1 (en) * | 2000-08-21 | 2002-12-31 | Motorola, Inc. | Method of making semiconductor device having passive elements including forming capacitor electrode and resistor from same layer of material |
US7030435B2 (en) * | 2000-08-24 | 2006-04-18 | Cova Technologies, Inc. | Single transistor rare earth manganite ferroelectric nonvolatile memory cell |
JP2002093868A (ja) | 2000-09-20 | 2002-03-29 | Nec Corp | 半導体装置 |
JP2002100740A (ja) * | 2000-09-21 | 2002-04-05 | Oki Electric Ind Co Ltd | 半導体記憶素子及びその製造方法 |
US6885081B2 (en) * | 2000-11-13 | 2005-04-26 | Sharp Kabushiki Kaisha | Semiconductor capacitor device having reduced voltage dependence |
JP2002270788A (ja) * | 2001-03-14 | 2002-09-20 | Fujitsu Ltd | 半導体装置及びその製造方法 |
US6518642B2 (en) * | 2001-06-06 | 2003-02-11 | Samsung Electronics Co., Ltd. | Integrated circuit having a passive device integrally formed therein |
JP4226804B2 (ja) * | 2001-06-25 | 2009-02-18 | 株式会社東芝 | 半導体装置及びその製造方法 |
US6576526B2 (en) * | 2001-07-09 | 2003-06-10 | Chartered Semiconductor Manufacturing Ltd. | Darc layer for MIM process integration |
JP2003023138A (ja) | 2001-07-10 | 2003-01-24 | Toshiba Corp | メモリチップ及びこれを用いたcocデバイス、並びに、これらの製造方法 |
US6734477B2 (en) * | 2001-08-08 | 2004-05-11 | Agilent Technologies, Inc. | Fabricating an embedded ferroelectric memory cell |
JP4390412B2 (ja) * | 2001-10-11 | 2009-12-24 | Necエレクトロニクス株式会社 | 半導体装置及びその製造方法 |
US7075134B2 (en) * | 2001-11-29 | 2006-07-11 | Symetrix Corporation | Ferroelectric and high dielectric constant integrated circuit capacitors with three-dimensional orientation for high-density memories, and method of making the same |
US6528328B1 (en) * | 2001-12-21 | 2003-03-04 | Texas Instruments Incorporated | Methods of preventing reduction of irox during PZT formation by metalorganic chemical vapor deposition or other processing |
US6828161B2 (en) * | 2001-12-31 | 2004-12-07 | Texas Instruments Incorporated | Method of forming an FeRAM having a multi-layer hard mask and patterning thereof |
US20030143853A1 (en) * | 2002-01-31 | 2003-07-31 | Celii Francis G. | FeRAM capacitor stack etch |
JP3847645B2 (ja) * | 2002-03-20 | 2006-11-22 | 富士通株式会社 | 半導体装置及びその製造方法 |
JP2004047943A (ja) | 2002-03-20 | 2004-02-12 | Fujitsu Ltd | 半導体装置 |
JP2003282726A (ja) * | 2002-03-27 | 2003-10-03 | Nec Electronics Corp | 半導体装置及びその製造方法 |
JP2003332536A (ja) * | 2002-05-10 | 2003-11-21 | Fujitsu Ltd | 半導体装置の製造方法 |
JP2004022551A (ja) * | 2002-06-12 | 2004-01-22 | Oki Electric Ind Co Ltd | 半導体素子の製造方法 |
US6734079B2 (en) * | 2002-06-13 | 2004-05-11 | Taiwan Semiconductor Manufacturing Co., Ltd | Microelectronic fabrication having sidewall passivated microelectronic capacitor structure fabricated therein |
US6855565B2 (en) * | 2002-06-25 | 2005-02-15 | Kabushiki Kaisha Toshiba | Semiconductor device having ferroelectric film and manufacturing method thereof |
JP2004152796A (ja) * | 2002-10-28 | 2004-05-27 | Toshiba Corp | 半導体装置及びその製造方法 |
US6876021B2 (en) * | 2002-11-25 | 2005-04-05 | Texas Instruments Incorporated | Use of amorphous aluminum oxide on a capacitor sidewall for use as a hydrogen barrier |
KR100506816B1 (ko) * | 2003-01-06 | 2005-08-09 | 삼성전자주식회사 | 반도체 장치 커패시터의 하부 전극 및 이를 형성하기 위한방법 |
US6730950B1 (en) * | 2003-01-07 | 2004-05-04 | Texas Instruments Incorporated | Local interconnect using the electrode of a ferroelectric |
KR100504693B1 (ko) * | 2003-02-10 | 2005-08-03 | 삼성전자주식회사 | 강유전체 메모리 소자 및 그 제조방법 |
JP4901105B2 (ja) * | 2003-04-15 | 2012-03-21 | 富士通セミコンダクター株式会社 | 半導体装置の製造方法 |
US7078785B2 (en) * | 2003-09-23 | 2006-07-18 | Freescale Semiconductor, Inc. | Semiconductor device and making thereof |
KR100553839B1 (ko) * | 2003-11-27 | 2006-02-24 | 삼성전자주식회사 | 캐패시터와 그 제조 방법, 이를 포함하는 반도체 장치 및그 제조 방법 |
JP2005191182A (ja) * | 2003-12-25 | 2005-07-14 | Nec Electronics Corp | 半導体装置及びその製造方法 |
KR100593444B1 (ko) * | 2004-02-12 | 2006-06-28 | 삼성전자주식회사 | 모오스 바렉터를 갖는 반도체소자 및 그것을 제조하는 방법 |
US7535079B2 (en) * | 2005-06-09 | 2009-05-19 | Freescale Semiconductor, Inc. | Semiconductor device comprising passive components |
US6919244B1 (en) * | 2004-03-10 | 2005-07-19 | Motorola, Inc. | Method of making a semiconductor device, and semiconductor device made thereby |
JP4707330B2 (ja) * | 2004-03-30 | 2011-06-22 | ルネサスエレクトロニクス株式会社 | 半導体装置およびその製造方法 |
US7220600B2 (en) * | 2004-12-17 | 2007-05-22 | Texas Instruments Incorporated | Ferroelectric capacitor stack etch cleaning methods |
JP4766924B2 (ja) * | 2005-05-30 | 2011-09-07 | パナソニック株式会社 | 半導体記憶装置及びその製造方法 |
US20070128758A1 (en) * | 2005-12-01 | 2007-06-07 | Keisuke Tanaka | Semiconductor device and method for fabricating the same |
JP4609722B2 (ja) * | 2005-12-09 | 2011-01-12 | セイコーエプソン株式会社 | 強誘電体記憶装置および電子機器 |
US20070190670A1 (en) * | 2006-02-10 | 2007-08-16 | Forest Carl A | Method of making ferroelectric and dielectric layered superlattice materials and memories utilizing same |
-
2004
- 2004-03-19 JP JP2004080770A patent/JP4308691B2/ja not_active Expired - Fee Related
- 2004-08-10 US US10/914,332 patent/US7115994B2/en not_active Expired - Lifetime
-
2006
- 2006-08-22 US US11/507,536 patent/US7915172B2/en not_active Expired - Fee Related
-
2011
- 2011-02-24 US US13/034,238 patent/US8513130B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US7915172B2 (en) | 2011-03-29 |
US20060281300A1 (en) | 2006-12-14 |
JP2005268617A (ja) | 2005-09-29 |
US8513130B2 (en) | 2013-08-20 |
US7115994B2 (en) | 2006-10-03 |
US20110143459A1 (en) | 2011-06-16 |
US20050205913A1 (en) | 2005-09-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4308691B2 (ja) | 半導体基板および半導体基板の製造方法 | |
US7745232B2 (en) | Semiconductor device and method of manufacturing the same | |
JP2009253033A (ja) | 半導体記憶装置及びその製造方法 | |
US8581249B2 (en) | Film thickness monitoring structure for semiconductor substrate | |
US8349679B2 (en) | Semiconductor device and method of manufacturing the same | |
US7408213B2 (en) | Ferroelectric memory device and method of manufacture of same | |
US7910968B2 (en) | Semiconductor device and method for manufacturing the same | |
US7629636B2 (en) | Semiconductor device and manufacturing method thereof | |
KR20010083237A (ko) | 반도체기억장치 | |
JP4567026B2 (ja) | 半導体装置の製造方法 | |
KR100958606B1 (ko) | 반도체 기판 및 그 제조 방법 | |
KR100490651B1 (ko) | 강유전체 메모리 소자 및 그 제조방법 | |
JP2005033103A (ja) | 半導体記憶装置およびその製造方法 | |
KR20080102092A (ko) | 강유전체 커패시터의 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20051125 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20080723 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20080728 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20080729 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080924 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20090224 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20090403 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20090428 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20090501 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 Ref document number: 4308691 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120515 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120515 Year of fee payment: 3 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120515 Year of fee payment: 3 |
|
R371 | Transfer withdrawn |
Free format text: JAPANESE INTERMEDIATE CODE: R371 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120515 Year of fee payment: 3 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120515 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130515 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140515 Year of fee payment: 5 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |