JP4110829B2 - Manufacturing method of semiconductor device - Google Patents
Manufacturing method of semiconductor device Download PDFInfo
- Publication number
- JP4110829B2 JP4110829B2 JP2002136080A JP2002136080A JP4110829B2 JP 4110829 B2 JP4110829 B2 JP 4110829B2 JP 2002136080 A JP2002136080 A JP 2002136080A JP 2002136080 A JP2002136080 A JP 2002136080A JP 4110829 B2 JP4110829 B2 JP 4110829B2
- Authority
- JP
- Japan
- Prior art keywords
- insulating film
- connection hole
- wiring
- wiring groove
- conductive material
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000004065 semiconductor Substances 0.000 title claims description 37
- 238000004519 manufacturing process Methods 0.000 title claims description 25
- 238000005530 etching Methods 0.000 claims description 56
- 239000004020 conductor Substances 0.000 claims description 35
- 230000004888 barrier function Effects 0.000 claims description 29
- 238000000034 method Methods 0.000 claims description 29
- 239000010949 copper Substances 0.000 claims description 25
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 claims description 24
- 229910052802 copper Inorganic materials 0.000 claims description 24
- 238000009792 diffusion process Methods 0.000 claims description 20
- 238000000151 deposition Methods 0.000 claims description 10
- 238000005498 polishing Methods 0.000 claims description 7
- 238000007790 scraping Methods 0.000 claims 1
- 239000010410 layer Substances 0.000 description 72
- 229910052751 metal Inorganic materials 0.000 description 23
- 239000002184 metal Substances 0.000 description 23
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 14
- 229910052814 silicon oxide Inorganic materials 0.000 description 14
- 239000000463 material Substances 0.000 description 11
- 229910052581 Si3N4 Inorganic materials 0.000 description 8
- 230000002265 prevention Effects 0.000 description 8
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 8
- 238000005229 chemical vapour deposition Methods 0.000 description 7
- 230000009977 dual effect Effects 0.000 description 7
- 239000000758 substrate Substances 0.000 description 7
- 238000004544 sputter deposition Methods 0.000 description 6
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 4
- 230000009471 action Effects 0.000 description 4
- 229910052782 aluminium Inorganic materials 0.000 description 4
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 4
- 239000011229 interlayer Substances 0.000 description 4
- 230000008569 process Effects 0.000 description 4
- 230000015572 biosynthetic process Effects 0.000 description 2
- 238000000206 photolithography Methods 0.000 description 2
- 229910004298 SiO 2 Inorganic materials 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 238000001312 dry etching Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000009713 electroplating Methods 0.000 description 1
- 239000011810 insulating material Substances 0.000 description 1
- 230000008018 melting Effects 0.000 description 1
- 238000002844 melting Methods 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000000059 patterning Methods 0.000 description 1
- 238000007747 plating Methods 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
Images
Landscapes
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Electrodes Of Semiconductors (AREA)
- Drying Of Semiconductors (AREA)
Description
【0001】
【発明の属する技術分野】
本発明は、例えば、配線溝と接続孔を導電材料により埋め込むことにより、配線とコンタクトを同時に形成するデュアルダマシンプロセスを有する半導体装置の製造方法に関する。
【0002】
【従来の技術】
LSIの微細化の進展に伴い、配線抵抗と配線容量によるLSI性能への影響が無視できない値になりつつある。配線材料にアルミニウム(Al)を用い、層間絶縁膜に酸化シリコン(SiO2 )を用いた配線構造では、全体に占める配線遅延の割合が0.18μm世代以降、急激に増大する。
【0003】
隣接する配線間隔の縮小化や配線間の対向面積の増加を抑制しつつ、配線間容量や配線抵抗を低減するため、絶縁材料には従来の酸化シリコンより低誘電率の材料を用い、配線材料としてはアルミニウムの代わりに銅(Cu)を用いたLSIの開発が進められている。銅は、アルミニウムに比べ比抵抗が低く、融点が高いことから、配線遅延の低減と信頼性の大幅な向上が期待されている。
【0004】
微細な配線パターンの加工は、これまでアルミニウムからなるメタル層を全面成膜し、この上にエッチング耐性のあるマスクを被せ、不要なメタル領域をエッチングにより除去して、所望の配線構造を形成していた。
【0005】
しかし、銅配線の場合、ドライエッチングによる微細構造形成が実用上困難であるため、絶縁膜をエッチングすることにより絶縁膜内に予め配線溝を形成し、配線溝内に銅を埋め込む方法、いわゆるダマシン(Damascene)法が用いられている。特に、上下の配線を相互に接続する接続孔と上層配線の配線溝を予め形成した後、一括して銅を埋め込むデュアルダマシン法が開発の中心となっている。
【0006】
しかしながら、デュアルダマシン法では、配線の微細化が進むと、接続孔と配線溝に銅を隙間なく埋め込むことが困難となり、その結果、接続孔内にボイドが形成されやすく、導電性不良が発生し易いといった問題がある。
【0007】
以上の問題を解決する目的から、デュアルダマシンプロセスとして、例えば、特開平10−229122号公報や、特開2000−299376号公報に記載の技術がある。
【0008】
特開平10−229122号公報に記載の技術では、層間絶縁膜を接続孔のパターンでハーフエッチングすることにより接続孔を層間絶縁膜の途中まで形成し、次に、層間絶縁膜を配線溝のパターンでエッチングすることにより、配線溝を形成するとともに接続孔を下層配線に到達するように形成している。このときの配線溝の形成のためのエッチング時において、接続孔の配線溝側の端部であって、角部となっていた部分をもエッチングして、接続孔の開口径が配線溝に向かって広がるような形状とすることにより、この後に行う配線溝および接続孔への配線材料の埋め込みにおいて、埋め込み性を向上させることとしている。
【0009】
特開2000−299376号公報に記載の技術では、下層絶縁膜と上層絶縁膜の2層を形成し、まず、上層絶縁膜に接続孔のパターンで開口を形成し、さらに下層絶縁膜にテーパー形状となるような接続孔をエッチングにより形成し、その後、上層絶縁膜に配線溝を形成している。
【0010】
【発明が解決しようとする課題】
しかしながら、特開平10−229122号公報に記載の技術では、エッチングにより配線溝を形成する際に、基板面内において、エッチング深さのばらつきが生じてしまい、後に当該配線溝に形成する配線膜厚のばらつきを生じることとなり、配線抵抗や、配線間容量のばらつきが大きくなってしまうという問題がある。
【0011】
また、特開2000−299376号公報に記載の技術では、下層絶縁膜に接続孔を形成する際に、上端から下端に向けて連続的に径が狭まるテーパー形状となるようなエッチング条件でエッチングを行うため、接続孔の下端の面積が確保されない場合には、抵抗の増加等といった不具合が生じることとなってしまう。接続孔の上端の径を充分大きくすれば、接続孔の下端の面積を確保することも可能であるが、デザインルールの制約もあることから下端の面積を確保することに困難を伴う場合がある。
【0012】
本発明は上記の事情に鑑みてなされたものであり、その目的は、配線溝や接続孔の深さのばらつきを抑制しつつ、かつ、下層配線との接続面積を確保した状態で接続孔への導電材料の埋め込み性を向上させることができる半導体装置の製造方法を提供することにある。
【0013】
【課題を解決するための手段】
上記の目的を達成するため、本発明の半導体装置の製造方法は、下層配線上に第1絶縁膜を形成する工程と、前記第1絶縁膜上にエッチングのストッパ層を形成する工程と、前記ストッパ層上に第2絶縁膜を形成する工程と、前記第2絶縁膜、前記ストッパ層および前記第1絶縁膜をエッチングにより除去して接続孔を形成する工程と、前記ストッパ層を露出させるまで前記第2絶縁膜をエッチングにより除去して、前記第2絶縁膜に配線溝を形成する工程と、前記第2絶縁膜に配線溝を形成する工程において、前記第2絶縁膜を除去する際に実施したエッチングと同一のエッチングをさらに続けて、前記配線溝と前記接続孔との連結部における前記ストッパ層および前記第1絶縁膜を削って、前記配線溝側の前記接続孔の端部の径を拡げる工程と、前記配線溝および前記接続孔を導電材料で埋め込む工程とを有する。
【0014】
前記配線溝側の前記接続孔の端部の径を拡げる工程の後、前記配線溝および前記接続孔を導電材料で埋め込む工程の前に、前記配線溝に露出した前記ストッパ層を除去する工程をさらに有する。
【0015】
前記第1絶縁膜を形成する工程の前に、前記下層配線上にエッチングのストッパとなる下層ストッパ層を形成する工程をさらに有し、前記接続孔を形成する工程において、前記下層ストッパ層を露出させる接続孔を形成し、前記配線溝側の前記接続孔の端部の径を拡げる工程の後、前記配線溝および前記接続孔を導電材料で埋め込む工程の前に、前記接続孔に露出した前記下層ストッパ層および前記配線溝に露出した前記ストッパ層を除去する工程をさらに有する。
【0016】
前記配線溝および前記接続孔を導電材料で埋め込む工程は、前記配線溝および前記接続孔を埋め込むように前記第2絶縁膜上に導電材料を堆積させる工程と、前記配線溝および前記接続孔に埋め込まれた前記導電材料を残しながら、前記第2絶縁膜上に堆積した前記導電材料を研磨により除去する工程とを有する。
【0017】
前記配線溝および前記接続孔を導電材料で埋め込む工程において、銅を含む導電材料を埋め込む。
【0018】
前記第2絶縁膜上に導電材料を堆積させる工程の前に、前記配線溝および前記接続孔の内壁面を被覆して、前記第2絶縁膜上に銅の拡散を防止するバリア膜を形成する工程をさらに有し、前記導電材料を堆積させる工程において、前記配線溝および前記接続孔を埋め込むように前記バリア膜上に銅を含む前記導電材料を堆積させ、前記導電材料を研磨により除去する工程において、前記配線溝および前記接続孔に埋め込まれた前記バリア膜および前記導電材料を残しながら、前記第2絶縁膜上に堆積した前記バリア膜および前記導電材料を研磨により除去する。
【0019】
上記の本発明の半導体装置の製造方法では、まず、第2絶縁膜、ストッパ層および第1絶縁膜をエッチングにより除去して接続孔を形成することにより、下端の面積を確保した状態の接続孔を形成しておく。
次に、ストッパ層を露出させるまで第2絶縁膜をエッチングにより除去して、第2絶縁膜に配線溝を形成する。このとき、ストッパ層はエッチングのストッパとなることから、形成される配線溝の深さのばらつきが抑制された状態で配線溝が形成される。
次に、第2絶縁膜に配線溝を形成する工程において第2絶縁膜を除去する際に実施したエッチングと同一のエッチングをさらに続けることにより、配線溝と接続孔との連結部におけるストッパ層および第1絶縁膜を削って、配線溝側の接続孔の端部の径を拡げる。これにより、接続孔の下層配線との接続面積を確保した状態で、配線溝側の接続孔の端部の径が拡がることとなる。
その後、配線溝および接続孔を導電材料で埋め込む。このとき、配線溝側の接続孔の端部の径が拡がった状態にあることから、接続孔への導電材料の埋め込みは容易となる。
【0020】
【発明の実施の形態】
以下に、本発明の半導体装置の製造方法の実施の形態について、図面を参照して説明する。
【0021】
図1は、本実施形態に係る半導体装置の製造方法により製造したデュアルダマシン構造を有する半導体装置の一例を示す断面図である。
MOSトランジスタやその他の半導体素子を形成した半導体基板10上に、例えば酸化シリコンからなる下層絶縁膜11が形成されており、下層絶縁膜11には、半導体基板10に達する開口部が形成されており、当該開口部の内壁面を被覆して銅の拡散を防止するTa、Ti、TaN、TiN等からなるバリアメタル12が形成され、その内部に例えば銅等の導電層13が埋め込まれて、下層絶縁膜11に埋め込まれたバリアメタル12および導電層13により下層配線である第1層配線W1が形成されている。なお、図示はしないが、当該第1層配線W1は、半導体基板10に形成された半導体素子等と第1層コンタクトを介して接続されている。
【0022】
下層絶縁膜11および第1層配線W1上には、例えば窒化シリコン等からなる銅の拡散を防止する拡散防止膜14が形成され、当該拡散防止膜14上に、例えば酸化シリコン等からなる第1絶縁膜15が形成されている。
【0023】
第1絶縁膜15上には、例えば窒化シリコン等からなりエッチングのストッパとなるエッチングストッパ膜16が形成され、エッチングストッパ膜16上には、例えば酸化シリコン等からなる第2絶縁膜17が形成されている。
【0024】
上記の第2絶縁膜17およびエッチングストッパ膜16には、配線溝17aが形成されており、さらに、第1絶縁膜15および拡散防止膜14を貫通して第1層配線W1の上面を露出させる接続孔15aが上記配線溝17aに連通して形成されている。
【0025】
本実施形態では、第1絶縁膜15に形成された接続孔15aの径が、配線溝17a側の端部において広がった形状を有しており、当該接続孔15aへ導電材料が埋め込まれやすいようになっている。
【0026】
連通する接続孔15aおよび配線溝17aの内壁面を被覆して、例えば、銅の拡散を防止するTa、Ti、TaN、TiN等からなるバリアメタル18が形成されており、その内部に例えば銅からなる導電層19が埋め込まれて形成されている。
配線溝17aに埋め込まれたバリアメタル18および導電層19により第2層配線W2が構成されており、接続孔15aに埋め込まれたバリアメタル18および導電層19により第2層コンタクトC2が構成されている。
上記の構造において、第2層配線W2は第2層コンタクトC2を介して下層配線である第1層配線W1に接続している構成となっている。
【0027】
次に、上記構成の半導体装置の製造方法について、図2〜図8を参照して説明する。
【0028】
まず、図2(a)に到るまでの工程について説明する。
MOSトランジスタやその他の半導体素子が形成され、図示しないコンタクトが絶縁膜に埋め込まれて形成された半導体基板10上に、例えばCVD(Chemical Vapor Deposition )法などにより酸化シリコンを堆積させ、下層絶縁膜11を形成する。
続いて、下層絶縁膜11に配線の埋め込みのための開口を形成し、当該開口内にTa、Ti、TaN、TiN等の材料を成膜してバリアメタル12を形成し、さらに、銅からなる導電層13を堆積させ、下層絶縁膜11上の余分なバリアメタル12および導電層13をCMP(Chemical Mechanical Polishing)法によって除去し平坦化することにより、図2(a)に示すように、下層絶縁膜11に埋め込まれた導電層13、バリアメタル12からなる第1層配線W1が形成される。
【0029】
次に、図2(b)に示すように、下層絶縁膜11および第1層配線W1の上に、例えばCVD法により窒化シリコンを堆積させて銅の拡散を防止する拡散防止膜14を形成し、さらに、拡散防止膜14上に、例えばCVD法により酸化シリコンを堆積させ、第1絶縁膜15を形成する。このとき、第1絶縁膜15および拡散防止膜14の合計膜厚が、後に形成するコンタクトの高さとなるように形成する。
【0030】
次に、図3(c)に示すように、第1絶縁膜15上に、例えばCVD法により窒化シリコンを堆積させてエッチングストッパ膜16を形成し、さらにその上に、例えばCVD法により酸化シリコン膜を堆積させて第2絶縁膜17を形成する。このとき、第2絶縁膜17およびエッチングストッパ膜16の合計膜厚が、後に形成する配線膜厚となるように形成する。
【0031】
次に、図3(d)に示すように、第2絶縁膜17上にレジストを塗布し、フォトリソグラフィ技術により、第2絶縁膜17上に接続孔のパターンに開口するレジストマスクR1をパターニング形成する。
【0032】
次に、図4(e)に示すように、レジストマスクR1をエッチングマスクとしてRIEなどのエッチングを施して、第2絶縁膜17、エッチングストッパ膜16および第1絶縁膜15を順に除去することにより、第1絶縁膜15に接続孔15bを形成する。なお、このとき、酸化シリコンからなる第2絶縁膜17のエッチング、窒化シリコンからなるエッチングストッパ膜16のエッチング、酸化シリコンからなる第1絶縁膜15のエッチングの条件をそれぞれ変えて行う。
【0033】
次に、図4(f)に示すように、接続孔のパターンに開口するレジストマスクR1を除去する。
【0034】
次に、図5(g)に示すように、再度、第2絶縁膜17上にレジストを塗布し、フォトリソグラフィ技術により、第2絶縁膜17上に配線溝のパターンに開口するレジストマスクR2をパターニング形成する。
【0035】
次に、図5(h)に示すように、レジストマスクR2をエッチングマスクとして、拡散防止膜14やエッチングストッパ膜16の窒化シリコン膜に対して、選択的に酸化シリコンからなる第2絶縁膜17をエッチング除去できる条件で、酸化シリコンからなる第2絶縁膜17をエッチングすることにより、第2絶縁膜17に配線溝17aを形成する。
【0036】
次に、図6(i)に示すように、上記のエッチングをさらに続け、すなわち、エッチングを第2絶縁膜17の膜厚以上に行うことにより、接続孔15bの配線溝17a側の端部であって、図5(h)に示す工程において角部Aとなっていた部分におけるエッチングストッパ膜16が、当該エッチングの物理的なスパッタリング作用により削られ、さらに露出した角部Aにおける酸化シリコンからなる第1絶縁膜15がエッチングされることにより、配線溝17a側の端部の径が広がった接続孔15aが形成される。
なお、当該工程において、図5(h)の右側に図示するような、接続孔15bの径と、配線溝17aの幅とがほぼ同じであり配線溝17aから接続孔15bへの連結部において径の相違に伴う角部(段差部)が存在しない平坦部Bにおいては、上記の角部Aにおけるようなスパッタリング作用は起こらないことから、接続孔15aの配線溝17a側の端部は、配線溝17aの幅以上に広がってしまうことはない。
【0037】
次に、図6(j)に示すように、配線溝のパターンに開口するレジストマスクR2を除去する。
【0038】
次に、図7(k)に示すように、配線溝17aに露出した窒化シリコンからなるエッチングストッパ膜16および接続孔15aに露出した窒化シリコンからなる拡散防止膜14をエッチングにより除去することにより、配線溝17aの底部に連結し第1層配線W1を露出する接続孔15aとする。
【0039】
次に、図7(l)に示すように、接続孔15aおよび配線溝17aの内壁面を被覆して全面に、例えば、銅の拡散を防止するTa、Ti、TaN、TiN等の材料をスパッタリング法により堆積させて、バリアメタル18を形成する。
【0040】
次に、図8(m)に示すように、バリアメタル18上に、スパッタリング法、CVD法、またはメッキ法によって、接続孔15aおよび配線溝17aの内部が埋め込まれるまで、例えば銅からなる導電層19を堆積させる。なお、電解メッキにより導電層19を堆積させる場合には、スパッタリング法により、導電層19と同種の材料で図示しないシード膜を形成した後に行う。
【0041】
以降の工程としては、第2絶縁膜17上の余分な導電層19およびバリアメタル18をCMP法によって除去し平坦化して、接続孔15aおよび配線溝17a内のみに、導電層19およびバリアメタル18を残すことで、配線溝17aに埋め込まれたバリアメタル18および導電層19により第2層配線W2が形成され、接続孔15aに埋め込まれたバリアメタル18および導電層19により第2層コンタクトC2が形成される。
【0042】
なお、3層目以降の配線層を形成する場合には、図2(b)〜図8(m)の工程を繰り返し行うことにより、多層配線を形成する。以上のようにして、図1に示すデュアルダマシン構造を有する半導体装置が製造される。
【0043】
上記の本実施形態に係る半導体装置の製造方法によれば、図4(e)に示す工程において、接続孔のパターンに開口するレジストマスクR1をエッチングマスクとしてRIEなどのエッチングを施して、第1絶縁膜15に底面の面積を確保した状態で接続孔15bを形成した後に、図5(h)に示す配線溝17aの形成の際に、第2絶縁膜17の膜厚以上にエッチングを行うことで、接続孔15bの配線溝17a側の端部であって、角部Aとなっていたエッチングストッパ膜16がエッチング時の物理的なスパッタリング作用により削られ、露出した第1絶縁膜15がエッチングされることにより、図6(i)に示すような配線溝17a側の端部の径のみが拡がった接続孔15aを形成することができることから、接続孔15aの底面積を確保しつつ、その上部形状のみを拡げることができる。
従って、その後に堆積する導電層19の埋め込み性を向上させることができ、接続孔へのボイドの形成を防止することができる。
【0044】
図9に、図6(i)に示す工程において配線溝17aおよび接続孔15aを加工した後の上面図の一例を示す。加工後の接続孔15aは、その下端15a−1に対して、その上端15a−2の径は、配線溝17a内において広がった形状となっている。
ここで、上述したように、図9の右側に図示するような配線溝17aおよび接続孔15aにおいて、接続孔15aの径と、配線溝17aの幅とがほぼ同じ部分においては、配線溝17aから接続孔15aへの連結部において平坦部となっており、エッチング時のスパッタリング作用による形状の変化が起こらないことから、接続孔15aの配線溝17a側の端部は、配線溝17aの幅以上に広がってしまうことはない。従って、接続孔15aの上端15a−2の径が必要以上に広がってしまい、隣合う配線と短絡するといった問題はない。なお、この場合においても、配線溝17aの延伸方向においては接続孔15aの上端15a−2の径が拡がることから、接続孔15aへの導電層19の埋め込み性は向上する。
【0045】
また、本実施形態では、第2絶縁膜17および第1絶縁膜15の間にエッチングストッパ膜16を設けていることから、第2絶縁膜17が必要以上にエッチングされることを防止することができ、基板面内における配線溝17aの深さのばらつきを抑制することができることから、後にバリアメタル18および導電層19の埋め込みにより形成される配線の膜厚の均一性を向上させることができる。
【0046】
以上のように、本実施形態に係る半導体装置の製造方法によれば、配線溝17aや接続孔15aの深さのばらつきを抑制しつつ、かつ、下層配線W1との接続面積を確保した状態で接続孔15aへの導電性層19の埋め込み性を向上させることができる。従って、配線幅がさらに微細化された場合においても、接続孔へのボイドの発生を抑制することができる。
【0047】
本発明の半導体装置の製造方法は、上記の実施形態の説明に限定されない。
例えば、本実施形態では、第1絶縁膜15および第2絶縁膜17に酸化シリコンを用いた例について説明したが、これに限定されるものでなく、誘電率が3.0以下のキセロゲル等の低誘電率材料を用いることもできる。
【0048】
また、本実施形態では、バリアメタル12,18の材料の一例について説明したが、これに限られるものでなく、バリアメタルとしての機能を有する種々の材料を用いることができ、また、導電層13,19として銅以外の材料を用いることも可能である。
【0049】
また、本実施形態では、銅の拡散を防止する絶縁膜からなる拡散防止膜14を配線層間に挿入して、当該拡散防止膜14を接続孔15a形成時のエッチングのストッパ層としても兼用する例について説明したが、銅の露出表面のみCoWP等の材料により選択的に無電解メッキして銅の拡散を防止するバリアメタルを形成するようにしてもよい。
その他、本発明の要旨を逸脱しない範囲で、種々の変更が可能である。
【0050】
【発明の効果】
本発明によれば、配線溝や接続孔の深さのばらつきを抑制しつつ、かつ、下層配線との接続面積を確保した状態で接続孔への導電材料の埋め込み性を向上させることができる。
【図面の簡単な説明】
【図1】本実施形態に係る半導体装置の製造方法により製造したデュアルダマシン構造を有する半導体装置の一例を示す断面図である。
【図2】本実施形態に係る半導体装置の製造において、第1絶縁膜の形成後の断面図である。
【図3】本実施形態に係る半導体装置の製造において、第2絶縁膜上へ接続孔のパターンに開口するレジストマスクの形成後の断面図である。
【図4】本実施形態に係る半導体装置の製造において、第1絶縁膜へ接続孔形成後の断面図である。
【図5】本実施形態に係る半導体装置の製造において、第2絶縁膜へ配線溝形成後の断面図である。
【図6】本実施形態に係る半導体装置の製造において、接続孔の上端の径を拡げた後の断面図である。
【図7】本実施形態に係る半導体装置の製造において、配線溝および接続孔へのバリアメタルの堆積後の断面図である。
【図8】本実施形態に係る半導体装置の製造において、配線溝および接続孔への導電層の堆積後の断面図である。
【図9】本実施形態に係る半導体装置の製造において、配線溝および接続孔を形成した後の上面図である。
【符号の説明】
10…半導体基板、11…下層絶縁膜、12…バリアメタル、13…導電層、14…拡散防止膜、15…第1絶縁膜、15a,15b…接続孔、15a−1…接続孔の下端、15a−2…接続孔の上端、16…エッチングストッパ膜、17…第2絶縁膜、17a…配線溝、18…バリアメタル、19…導電層、W1…第1層配線、W2…第2層配線、C2…第2層コンタクト、R1,R2…レジストマスク、A…角部、B…平坦部。[0001]
BACKGROUND OF THE INVENTION
The present invention relates to a method for manufacturing a semiconductor device having a dual damascene process in which, for example, a wiring groove and a connection hole are filled with a conductive material to form a wiring and a contact at the same time.
[0002]
[Prior art]
With the progress of miniaturization of LSI, the influence on the LSI performance due to the wiring resistance and the wiring capacitance is becoming a value that cannot be ignored. In a wiring structure in which aluminum (Al) is used as a wiring material and silicon oxide (SiO 2 ) is used as an interlayer insulating film, the ratio of wiring delay to the whole increases rapidly after the 0.18 μm generation.
[0003]
In order to reduce the inter-wiring capacitance and wiring resistance while suppressing the reduction in the spacing between adjacent wirings and the increase in the facing area between the wirings, the insulating material is made of a material having a lower dielectric constant than conventional silicon oxide. For example, LSIs using copper (Cu) instead of aluminum are being developed. Since copper has a lower specific resistance and a higher melting point than aluminum, it is expected to reduce wiring delay and greatly improve reliability.
[0004]
For fine wiring pattern processing, a metal layer made of aluminum has been formed on the entire surface, and an etching-resistant mask is put on this, and unnecessary metal regions are removed by etching to form a desired wiring structure. It was.
[0005]
However, in the case of copper wiring, since it is practically difficult to form a fine structure by dry etching, a method of forming a wiring groove in the insulating film in advance by etching the insulating film and embedding copper in the wiring groove, so-called damascene (Damascene) method is used. In particular, the dual damascene method, in which copper is collectively embedded after forming connection holes for connecting upper and lower wirings and wiring grooves for upper layer wirings in advance, is the center of development.
[0006]
However, in the dual damascene method, as the wiring becomes finer, it becomes difficult to embed copper in the connection hole and the wiring groove without any gap. As a result, voids are easily formed in the connection hole, resulting in poor conductivity. There is a problem that it is easy.
[0007]
In order to solve the above problems, as a dual damascene process, for example, there are techniques described in Japanese Patent Laid-Open Nos. 10-229122 and 2000-299376.
[0008]
In the technique disclosed in Japanese Patent Laid-Open No. 10-229122, the interlayer insulating film is half-etched with the pattern of the connecting hole to form the connecting hole partway through the interlayer insulating film, and then the interlayer insulating film is formed into the wiring groove pattern. Etching is performed to form a wiring groove and a connection hole reaching the lower layer wiring. At the time of etching for forming the wiring groove at this time, the end portion of the connection hole on the wiring groove side which is a corner portion is also etched so that the opening diameter of the connection hole is directed toward the wiring groove. In this way, the embedding property is improved in the embedding of the wiring material into the wiring groove and the connection hole performed thereafter.
[0009]
In the technique described in Japanese Patent Application Laid-Open No. 2000-299376, two layers of a lower insulating film and an upper insulating film are formed. First, an opening is formed in the upper insulating film with a pattern of connection holes, and a tapered shape is formed on the lower insulating film. Then, a connection hole is formed by etching, and then a wiring groove is formed in the upper insulating film.
[0010]
[Problems to be solved by the invention]
However, in the technique described in Japanese Patent Application Laid-Open No. 10-229122, when the wiring groove is formed by etching, variation in the etching depth occurs in the substrate surface, and the wiring film thickness to be formed in the wiring groove later. As a result, there is a problem that the wiring resistance and the capacitance between the wirings become large.
[0011]
In the technique described in Japanese Patent Application Laid-Open No. 2000-299376, when forming the connection hole in the lower insulating film, the etching is performed under the etching condition such that the diameter continuously decreases from the upper end to the lower end. For this reason, if the area of the lower end of the connection hole is not secured, problems such as an increase in resistance will occur. If the diameter of the upper end of the connection hole is made sufficiently large, it is possible to secure the area of the lower end of the connection hole, but there are cases where it is difficult to ensure the area of the lower end due to restrictions on the design rules. .
[0012]
The present invention has been made in view of the above circumstances, and its purpose is to suppress the variation in the depth of the wiring groove and the connection hole and to the connection hole in a state where the connection area with the lower layer wiring is secured. Another object of the present invention is to provide a method of manufacturing a semiconductor device that can improve the embedding property of the conductive material.
[0013]
[Means for Solving the Problems]
In order to achieve the above object, a method of manufacturing a semiconductor device according to the present invention includes a step of forming a first insulating film on a lower wiring, a step of forming an etching stopper layer on the first insulating film, Forming a second insulating film on the stopper layer; removing the second insulating film, the stopper layer and the first insulating film by etching to form a connection hole; and until the stopper layer is exposed. When removing the second insulating film in the step of removing the second insulating film by etching to form a wiring groove in the second insulating film and the step of forming the wiring groove in the second insulating film. Etching that is the same as the etching performed is further continued, and the stopper layer and the first insulating film in the connecting portion between the wiring groove and the connection hole are shaved, and the diameter of the end portion of the connection hole on the wiring groove side Expand It has a degree, and a step of embedding said wiring groove and the connection hole with a conductive material.
[0014]
After the step of expanding the diameter of the end portion of the connection hole on the wiring groove side, before the step of embedding the wiring groove and the connection hole with a conductive material, a step of removing the stopper layer exposed in the wiring groove Also have.
[0015]
Before the step of forming the first insulating film, the method further includes a step of forming a lower layer stopper layer serving as an etching stopper on the lower layer wiring, and in the step of forming the connection hole, the lower layer stopper layer is exposed. After the step of forming the connection hole to be expanded and expanding the diameter of the end portion of the connection hole on the wiring groove side, before the step of embedding the wiring groove and the connection hole with a conductive material, the exposure of the connection hole The method further includes a step of removing the lower stopper layer and the stopper layer exposed in the wiring groove.
[0016]
The step of filling the wiring groove and the connection hole with a conductive material includes the step of depositing a conductive material on the second insulating film so as to fill the wiring groove and the connection hole, and the step of filling the wiring groove and the connection hole. Removing the conductive material deposited on the second insulating film by polishing while leaving the conductive material left.
[0017]
In the step of filling the wiring groove and the connection hole with a conductive material, a conductive material containing copper is embedded.
[0018]
Prior to the step of depositing a conductive material on the second insulating film, a barrier film is formed on the second insulating film to cover the inner surfaces of the wiring grooves and the connection holes and prevent copper diffusion. And further comprising a step of depositing the conductive material containing copper on the barrier film so as to fill the wiring trench and the connection hole, and removing the conductive material by polishing. The barrier film and the conductive material deposited on the second insulating film are removed by polishing while leaving the barrier film and the conductive material buried in the wiring trench and the connection hole.
[0019]
In the manufacturing method of the semiconductor device of the present invention, first, the connection hole in a state where the area of the lower end is secured by forming the connection hole by removing the second insulating film, the stopper layer, and the first insulating film by etching. Is formed.
Next, the second insulating film is removed by etching until the stopper layer is exposed, and a wiring groove is formed in the second insulating film. At this time, since the stopper layer serves as an etching stopper, the wiring groove is formed in a state where variation in the depth of the wiring groove to be formed is suppressed.
Next, by continuing the same etching as the etching performed when removing the second insulating film in the step of forming the wiring groove in the second insulating film, the stopper layer at the connecting portion between the wiring groove and the connecting hole, and The first insulating film is shaved to increase the diameter of the end of the connection hole on the wiring groove side. Thereby, the diameter of the edge part of the connection hole by the side of a wiring groove will expand in the state which ensured the connection area with the lower layer wiring of a connection hole.
Thereafter, the wiring groove and the connection hole are filled with a conductive material. At this time, since the diameter of the end portion of the connection hole on the wiring groove side is expanded, it is easy to embed the conductive material in the connection hole.
[0020]
DETAILED DESCRIPTION OF THE INVENTION
Embodiments of a method for manufacturing a semiconductor device according to the present invention will be described below with reference to the drawings.
[0021]
FIG. 1 is a cross-sectional view showing an example of a semiconductor device having a dual damascene structure manufactured by the method for manufacturing a semiconductor device according to this embodiment.
A lower insulating
[0022]
On the lower insulating
[0023]
An
[0024]
A
[0025]
In the present embodiment, the diameter of the
[0026]
A
A second layer wiring W2 is constituted by the
In the above structure, the second layer wiring W2 is connected to the first layer wiring W1 which is the lower layer wiring through the second layer contact C2.
[0027]
Next, a method for manufacturing the semiconductor device having the above configuration will be described with reference to FIGS.
[0028]
First, steps up to FIG. 2A will be described.
On the
Subsequently, an opening for embedding wiring is formed in the lower insulating
[0029]
Next, as shown in FIG. 2B, a
[0030]
Next, as shown in FIG. 3C, silicon nitride is deposited on the first insulating
[0031]
Next, as shown in FIG. 3D, a resist is applied on the second insulating
[0032]
Next, as shown in FIG. 4E, by performing etching such as RIE using the resist mask R1 as an etching mask, the second insulating
[0033]
Next, as shown in FIG. 4F, the resist mask R1 opening in the connection hole pattern is removed.
[0034]
Next, as shown in FIG. 5G, a resist is again applied on the second insulating
[0035]
Next, as shown in FIG. 5H, the second insulating
[0036]
Next, as shown in FIG. 6I, the above etching is further continued, that is, the etching is performed to the thickness of the second insulating
In this process, the diameter of the
[0037]
Next, as shown in FIG. 6J, the resist mask R2 opening in the wiring groove pattern is removed.
[0038]
Next, as shown in FIG. 7 (k), the
[0039]
Next, as shown in FIG. 7L, the inner wall surfaces of the connection holes 15a and the
[0040]
Next, as shown in FIG. 8 (m), a conductive layer made of, for example, copper is formed on the
[0041]
As a subsequent process, the excess
[0042]
When forming the third and subsequent wiring layers, the multilayer wiring is formed by repeating the steps of FIGS. 2B to 8M. As described above, the semiconductor device having the dual damascene structure shown in FIG. 1 is manufactured.
[0043]
According to the manufacturing method of the semiconductor device according to the above-described embodiment, in the step shown in FIG. 4E, etching such as RIE is performed using the resist mask R1 opening in the connection hole pattern as an etching mask. After forming the
Therefore, the embedding property of the
[0044]
FIG. 9 shows an example of a top view after the
Here, as described above, in the
[0045]
In the present embodiment, since the
[0046]
As described above, according to the manufacturing method of the semiconductor device according to the present embodiment, the variation in the depth of the
[0047]
The method for manufacturing a semiconductor device of the present invention is not limited to the description of the above embodiment.
For example, in the present embodiment, an example in which silicon oxide is used for the first insulating
[0048]
In the present embodiment, an example of the material of the
[0049]
In this embodiment, the
In addition, various modifications can be made without departing from the scope of the present invention.
[0050]
【The invention's effect】
According to the present invention, it is possible to improve the embedding property of the conductive material in the connection hole while suppressing the variation in the depth of the wiring groove and the connection hole and securing the connection area with the lower layer wiring.
[Brief description of the drawings]
FIG. 1 is a cross-sectional view showing an example of a semiconductor device having a dual damascene structure manufactured by a method for manufacturing a semiconductor device according to an embodiment.
FIG. 2 is a cross-sectional view after forming a first insulating film in the manufacture of the semiconductor device according to the embodiment;
FIG. 3 is a cross-sectional view after forming a resist mask opening in a pattern of connection holes on the second insulating film in the manufacture of the semiconductor device according to the embodiment;
FIG. 4 is a cross-sectional view after forming a connection hole in the first insulating film in manufacturing the semiconductor device according to the embodiment;
FIG. 5 is a cross-sectional view after forming a wiring trench in the second insulating film in manufacturing the semiconductor device according to the embodiment;
6 is a cross-sectional view after enlarging the diameter of the upper end of the connection hole in the manufacture of the semiconductor device according to the embodiment. FIG.
7 is a cross-sectional view of the semiconductor device according to the present embodiment after deposition of barrier metal in the wiring trench and the connection hole in the manufacturing process.
8 is a cross-sectional view after the conductive layer is deposited in the wiring groove and the connection hole in the manufacture of the semiconductor device according to the embodiment. FIG.
FIG. 9 is a top view after formation of wiring grooves and connection holes in the manufacture of the semiconductor device according to the embodiment;
[Explanation of symbols]
DESCRIPTION OF
Claims (6)
前記第1絶縁膜上にエッチングのストッパ層を形成する工程と、
前記ストッパ層上に第2絶縁膜を形成する工程と、
前記第2絶縁膜、前記ストッパ層および前記第1絶縁膜をエッチングにより除去して接続孔を形成する工程と、
前記ストッパ層を露出させるまで前記第2絶縁膜をエッチングにより除去して、前記第2絶縁膜に配線溝を形成する工程と、
前記第2絶縁膜に配線溝を形成する工程において前記第2絶縁膜を除去する際に実施したエッチングと同一のエッチングをさらに続けて、前記配線溝と前記接続孔との連結部における前記ストッパ層および前記第1絶縁膜を削って、前記配線溝側の前記接続孔の端部の径を拡げる工程と、
前記配線溝および前記接続孔を導電材料で埋め込む工程と
を有する半導体装置の製造方法。Forming a first insulating film on the lower wiring;
Forming an etching stopper layer on the first insulating film;
Forming a second insulating film on the stopper layer;
Removing the second insulating film, the stopper layer and the first insulating film by etching to form a connection hole;
Removing the second insulating film by etching until the stopper layer is exposed, and forming a wiring groove in the second insulating film;
The stopper layer at the connecting portion between the wiring groove and the connection hole is further continued by performing the same etching as that performed when removing the second insulating film in the step of forming the wiring groove in the second insulating film. And scraping the first insulating film to expand the diameter of the end of the connection hole on the wiring groove side,
And a step of filling the wiring groove and the connection hole with a conductive material.
請求項1記載の半導体装置の製造方法。After the step of expanding the diameter of the end portion of the connection hole on the wiring groove side, before the step of embedding the wiring groove and the connection hole with a conductive material, a step of removing the stopper layer exposed in the wiring groove The method for manufacturing a semiconductor device according to claim 1, further comprising:
前記接続孔を形成する工程において、前記下層ストッパ層を露出させる接続孔を形成し、
前記配線溝側の前記接続孔の端部の径を拡げる工程の後、前記配線溝および前記接続孔を導電材料で埋め込む工程の前に、前記接続孔に露出した前記下層ストッパ層および前記配線溝に露出した前記ストッパ層を除去する工程をさらに有する
請求項1記載の半導体装置の製造方法。Before the step of forming the first insulating film, further comprising a step of forming a lower layer stopper layer serving as an etching stopper on the lower layer wiring,
In the step of forming the connection hole, a connection hole that exposes the lower stopper layer is formed,
After the step of expanding the diameter of the end portion of the connection hole on the wiring groove side, before the step of embedding the wiring groove and the connection hole with a conductive material, the lower layer stopper layer and the wiring groove exposed in the connection hole The method for manufacturing a semiconductor device according to claim 1, further comprising a step of removing the stopper layer exposed to the surface.
前記配線溝および前記接続孔を埋め込むように前記第2絶縁膜上に導電材料を堆積させる工程と、
前記配線溝および前記接続孔に埋め込まれた前記導電材料を残しながら、前記第2絶縁膜上に堆積した前記導電材料を研磨により除去する工程と
を有する請求項1記載の半導体装置の製造方法。The step of embedding the wiring groove and the connection hole with a conductive material,
Depositing a conductive material on the second insulating film so as to fill the wiring trench and the connection hole;
2. The method of manufacturing a semiconductor device according to claim 1, further comprising a step of removing the conductive material deposited on the second insulating film by polishing while leaving the conductive material embedded in the wiring trench and the connection hole.
請求項4記載の半導体装置の製造方法。The method for manufacturing a semiconductor device according to claim 4, wherein in the step of filling the wiring groove and the connection hole with a conductive material, a conductive material containing copper is embedded.
前記導電材料を堆積させる工程において、前記配線溝および前記接続孔を埋め込むように前記バリア膜上に銅を含む前記導電材料を堆積させ、
前記導電材料を研磨により除去する工程において、前記配線溝および前記接続孔に埋め込まれた前記バリア膜および前記導電材料を残しながら、前記第2絶縁膜上に堆積した前記バリア膜および前記導電材料を研磨により除去する
請求項5記載の半導体装置の製造方法。Prior to the step of depositing a conductive material on the second insulating film, a barrier film is formed on the second insulating film to cover the inner surfaces of the wiring grooves and the connection holes and prevent copper diffusion. And further comprising a step,
In the step of depositing the conductive material, the conductive material containing copper is deposited on the barrier film so as to fill the wiring trench and the connection hole,
In the step of removing the conductive material by polishing, the barrier film and the conductive material deposited on the second insulating film while leaving the barrier film and the conductive material embedded in the wiring trench and the connection hole are removed. The method for manufacturing a semiconductor device according to claim 5, wherein the semiconductor device is removed by polishing.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2002136080A JP4110829B2 (en) | 2002-05-10 | 2002-05-10 | Manufacturing method of semiconductor device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2002136080A JP4110829B2 (en) | 2002-05-10 | 2002-05-10 | Manufacturing method of semiconductor device |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2003332421A JP2003332421A (en) | 2003-11-21 |
JP4110829B2 true JP4110829B2 (en) | 2008-07-02 |
Family
ID=29698232
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2002136080A Expired - Fee Related JP4110829B2 (en) | 2002-05-10 | 2002-05-10 | Manufacturing method of semiconductor device |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4110829B2 (en) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4768557B2 (en) * | 2006-09-15 | 2011-09-07 | 株式会社東芝 | Nonvolatile semiconductor memory device and manufacturing method thereof |
JP5103006B2 (en) | 2006-11-16 | 2012-12-19 | ルネサスエレクトロニクス株式会社 | Manufacturing method of semiconductor device |
CN102403263B (en) * | 2010-09-17 | 2014-06-04 | 中芯国际集成电路制造(北京)有限公司 | Trench etching method in double Damascus structure |
CN112885774B (en) * | 2019-11-29 | 2022-09-02 | 长鑫存储技术有限公司 | Method for forming contact hole with high depth-to-width ratio |
US11884536B2 (en) * | 2020-10-23 | 2024-01-30 | AAC Technologies Pte. Ltd. | Electrical interconnection structure, electronic apparatus and manufacturing methods for the same |
-
2002
- 2002-05-10 JP JP2002136080A patent/JP4110829B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2003332421A (en) | 2003-11-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100413828B1 (en) | Semiconductor device and method of making the same | |
KR100387255B1 (en) | Method of forming a metal wiring in a semiconductor device | |
KR100532455B1 (en) | Method for manufacturing semiconductor device including MIM capacitor and interconnect structure | |
JP4852234B2 (en) | Metal wiring structure and metal wiring method in which void generation is prevented | |
US20020109234A1 (en) | Semiconductor device having multi-layer copper line and method of forming the same | |
KR101130557B1 (en) | Interconnect structure and process of making the same | |
US7932187B2 (en) | Method for fabricating a semiconductor device | |
JP4338614B2 (en) | Semiconductor device and manufacturing method thereof | |
US6214745B1 (en) | Method of improving surface planarity of chemical-mechanical polishing operation by forming shallow dummy pattern | |
JP2004228111A (en) | Semiconductor device and its manufacturing method | |
JPH11186391A (en) | Semiconductor device and manufacture thereof | |
JP4110829B2 (en) | Manufacturing method of semiconductor device | |
JP2000003959A (en) | Semiconductor device possessed of dual damascene-type via contact structure and its manufacture | |
JP3718458B2 (en) | Manufacturing method of semiconductor device | |
KR20100109173A (en) | Method for fabricating dual damascene line in semiconductor device | |
US6096633A (en) | Dual damascene process for forming local interconnect | |
KR100590205B1 (en) | Wiring structure of semiconductor device and method of forming the same | |
KR100458594B1 (en) | Fabrication method of semiconductor device | |
KR100485391B1 (en) | Method for forming metal wiring in semiconductor manufacturing process | |
JP2004356315A (en) | Semiconductor device and manufacturing method therefor | |
KR100774651B1 (en) | Copper wiring formation method and structure of semiconductor device | |
KR100789612B1 (en) | How to Form Metal Wiring | |
KR100393968B1 (en) | method for forming dual damascene of semiconductor device | |
KR100862826B1 (en) | Copper wiring formation method of semiconductor device | |
TW594925B (en) | Method of fabricating metal interconnects and method of filling openings |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20050413 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20071127 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20071204 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080204 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20080318 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20080331 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110418 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |