JP4059181B2 - 多端子型積層セラミック電子部品の製造方法 - Google Patents
多端子型積層セラミック電子部品の製造方法 Download PDFInfo
- Publication number
- JP4059181B2 JP4059181B2 JP2003337736A JP2003337736A JP4059181B2 JP 4059181 B2 JP4059181 B2 JP 4059181B2 JP 2003337736 A JP2003337736 A JP 2003337736A JP 2003337736 A JP2003337736 A JP 2003337736A JP 4059181 B2 JP4059181 B2 JP 4059181B2
- Authority
- JP
- Japan
- Prior art keywords
- internal
- electrode
- internal electrode
- electrodes
- terminal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 239000000919 ceramic Substances 0.000 title claims description 152
- 238000004519 manufacturing process Methods 0.000 title claims description 31
- 238000000605 extraction Methods 0.000 claims description 37
- 238000005520 cutting process Methods 0.000 claims description 18
- 238000010304 firing Methods 0.000 claims description 15
- 238000010030 laminating Methods 0.000 claims description 11
- 239000011159 matrix material Substances 0.000 claims description 8
- 238000000034 method Methods 0.000 claims description 6
- 239000003985 ceramic capacitor Substances 0.000 description 32
- 230000000740 bleeding effect Effects 0.000 description 7
- 238000007650 screen-printing Methods 0.000 description 7
- 230000032798 delamination Effects 0.000 description 5
- 238000007639 printing Methods 0.000 description 5
- 238000003475 lamination Methods 0.000 description 4
- 238000010586 diagram Methods 0.000 description 2
- 230000004907 flux Effects 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 238000007747 plating Methods 0.000 description 1
- 238000004544 sputter deposition Methods 0.000 description 1
- 238000007740 vapor deposition Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01G—CAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
- H01G4/00—Fixed capacitors; Processes of their manufacture
- H01G4/002—Details
- H01G4/018—Dielectrics
- H01G4/06—Solid dielectrics
- H01G4/08—Inorganic dielectrics
- H01G4/12—Ceramic dielectrics
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01G—CAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
- H01G4/00—Fixed capacitors; Processes of their manufacture
- H01G4/002—Details
- H01G4/228—Terminals
- H01G4/232—Terminals electrically connecting two or more layers of a stacked or rolled capacitor
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B32—LAYERED PRODUCTS
- B32B—LAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
- B32B18/00—Layered products essentially comprising ceramics, e.g. refractory products
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01G—CAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
- H01G4/00—Fixed capacitors; Processes of their manufacture
- H01G4/30—Stacked capacitors
-
- C—CHEMISTRY; METALLURGY
- C04—CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
- C04B—LIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
- C04B2237/00—Aspects relating to ceramic laminates or to joining of ceramic articles with other articles by heating
- C04B2237/30—Composition of layers of ceramic laminates or of ceramic or metallic articles to be joined by heating, e.g. Si substrates
- C04B2237/32—Ceramic
-
- C—CHEMISTRY; METALLURGY
- C04—CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
- C04B—LIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
- C04B2237/00—Aspects relating to ceramic laminates or to joining of ceramic articles with other articles by heating
- C04B2237/50—Processing aspects relating to ceramic laminates or to the joining of ceramic articles with other articles by heating
- C04B2237/68—Forming laminates or joining articles wherein at least one substrate contains at least two different parts of macro-size, e.g. one ceramic substrate layer containing an embedded conductor or electrode
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Chemical & Material Sciences (AREA)
- Ceramic Engineering (AREA)
- Inorganic Chemistry (AREA)
- Ceramic Capacitors (AREA)
- Fixed Capacitors And Capacitor Manufacturing Machines (AREA)
Description
第1〜第3の発明の他の特定の局面では、前記セラミックグリーンシート上に形成されている前記内部電極パターンが、複数の第1の内部電極が行方向に配置された第1の内部電極パターンと、前記第1の内部電極とは異なる電位に接続される複数の第2の内部電極が行方向に配置された第2の内部電極パターンとを有し、前記第1,第2の内部電極が、それぞれ、複数の第1の引き出し電極部及び複数の第2の引き出し電極部を有し、第1の内部電極と第2の内部電極とが異なる図形からなり、前記第1,第2の内部電極の各第1の引き出し電極部が第1の端子電極に電気的に接続され、前記第2の引き出し電極部が、前記第2の端子電極に電気的に接続され、前記第1の内部電極パターンの第1の内部電極と、前記第2の内部電極パターンの第2の内部電極とが列方向に並べられている。
図2は、本発明の第1の実施形態により得られる多端子型積層セラミック電子部品としての多端子型積層コンデンサを示す斜視図である。多端子型積層セラミックコンデンサ1は、焼結体2を有する。セラミック焼結体2は、対向し合う第1,第2の側面2a,2bと、端面2c,2dと、上面2e及び下面2fとを有する直方体状の形状を有する。
図7(a)及び(b)は、第2の実施形態の製造方法で用意される内部電極パターンを示す各模式的平面図であり、図8は、第2の実施形態で得られる多端子型の積層セラミックコンデンサを示す斜視図である。
図9(a)〜(c)は、本発明の第3の実施形態に係る多端子型積層セラミックコンデンサの製造方法を説明するための図であり、(a)及び(b)は積層される内部電極パターンを示す各平面図であり、(c)はマザーの積層体中における内部電極パターンの積層状態を説明するための模式的平面図である。図9(a)〜(c)は、第1の実施形態において示した図1(a)〜(c)に相当する。
図11(a)及び(b)は、第4の実施形態の多端子型積層セラミックコンデンサの製造方法に説明するための図であり、図11(a)及び(b)は、それぞれ、第1,第2のマザーのセラミックグリーンシート上に形成される内部電極パターンを示す模式的平面図である。第4の実施形態では、各内部電極パターンを構成している内部電極において、セラミック焼結体2の端面2c,2d(図2参照)方向に延びる引き出し電極部13a,14a,14bが設けられている。そして、端面2c,2dを結ぶ方向において隣接する内部電極4の引き出し電極部13aと、内部電極5の引き出し電極部14bとが、両者の中心を超えて相手側に向かって延ばされている。
図12(a)〜(c)は、本発明の第5の実施形態に係る製造方法を説明するための図であり、図12(a)〜(c)は、第1の実施形態について示した図1(a)〜(c)に相当する。すなわち、図12(a)及び(b)は、第1,第2のマザーのセラミックグリーンシート上に形成される各内部電極パターンを示し、(c)は、得られたマザーの積層体の模式的平面断面図である。
図15(a)及び(b)は、第6の実施形態に係る製造方法を説明するための図であり、第1の実施形態について示した図1(a)及び(b)に相当する図である。
2…セラミック焼結体
2a,2b…第1,第2の側面
2c,2d…端面
2e…上面
2f…下面
3a〜3n…第1〜第8の端子電極
4…内部電極
4a〜4d…引き出し電極部
4A〜4D…内部電極
5…内部電極
5a〜5d…引き出し電極部
5A〜5C…内部電極
6…マザーの積層体
13a,13b,14a,14b…引き出し電極部
Claims (6)
- 複数枚の内部電極が埋設されたセラミック焼結体と、前記セラミック焼結体の第1の側面に形成された複数の第1の端子電極と、前記第1の側面と対向する第2の側面に形成された複数の第2の端子電極とを備え、前記各内部電極が、第1の側面に引き出される複数の第1の電極引き出し部と、第2の側面に引き出される第2の引き出し電極部とを有する多端子型積層セラミック電子部品の製造方法であって、
前記内部電極がマトリックス状に複数形成された内部電極パターンが印刷されたマザーのセラミックグリーンシートを用意する工程と、
複数枚の前記マザーのセラミックグリーンシートを積層し、内部電極パターンが印刷されていないマザーのセラミックグリーンシートを上下に積層し、マザーの積層体を得る工程と、
前記マザーの積層体を厚み方向に切断し、個々の多端子型積層セラミック電子部品単位の積層体チップを得る工程と、
前記積層体チップを焼成し、セラミック焼結体を得る工程と、
前記セラミック焼結体の焼成に先立ち、あるいは焼成後に前記第1,第2の端子電極を形成する工程とを備え、
前記セラミックグリーンシート上に形成されている内部電極パターンとして、隣り合う内部電極の内、一方の内部電極の複数の第2の引き出し電極部と、他方の内部電極の第1の引き出し電極部とが連結されておらず、かつ該セラミックグリーンシート上において、前記第1,第2の側面の延びる方向に相当する方向において交互に配置されている内部電極パターンを用いることを特徴とする、多端子型積層セラミック電子部品の製造方法。 - 複数枚の内部電極が埋設されたセラミック焼結体と、前記セラミック焼結体の第1の側面に形成された複数の第1の端子電極と、前記第1の側面と対向する第2の側面に形成された複数の第2の端子電極とを備え、前記各内部電極が、第1の側面に引き出される複数の第1の電極引き出し部と、第2の側面に引き出される第2の引き出し電極部とを有する多端子型積層セラミック電子部品の製造方法であって、
前記内部電極がマトリックス状に複数形成された内部電極パターンが印刷されたマザーのセラミックグリーンシートを用意する工程と、
複数枚の前記マザーのセラミックグリーンシートを積層し、内部電極パターンが印刷されていない第2のマザーのセラミックグリーンシートを上下に積層し、マザーの積層体を得る工程と、
前記マザーの積層体を厚み方向に切断し、個々の多端子型積層セラミック電子部品単位の積層体チップを得る工程と、
前記積層体チップを焼成し、セラミック焼結体を得る工程と、
前記セラミック焼結体の焼成に先立ち、あるいは焼成後に前記第1,第2の端子電極を形成する工程とを備え、
前記セラミックグリーンシート上に形成されている内部電極パターンとして、隣り合う内部電極の内、一方の内部電極の第2の引き出し電極部と、他方の内部電極の第1の引き出し電極部とが連結されておらず、かつ一方の内部電極の引き出し電極部の先端が、他方の内部電極の引き出し電極部間に入り込んでいる内部電極パターンを用いることを特徴とする、多端子型積層セラミック電子部品の製造方法。 - 複数枚の内部電極が埋設されたセラミック焼結体と、前記セラミック焼結体の第1の側面に形成された複数の第1の端子電極と、前記第1の側面と対向する第2の側面に形成された複数の第2の端子電極とを備え、前記各内部電極が、第1の側面に引き出される複数の第1の電極引き出し部と、第2の側面に引き出される第2の引き出し電極部とを有する多端子型積層セラミック電子部品の製造方法であって、
前記内部電極がマトリックス状に複数形成された内部電極パターンが印刷されたマザーのセラミックグリーンシートを用意する工程と、
複数枚の前記マザーのセラミックグリーンシートを積層し、内部電極パターンが印刷されていない第2のマザーのセラミックグリーンシートを上下に積層し、マザーの積層体を得る工程と、
前記マザーの積層体を厚み方向に切断し、個々の多端子型積層セラミック電子部品単位の積層体チップを得る工程と、
前記積層体チップを焼成し、セラミック焼結体を得る工程と、
前記セラミック焼結体の焼成に先立ち、あるいは焼成後に前記第1,第2の端子電極を形成する工程とを備え、
前記セラミックグリーンシート上に形成されている内部電極パターンとして、隣り合う内部電極の内、一方の内部電極の第2の引き出し電極部と、他方の内部電極の第1の引き出し電極部とが連結されておらず、一方または他方の内部電極の引き出し電極部の先端が、他方または一方の内部電極の引き出し電極部間に入り込んでない内部電極パターンを用いることを特徴とする、多端子型積層セラミック電子部品の製造方法。 - 前記内部電極パターンが形成された複数枚のマザーのセラミックグリーンシートを積層するに当り、上層の内部電極パターンの内部電極の第1,第2の引き出し電極部の位置と、下層の内部電極パターンの相当する位置にある内部電極の第1,第2の引き出し電極部の位置とが第1,第2の側面の延びる方向において交互にずらされて、複数枚の前記マザーのセラミックグリーンシートが積層される、請求項1〜3のいずれかに記載の多端子型積層セラミック電子部品の製造方法。
- 前記セラミックグリーンシート上に形成されている前記内部電極パターンが、複数の第1の内部電極が行方向に配置された第1の内部電極パターンと、前記第1の内部電極とは異なる電位に接続される複数の第2の内部電極が行方向に配置された第2の内部電極パターンとを有し、
前記第1,第2の内部電極が、それぞれ、複数の第1の引き出し電極部及び複数の第2の引き出し電極部を有し、第1の内部電極と第2の内部電極とが異なる図形からなり、前記第1,第2の内部電極の各第1の引き出し電極部が第1の端子電極に電気的に接続され、前記第2の引き出し電極部が、前記第2の端子電極に電気的に接続され、前記第1の内部電極パターンの第1の内部電極と、前記第2の内部電極パターンの第2の内部電極とが列方向に並べられている、請求項1〜4のいずれか1項に記載の多端子型積層セラミック電子部品の製造方法。 - 前記焼結体が前記第1,第2の側面を連結している第1,第2の端面をさらに備え、前記第1,第2の端面に引き出された第3,第4の引き出し電極部をさらに備える、請求項1〜5のいずれかに記載の多端子型積層セラミック電子部品の製造方法。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003337736A JP4059181B2 (ja) | 2003-09-29 | 2003-09-29 | 多端子型積層セラミック電子部品の製造方法 |
US10/896,894 US7316755B2 (en) | 2003-09-29 | 2004-07-23 | Method of producing multi-terminal type laminated ceramic electronic component |
KR1020040076470A KR100572512B1 (ko) | 2003-09-29 | 2004-09-23 | 다단자형 적층 세라믹 전자부품의 제조방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003337736A JP4059181B2 (ja) | 2003-09-29 | 2003-09-29 | 多端子型積層セラミック電子部品の製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2005108986A JP2005108986A (ja) | 2005-04-21 |
JP4059181B2 true JP4059181B2 (ja) | 2008-03-12 |
Family
ID=34373285
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2003337736A Expired - Lifetime JP4059181B2 (ja) | 2003-09-29 | 2003-09-29 | 多端子型積層セラミック電子部品の製造方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US7316755B2 (ja) |
JP (1) | JP4059181B2 (ja) |
KR (1) | KR100572512B1 (ja) |
Families Citing this family (31)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4637674B2 (ja) * | 2005-07-26 | 2011-02-23 | 京セラ株式会社 | 積層コンデンサ |
WO2007074598A1 (ja) * | 2005-12-26 | 2007-07-05 | Sanyo Electric Co., Ltd. | 電気回路装置 |
US7145429B1 (en) * | 2006-01-26 | 2006-12-05 | Tdk Corporation | Multilayer capacitor |
JP4400583B2 (ja) | 2006-03-01 | 2010-01-20 | Tdk株式会社 | 積層コンデンサ及びその製造方法 |
JP4773252B2 (ja) * | 2006-04-11 | 2011-09-14 | 太陽誘電株式会社 | 積層コンデンサ |
JP4757695B2 (ja) * | 2006-04-14 | 2011-08-24 | Tdk株式会社 | 検査用チップ型電子部品及び実装状態検査方法 |
JP2008147211A (ja) * | 2006-12-06 | 2008-06-26 | Matsushita Electric Ind Co Ltd | 積層セラミック電子部品の製造方法 |
KR100849791B1 (ko) * | 2007-03-12 | 2008-07-31 | 삼성전기주식회사 | 캐패시터 내장형 인쇄회로기판 |
KR100910457B1 (ko) | 2007-09-28 | 2009-08-04 | 삼성전기주식회사 | 내장형 박막 캐패시터 |
JP4697313B2 (ja) * | 2009-01-23 | 2011-06-08 | Tdk株式会社 | 積層コンデンサ及びその製造方法 |
KR101079509B1 (ko) * | 2009-10-09 | 2011-11-03 | 삼성전기주식회사 | 적층형 칩 커패시터 |
JP6029491B2 (ja) * | 2013-02-26 | 2016-11-24 | 株式会社村田製作所 | 積層セラミック電子部品の製造方法 |
KR102061504B1 (ko) * | 2013-04-22 | 2020-02-17 | 삼성전기주식회사 | 적층 세라믹 커패시터 및 그 실장 기판 |
KR101674724B1 (ko) | 2014-08-25 | 2016-11-09 | 주식회사 엔케이 | 단열블록 고정턱이 형성된 서포트 구조체 및 이를 이용한 2중벽 탱크 |
CA3021580A1 (en) | 2015-06-25 | 2016-12-29 | Barry L. Merriman | Biomolecular sensors and methods |
KR102536008B1 (ko) | 2015-08-07 | 2023-05-23 | 비쉐이 데일 일렉트로닉스, 엘엘씨 | 고전압 애플리케이션을 위한 몰딩 바디 및 몰딩 바디를 구비한 전기 디바이스 |
CN109071212A (zh) | 2016-01-28 | 2018-12-21 | 罗斯韦尔生物技术股份有限公司 | 使用大规模分子电子传感器阵列测量分析物的方法和装置 |
WO2017132567A1 (en) | 2016-01-28 | 2017-08-03 | Roswell Biotechnologies, Inc. | Massively parallel dna sequencing apparatus |
EP3882616A1 (en) | 2016-02-09 | 2021-09-22 | Roswell Biotechnologies, Inc | Electronic label-free dna and genome sequencing |
US10597767B2 (en) | 2016-02-22 | 2020-03-24 | Roswell Biotechnologies, Inc. | Nanoparticle fabrication |
US9829456B1 (en) * | 2016-07-26 | 2017-11-28 | Roswell Biotechnologies, Inc. | Method of making a multi-electrode structure usable in molecular sensing devices |
KR102622275B1 (ko) | 2017-01-10 | 2024-01-05 | 로스웰 바이오테크놀로지스 인코포레이티드 | Dna 데이터 저장을 위한 방법들 및 시스템들 |
CN110520517A (zh) | 2017-01-19 | 2019-11-29 | 罗斯威尔生命技术公司 | 包括二维层材料的固态测序装置 |
CN110546276A (zh) | 2017-04-25 | 2019-12-06 | 罗斯威尔生命技术公司 | 用于分子传感器的酶电路 |
US10508296B2 (en) | 2017-04-25 | 2019-12-17 | Roswell Biotechnologies, Inc. | Enzymatic circuits for molecular sensors |
EP4023764A3 (en) | 2017-05-09 | 2022-09-21 | Roswell Biotechnologies, Inc. | Binding probe circuits for molecular sensors |
WO2019046589A1 (en) | 2017-08-30 | 2019-03-07 | Roswell Biotechnologies, Inc. | PROCESSIVE ENZYME MOLECULAR ELECTRONIC SENSORS FOR STORING DNA DATA |
EP3694990A4 (en) | 2017-10-10 | 2022-06-15 | Roswell Biotechnologies, Inc. | METHODS, APPARATUS AND SYSTEMS FOR NON-AMPLIFICATION DNA DATA STORAGE |
JP7006879B2 (ja) * | 2018-09-13 | 2022-02-10 | 太陽誘電株式会社 | 積層セラミックコンデンサ及び回路基板 |
US12146852B2 (en) | 2019-09-06 | 2024-11-19 | Roswell Biotechnologies, Inc. | Methods of fabricating nanoscale structures usable in molecular sensors and other devices |
CN115764227B (zh) * | 2022-10-28 | 2023-07-04 | 广东微容电子科技有限公司 | 一种三端子多层陶瓷电容式滤波器生坯芯片的制备方法 |
Family Cites Families (27)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3192086A (en) * | 1960-06-16 | 1965-06-29 | Rca Corp | Methods for manufacturing multilayered monolithic ceramic bodies |
US4328530A (en) * | 1980-06-30 | 1982-05-04 | International Business Machines Corporation | Multiple layer, ceramic carrier for high switching speed VLSI chips |
US4347650A (en) * | 1980-09-22 | 1982-09-07 | Avx Corporation | Method of making marginless multi-layer ceramic capacitors |
JPS61183913A (ja) * | 1985-02-08 | 1986-08-16 | 株式会社村田製作所 | 積層コンデンサ |
JPS6414912U (ja) * | 1987-07-16 | 1989-01-25 | ||
US4831494A (en) * | 1988-06-27 | 1989-05-16 | International Business Machines Corporation | Multilayer capacitor |
JP2974833B2 (ja) * | 1991-07-31 | 1999-11-10 | 太陽誘電株式会社 | 積層磁器コンデンサの製造方法 |
JPH06140279A (ja) * | 1992-09-11 | 1994-05-20 | Murata Mfg Co Ltd | 積層セラミック電子部品の焼成方法 |
DE4314393A1 (de) * | 1993-04-30 | 1994-11-03 | Hollingsworth Gmbh | Verfahren zum Schären von Fäden sowie Schärmaschine |
JPH10275736A (ja) * | 1997-03-28 | 1998-10-13 | Tdk Corp | 積層基板の切断位置の良否判定方法と積層セラミック電子部品 |
US5880925A (en) * | 1997-06-27 | 1999-03-09 | Avx Corporation | Surface mount multilayer capacitor |
JP2991175B2 (ja) * | 1997-11-10 | 1999-12-20 | 株式会社村田製作所 | 積層コンデンサ |
JP3336954B2 (ja) * | 1998-05-21 | 2002-10-21 | 株式会社村田製作所 | 積層コンデンサ |
JP3642462B2 (ja) * | 1999-03-03 | 2005-04-27 | Tdk株式会社 | 積層部品の製造方法 |
JP2001015373A (ja) * | 1999-06-28 | 2001-01-19 | Murata Mfg Co Ltd | 積層セラミック電子部品の製造方法及び積層セラミック電子部品 |
JP3489728B2 (ja) * | 1999-10-18 | 2004-01-26 | 株式会社村田製作所 | 積層コンデンサ、配線基板および高周波回路 |
US6292351B1 (en) * | 1999-11-17 | 2001-09-18 | Tdk Corporation | Multilayer ceramic capacitor for three-dimensional mounting |
JP2001167969A (ja) | 1999-12-06 | 2001-06-22 | Tdk Corp | 三次元搭載用多端子積層セラミックコンデンサ |
US6441459B1 (en) * | 2000-01-28 | 2002-08-27 | Tdk Corporation | Multilayer electronic device and method for producing same |
JP3563664B2 (ja) | 2000-03-30 | 2004-09-08 | Tdk株式会社 | 積層型電子回路部品及び積層型電子回路部品の製造方法 |
JP3489737B2 (ja) * | 2000-12-15 | 2004-01-26 | Tdk株式会社 | 積層セラミックコンデンサの製造方法及び印刷製版装置 |
JP3502988B2 (ja) * | 2001-07-16 | 2004-03-02 | Tdk株式会社 | 多端子型の積層セラミック電子部品 |
US6757152B2 (en) * | 2001-09-05 | 2004-06-29 | Avx Corporation | Cascade capacitor |
JP3985557B2 (ja) * | 2002-03-19 | 2007-10-03 | 松下電器産業株式会社 | 積層セラミック電子部品およびその製造方法 |
TWI260657B (en) * | 2002-04-15 | 2006-08-21 | Avx Corp | Plated terminations |
US6819543B2 (en) * | 2002-12-31 | 2004-11-16 | Intel Corporation | Multilayer capacitor with multiple plates per layer |
JP3897745B2 (ja) * | 2003-08-29 | 2007-03-28 | Tdk株式会社 | 積層コンデンサ及び積層コンデンサの実装構造 |
-
2003
- 2003-09-29 JP JP2003337736A patent/JP4059181B2/ja not_active Expired - Lifetime
-
2004
- 2004-07-23 US US10/896,894 patent/US7316755B2/en not_active Expired - Lifetime
- 2004-09-23 KR KR1020040076470A patent/KR100572512B1/ko not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
US20050067086A1 (en) | 2005-03-31 |
KR20050031400A (ko) | 2005-04-06 |
US7316755B2 (en) | 2008-01-08 |
JP2005108986A (ja) | 2005-04-21 |
KR100572512B1 (ko) | 2006-04-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4059181B2 (ja) | 多端子型積層セラミック電子部品の製造方法 | |
JP4905498B2 (ja) | 積層型セラミック電子部品 | |
JP4867999B2 (ja) | 積層コンデンサ | |
JP2019134066A (ja) | 電子部品 | |
JP2008091400A (ja) | 積層セラミックコンデンサ及びその製造方法 | |
JP2018157029A (ja) | 電子部品 | |
WO2018056319A1 (ja) | 電子部品及び電子部品装置 | |
JP7103573B2 (ja) | キャパシタ及びその製造方法 | |
JP5170066B2 (ja) | 積層コンデンサ | |
JP2010186884A (ja) | 積層コンデンサ及び積層コンデンサの製造方法 | |
JP5251834B2 (ja) | 積層コンデンサ | |
JP4618362B2 (ja) | 積層コンデンサの製造方法 | |
JP7548195B2 (ja) | 積層セラミックコンデンサ | |
JP6784183B2 (ja) | 積層コイル部品 | |
JP4618361B2 (ja) | 積層コンデンサの製造方法 | |
JP2001076952A (ja) | 積層セラミック電子部品及びその製造方法 | |
JPH11135356A (ja) | 積層セラミックコンデンサ | |
JP2002246752A (ja) | セラミック多層基板のビアホール構造 | |
JP2005340664A (ja) | コンデンサ | |
JP4975668B2 (ja) | 積層型コンデンサ及びその実装構造 | |
JP4816708B2 (ja) | 積層コンデンサの製造方法 | |
JP2006147793A (ja) | 積層型コンデンサ | |
JP2012221995A (ja) | 積層型電子部品 | |
JP2958527B1 (ja) | セラミック電子部品 | |
JP2016192472A (ja) | 積層セラミックコンデンサ |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20050524 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20070711 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20070724 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20070919 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20071127 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20071210 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101228 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4059181 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101228 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111228 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111228 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121228 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131228 Year of fee payment: 6 |
|
EXPY | Cancellation because of completion of term |