JP3721620B2 - Parallel integrated solar cell - Google Patents
Parallel integrated solar cell Download PDFInfo
- Publication number
- JP3721620B2 JP3721620B2 JP32492495A JP32492495A JP3721620B2 JP 3721620 B2 JP3721620 B2 JP 3721620B2 JP 32492495 A JP32492495 A JP 32492495A JP 32492495 A JP32492495 A JP 32492495A JP 3721620 B2 JP3721620 B2 JP 3721620B2
- Authority
- JP
- Japan
- Prior art keywords
- layer
- photovoltaic unit
- photovoltaic
- layers
- unit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02E—REDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
- Y02E10/00—Energy generation through renewable energy sources
- Y02E10/50—Photovoltaic [PV] energy
Landscapes
- Photovoltaic Devices (AREA)
Description
【0001】
【発明の属する技術分野】
本発明は、基板上に形成される集積化太陽電池において、電流利得および電圧利得をともに大きくすることのできる構造に関するものである。
【0002】
【従来の技術】
低コストの太陽電池として非晶質シリコン太陽電池が注目されて久しいが、そのエネルギー変換効率の低さと光劣化現象により、実用化においては結晶系シリコンに遅れを取っているのが現状である。中でも光劣化現象が重要視されているが、この光劣化現象は、発電に寄与する光活性層の膜厚が薄いほど少なくなることが知られている。しかしながら、エネルギー変換効率は光活性層が薄くなるほど低下する傾向にあり、両者がトレードオフの関係となることから、2つの非晶質シリコン太陽電池素子を重畳形成し、光入射側となる上側素子の光活性層を薄くして短波長光を吸収し、これを透過する長波長光を膜厚を厚くした下側素子で吸収する、いわゆるタンデム構造が提案されている。
【0003】
このタンデム構造は、膜厚の厚い下側素子への短波長光の入射量が減少し、かつ上側素子の膜厚も薄いことから、光劣化の改善効果が確認されている。しかしこのタンデム構造は、2つの太陽電池素子が重畳された構造であって、上下側素子同士が直列接続となる為、全体としての出力電流が、低い方に規制されるという問題がある。
【0004】
そこでこの問題を解決する為、基板上で2種類の太陽電池素子を重畳形成しながら、両者を並列接続する構造が種々提案されている。
【0005】
先ず特開昭61−75567号公報に記載のもの(以下従来例1と称す)は、図9に示すように、複数個の第1単位発電膜40…を直列接続した第1の光起電力素子42と、複数個の第2単位発電膜44…を直列接続した第2の光起電力素子46とをその両端で並列接続させるとともに、第1および第2の光起電力素子42,46の出力電圧がほぼ等しくなるよう、それぞれの単位発電膜40,44の直列数を設定したものである。
【0006】
次に、特開平2−378号公報に記載のもの(以下従来例2と称す)は、図10に示すように、p−i−n接合を有する少なくとも2個の非晶質シリコン太陽電池素子48,50を重ね合わせ、それぞれの太陽電池素子の出力端を並列に接続したものである。
【0007】
さらに特開平4−22176号公報に記載のもの(以下従来例3と称す)は、従来例2において出力と光劣化率を最適化する為に、重畳形成されるそれぞれの光活性層の膜厚範囲を限定するものである。具体的には、最下部の光活性層48iを3000Å以上、最下部とは異なる光活性層50iを1500Å以下とし、なおかつ両者の膜厚比を2〜2.5:1としている。
【0008】
【発明が解決しようとする問題点】
しかしながら、上記従来例1〜3のそれぞれには、以下のような問題点があった。先ず従来例1については、2つの光起電力素子42,46の最終的な出力電圧を、それを構成する第1および第2単位発電膜40,44の直列接続段数の増減によって整合させている。従って、常に上記第1および第2単位発電膜40,44の直列接続数の比を、当該単位発電膜40,44の出力電圧の比に基づいて設定しなければならないため、設計の自由度が低くなる。これは、各光起電力素子42,46を構成する第1および第2単位発電膜40,44の直列接続数の比を、各単位発電膜40,44の出力電圧の比に基づく適当な整数比に設定しなければならないからである。
【0009】
次いで従来例2については、p−i−n構造を有する非晶質シリコン太陽電池素子48,50を、基板52上において重ね合わせたものであって、それぞれの非晶質シリコン太陽電池素子48,50の光学的禁制帯幅は等しい。従って、重ね合わされたそれぞれの非晶質シリコン太陽電池素子48,50の分光感度特性も同じであるので、入射光のうち、光学的禁制帯幅によって決まる限界波長までの光のみが発電に寄与するにとどまり、確かにそれまでのタンデム構造のものに比べて発電出力は向上するものの、発電に利用できる光の波長範囲は変わらない為、十分な発電出力の向上は望めない。
【0010】
さらに従来例3については、従来例2の光活性層(i層48i,50i)の膜厚を最適化したものであって、構造や光学的禁制帯幅等の基本的構成は従来例2と同一である。従って、従来例2と同様、確かにそれまでのタンデム構造のものに比べて発電出力は向上するものの、発電に利用できる光の波長範囲は変わらないことから、十分な発電出力の向上は望めない。
【0011】
【課題を解決するための手段】
本発明は、上記の従来例における種々の問題点を解決する為に発案されたものである。本発明の並列型集積化太陽電池では、光学的禁制帯幅の異なる複数の光起電力単位層を、電気的に並列接続しつつ重畳形成し、光の入射側から見て最上部の光起電力単位層の光学的禁制帯幅を最も広くすることで発電に寄与する太陽光の波長範囲を広げ、なおかつそれぞれの光起電力単位層の出力電圧を等しくしている。そして、横方向、すなわち基板面方向に隣設し合う光起電力単位層のそれぞれを、電気的に直列に接続している。
従って、最上部の光起電力単位層の基板面方向の直列接続数と、最上部以外の光起電力単位層の同直列接続数が等しくなる。そして、最上部以外の光起電力単位層のp−i−nまたはp−n接合の数を2つ以上とするか、あるいは1つのp−i−nまたはp−n接合においてフェルミレベルの位置を調製することで、各光起電力単位層の出力電圧をほぼ同一に整合させる。
【0012】
このような本発明は、具体的には、少なくとも一つのp−i−nまたはp−n接合を有する光学的禁制帯幅の異なる複数の光起電力単位層が、光の入射側に位置する光起電力単位層の光学的禁制帯幅が最も広く、かつそれぞれの光起電力単位層の出力電圧がほぼ等しくなるように、基板上に積層形成されるとともに、この積層された光起電力単位層が電気的に並列に接続されて、一つの単位素子が形成され、さらに該単位素子が基板面方向に複数並設してそれぞれ電気的に直列接続された構造により実現できる。
【0013】
そして、複数の光起電力単位層が、非晶質系の光活性層を有する第1の光起電力単位層と、結晶系の光活性層を有する第2の光起電力単位層であり、第1の光起電力単位層が光の入射側最上部に設けられた構成を取ることもできる。また、前記基板がガラス基板であり、複数の光起電力単位層が、非晶質シリコン系の光活性層を有する第1の光起電力単位層と、結晶シリコン系の光活性層を有する第2の光起電力単位層であり、前記ガラス基板の上に第2の光起電力単位層を形成し、その上に光の入射側となる第1の光起電力単位層を形成した構成を取ることもできる。
【0014】
さらに、複数の光起電力単位層が、非晶質シリコン系の光活性層を有する第1の光起電力単位層と、結晶シリコン系の光活性層を有する第2の光起電力単位層であり、さらに第2の光起電力単位層が2つのp−i−nまたはp−n接合が直列に重畳接続されたタンデム構造であって、第1の光起電力単位層が光の入射側最上部に設けられ、基板上でその面方向に配列設置された複数の第2の光起電力単位層上のそれぞれに第1の光起電力単位層が設けられて、第1および第2の光起電力単位層よりなる複数の単位素子が構成され、第1および第2の光起電力単位層の一導電型側となる第1電極同士を接続した接続用電極が、隣設される単位素子の第1および第2の光起電力単位層の逆導電型側となる第2電極に接続されることで複数の単位素子が電気的に直列接続された構成でもよい。
また、第 1 の光起電力単位層の光入射側をp層としてなること、前記基板がガラス基板であり、該ガラス基板の光入射側と反対の面に反射率の高い金属薄膜を形成してなることも好ましい。
【0015】
ここで、それぞれの光活性層がシリコン系である場合、簡便な製造方法によりながら、最上部を非晶質系で、また最上部以外を結晶系で構成できる。従って、容易に光学的禁制帯幅を異ならしめることができ、最上部の光起電力単位層を一つのp−i−nまたはp−n接合で、最上部以外の光起電力単位層を、少なくとも一つ、好ましくは二つのp−i−nまたはp−n接合で構成することにより、容易に出力電圧の整合を取ることができる。これは、非晶質シリコンによるp−i−n接合では、AM1.5/100mWにおける開放電圧が約0.9〜1.0Vである一方、結晶シリコンによるp−i−nまたはp−n接合では、非晶質シリコンの光起電力単位層からの透過光による開放電圧が、約0.45〜0.5Vとなるからである。
【0016】
【発明の実施の形態】
次に本発明の実施形態として、図面に基づいて構造を説明する。図1は、本発明の並列型集積化太陽電池の積層構造を表している。図例は、ガラス基板1上に形成された2つの光起電力単位層3,5からなる一つの単位素子7の要部断面構造を表し、非晶質シリコン系の光活性層(15i)を有する第1の光起電力単位層3と、結晶シリコン系の光活性層(11i,9n)を有する第2の光起電力単位層5からなり、さらに第2の光起電力単位層5が1つのp−i−n接合5aと、1つのp−n接合5bとが直列に重畳接続されたタンデム構造であって、第1の光起電力単位層3が光の入射側最上部に設けられたものである。
以下具体的に説明すると、ガラス基板1側から多結晶シリコンのボトムp+ 層9p+ 、多結晶シリコンのボトムn層9n、微結晶シリコンのボトムp層9p、微結晶シリコンのミドルn層11n、多結晶シリコンのミドルi層11i、微結晶シリコンのミドルp層11pを重畳形成してタンデム構造の第2の光起電力単位層5が構成され、さらにこの上に、絶縁層13としてのSiO2 層を介して、非晶質シリコンのトップn層15n、非晶質シリコンのトップi層15i、非晶質シリコンカーバイドのトップp層15pを積層した第1の光起電力単位層3が重畳形成され、これら第1の光起電力単位層3と第2の光起電力単位層5によって単位素子7が構成されている。
【0017】
次に、本図例の積層構造の製造方法について説明する。先ず、ガラス基板1上にp型不純物を高濃度にドーピングした非晶質シリコン膜を、プラズマCVD法等の方法によって形成する。次に、エキシマレーザーを照射して、このp型非晶質シリコン膜を結晶化させることで、ボトムp+ 層9p+ を得る。この上に、プラズマCVD法等により、化学的アニール作用を付与しながらn型不純物を僅かにドーピングした、光活性層となるn型の多結晶シリコン層を形成し、ボトムn層9nを得る。続いて、p型不純物をドーピングした微結晶シリコン層をプラズマCVD法等により形成し、ボトムp層9pを得る。このボトムp層9pは、光活性層(ボトムn層9n)に対して光の入射側になるので、p/n界面での再結合を低減しうる条件に設定される。
【0018】
続いて、このボトムp層9pの上に、n型不純物をドーピングした微結晶シリコン層をプラズマCVD法等により形成し、ミドルn層11nを得る。さらに続いて、プラズマCVD法等により、化学的アニール作用を付与しながら、光活性層となるi型の多結晶シリコン層を形成し、ミドルi層11iを得る。そしてこのミドルi層11iの上にp型不純物をドーピングした微結晶シリコン層をプラズマCVD法等により形成し、ミドルp層11pを得る。このミドルp層11pは、光活性層(ミドルi層11i)に対して光の入射側になるので、p/i界面での再結合を低減しうる条件に設定される。この状態で、第1のp+ ,n,p層9p+ 〜9pよりなる一つのp−n接合5bと、ミドルn,i,p層11n〜11pよりなる一つのp−i−n接合5aが直列に重畳接続され、第2の光起電力単位層5となる。ここでボトムp+ 層9p+ は、高濃度にドーピングされて低抵抗率を有し、p−n接合5bの第1電極として機能する。
【0019】
次に、第2の光起電力単位層5の極性と同順に第1の光起電力単位層3を重畳形成する場合には、この第2の光起電力単位層5の上に、プラズマCVD法やスパッタリング法によってSiO2 等の絶縁層13を形成し、続いてこの絶縁層13の上に、トップn層15nを形成する。このトップn層15nは、n型不純物をドーピングした非晶質シリコン層を、プラズマCVD法等により形成することで得られる。さらに同様にプラズマCVD法等により、光活性層となるi型の非晶質シリコン層と、p型不純物をドーピングした非晶質シリコンカーバイド層を順次形成し、トップi層15iとトップp層15pを得る。この第2の光起電力単位層5の上に形成されたトップn,i,p層15n〜15pよりなる一つのp−i−n接合が、第1の光起電力単位層3となる。
【0020】
そしてボトムp+ 層9p+ とトップn層15n、ミドルp層11pとトップp層15pとをそれぞれ接続すれば、2つの光起電力単位層3,5が並列接続となる。ここで、絶縁層13を設けずに、基板1側からボトムp+ 層9p+ →ボトムi層9i→ボトムn層9n→ミドルp層11p→ミドルi層11i→ミドルn層11nの順に積層した第2の光起電力単位層5の上に、トップn層15n,トップi層15i,トップp層15pを順次積層した第1の光起電力単位層3を重畳しても、2つの光起電力単位層を並列に接続することができる。
【0021】
このような構造においては、第1の光起電力単位層3を構成する非晶質シリコンの光学的禁制帯幅が約1.8eV、第2の光起電力単位層5を構成する多結晶シリコンでは約1.1eVであり、第1の光起電力単位層3を透過した入射光によって、第2の光起電力単位層5に光起電力が発生する。
すなわち、第1の光起電力単位層3が吸収しうる限界波長は1240(nm)÷1.8≒689nm、また第2の光起電力単位層5では約1127nmとなるので、理論上では、689〜1127nmまでの波長領域の光が、第2の光起電力単位層5で吸収されることになる。一方、光照射によって一つのp−i−n接合に発生する開放電圧は、p層とn層のフェルミレベルの差で決まるので、第1の光起電力単位層3において十分な電界強度を得る為の膜質条件においては、AM1.5,100mW/cm2 の光照条件下で0.9〜1.0Vとなる。また同照射条件下で第1の光起電力単位層3からの透過光、すなわち689〜1127nmの波長領域の入射光によって、第2の光起電力単位層5を構成しているp−i−n接合5aおよびp−n接合5bに発生する開放電圧は、それぞれ0.45〜0.5Vとなる。
【0022】
第2の光起電力単位層5は、1つのp−i−n接合5aと、1つのp−n接合5bが直列に接続されているので、発生する開放電圧は約0.9〜1.0Vとなり、第1の光起電力単位層3の開放電圧とほぼ一致する。そして、2つの光起電力単位層3,5が並列に接続されていることから、出力電流は両光起電力単位層3,5からの出力電流の和となる。
【0023】
図2は、非晶質シリコン(A)、レーザーアニールによる多結晶シリコン(B)、プラズマCVDによる多結晶シリコン(C)、単結晶シリコン(D)のそれぞれの光吸収特性を、横軸に光エネルギーを、縦軸に吸収係数を取って表している。そして図3に、第1の光起電力単位層3と第2の光起電力単位層5を構成しているそれぞれの光活性層の重畳状態における分光感度特性を、横軸に波長、縦軸に相対感度を取って表している。図中のAはトップi層15i、Bはミドルi層11i、Cはボトムi層9iの分光感度特性をそれぞれ示している。これら2つの図から明らかなように、図1の積層構造は、非晶質シリコンと結晶シリコンの波長範囲をカバーする特性を有していることがわかる。
【0024】
【実施例】
以下、本発明の実施例について説明する。
(実施例1)
図4に、本発明の実施例1の断面構造図を示す。図例は、2つの光起電力単位層3,5が、非晶質シリコン系の光活性層を有する第1の光起電力単位層3と、結晶シリコン系の光活性層を有する第2の光起電力単位層5であり、さらに第2の光起電力単位層5は2つのp−i−n接合5a,5bが直列に重畳接続されたタンデム構造であって、第1の光起電力単位層3が光の入射側の最上部に設けられ、基板1上でその面方向に配列設置された複数の第2の光起電力単位層5…上のそれぞれに第1の光起電力単位層3…が設けられて、第1および第2の光起電力単位層3,5よりなる複数の単位素子7…が構成され、第1および第2の光起電力単位層3,5の一導電型側となる第1電極17,17同士を接続した接続用電極19が、隣設される単位素子7の第1および第2の光起電力単位層3,5の逆導電型側となる第2電極21に接続されることで複数の単位素子7が電気的に直列接続された、並列型集積化太陽電池23である。
【0025】
以下さらに具体的に説明する。
先ず、ガラス基板1上に、モノシランガス(SiH4 )とジボランガス(B2 H6 )を原料に、プラズマCVD法によって高濃度にボロンをドーピングした非晶質シリコンを成膜し、これにエキシマレーザーを照射して結晶化することで、p型多結晶シリコンよりなるボトムp+ 層9p+ を形成した。次いでこのボトムp+ 層9p+ の上に、モノシランガスを原料に、プラズマCVD法によってi型多結晶シリコンよりなるボトムi層9iを成膜し、続いてこのボトムi層9iの上に、モノシランガスとホスフィンガス(PH3 )を原料に、プラズマCVD法によってn型微結晶シリコンよりなるボトムn層9nを形成した。
【0026】
さらに続いて、このボトムn層9nの上に、プラズマCVD法によって、モノシランガスとジボランガスを原料として微結晶シリコンよりなるミドルp層11p、モノシランガスを原料として多結晶シリコンよりなるミドルi層11i、モノシランガスとホスフィンガスを原料として微結晶シリコンよりなるミドルn層11nを順次積層し、ボトムp+ 層9p+ 〜ミドルn層11nまでの6層が積層された第2の光起電力単位層5を得た。ここでボトムp+ 層9p+ が、第2の光起電力単位層5の第1電極17として機能する。また、ボトムi層9iを、光活性層となりうる範囲で不純物をドーピングしたp層とすることもできる。この場合には、5bがp−n接合となる。
【0027】
次に、この第2の光起電力単位層5のミドルn層11nの上のほぼ全面に亙って、CVD法によりSnO2 よりなる中間電極層25を形成した。続いてプラズマCVD法によって、モノシランガスとホスフィンガスを原料として非晶質シリコンよりなるトップn層15n、モノシランガスを原料として非晶質シリコンよりなるトップi層15i、モノシランガスとジボランガスとメタンガス(CH4 )を原料として、非晶質シリコンカーバイドよりなるトップp層15pを順次積層した。このトップn層15n〜トップp層15pまでの3層によるp−i−n接合が、第1の光起電力単位層3となる。ここで中間電極層25が第1および第2の光起電力単位層3,5に共通した第2電極21となる。
【0028】
続いて、ボトムp+ 層9p+ 〜トップp層15pまでの10層の溶断による素子分離溝27の形成→ボトムi層9i〜トップp層15pまでの9層の溶断による第1の接続用段部29の形成→トップn層15n〜トップp層15pまでの3層の溶断による第2の接続用段部31の形成、の一連の処理を、酸素雰囲気中でエキシマレーザーを照射することによって行った。この状態では、図のようにボトムp+ 層9p+ 〜トップp層15pまでの10層の積層体からなる複数の単位素子7…が、基板1の面方向に配列設置された構造となる。また、この溶断時の酸化作用を利用して、端面ガードリング層33としてのSiO2 層を形成している。このように特定の層を残して他の層のみを溶断する際には、熱解析に基づいてレーザーの出力を調節した。しかしながら、ドーピングの有無によるエッチングレートの違いを利用したケミカルエッチング処理を用いてもよい。
次いでトップp層15pの上面、すなわち第1の光起電力単位層3上に、ITOの全面電極と金属の櫛型電極との積層構造よりなる第1電極17を形成した。そして最後に、第1および第2の光起電力単位層3,5の第1電極17,17同士を接続した接続用電極19を、隣設される単位素子7の第1および第2の光起電力単位層3,5の第2電極21に接続し、さらに両端部に取り出し電極35,35を形成して、実施例1の並列型集積化太陽電池23を得た。
【0029】
(実施例2)
図5に、本発明の実施例2の断面構造図を示す。実施例1と同様に、2つの光起電力単位層が、非晶質シリコン系の光活性層を有する第1の光起電力単位層3と、結晶シリコン系の光活性層を有する第2の光起電力単位層5であり、さらに第2の光起電力単位層5は、実施例1とは異なり1つのp−i−n接合5aと、1つのp−n接合5bが直列に重畳接続されたタンデム構造であって、第1の光起電力単位層3が光の入射側の最上部に設けられ、基板1上でその面方向に配列設置された複数の第2の光起電力単位層5…上のそれぞれに第1の光起電力単位層3…が設けられて、第1および第2の光起電力単位層3,5よりなる複数の単位素子7…が構成され、第1および第2の光起電力単位層3,5の一導電型側となる第1電極17,17同士を接続した接続用電極19が、隣設される単位素子7の第1および第2の光起電力単位層3,5の逆導電型側となる第2電極21,21のそれぞれに接続されることで複数の単位素子7…が電気的に直列接続された、並列型集積化太陽電池23である。
【0030】
以下さらに説明するが、基本的な製造方法は実施例1とほぼ同じなので、ここでの重複説明は省略し、構造のみを詳細に説明する。
ガラス基板1上に、p型非晶質シリコンにエキシマレーザーを照射することによって結晶化した多結晶シリコンよりなるボトムp+ 層9p+ 、n型多結晶シリコンよりなる光活性層としてのボトムn層9n、p型微結晶シリコンよりなるボトムp層9p、n型微結晶シリコンよりなるミドルn層11n、i型多結晶シリコンよりなるミドルi層11i、p型微結晶シリコンよりなるミドルp層11pが順次積層され、このボトムp+ 層9p+ 〜ミドルp層11pまでの6層の積層体によって、第2の光起電力単位層5が構成されている。ここでボトムp+ 層9p+ が、第2の光起電力単位層5の第1電極17になる。
【0031】
そして、ミドルp層11pの上には、第2の光起電力単位層5の感度波長領域に吸収のないSnO2 による第2電極21が設けられている。
【0032】
この第2の光起電力単位層5の第2電極21上には、SiO2 の絶縁層13と第1の光起電力単位層3の第1電極17となるSnO2 層が設けられ、さらにこの第1の光起電力単位層3の第1電極17の上に、n型非晶質シリコンよりなるトップn層15n、i型非晶質シリコンよりなるトップi層15i、p型非晶質シリコンカーバイドよりなるトップp層15pが順次積層され、このトップn層15n〜トップp層15pまでの3層の積層体によって、第1の光起電力単位層3が構成される。また、トップp層15pの上には、ITOの全面電極と金属の櫛型電極との積層構造よりなる第2電極21が形成されている。
【0033】
このように、ボトムp+ 層9p+ 〜トップp層15pまでの積層体により単位素子7が構成されている。そして、複数の単位素子7…が基板1の面方向に配列設置されるとともに、第1および第2の光起電力単位層3,5の第1電極17,17同士を接続した接続用電極19が、隣設される単位素子7の第1および第2の光起電力単位層3,5の第2電極21,21に接続され、さらに両端部に取り出し電極35,35が形成されて、実施例2の並列型集積化太陽電池23となっている。ここで、各光起電力単位層3,5間の短絡を防止する為、実施例1と同様、その側面にはSiO2 等のガードリング層33が設けられている。
【0034】
以上の2つの実施例では、第1および第2の光起電力単位層3,5の光活性層はそれぞれ非晶質シリコンと多結晶シリコンであり、先ず本発明の太陽電池23の特性に大きく影響を及ぼす第2の光起電力単位層5の単セルの電気特性を、2つのp−i−n接合を有する図4の積層構造において膜厚条件を変えて評価し、その結果を表1に掲げた。なお表中で、ミドル層とはミドルp層11p〜ミドルn層11nまでの積層部を、ボトム層とはボトムp+ 層9p+ 〜ボトムn層9nまでの積層部をそれぞれ表すものである。測定条件は、AM1.5,100mW/cm2 、25℃とした。
【0035】
【表1】
【0036】
このように、ボトムi層9iの膜厚が厚いほど、変換効率が高くなっている。これは短絡電流が増加していることから、ボトムi層9iが厚いほど透過光が減少し、より長波長光の感度が高くなる為と考えられる。
【0037】
さらに、実施例1および2の太陽電池の各層厚を変化させ、AM1.5,100mW/cm2 、25℃での電気特性を測定し、表2にその測定結果を掲げた。なお、実施例1および2の単位素子7は3直列であるが、評価に当たっては便宜上、一つの単位素子7を挟む接続用電極19と取り出し電極35の間にプローブを当てて測定した。従って、本表の開放端電圧を3倍すると、実施例1および2の太陽電池特性となる。また、ミドルi層とはi層11i、ボトムi層とはi層9iのことであり、ボトムおよびミドルp+ ,p,n層の各膜厚は、表1のものと同一とした。
【0038】
【表2】
【0039】
このように、ボトムi層9iおよびボトムn層9nの最も厚いもので、それぞれ15.1%と16.0%の変換効率が得られ、従来の非晶質シリコンによるタンデム型に比べて、大幅な変換効率の向上が見られた。これは、図2,図3で示したように、各光起電力単位層における吸収係数と分光感度特性によって、広い波長領域の光が効率的に発電に寄与している為である。また光劣化も殆ど無く、極めて信頼性の高いものが得られていることが確認できた。これは表中にもあるように、第1の光起電力単位層3のi層(トップi層15i)の膜厚が最大でも0.2μmであり、トップp層15pとトップn層15nによって形成されるトップi層15i内の電界強度が強く、キャリアの収集効率が高くなっている為と考えられる。
また、両者を比較すると実施例2の方が変換効率が高くなっているが、これは表から明らかなように、短絡電流の差によるものである。これは、光活性層となっているボトムi層9i、ボトムn層9nおよびミドルi層11iが、その膜中に取り込まれている酸素によるサーマルドナー効果によって若干n型にシフトしており、n側入射の場合には、発電に寄与する光活性領域の電界強度がp側入射に比べて弱くなり、キャリアの収集効率に差が生じているためと推察される。
【0040】
また、第2の光起電力単位層5の形成態様が前の2例と異なるものとして、図6、7の構造も考えられる。これらのものは図示するように、2つのp−i−n接合またはp−n接合を、基板1の面方向に直列接続して第2の光起電力単位層5が構成されたものである。以下、各例について説明する。なお、図6、7においては、第2の光起電力単位層5を構成する2つのp−i−nまたはp−n接合に上下関係がないため、以下の説明では、先のボトム、ミドルを第1のボトム、第2のボトムと表している。
先ず図6に示したものは、2つの光起電力単位層3,5が、非晶質シリコン系の光活性層を有する第1の光起電力単位層3と、結晶シリコン系の光活性層を有する第2の光起電力単位層5であり、さらに第2の光起電力単位層5は2つのp−i−n接合5a,5bが基板の面方向に並設して直列に接続された構造であって、第1の光起電力単位層3が光の入射側の最上部に設けられ、基板1上でその面方向に配列設置された複数の第2の光起電力単位層5…上のそれぞれに第1の光起電力単位層3…が設けられて、第1および第2の光起電力単位層3,5よりなる複数の単位素子7…が構成され、第1および第2の光起電力単位層3,5の一導電型側となる第1電極17,17同士を接続した接続用電極19が、隣設される単位素子7の第1および第2の光起電力単位層3,5の逆導電型側となる第2電極21に接続されることで、複数の単位素子7…が基板1上で電気的に直列接続された、並列型集積化太陽電池23である。
【0041】
以下さらに説明するが、基本的な製造方法は前記実施例1と同様の方法が用いられるので、ここでの重複説明は省略して構造のみを詳細に説明する。
ガラス基板1上に、p型非晶質シリコンにエキシマレーザーを照射することによって結晶化した、多結晶シリコンよりなるp+ 層36p+ 、プラズマCVD法によるi型多結晶シリコンよりなるi層36i、プラズマCVD法によるn型微結晶シリコンよりなるn層36n、が順次積層される。そして、素子分離溝27および分割溝37によって分割することにより、第1のボトムp+ 層9p+ 、第1のボトムi層9i、第1のボトムn層9nよりなる一方のp−i−n接合5bと、第2のボトムp+ 層11p+ 、第2のボトムi層11i、第2のボトムn層11nよりなる他方のp−i−n接合5aに分割され、これらより第2の光起電力単位層5が構成される。ここで、p+ 層36p+ の形成前に、基板1上には予め高融点金属よりなる金属電極38が設けられ、これが他方のp−i−n接合5aの第2のボトムp+ 層11p+ の接続取り出し用電極となっている。
一方のp−i−n接合5bの第1のボトムn層9nと、金属電極38との間には、直列接続用電極39が設けられ、これによって2つのp−i−n接合5a,5bが直列に接続されて、第2の光起電力単位層5が構成されている。ここで、一方のp−i−n接合5bの第1のボトムp+ 層9p+ が、第2の光起電力単位層5の第1電極17となる。この第2の光起電力単位層5は、言わば基板1上に形成された集積化薄膜多結晶シリコン太陽電池と見なせ、その具体的製造方法については後述するが、素子分離溝27および分割溝37をレーザー溶断によって形成する際の熱作用により、単位素子7およびp−i−n接合5a,5bの端面には、接続用電極19および直列接続用電極39によるp−n間ショートを防止する為のSiO2 のガードリング層33が形成されている。また直列接続用電極39は、一方のp−i−n接合5bの感度波長領域に吸収のないSnO2 等の透明導電材料や、金属による櫛形電極が用いられる。
さらに、第1および第2のボトムi層9i,11iを、光活性層となりうる範囲でp型不純物をドーピングしたp層とすることもできる。この場合には、p−n接合となる。
【0042】
一方のp−i−n接合5b上にのみ絶縁層13が設けられ、この上に中間電極層25を介して第1の光起電力単位層3が形成され、第2の光起電力単位層5と並列に接続される。すなわち、中間電極層25における他方のp−i−n接合5aの第2のボトムn層11nの部分と、トップn層15nの部分とが、第2および第1の光起電力単位層5,3の第2電極21にそれぞれ相当しており、図から明らかなように、中間電極層25がこれら2つの第2電極21,21の機能を併せ持っている。なお中間電極層25にも、p−i−n接合5a,5bの感度波長領域に吸収のないSnO2 等の透明導電材料や、金属による櫛形電極が用いられる。
第1の光起電力単位層3は、前記実施例と同様、n型非晶質シリコンよりなるトップn層15n、i型非晶質シリコンよりなるトップi層15i、p型非晶質シリコンカーバイドよりなるトップp層15pが順次積層された積層体によって構成され、各層はプラズマCVD法によって形成することができる。トップp層15pの上には、ITOの全面電極と金属の櫛型電極との積層構造よりなる第1電極17が形成されている。
【0043】
そして図示するように、一方のp−i−n接合5bと他方のp−i−n接合5aが基板1上にその面方向に直列接続された第2の光起電力単位層5と、第1の光起電力単位層3とが重畳された構造の単位素子7…が、基板1の面方向に複数個配列設置され、第1および第2の光起電力単位層3,5の第1電極17,17同士を接続した接続用電極19が、隣設される単位素子7の第1および第2の光起電力単位層3,5の第2電極21,21、すなわち、中間電極層25に接続され、さらに両端部に取り出し電極35,35が形成されて、並列型集積化太陽電池23となっている。
【0044】
次に、図7に示すものは、第2の光起電力単位層5のp−n接合方向が、図6の例とは逆のタイプのものである。図示するように、2つの光起電力単位層3,5が、非晶質シリコン系の光活性層を有する第1の光起電力単位層3と、結晶シリコン系の光活性層を有する第2の光起電力単位層5であり、さらに第2の光起電力単位層5は2つのp−n接合5a,5bが基板の面方向に並設して直列に接続された構造であって、第1の光起電力単位層3が光の入射側の最上部に設けられ、基板1上でその面方向に配列設置された複数の第2の光起電力単位層5…上のそれぞれに第1の光起電力単位層3…が設けられて、第1および第2の光起電力単位層3,5よりなる複数の単位素子7…が構成され、第1および第2の光起電力単位層3,5の一導電型側となる第1電極17,17同士を接続した接続用電極19が、隣設される単位素子7の第1および第2の光起電力単位層3,5の逆導電型側となる第2電極21,21のそれぞれに接続されることで、複数の単位素子7…が基板1上で電気的に直列接続された、並列型集積化太陽電池23である。
【0045】
以下さらに説明するが、基本的な製造方法は前記実施例1と同様の方法が用いられるので、ここでの重複説明は省略して構造のみを詳細に説明する。
ガラス基板1上に、p型非晶質シリコンにエキシマレーザーを照射することによって結晶化した多結晶シリコンよりなるp+ 層36p+ 、プラズマCVD法によるn型多結晶シリコンよりなるn層36n、プラズマCVD法によるp型微結晶シリコンよりなるp層36p、が順次積層される。そして、素子分離溝27および分割溝37によって分割することにより、第1のボトムp+ 層9p+ 、第1のボトムn層9n、第1のボトムp層9pよりなる一方のp−n接合5bと、第2のボトムp+ 層11p+ 、第2のボトムn層11n、第2のボトムp層11pよりなる他方のp−n接合5aに分割され、これらより第2の光起電力単位層5が構成される。
ここで、p+ 層36p+ の形成前に、基板1上には予め高融点金属よりなる金属電極38が設けられ、これが他方のp−n接合5aの第2のボトムp+ 層11p+ の接続取り出し用電極となっている。
一方のp−n接合5bの第1のボトムp層9pと金属電極38との間には、直列接続用電極39が設けられ、これによって2つのp−n接合5a,5bが直列に接続され、また他方のp−n接合5aの第2のボトムp層11p上には第2電極21が設けられ、第2の光起電力単位層5が構成されている。ここで、一方のp−n接合5bの第1のボトムp+ 層9p+ が、第2の光起電力単位層5の第1電極17となっている。
この第2の光起電力単位層5も、言わば基板1上に形成された集積化薄膜多結晶シリコン太陽電池と見なせ、素子分離溝27および分割溝37をレーザー溶断によって形成する際の熱作用により、単位素子7およびp−n接合5a,5bの端面に、接続用電極19および直列接続用電極39によるp−n間ショートを防止する為のSiO2 のガードリング層33が形成されている。また第2電極21および直列接続用電極39は、第2の光起電力単位層5の感度波長領域に吸収のないSnO2 等の透明導電材料や、金属による櫛形電極が用いられる。
【0046】
2つのp−n接合5a,5b上には絶縁層13が設けられ、第1電極17を介して第1の光起電力単位層3が形成され、接続用電極19によって第2の光起電力単位層5と並列に接続されている。ここで、第1電極17は、第2の光起電力単位層5の感度波長領域に吸収のないSnO2 等の透明導電材料や、金属による櫛形電極が用いられる。そして第1の光起電力単位層3は、n型非晶質シリコンよりなるトップn層15n、i型非晶質シリコンよりなるトップi層15i、p型非晶質シリコンカーバイドよりなるトップp層15pが順次積層された積層体によって構成され、各層はプラズマCVD法によって形成することができる。トップp層15pの上には、ITOの全面電極と金属の櫛型電極との積層構造よりなる第2電極21が形成されている。
【0047】
そして図示するように、一方のp−n接合5bと他方のp−n接合5aが、基板1上にその面方向に直列接続された第2の光起電力単位層5と、第1の光起電力単位層3とが重畳された構造の複数の単位素子7…が、基板1の面方向に配列設置され、第1および第2の光起電力単位層3,5の第1電極17,17同士を接続した接続用電極19が、隣設される単位素子7の第1および第2の光起電力単位層3,5の第2電極21,21に接続され、さらに両端部に取り出し電極35,35が形成されて、並列型集積化太陽電池23となっている。
【0048】
この図6、7に示した構造は、第2の光起電力単位層5を構成する2つのp−i−n接合やp−n接合が、基板1の面方向に直列に接続されたものである。従って、第1および第2のボトムi層9i,11i、および同n層9n,11nの膜厚を、その光透過特性の制約の下で決定する必要がなく、第2の光起電力層5として最大の変換効率が得られる膜厚に、自由に設定することができる。
【0049】
また図6、7に示す構造における第2の光起電力単位層5は、前述のように言わば基板1上に形成された集積化薄膜多結晶シリコン太陽電池と見なせるが、以下にその製造方法について、図8を参照しつつ説明する。
図8は、集積化薄膜多結晶シリコン太陽電池の製造工程を、順を追って模式的に表した部分断面図である。以下、p−i−n接合の場合を例にとり、順に説明する。
先ずガラス基板1上に、接続取り出し用の金属電極38をパターンニング形成し、その上にp型非晶質シリコンにエキシマレーザーを照射することによって結晶化した多結晶シリコンよりなるp+ 層36p+ を形成し、レーザー溶断によって分割して第1および第2のp+ 層9p´,11p´を形成する(工程A)。この金属電極38はクロムやモリブデン、あるいはタングステン等の高融点金属が望ましく、p+ 層領域の一部に形成してもよいし、p+ 層全域をカバーしうる櫛型のものでもよい。
次に、この第1および第2のp+ 層9p´,11p´の上に跨がって、プラズマCVD法によるi型多結晶シリコンよりなるi層36i、プラズマCVD法によるn型微結晶シリコンよりなるn層36n、第2電極21となるITOやSnO2 等の透明導電材料の全面電極36eが順次積層される(工程B)。
続いて、酸素雰囲気下で、集光したエキシマレーザービームやYAGレーザービームを照射することで、積層体のうちの金属電極38以外を部分的に溶断して分割溝37を形成し、2つのp−i−n接合5a,5bを形成する。なおこの時のレーザー溶断による熱作用と雰囲気下の過剰な酸素の存在によって、p−i−n接合5a,5bの端面には、p−nショートの防止層として機能するSiO2 のガードリング層33が形成される(工程C)。
そして、金属電極38の分割溝37への露出部と、隣設するp−i−n接合5bの第2電極21との間に直列接続用電極39を形成して、直列接続が完成する(工程D)。この直列接続用電極39は第2電極21と接触しておれば事足りるが、より電流の収集効率を高くする為に、第2電極21上の全面にわたって櫛型に形成した金属電極や、ITOやSnO2 等の透明導電材料による全面電極でもよい。
以上のように、本発明に適用しうる集積化薄膜多結晶シリコン太陽電池の製造工程は、そのパターンニングにレーザーを用いるというだけのものではなく、パターンニングとp−i−nまたはp−n接合端面のカードリングの形成を、分割溝37のレーザー溶断時に同時に行うという特徴的なものである。
【0050】
以上の実施例では、第1および第2の光起電力単位層3,5にシリコン系の半導体材料を用いた例を示したが、例えば、シリコンゲルマニウムやその他の化合物半導体材料等、光学的禁制帯幅の異なる複数の材料の組み合わせであってもよいし、絶縁層13としては、例示したSiO2 以外にもY2 O3 やSi3 N4 等でもよく、また透明導電材料としても、例示したSnO2 以外にITOやZnOであってもよく、特に本実施例に限定されるものではない。
加えて、第1の光起電力単位層に非晶質シリコンを用いる場合には、光入射側をp層にすることで、より高い出力特性が得られる。これは、通常の成膜条件下で得られるi型非晶質シリコンが、若干n型にシフトしていることに起因する。すなわち、膜質の変動によっては、n層がi層に対するオーミック接触層として機能する場合があるので、非晶質シリコンが短波長光の吸収特性が優れていることから、より浅い部分に接合特性に優れるp/i界面が存在する方が望ましいからである。
【0051】
また図1、図4〜図7において、ガラス基板1の背面、すなわち光入射側と反対の面1Bに、アルミニウムや銀等の反射率の高い金属薄膜を形成してもよい。これにより、裏面反射による光の閉じ込め効果を得ることができ、一層の変換効率向上を図ることができる。
【0052】
さらに、光入射側の最上部にパシベーション層を形成することが、信頼性確保の点では望ましい。
【0053】
【発明の効果】
以上のように本発明は、光学的禁制帯幅の異なる複数の光起電力単位層を、光の入射側に位置する光起電力単位層の光学的禁制帯幅が最も広くなるよう基板上に電気的に並列に接続して一つの単位素子として重畳形成し、かつそれぞれの光起電力単位層の出力電圧をほぼ等しく、さらに該単位素子を基板面方向においてそれぞれ電気的に直列接続している。従って、各層毎に直列に接続され、端部で並列に接続された従来のタンデム構造と異なり、取り出せる電流が上下層からの出力電流の和となるので、従来のように電流制限を受けることがなく、電流利得と電圧利得の両方に優れたものとなる。しかも上述のように、一つの単位素子を構成する複数の光起電力単位層の出力電圧がほぼ等しく、この単位素子が基板上に直列に接続される構造であることから、上下層の直列接続数の比を従来のように出力電圧の比に基づいて設定する必要が無い為、設計の自由度が大きくなる。
さらに、複数の光起電力単位層を、非晶質系の光活性層を有する第1の光起電力単位層と、結晶系の光活性層を有する第2の光起電力単位層によって構成し、しかも第1の光起電力単位層を光の入射側に設けているので、広い波長範囲に対して高い感度を有することができ、変換効率の大幅な向上が実現する。特に、一つの接合を持つ非晶質シリコンの第1の光起電力単位層と、2つの接合が直列に接続された多結晶シリコンの第2の光起電力単位層とを、第1の光起電力単位層が光の入射側となるように重畳すれば、2つの光起電力単位層の出力電圧がほぼ同じとなる。従って、ロスの無い高い変換効率を得ることができるとともに、前述のように基板上に直列接続するとき、2つの光起電力単位層の直列数を設計する必要も無くなって設計自由度が向上する。
【0054】
また、単位素子や光起電力単位層の単位でショートやオープンによる欠陥が発生した場合、欠陥を有する単位素子の両側の接続用電極間を導電ペースト等で短絡させることにより、集積化太陽電池として所望の出力電流が得られるよう、簡便にリペアを行うことができる。このリペアは、図4〜図7の構造では、例えば第1の光起電力単位層の光入射側の電極と接続用電極との間に導電ペースト等を少量塗布したり、欠陥を有する単位素子をレーザーショットによって溶融ショートさせると言った、極めて簡便な方法で行うことができる。この時には、出力電圧は欠陥の存在する単位素子の分だけ低下するが、スペック上満足するレベルであれば使用できるので、製造歩留りの向上に大きく寄与し、ひいては太陽電池のコストダウン効果となって現れる。これは、本発明の太陽電池構造が、図4〜図7に示したように、その製造工程内でパシベーション層を形成する前に、各単位素子の両側に位置する2つの接続用電極に測定用プローブを当てることで、個々の単位素子の電気特性を個別に測定できる構造となっているからである。これが前述の従来例1であると、第1および第2の光起電力素子のどの部分で欠陥が発生しているかを容易に判別することができない為、特に一か所でもオープン欠陥があると、その太陽電池は不良となってしまう。従って本発明の太陽電池は、従来例に対して優れたコストメリットを有していると言える。
さらに前述のように、本発明の太陽電池はパターン形成やガードリング層の形成にレーザーを用いることができるので、レーザー装置を製造工程とリペア工程で兼用できることから、高歩留りでかつ設備コストの低い製造ラインを構築することができる。
【0055】
基板側に位置する光起電力単位層が2つ以上のp−i−nまたはp−n接合を有する場合に、これらを重畳形成すると、製造工程が簡略化されて低コスト化が実現できる。また、単位素子の直列方向における長さ当たりの出力電圧が大きくなることから、コンパクトで高電圧の太陽電池素子が得られる。
一方、これら接合を基板の面方向に並設して直列に接続すると、出力が最も大きくなるよう、それぞれの膜厚を単独に設定することができるので、より高い出力が得られやすい。加えて、少々膜厚がばらついても出力電流はそれほど変動しないことから、出力ばらつきの少ない太陽電池を得ることができる。
【0056】
そして、第1の光起電力単位層に非晶質シリコンを用いても、光劣化が殆ど無い極めて信頼性の高いものになるとともに、従来では到底得ることのできなかったレベルの高い変換効率が達成できた。これより、本発明は、非晶質シリコン太陽電池の実用化に対して、大きなブレークスルーとなるものであると言える。
【図面の簡単な説明】
【図1】本発明の並列型集積化太陽電池の積層構造を表す要部断面説明図
【図2】各種シリコン材料の吸収係数の波長依存性を表す説明図
【図3】本発明の具体例における各光活性層の分光感度特性を表す説明図
【図4】本発明の実施例1の断面説明図
【図5】本発明の実施例2の断面説明図
【図6】本発明の他の実施例の断面説明図
【図7】本発明の他の実施例の断面説明図
【図8】集積化薄膜多結晶シリコン太陽電池の形成工程例を表す説明図
【図9】従来の並列型集積化太陽電池の断面説明図
【図10】従来の並列型太陽電池の断面説明図
【符号の説明】
1 ガラス基板
3 第1の光起電力単位層
5 第2の光起電力単位層
7 単位素子
9p+ ボトムp+ 層,第1のボトムp+ 層
9p ボトムp層
9p´第1のp+ 層
9i ボトムi層,第1のボトムi層
9i´第1のi層
9n ボトムn層,第1のボトムn層
9n´第1のn層
11p ミドルp層,第2のボトムp層
11p´第2のp+ 層
11i ミドルi層,第2のボトムi層
11i´第2のi層
11n ミドルn層,第2のボトムn層
11n´第2のi層
13 絶縁層
15p トップp層
15i トップi層
15n トップn層
17 第1電極
19 接続用電極
21 第2電極
23 並列型集積化太陽電池
25 中間電極層
27 素子分離溝
29 第1の接続用段部
31 第2の接続用段部
33 ガードリング層
35 取り出し電極
36p p層
36i i層
36n n層
37 分割溝
38 金属電極
39 直列接続用電極
40 第1単位発電膜
42 第1の光起電力素子
44 第2単位発電膜
46 第2の光起電力素子
48,50 非晶質太陽電池素子
52 基板[0001]
BACKGROUND OF THE INVENTION
The present invention relates to a structure capable of increasing both current gain and voltage gain in an integrated solar cell formed on a substrate.
[0002]
[Prior art]
Amorphous silicon solar cells have been attracting attention as low-cost solar cells, but due to their low energy conversion efficiency and photodegradation phenomenon, there is a delay in the practical use of crystalline silicon. Among them, the photodegradation phenomenon is regarded as important, and it is known that the photodegradation phenomenon decreases as the film thickness of the photoactive layer contributing to power generation decreases. However, the energy conversion efficiency tends to decrease as the photoactive layer becomes thinner, and since both have a trade-off relationship, two amorphous silicon solar cell elements are superposed to form an upper element on the light incident side. A so-called tandem structure has been proposed in which the photoactive layer is thinned to absorb short-wavelength light, and long-wavelength light that passes through the light-active layer is absorbed by the lower element having a thick film thickness.
[0003]
This tandem structure has been confirmed to have an effect of improving light deterioration because the amount of short-wavelength light incident on the thicker lower element is reduced and the upper element is thin. However, this tandem structure is a structure in which two solar cell elements are overlapped, and since the upper and lower elements are connected in series, there is a problem that the output current as a whole is restricted to the lower side.
[0004]
In order to solve this problem, various structures have been proposed in which two types of solar cell elements are superimposed on each other and are connected in parallel.
[0005]
First, as disclosed in Japanese Patent Application Laid-Open No. 61-75567 (hereinafter referred to as Conventional Example 1), as shown in FIG. 9, a first photovoltaic power generation in which a plurality of first unit
[0006]
Next, a device described in JP-A-2-378 (hereinafter referred to as Conventional Example 2) has at least two amorphous silicon solar cell elements having a pin junction as shown in FIG. 48 and 50 are overlapped, and the output ends of the respective solar cell elements are connected in parallel.
[0007]
Further, the one described in Japanese Patent Laid-Open No. Hei 4-22176 (hereinafter referred to as Conventional Example 3) has a thickness of each photoactive layer formed in an overlapping manner in order to optimize the output and the light degradation rate in Conventional Example 2. The range is limited. Specifically, the lowermost
[0008]
[Problems to be solved by the invention]
However, each of the conventional examples 1 to 3 has the following problems. First, in the conventional example 1, the final output voltages of the two
[0009]
Next, with respect to Conventional Example 2, amorphous silicon
[0010]
Further, with respect to Conventional Example 3, the film thickness of the photoactive layer (i
[0011]
[Means for Solving the Problems]
The present invention has been devised in order to solve various problems in the above-described conventional example. In the parallel integrated solar cell of the present invention, a plurality of photovoltaic unit layers having different optical forbidden bandwidths are superimposed while being electrically connected in parallel, and the uppermost photovoltaic unit layer is viewed from the light incident side. By widening the optical forbidden bandwidth of the power unit layer, the wavelength range of sunlight that contributes to power generation is expanded, and the output voltage of each photovoltaic unit layer is made equal. The photovoltaic unit layers adjacent to each other in the lateral direction, that is, the substrate surface direction, are electrically connected in series.
Accordingly, the number of series connections in the substrate surface direction of the uppermost photovoltaic unit layer is equal to the number of series connection of the photovoltaic unit layers other than the uppermost photovoltaic unit layer. Further, the number of pin or pn junctions of the photovoltaic unit layers other than the uppermost portion is set to two or more, or the position of the Fermi level in one pin or pn junction. By adjusting the output voltage, the output voltages of the photovoltaic unit layers are matched substantially the same.
[0012]
Specifically, the present invention specifically includes a plurality of photovoltaic unit layers having at least one pin or pn junction and having different optical forbidden bandwidths.The photovoltaic unit layer located on the light incident side has the widest optical forbidden band width, and is formed on the substrate so that the output voltages of the photovoltaic unit layers are substantially equal. The stacked photovoltaic unit layers are electrically connected in parallel to form one unit element,Furthermore, the unit element is in the direction of the substrate surface.MultipleEach can be realized by a structure electrically connected in series.
[0013]
The plurality of photovoltaic unit layers are a first photovoltaic unit layer having an amorphous photoactive layer and a second photovoltaic unit layer having a crystalline photoactive layer, A configuration in which the first photovoltaic unit layer is provided at the uppermost part on the light incident side may be employed.The substrate is a glass substrate, and the plurality of photovoltaic unit layers includes a first photovoltaic unit layer having an amorphous silicon-based photoactive layer and a crystalline silicon-based photoactive layer. 2 is a photovoltaic unit layer, wherein a second photovoltaic unit layer is formed on the glass substrate, and a first photovoltaic unit layer serving as a light incident side is formed on the second photovoltaic unit layer. It can also be taken.
[0014]
Further, the plurality of photovoltaic unit layers are a first photovoltaic unit layer having an amorphous silicon-based photoactive layer and a second photovoltaic unit layer having a crystalline silicon-based photoactive layer. And the second photovoltaic unit layer has a tandem structure in which two pn or pn junctions are superimposed and connected in series, and the first photovoltaic unit layer is on the light incident side. A first photovoltaic unit layer is provided on each of the plurality of second photovoltaic unit layers provided on the uppermost portion and arranged in the plane direction on the substrate. A unit in which a plurality of unit elements each including a photovoltaic unit layer are configured, and a connection electrode connecting the first electrodes on the one conductivity type side of the first and second photovoltaic unit layers is provided next to each other. A plurality of unit elements are connected to the second electrode on the opposite conductivity type side of the first and second photovoltaic unit layers of the element. There may be electrically connected in series configuration.
The second 1 The light incident side of the photovoltaic unit layer may be a p layer, the substrate may be a glass substrate, and a metal thin film having a high reflectivity may be formed on a surface opposite to the light incident side of the glass substrate. preferable.
[0015]
Here, when each photoactive layer is a silicon system, the uppermost part can be composed of an amorphous system and the other parts can be composed of a crystal system, by a simple manufacturing method. Accordingly, the optical forbidden band width can be easily made different, and the uppermost photovoltaic unit layer is formed by one pin or pn junction, and the photovoltaic unit layers other than the uppermost portion are By comprising at least one, preferably two p-i-n or p-n junctions, the output voltage can be easily matched. This is because the open-circuit voltage at AM 1.5 / 100 mW is about 0.9 to 1.0 V in a pin junction using amorphous silicon, whereas a pin or pn junction using crystal silicon is used. This is because the open-circuit voltage due to the transmitted light from the photovoltaic unit layer of amorphous silicon is about 0.45 to 0.5V.
[0016]
DETAILED DESCRIPTION OF THE INVENTION
Next, as an embodiment of the present invention, a structure will be described based on the drawings. FIG. 1 shows a stacked structure of a parallel type integrated solar cell of the present invention. The figure shows a cross-sectional structure of a main part of one
More specifically, the bottom p of polycrystalline silicon is formed from the
[0017]
Next, the manufacturing method of the laminated structure of this example is demonstrated. First, an amorphous silicon film doped with a high concentration of p-type impurities is formed on the
[0018]
Subsequently, a microcrystalline silicon layer doped with an n-type impurity is formed on the
[0019]
Next, when the first
[0020]
And bottom p+Layer 9p+And the
[0021]
In such a structure, the optical forbidden band width of the amorphous silicon constituting the first
That is, the limit wavelength that can be absorbed by the first
[0022]
Since the second
[0023]
FIG. 2 shows the light absorption characteristics of amorphous silicon (A), polycrystalline silicon (B) by laser annealing, polycrystalline silicon (C) by plasma CVD, and single crystal silicon (D). Energy is represented by taking an absorption coefficient on the vertical axis. FIG. 3 shows the spectral sensitivity characteristics in the superimposed state of the respective photoactive layers constituting the first
[0024]
【Example】
Examples of the present invention will be described below.
Example 1
FIG. 4 shows a cross-sectional structure diagram of
[0025]
More specific description will be given below.
First, monosilane gas (SiH) is formed on the
[0026]
Subsequently, a
[0027]
Next, over almost the entire surface of the second
[0028]
Then bottom p+Layer 9p+Forming
Next, on the upper surface of the
[0029]
(Example 2)
FIG. 5 shows a cross-sectional structure diagram of Embodiment 2 of the present invention. As in the first embodiment, the two photovoltaic unit layers include a first
[0030]
As will be further described below, the basic manufacturing method is almost the same as that of the first embodiment, and therefore, a duplicate description thereof will be omitted, and only the structure will be described in detail.
Bottom p made of polycrystalline silicon crystallized by irradiating an excimer laser on p-type amorphous silicon on
[0031]
And on the
[0032]
On the
[0033]
Thus, the bottom p+Layer 9p+The
[0034]
In the above two embodiments, the photoactive layers of the first and second photovoltaic unit layers 3 and 5 are amorphous silicon and polycrystalline silicon, respectively. First, the characteristics of the
[0035]
[Table 1]
[0036]
Thus, the conversion efficiency increases as the film thickness of the
[0037]
Furthermore, each layer thickness of the solar cell of Examples 1 and 2 was changed, and AM1.5, 100 mW / cm2The electrical characteristics at 25 ° C. were measured, and the measurement results are shown in Table 2. The
[0038]
[Table 2]
[0039]
In this way, the
Further, when the two are compared, the conversion efficiency is higher in Example 2, which is due to the difference in the short-circuit current, as is apparent from the table. This is because the
[0040]
Moreover, the structure of FIG. 6, 7 is also considered that the formation aspect of the 2nd
First, what is shown in FIG. 6 is that two photovoltaic unit layers 3 and 5 include a first
[0041]
As will be further described below, since the basic manufacturing method is the same as that of the first embodiment, the description thereof will be omitted, and only the structure will be described in detail.
P made of polycrystalline silicon crystallized on a
A
Furthermore, the first and second bottom i layers 9i and 11i may be p layers doped with p-type impurities in a range that can become a photoactive layer. In this case, a pn junction is formed.
[0042]
The insulating
The first
[0043]
As shown in the figure, a second
[0044]
Next, what is shown in FIG. 7 is a type in which the pn junction direction of the second
[0045]
As will be further described below, since the basic manufacturing method is the same as that of the first embodiment, the description thereof will be omitted, and only the structure will be described in detail.
P made of polycrystalline silicon crystallized by irradiating an excimer laser on p-type amorphous silicon on a
Where p+Layer 36p+Before the formation of, a
A
The second
[0046]
The insulating
[0047]
As shown in the figure, the second
[0048]
The structure shown in FIGS. 6 and 7 is obtained by connecting two pin junctions and pn junctions constituting the second
[0049]
The second
FIG. 8 is a partial cross-sectional view schematically showing the manufacturing process of the integrated thin film polycrystalline silicon solar cell in order. Hereinafter, the case of a p-i-n junction will be described as an example.
First, a
Next, the first and second p+Over the
Subsequently, by irradiating a condensed excimer laser beam or YAG laser beam in an oxygen atmosphere, parts of the laminate other than the
Then, a
As described above, the manufacturing process of the integrated thin-film polycrystalline silicon solar cell that can be applied to the present invention is not limited to the use of a laser for patterning, but patterning and pin or pn. The card ring is formed on the joining end face at the same time when the dividing
[0050]
In the above embodiment, an example in which a silicon-based semiconductor material is used for the first and second photovoltaic unit layers 3 and 5 is shown. However, for example, optical germanium such as silicon germanium or other compound semiconductor materials is optically forbidden. A combination of a plurality of materials having different band widths may be used, and the insulating
In addition, when amorphous silicon is used for the first photovoltaic unit layer, a higher output characteristic can be obtained by using a p-layer on the light incident side. This is because i-type amorphous silicon obtained under normal film-forming conditions is slightly shifted to n-type. In other words, depending on the film quality variation, the n layer may function as an ohmic contact layer with respect to the i layer. Therefore, amorphous silicon has excellent absorption characteristics for short-wavelength light. This is because it is desirable that an excellent p / i interface exists.
[0051]
1 and 4 to 7, a metal thin film having a high reflectance such as aluminum or silver may be formed on the back surface of the
[0052]
Furthermore, it is desirable in terms of ensuring reliability to form a passivation layer on the uppermost part on the light incident side.
[0053]
【The invention's effect】
As described above, the present invention provides a plurality of photovoltaic unit layers having different optical forbidden band widths on a substrate so that the optical forbidden band width of the photovoltaic unit layers positioned on the light incident side is the widest. Electrically connected in parallelAs one unit elementSuperposed and the output voltage of each photovoltaic unit layer is approximately equal, andThe unit elementAre electrically connected in series in the substrate surface direction. Therefore,For each layerConnected in seriesConnected in parallel at the endsUnlike the conventional tandem structure, the current that can be extracted is the sum of the output currents from the upper and lower layers, so that there is no current limitation as in the conventional case, and both current gain and voltage gain are excellent. In addition, as described above, since the output voltages of the plurality of photovoltaic unit layers constituting one unit element are substantially equal and the unit elements are connected in series on the substrate, the upper and lower layers are connected in series. Since it is not necessary to set the ratio of numbers based on the ratio of output voltages as in the prior art, the degree of design freedom increases.
Further, the plurality of photovoltaic unit layers are constituted by a first photovoltaic unit layer having an amorphous photoactive layer and a second photovoltaic unit layer having a crystalline photoactive layer. And since the 1st photovoltaic unit layer is provided in the incident side of light, it can have a high sensitivity with respect to a wide wavelength range, and implement | achieves a significant improvement in conversion efficiency. In particular, a first photovoltaic unit layer of amorphous silicon having one junction and a second photovoltaic unit layer of polycrystalline silicon in which two junctions are connected in series are connected to the first light. If the electromotive force unit layers are superimposed so as to be on the light incident side, the output voltages of the two photovoltaic unit layers are substantially the same. Therefore, high conversion efficiency without loss can be obtained, and when connecting in series on the substrate as described above, it is not necessary to design the number of series of two photovoltaic unit layers, and the degree of design freedom is improved. .
[0054]
In addition, when a defect due to short or open occurs in the unit of the unit element or photovoltaic unit layer, the connection electrodes on both sides of the unit element having the defect are short-circuited with a conductive paste or the like, thereby providing an integrated solar cell. Repair can be easily performed so that a desired output current can be obtained. 4 to 7, for example, a small amount of conductive paste or the like is applied between the light incident side electrode of the first photovoltaic unit layer and the connection electrode. Can be performed by a very simple method, such as melting short-circuiting with a laser shot. At this time, the output voltage decreases by the amount of the unit element in which there is a defect, but it can be used if it is at a level satisfying the specifications, so it greatly contributes to the improvement of the manufacturing yield, and consequently the cost reduction effect of the solar cell. appear. This is because the solar cell structure of the present invention is measured on two connection electrodes located on both sides of each unit element before forming a passivation layer in the manufacturing process, as shown in FIGS. This is because the electric characteristics of the individual unit elements can be individually measured by applying the probe for use. If this is the above-mentioned conventional example 1, it is difficult to determine in which part of the first and second photovoltaic elements the defect has occurred, and therefore there is an open defect even at one place. The solar cell becomes defective. Therefore, it can be said that the solar cell of this invention has the cost advantage outstanding with respect to the prior art example.
Further, as described above, since the solar cell of the present invention can use a laser for pattern formation and guard ring layer formation, the laser device can be used in both the manufacturing process and the repair process, resulting in high yield and low equipment cost. A production line can be constructed.
[0055]
When the photovoltaic unit layer located on the substrate side has two or more p-i-n or p-n junctions, if these are formed in a superimposed manner, the manufacturing process can be simplified and the cost can be reduced. Further, since the output voltage per unit element length in the series direction is increased, a compact and high-voltage solar cell element can be obtained.
On the other hand, when these junctions are arranged side by side in the plane direction of the substrate and connected in series, the respective film thicknesses can be set independently so that the output is maximized, so that a higher output is easily obtained. In addition, since the output current does not fluctuate so much even if the film thickness varies slightly, a solar cell with little output variation can be obtained.
[0056]
And even if amorphous silicon is used for the first photovoltaic unit layer, it has extremely high reliability with almost no photodegradation, and has a high conversion efficiency that could not be obtained in the past. I was able to achieve it. Thus, it can be said that the present invention is a great breakthrough for the practical application of amorphous silicon solar cells.
[Brief description of the drawings]
BRIEF DESCRIPTION OF DRAWINGS FIG. 1 is a cross-sectional explanatory view of a main part showing a stacked structure of a parallel integrated solar cell of the present invention.
FIG. 2 is an explanatory diagram showing the wavelength dependence of absorption coefficients of various silicon materials.
FIG. 3 is an explanatory diagram showing spectral sensitivity characteristics of each photoactive layer in a specific example of the present invention.
FIG. 4 is a cross-sectional explanatory diagram of
FIG. 5 is a cross-sectional explanatory diagram of Embodiment 2 of the present invention.
FIG. 6 is a cross-sectional explanatory view of another embodiment of the present invention.
FIG. 7 is a cross-sectional explanatory view of another embodiment of the present invention.
FIG. 8 is an explanatory diagram showing an example of a process for forming an integrated thin film polycrystalline silicon solar cell.
FIG. 9 is a cross-sectional explanatory view of a conventional parallel integrated solar cell.
FIG. 10 is a cross-sectional explanatory diagram of a conventional parallel solar cell.
[Explanation of symbols]
1 Glass substrate
3 First photovoltaic unit layer
5 Second photovoltaic unit layer
7 Unit element
9p+Bottom p+Layer, first bottom p+layer
9p Bottom p layer
9p 'first p+layer
9i bottom i layer, first bottom i layer
9i 'first i layer
9n bottom n layer, first bottom n layer
9n ′ first n layer
11p middle p layer, second bottom p layer
11p 'second p+layer
11i Middle i layer, second bottom i layer
11i ′ second i layer
11n Middle n layer, second bottom n layer
11n ′ second i layer
13 Insulating layer
15p top p layer
15i Top i layer
15n Top n layer
17 First electrode
19 Connection electrode
21 Second electrode
23 Parallel integrated solar cells
25 Intermediate electrode layer
27 Element isolation groove
29 First connection step
31 Second connecting step
33 Guard ring layer
35 Extraction electrode
36pp layer
36i i layer
36n n layers
37 Dividing groove
38 metal electrodes
39 Electrode for series connection
40 First unit power generation membrane
42 First photovoltaic element
44 Second unit power generation membrane
46 Second photovoltaic element
48, 50 Amorphous solar cell element
52 substrates
Claims (6)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP32492495A JP3721620B2 (en) | 1995-12-13 | 1995-12-13 | Parallel integrated solar cell |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP32492495A JP3721620B2 (en) | 1995-12-13 | 1995-12-13 | Parallel integrated solar cell |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH09162431A JPH09162431A (en) | 1997-06-20 |
JP3721620B2 true JP3721620B2 (en) | 2005-11-30 |
Family
ID=18171137
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP32492495A Expired - Fee Related JP3721620B2 (en) | 1995-12-13 | 1995-12-13 | Parallel integrated solar cell |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP3721620B2 (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9166089B2 (en) | 2009-03-02 | 2015-10-20 | Kaneka Corporation | Thin film solar cell module |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1999025029A1 (en) * | 1997-11-10 | 1999-05-20 | Kaneka Corporation | Method of producing silicon thin-film photoelectric transducer and plasma cvd apparatus used for the method |
EP1973170B1 (en) * | 2005-12-26 | 2019-03-27 | Kaneka Corporation | Stacked photoelectric transducer |
JP2009259926A (en) * | 2008-04-15 | 2009-11-05 | Mitsubishi Electric Corp | Solar cell |
WO2010001729A1 (en) * | 2008-06-30 | 2010-01-07 | シャープ株式会社 | Method for repairing photovoltaic power generating device, and photovoltaic power generating device |
JP2010140935A (en) * | 2008-12-09 | 2010-06-24 | Sanyo Electric Co Ltd | Photoelectromotive force device, and method of manufacturing the same |
JP5379586B2 (en) * | 2009-07-16 | 2013-12-25 | 株式会社日本マイクロニクス | Battery short-circuit removing device and method |
FR2958082B1 (en) * | 2010-03-26 | 2013-11-29 | Nexcis | MANUFACTURE OF A PHOTOVOLTAIC MODULE COMPRISING A SET OF CELLS |
WO2012029250A1 (en) * | 2010-08-31 | 2012-03-08 | 株式会社カネカ | Parallel stacked photoelectric conversion device and series integrated photoelectric conversion device |
CN115172500B (en) * | 2022-07-12 | 2023-08-15 | 中国电子科技集团公司第十八研究所 | A laser battery component |
-
1995
- 1995-12-13 JP JP32492495A patent/JP3721620B2/en not_active Expired - Fee Related
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9166089B2 (en) | 2009-03-02 | 2015-10-20 | Kaneka Corporation | Thin film solar cell module |
Also Published As
Publication number | Publication date |
---|---|
JPH09162431A (en) | 1997-06-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5328363B2 (en) | Method for manufacturing solar cell element and solar cell element | |
US6870088B2 (en) | Solar battery cell and manufacturing method thereof | |
KR101622090B1 (en) | Solar cell | |
US5527716A (en) | Method of making integrated-circuit stacked-cell solar module | |
US20090242018A1 (en) | Thin-film solar cell and fabrication method thereof | |
KR101867855B1 (en) | Solar cell | |
RU2555212C2 (en) | Heterojunction photovoltaic cell having back contact | |
US20100101633A1 (en) | Photovoltaic device and method for manufacturing the same | |
JPH0577308B2 (en) | ||
KR20140027047A (en) | Photovoltaic device and module with improved passivation and a method of manufacturing | |
JP2001177137A (en) | Fabrication of thin-film photovoltaic modules with highly uniform interconnects and double-layer contacts | |
JP7564974B2 (en) | Photovoltaic cells and photovoltaic modules | |
US20080241356A1 (en) | Photovoltaic devices manufactured using crystalline silicon thin films on glass | |
JP3721620B2 (en) | Parallel integrated solar cell | |
US8114702B2 (en) | Method of manufacturing a monolithic thin-film photovoltaic device with enhanced output voltage | |
US8329500B2 (en) | Method of manufacturing photovoltaic device | |
US20240090246A1 (en) | Solar cell, method for manufacturing the same, and solar cell module comprising the same | |
JPS6333308B2 (en) | ||
JP2002261313A (en) | Thin-film photoelectric conversion module | |
JPS59161081A (en) | thin film solar cells | |
JP4358493B2 (en) | Solar cell | |
KR101816189B1 (en) | Solar cell and manufacturing method thereof | |
JP2004260013A (en) | Photoelectric conversion device and manufacturing method thereof | |
JP4173692B2 (en) | Solar cell element and manufacturing method thereof | |
US20240365570A1 (en) | Multijunction photovoltaic cell and related method of fabrication |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20040817 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20041015 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20050412 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20050601 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20050823 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20050905 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080922 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090922 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100922 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110922 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110922 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120922 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120922 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130922 Year of fee payment: 8 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130922 Year of fee payment: 8 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |