[go: up one dir, main page]

JP2943805B1 - 半導体装置及びその製造方法 - Google Patents

半導体装置及びその製造方法

Info

Publication number
JP2943805B1
JP2943805B1 JP10263663A JP26366398A JP2943805B1 JP 2943805 B1 JP2943805 B1 JP 2943805B1 JP 10263663 A JP10263663 A JP 10263663A JP 26366398 A JP26366398 A JP 26366398A JP 2943805 B1 JP2943805 B1 JP 2943805B1
Authority
JP
Japan
Prior art keywords
film
metal film
semiconductor device
protective insulating
insulating film
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP10263663A
Other languages
English (en)
Other versions
JP2000100847A (ja
Inventor
紀雄 岡田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP10263663A priority Critical patent/JP2943805B1/ja
Application granted granted Critical
Publication of JP2943805B1 publication Critical patent/JP2943805B1/ja
Priority to US09/398,161 priority patent/US6424036B1/en
Priority to KR1019990039811A priority patent/KR100342897B1/ko
Priority to CNB991202090A priority patent/CN1139122C/zh
Publication of JP2000100847A publication Critical patent/JP2000100847A/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76843Barrier, adhesion or liner layers formed in openings in a dielectric
    • H01L21/76847Barrier, adhesion or liner layers formed in openings in a dielectric the layer being positioned within the main fill metal
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76843Barrier, adhesion or liner layers formed in openings in a dielectric
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76843Barrier, adhesion or liner layers formed in openings in a dielectric
    • H01L21/76846Layer combinations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/7685Barrier, adhesion or liner layers the layer covering a conductive structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53228Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being copper
    • H01L23/53238Additional layers associated with copper layers, e.g. adhesion, barrier, cladding layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/03Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/11Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/10Applying interconnections to be used for carrying current between separate components within a device
    • H01L2221/1068Formation and after-treatment of conductors
    • H01L2221/1073Barrier, adhesion or liner layers
    • H01L2221/1078Multiple stacked thin films not being formed in openings in dielectrics
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/0212Auxiliary members for bonding areas, e.g. spacers
    • H01L2224/02122Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body
    • H01L2224/02163Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body on the bonding area
    • H01L2224/02165Reinforcing structures
    • H01L2224/02166Collar structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/0401Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04042Bonding areas specifically adapted for wire connectors, e.g. wirebond pads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05541Structure
    • H01L2224/05546Dual damascene structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05568Disposition the whole external layer protruding from the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05617Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/05624Aluminium [Al] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05647Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45117Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/45124Aluminium (Al) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/48463Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/4847Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a wedge bond
    • H01L2224/48472Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a wedge bond the other connecting portion not on the bonding area also being a wedge bond, i.e. wedge-to-wedge
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/485Material
    • H01L2224/48505Material at the bonding interface
    • H01L2224/48599Principal constituent of the connecting portion of the wire connector being Gold (Au)
    • H01L2224/486Principal constituent of the connecting portion of the wire connector being Gold (Au) with a principal constituent of the bonding area being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/48617Principal constituent of the connecting portion of the wire connector being Gold (Au) with a principal constituent of the bonding area being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950 °C
    • H01L2224/48624Aluminium (Al) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/485Material
    • H01L2224/48505Material at the bonding interface
    • H01L2224/48599Principal constituent of the connecting portion of the wire connector being Gold (Au)
    • H01L2224/486Principal constituent of the connecting portion of the wire connector being Gold (Au) with a principal constituent of the bonding area being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/48638Principal constituent of the connecting portion of the wire connector being Gold (Au) with a principal constituent of the bonding area being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/48647Copper (Cu) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/485Material
    • H01L2224/48505Material at the bonding interface
    • H01L2224/48699Principal constituent of the connecting portion of the wire connector being Aluminium (Al)
    • H01L2224/487Principal constituent of the connecting portion of the wire connector being Aluminium (Al) with a principal constituent of the bonding area being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/48717Principal constituent of the connecting portion of the wire connector being Aluminium (Al) with a principal constituent of the bonding area being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950 °C
    • H01L2224/48724Aluminium (Al) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/485Material
    • H01L2224/48505Material at the bonding interface
    • H01L2224/48699Principal constituent of the connecting portion of the wire connector being Aluminium (Al)
    • H01L2224/487Principal constituent of the connecting portion of the wire connector being Aluminium (Al) with a principal constituent of the bonding area being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/48738Principal constituent of the connecting portion of the wire connector being Aluminium (Al) with a principal constituent of the bonding area being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/48747Copper (Cu) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/485Material
    • H01L2224/48505Material at the bonding interface
    • H01L2224/48799Principal constituent of the connecting portion of the wire connector being Copper (Cu)
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00011Not relevant to the scope of the group, the symbol of which is combined with the symbol of this group
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01014Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01015Phosphorus [P]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01022Titanium [Ti]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01028Nickel [Ni]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01042Molybdenum [Mo]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01073Tantalum [Ta]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/049Nitrides composed of metals from groups of the periodic table
    • H01L2924/04944th Group
    • H01L2924/04941TiN
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/049Nitrides composed of metals from groups of the periodic table
    • H01L2924/04955th Group
    • H01L2924/04953TaN
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/102Material of the semiconductor or solid state bodies
    • H01L2924/1025Semiconducting materials
    • H01L2924/10251Elemental semiconductors, i.e. Group IV
    • H01L2924/10253Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Wire Bonding (AREA)

Abstract

【要約】 【課題】 バンプ状導体又はワイヤ状導体などからなる
外部接続用導体を取り付けるための銅パッド膜を、工程
数を短縮して形成する 【解決手段】 開示されている半導体装置は、例えばシ
リコンからなる半導体基板1上に形成されている膜厚が
3〜4μmの保護用絶縁膜2には、溝径が略50μm
で、深さが略2μmの配線用溝3が形成されて、この配
線用溝3には膜厚が略50nmの窒化チタン膜からなる
第1バリア金属膜4を介して最上層銅配線5が埋め込ま
れている。さらに、その最上層銅配線5の略中央部には
膜厚が略70nmの第2バリア金属膜8を介して、銅パ
ッド膜9が埋め込まれている。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】この発明は、半導体装置及び
その製造方法に係り、詳しくは、実装基板上の外部配線
に接続されるべき外部接続用導体が取り付けられるパッ
ド金属膜を備え、このパッド金属膜が外部接続用導体の
取付け面を除いて最終保護用絶縁膜で覆われている半導
体装置及びその製造方法に関する。
【0002】
【従来の技術】半導体装置の代表として知られているマ
イクロプロセッサやメモリなどのLSI(大規模集積回
路)は、集積度の向上につれて個々の素子の寸法は益々
微細化されてきており、これに伴って各素子を構成する
半導体領域の寸法も微細化されている。また、各半導体
領域に対して配線を接続する場合、絶縁膜に形成するコ
ンタクトホールやビアホールなどの接続孔、又は配線を
埋め込む配線用溝の寸法も微細化されてきている。さら
に、配線密度が高くなってきているので、配線を半導体
基板の厚さ方向に多層にわたって積層するようにした多
層配線技術が発展してきている。最近のLSIでは、5
〜7層にわたる多層配線が採用されてきているものも珍
しくない。
【0003】このようなLSIにおいて、特に高速向き
のマイクロプロセッサなどでは、動作上特に配線の抵抗
値が問題となるので、低い抵抗値の配線が望まれてい
る。従来から、LSIを含めた半導体装置の配線材料と
しては、電気的特性、加工性などの点で優れているアル
ミニウムまたはアルミニウムを主体とするアルミニウム
系金属が用いられてきている。しかしながら、アルミニ
ウム系金属は、エレクトロマイグレーション耐性、スト
レスマイグレーション耐性に弱いという欠点がある。こ
のため、アルミニウム系金属に代わってアルミニウム系
金属よりも抵抗値が小さくて、エレクトロマイグレーシ
ョン耐性、ストレスマイグレーション耐性に優れている
銅又は銅を主体とする銅系金属が用いられる傾向にあ
る。
【0004】図9は、従来の半導体装置(以下、第1従
来例とも称する)の構成を示す断面図である。同図にお
いて、半導体装置65は、半導体基板51上に形成され
ている保護用絶縁膜52には配線用溝53が形成され
て、この配線用溝53には例えば窒化チタン膜などから
なる第1バリア金属膜54を介して最上層銅配線55が
形成されている。保護用絶縁膜52は最終保護用絶縁膜
56で覆われて、この最終保護用絶縁膜56には最上層
銅配線55の略中央部分を露出する接続孔57が開口さ
れている。この接続孔57には、例えば窒化チタン膜、
ニッケル膜及び金膜の積層膜からなる第2バリア金属膜
58が形成されて、この第2バリア金属膜58を介して
銅パッド金属膜59が形成されている。そして、銅パッ
ド金属膜59に半田などからなるバンプ状導体60が取
り付けられている。
【0005】ここで、第1バリア金属膜54は、最上層
銅配線55が保護用絶縁膜52に拡散して、下層の配線
や拡散領域などに悪影響を与えるのを防止するために用
いられている。また、第2バリア金属膜58は、バンプ
状導体60の半田成分が最上層銅配線55に作用して、
銅吸いあげなどの不都合を引き起こすのを防止するため
に用いられている。上述の半導体装置65は、図16に
示すように、実装基板61上の外部配線62に、最上層
銅配線55に接続されている外部接続用導体としてのバ
ンプ状導体60を通じて、フリップチップ(フェースダ
ウン)法により実装される。
【0006】以下、図10〜図12を参照して、第1従
来例の製造方法について工程順に説明する。まず、図1
0(a)に示すように、半導体基板51上に形成されて
いる保護用絶縁膜52に、リソグラフィ技術を利用して
配線用溝53を形成する。次に、図10(b)に示すよ
うに、配線用溝53を含む保護用絶縁膜52上に、スパ
ッタ法などにより順次に第1バリア金属膜54及び最上
層銅配線膜55Aを成膜する。次に、図10(c)に示
すように、CMP(Chemical Mechanical Polishing:化
学的機械的研磨)法などにより、保護用絶縁膜52表面
上及び配線用溝53上面より上の第1バリア金属膜54
及び最上層銅配線膜55Aを除去して、保護用絶縁膜5
2を平坦化して最上層銅配線55を形成する。
【0007】次に、図11(d)に示すように、保護用
絶縁膜52上に最終保護用絶縁膜56を成膜した後、レ
ジスト膜63を形成する。次に、図11(e)に示すよ
うに、レジスト膜63をマスクとして、最上層保護用絶
縁膜56をエッチングして接続孔57を開口する。次
に、図12(f)に示すように、スパッタ法などにより
順次に第2バリア金属膜58及び銅パッド金属膜59を
成膜した後、レジスト膜64を形成する。次に、図12
(g)に示すように、レジスト膜64をマスクとして、
第2バリア金属膜58及び銅パッド金属膜59を所望の
形状にパターニングする。次に、めっき法などにより、
パッド金属膜59に半田からなるバンプ状導体60を取
り付けることにより、図9の半導体装置が製造される。
【0008】図13は、従来の他の半導体装置(第2従
来例とも称する)の構成を示す断面図である。同図に示
すように、半導体装置70は、第1バリア金属膜54及
び最上層銅配線55上には、第2バリア金属膜58を介
してアルミニウムパッド金属膜66が形成されている。
そして、アルミニウムパッド金属膜66にアルミニウム
などからなるワイヤ状導体67が取り付けられている。
この例で、第2バリア金属膜58は最上層銅配線55と
アルミニウムパッド金属膜66との反応を防止するよう
に働いている。なお、図13において、図9の構成部分
と対応する部分には同一の番号を付してその説明を省略
する。そのような半導体装置70は、図17に示すよう
に、実装基板61上に接着剤68により固定されて、外
部配線62に外部接続用導体としてのワイヤ状導体67
を通じてフェースアップ法により実装される。
【0009】以下、図14(a)、(b)及び図15
(a)、(b)を参照して、第2従来例の製造方法につ
いて工程順に説明する。まず、図14(a)に示すよう
に、図10(c)で得られた保護用絶縁膜52、第1バ
リア金属膜54及び最上層銅配線55上に、スパッタ法
などにより順次に第2バリア金属膜58及びアルミニウ
ムパッド金属膜66を成膜した後、レジスト膜68を形
成する。次に、図14(b)に示すように、レジスト膜
68をマスクとして、第2バリア金属膜58及びアルミ
ニウムパッド金属膜66を所望の形状にパターニングす
る。
【0010】次に、図15(c)に示すように、保護用
絶縁膜52及びアルミニウムパッド金属膜66上に最終
保護用絶縁膜56を成膜した後、レジスト膜69を形成
する。次に、図15(d)に示すように、レジスト膜6
9をマスクとして、最終保護用絶縁膜56を所望の形状
にパターニングしてアルミニウムパッド金属膜66を露
出する。次に、ワイヤボンディング法により、アルミニ
ウムパッド金属膜66にアルミニウムからなるワイヤ状
導体67を取り付けることにより、図13の半導体装置
が製造される。
【0011】
【発明が解決しようとする課題】ところで、上述したよ
うな第1及び第2従来例の半導体装置の製造方法では、
いずれも工程数が多いという問題がある。すなわち、第
1従来例では、予め保護用絶縁膜52に配線用溝53を
形成して第1バリア金属膜54を介して最上層銅配線5
5を形成した後、最終保護用絶縁膜56を成膜して接続
孔57を形成し、さらに第2バリア金属膜58及びパッ
ド金属膜59を成膜してから、パッド金属膜59をパタ
ーニングしているので、パッド金属膜59を得るまでに
多くの工程を必要としている。
【0012】また、第2従来例では、第1従来例と同様
に、予め保護用絶縁膜52に配線用溝53を形成して第
1バリア金属膜54を介して最上層銅配線55を形成し
た後、第2バリア金属膜58及びアルミニウムパッド金
属膜66を成膜してから、アルミニウムパッド金属膜を
パターニングしているので、工程数の増加が避けられな
い。
【0013】この発明は、上述の事情に鑑みてなされた
もので、最上層配線がパッド金属膜との界面及び下地絶
縁膜との界面にバリア金属膜を有する半導体装置におい
て、バンプ状導体又はワイヤ状導体からなる外部接続用
導体を取り付けるためのパッド金属膜を、工程数を短縮
して形成することができるようにした半導体装置及びそ
の製造方法を提供することを目的としている。
【0014】
【課題を解決するための手段】上記課題を解決するため
に、請求項1記載の発明は、実装基板上の外部配線に接
続されるべき外部接続用導体が取り付けられるパッド金
属膜を備え、該パッド金属膜が上記外部接続用導体の取
付け面を除いて最終保護用絶縁膜で覆われ、上記パッド
金属膜が最上層配線と接続している半導体装置であっ
て、上記最上層配線は、上記パッド金属膜との間に第2
バリア金属膜が設けられている一方、上記パッド金属膜
との反対面に第1バリア金属膜が設けられていることを
特徴としている。
【0015】請求項2記載の発明は、請求項1記載の半
導体装置に係り、上記最終保護用絶縁膜の下部に保護用
絶縁膜が形成されて該保護用絶縁膜上に、下から上記第
1バリア金属膜、上記最上層配線、上記第2バリア金属
膜及び上記パッド金属膜が設けられていることを特徴と
している。
【0016】請求項3記載の発明は、実装基板上の外部
配線に接続されるべき外部接続用導体が取付けられるパ
ッド金属膜を備え、該パッド金属膜が上記外部接続用導
体の取付け面を除いて最終保護用絶縁膜で覆われ、上記
パッド金属膜が最上層配線と接続している半導体装置で
あって、上記最終保護用絶縁膜の下部に保護用絶縁膜が
形成されて該保護用絶縁膜に配線用溝が形成され、該配
線用溝に下から第1バリア金属膜、上記最上層配線、第
2バリア金属膜及び上記パッド金属膜が埋め込まれてい
ることを特徴としている。
【0017】請求項4記載の発明は、請求項1、2又は
3記載の半導体装置に係り、上記最上層配線は、銅を主
体とする金属膜からなることを特徴としている。
【0018】請求項5記載の発明は、請求項1乃至4の
いずれか1に記載の半導体装置に係り、上記外部接続用
導体は、バンプ状導体からなることを特徴としている。
【0019】請求項6記載の発明は、請求項1乃至4の
いずれか1に記載の半導体装置に係り、上記外部接続用
導体は、ワイヤ状導体からなることを特徴としている。
【0020】請求項7記載の発明は、請求項5記載の半
導体装置に係り、上記バンプ状導体は、半田又は金を主
体とする金属からなることを特徴としている。
【0021】請求項8記載の発明は、請求項6記載の半
導体装置に係り、上記ワイヤ状導体は、アルミニウム又
は金を主体とする金属からなることを特徴としている。
【0022】請求項9記載の発明は、請求項5又は7記
載の半導体装置に係り、上記パッド金属膜は、銅を主体
とする金属からなることを特徴としている。
【0023】請求項10記載の発明は、請求項6又は8
記載の半導体装置に係り、上記パッド金属膜は、アルミ
ニウムを主体とする金属からなることを特徴としてい
る。
【0024】請求項11記載の発明は、半導体基板上の
保護用絶縁膜に配線用溝を形成する配線用溝形成工程
と、上記配線用溝を含む上記保護用絶縁膜上に順次に、
第1バリア金属膜、最上層配線膜、第2バリア金属膜及
びパッド金属膜を成膜する金属膜成膜工程と、上記保護
用絶縁膜表面上及び上記配線用溝上面より上の上記第1
バリア金属膜、上記最上層配線膜、上記第2バリア金属
膜及び上記パッド金属膜を除去して、上記保護用絶縁膜
を平坦化する保護用絶縁膜平坦化工程と、上記平坦化さ
れた保護用絶縁膜上に最終保護用絶縁膜を成膜した後、
上記パッド金属膜の表面のみを露出するように上記最終
保護用絶縁膜をパターニングする最終保護用絶縁膜パタ
ーニング工程と、上記パッド金属膜の露出面に外部接続
用導体を取り付ける外部接続用導体取付け工程とを含む
ことを特徴としている。
【0025】請求項12記載の発明は、半導体基板上の
保護用絶縁膜上に順次に、第1バリア金属膜、最上層配
線膜、第2バリア金属膜及びパッド金属膜を成膜する金
属膜成膜工程と、上記保護用絶縁膜表面上の上記第1バ
リア金属膜、上記最上層配線膜、上記第2バリア金属膜
及び上記パッド金属膜を所望の形状にパターニングする
金属膜パターニング工程と、上記パターニングされた金
属膜を含む保護用絶縁膜上に最終保護用絶縁膜を成膜し
た後、上記パッド金属膜の表面のみを露出するように上
記最終保護用絶縁膜をパターニングする最終保護用絶縁
膜パターニング工程と、上記パッド金属膜の露出面に外
部接続用導体を取り付ける外部接続用導体取付け工程と
を含むことを特徴としている。
【0026】請求項13記載の発明は、請求項11又は
12記載の半導体装置の製造方法に係り、上記最上層配
線として、銅を主体とする金属膜を用いることを特徴と
している。
【0027】請求項14記載の発明は、請求項11、1
2又は13記載の半導体装置の製造方法に係り、上記外
部接続用導体として、バンプ状導体を用いることを特徴
としている。
【0028】請求項15記載の発明は、請求項11、1
2又は13記載の半導体装置の製造方法に係り、上記外
部接続用導体として、ワイヤ状導体を用いることを特徴
としている。
【0029】請求項16記載の発明は、請求項14記載
の半導体装置の製造方法に係り、上記パッド金属膜とし
て銅を主体とする金属を用いることを特徴としている。
【0030】請求項17記載の発明は、請求項15記載
の半導体装置の製造方法に係り、上記パッド金属膜とし
てアルミニウムを主体とする金属を用いることを特徴と
している。
【0031】
【発明の実施の形態】以下、図面を参照して、この発明
の実施の形態について説明する。説明は実施例を用いて
具体的に行う。 ◇第1実施例 図1は、この発明の第1実施例である半導体装置の構成
を示す断面図、また、図2(a)〜(c)及び図3
(d)、(e)は、同半導体装置の製造方法を工程順に
示す工程図である。この例の半導体装置は、図1に示す
ように、例えばシリコンからなる半導体基板1上に形成
されている膜厚が3〜4μmの酸化膜などからなる保護
用絶縁膜2には、溝径が略50μmで、深さが略2μm
の配線用溝3が形成されて、この配線用溝3には膜厚が
略50nmの窒化チタン膜からなる第1バリア金属膜4
を介して最上層銅配線5が形成されている。さらに、そ
の最上層銅配線5の略中央部には膜厚が略70nmの第
2バリア金属膜8を介して、銅パッド膜9が形成されて
いる。第2バリア金属膜8は、例えば下層から膜厚が略
50nmの窒化チタン膜、膜厚が略10nmのニッケル
膜及び膜厚が略10nmの金膜の積層膜から構成されて
いる。保護用絶縁膜2には、既に最上層銅配線以外の下
層の配線が形成されていて、最上層銅配線5と下層の配
線との間は、図示しないビアプラグにより接続されてい
る。
【0032】保護用絶縁膜2は、酸化膜などからなる膜
厚が略5μmの最終保護用絶縁膜6で覆われて、この最
終保護用絶縁膜6には銅パッド膜9の略中央部分を露出
する接続孔7が開口されている。銅パッド膜9には、接
続孔7を介して半田からなるバンプ状導体10が取り付
けられている。このバンプ状導体10は、後述するよう
に、めっき法、蒸着法などにより形成される。この場
合、バンプ状導体10は、銅パッド膜9の表面から成長
するように形成されるので、いわゆるセルフアラインに
より形成されるため、位置を正確に制御できるようにな
る。また、バンプ状導体は、半田に代えて、金又は金に
シリコンなどの他の金属が含まれた金を主体とする金属
を用いるようにしても良い。
【0033】次に、図2(a)〜(c)及び図3
(d)、(e)を参照して、この例の半導体装置の製造
方法について工程順に説明する。まず、図2(a)に示
すように、半導体基板1上に形成された膜厚が3〜4μ
mの酸化膜などからなる保護用絶縁膜2に、リソグラフ
ィ法などにより溝径が略50μmで、深さが略2μmの
配線用溝3を形成する。保護用絶縁膜2には、既に最上
層銅配線以外の下層の配線が形成されている。
【0034】次に、図2(b)に示すように、配線用溝
3を含む保護用絶縁膜2上に、スパッタ法などにより順
次に膜厚が略50nmの窒化チタン膜からなる第1バリ
ア金属膜4、膜厚が略1μmの最上層銅配線膜5A、下
層から膜厚が略50nmの窒化チタン膜、膜厚が略10
nmのニッケル膜及び膜厚が略10nmの金膜の積層膜
からなる第2バリア金属膜8及び膜厚が略1.5μmの
銅パッド膜9を成膜する。このとき、銅パッド膜9の配
線用溝3における幅W1を47〜48μmに形成する。
【0035】次に、図2(c)に示すように、CMPな
どにより保護用絶縁膜2表面上及び配線用溝3上面より
上の第1バリア金属膜4、最上層銅配線膜5A、第2バ
リア金属膜8及び銅パッド膜9を除去することで、保護
用絶縁膜2を平坦化して、最上層銅配線5を形成する。
これにより、最上層銅配線5は溝配線として形成され、
各膜間は相互に密着性良く形成される。
【0036】次に、図3(d)に示すように、スパッタ
法などにより、保護用絶縁膜2、第1バリア金属膜4、
最上層銅配線膜5、第2バリア金属膜8及び銅パッド膜
9上に、下層から膜厚が略800nmの酸化膜、膜厚が
略100nmの窒化膜及び膜厚が略5μmのポリイミド
膜の積層膜からなる最終保護用絶縁膜6を成膜する。こ
こで、最終保護用絶縁膜6は密着性に優れたポリイミド
膜のみで構成しても良い。次に、最終保護用絶縁膜6の
所望領域にレジスト膜11を形成する。
【0037】次に、図3(e)に示すように、レジスト
膜11をマスクとして最終保護用絶縁膜6のエッチング
を行って、幅W2の接続孔7を形成する。この場合、接
続孔7の幅W2は、上述の銅パッド膜9の配線用溝3に
おける幅W1よりも小さく(W1>W2)設定して、同
幅W2を略40μmに形成する。次に、めっき法により
接続孔7を通じて半田からなるバンプ状導体10を形成
することにより、図1の半導体装置が製造される。
【0038】バンプ状導体10を形成するための半田の
めっき時、半田は幅W2で規定された接続孔7を通じて
露出されている銅パッド膜9の表面から成長するので、
接続孔7を精度良く開口しておくことにより、バンプ状
導体10をセルフアラインにより正確に制御できるよう
になる。なお、バンプ状導体10は蒸着法を利用して形
成することができる。これには、まず半田膜を接続孔7
を含む最終保護用絶縁膜6の全面に蒸着した後、半田膜
を接続孔7とその周辺に残すようにパターニングする。
次に、半田の融点以上の温度で熱処理することにより、
残っている半田膜は溶融して接続孔7を中心とした周囲
位置に凝集するようになるので、結果的にバンプ状導体
10が形成されるようになる。
【0039】このように、この例の方法によれば、予め
保護用絶縁膜2に配線用溝3を形成してこの配線用溝3
に第1バリア金属膜3、最上層銅配線5、第2バリア金
属膜8及び銅パッド膜9を成膜した後、銅パッド膜8を
接続孔7を通じて露出する最終保護用絶縁膜6を成膜す
るようにしたので、従来のように第2バリア金属膜及び
銅パッド膜を最終保護用絶縁膜上に成膜してパターニン
グする必要はなくなるので、工程数を減らすことができ
る。また、この例の装置によれば、バンプ状導体をセル
フアラインで形成できるので、バンプ状導体の形成位置
を正確に制御できる。したがって、バンプ状導体からな
る外部接続用導体を取り付けるための銅パッド膜を、工
程数を短縮して形成することができる。
【0040】◇第2実施例 次に、この発明の第2実施例について説明する。図4
は、この発明の第2実施例である半導体装置の構成を示
す断面図である。この例の半導体装置の構成が、上述し
た第1実施例の構成と大きく異なるところは、図4に示
すように、銅パッド膜に代えてアルミニウムパッド膜を
用いる一方、外部接続用導体としてバンプ状導体に代え
てワイヤ状導体を用いるようにした点である。すなわ
ち、図1の第1実施例と比較して明らかなように、この
例では、図4に示すように、アルミニウムパッド膜12
に、アルミニウムからなるワイヤ状導体13が取り付け
られている。したがって、アルミニウム・アルミニウム
の接続部が形成され、有害な合金などが形成され易いア
ルミニウムと銅との接触は回避されるので、良好なコン
タクトが得られる。なお、ワイヤ状導体13としては、
アルミニウムに代えて、アルミニウムにシリコン、銅な
どの他の金属が含まれたアルミニウムを主体とする金属
を用いるようにしても良い。さらに、アルミニウムに代
えて、金又は金にシリコンなどの他の金属が含まれた金
を主体とする金属を用いるようにしても良い。金又は金
を主体とする金属もアルミニウムパッド膜12と良好な
コンタクトを形成することができる。
【0041】この例の半導体装置を製造するには、図2
(b)において、銅パッド膜9の代わりにアルミニウム
パッド膜を成膜し、図3(e)の後に、アルミニウムパ
ッド膜にアルミニウムからなるワイヤ状導体を接続する
ようにすれば良い。これ以外は、上述した第1実施例と
略同じであるので、図4において、図1の構成部分と対
応する部分には同一の番号を付してその説明を省略す
る。
【0042】このように、この例の構成によっても、第
1実施例において述べたのと略同様な効果を得ることが
できる。
【0043】◇第3実施例 次に、この発明の第3実施例について説明する。図5
は、この発明の第3実施例である半導体装置の構成を示
す断面図である。この例の半導体装置の構成が、上述し
た第1実施例の構成と大きく異なるところは、図5に示
すように、最上層銅配線を保護用絶縁膜の配線用溝にで
はなく保護用絶縁膜上に形成するようにした点である。
すなわち、図1の第1実施例と比較して明らかなよう
に、この例では、図5に示すように、膜厚が3〜4μm
の酸化膜などからなる保護用絶縁膜2上には、膜厚が略
50nmの窒化チタン膜からなる第1バリア金属膜14
を介して最上層銅配線15が形成され、さらに、その最
上層銅配線15上には膜厚が略70nmの第2バリア金
属膜18を介して、銅パッド膜19が形成されている。
第2バリア金属膜18は、例えば下層から膜厚が略50
nmの窒化チタン膜、膜厚が略10nmのニッケル膜及
び膜厚が略10nmの金膜の積層膜から構成されてい
る。
【0044】保護用絶縁膜2は、酸化膜などからなる膜
厚が略5μmの最終保護用絶縁膜16で覆われて、この
最終保護用絶縁膜16には銅パッド膜19の略中央部分
を露出する接続孔17が開口されている。銅パッド膜1
9には、接続孔17を介して半田などからなるバンプ状
導体20が取り付けられている。
【0045】次に、図6(a)、(b)及び図6
(c)、(d)を参照して、この例の半導体装置の製造
方法について工程順に説明する。まず、図6(a)に示
すように、半導体基板1上に形成された膜厚が3〜4μ
mの酸化膜などからなる保護用絶縁膜2上に、スパッタ
法などにより順次に膜厚が略50nmの窒化チタン膜か
らなる第1バリア金属膜14、膜厚が略1μmの最上層
銅配線膜15A、下層から膜厚が略50nmの窒化チタ
ン膜、膜厚が略10nmのニッケル膜及び膜厚が略10
nmの金膜の積層膜からなる第2バリア金属膜18及び
膜厚が略1.5μmの銅パッド膜19を成膜する。
【0046】次に、図6(b)に示すように、スパッタ
法などにより銅パッド膜18上に膜厚が略300nmの
マスク酸化膜21を成膜した後、このマスク酸化膜21
上にレジスト膜24を形成する。マスク酸化膜21はエ
ッチング時に積層膜を保護するために用いられている。
【0047】次に、図7(c)に示すように、レジスト
膜24をマスクとしてドライエッチングを行って、第1
バリア金属膜14、最上層銅配線膜15A、第2バリア
金属膜18及び銅パッド膜19を所望の形状にパターニ
ングして、最上層銅配線15を形成する。このパターニ
ングは、一度のエッチングで連続的に行うことができ
る。この時点で、マスク絶縁膜21はそのまま残してお
く。あるいは、レジスト膜24をマスクとしてまずマス
ク酸化膜21のみをパターニングした後、レジスト膜2
4を除去して、そのパターニングされたマスク酸化膜2
1をマスクとして第1バリア金属膜14、最上層銅配線
膜15A、第2バリア金属膜18及び銅パッド膜19を
所望の形状にパターニングすることもできる。
【0048】次に、図7(d)に示すように、スパッタ
法などにより、保護用絶縁膜12、第1バリア金属膜1
4、最上層銅配線膜15、第2バリア金属膜18及び銅
パッド膜19上に、膜厚が略5μmのポリイミド膜から
なる最終保護用絶縁膜16を成膜した後、レジスト膜
(図示せず)をマスクとして、ドライエッチングを行っ
て、銅パッド膜19を露出する接続孔17を形成する。
この場合、マスク酸化膜21を残しておいた場合はこれ
も同時にエッチングされる。この例によれば、保護用絶
縁膜2上に一度のエッチング工程により最上層銅配線1
5を含んだ積層構造配線が形成できるので、工程数を短
縮することができる。次に、めっき法により接続孔17
を通じて半田からなるバンプ状導体10を取り付けるこ
とにより、図5の半導体装置が製造される。
【0049】このように、この例の構成によっても、第
1実施例において述べたのと略同様な効果を得ることが
できる。
【0050】◇第4実施例 次に、この発明の第4実施例について説明する。図8
は、この発明の第4実施例である半導体装置の構成を示
す断面図である。この例の半導体装置の構成が、上述し
た第3実施例の構成と大きく異なるところは、図8に示
すように、銅パッド膜に代えてアルミニウムパッド膜を
用いる一方、外部接続用導体としてバンプ状導体に代え
てワイヤ状導体を用いるようにして点である。すなわ
ち、図5の第3実施例と比較して明らかなように、この
例では、図8に示すように、アルミニウムパッド膜22
に、アルミニウムからなるワイヤ状導体23が接続され
ている。
【0051】この例の半導体装置を製造するには、図6
(a)において、銅パッド膜19の代わりにアルミニウ
ムパッド膜を成膜し、図7(d)の後に、アルミニウム
パッド膜にアルミニウムからなるワイヤ状導体を接続す
れば良い。
【0052】このように、この例の構成によっても、第
3実施例において述べたのと略同様な効果を得ることが
できる。
【0053】以上、この発明の実施例を図面により詳述
してきたが、具体的な構成はこの実施例に限られるもの
ではなく、この発明の要旨を逸脱しない範囲の設計の変
更などがあってもこの発明に含まれる。例えば最上層銅
配線又は銅パッド膜は、銅にチタン、アルミニウムなど
の他の金属が含まれていても良い。同様にして、アルミ
ニウムパッド膜は、アルミニウムにシリコン、銅などの
他の金属が含まれていても良い。要するに、銅配線は銅
を主体とする金属膜であれば良く、アルミニウム配線は
アルミニウムを主体とする金属膜であれば良い。
【0054】また、第1及び第2バリア金属膜は、タン
タル、モリブデン、タングステンなどの単一金属を用い
ても良く、あるいは上記金属などの窒化膜を用いること
ができる。また、同バリア金属膜は、単一金属と窒化膜
とを組み合わせた積層膜を用いることができる。例え
ば、窒化タンタル膜、ニッケル膜及び金膜からなる積層
膜、又はニッケル膜及び金膜からなる積層膜を用いるこ
とができる。
【0055】また、各金属膜の膜膜あるいは製造方法は
一例を示したものであり、用途、目的などによって変更
することができる。成膜方法は、スパッタ法にかぎら
ず、CVD(Chemical Vapor Deposition)法、プラズマ
CVD法、高密度プラズマCVD法などの他の方法を用
いることができる。また、絶縁膜としては、酸化膜に限
らず、BSG(Boro-Silicate Glass)膜、PSG(Phosp
ho-Silicate Glass)膜、BPSG(Boro-Phospho-Sili
cate Glass)膜などを用いることができる。また、各金
属膜、絶縁膜などの膜膜は一例を示したものであり、用
途、目的などによって変更することができる。
【0056】
【発明の効果】以上説明したように、この発明の方法に
よれば、予め保護用絶縁膜の配線用溝にあるいは保護用
絶縁膜上に第1バリア金属膜、最上層銅配線、第2バリ
ア金属膜及びパッド膜を形成した後、パッド膜を露出す
る最終保護用絶縁膜を成膜するようにしたので、製造工
程を減らすことができる。また、この例の装置によれ
ば、パッド金属膜にバンプ状導体を取り付ける場合は、
セルフアラインで形成できるので、同バンプ状導体の形
成位置を正確に制御できる。また、パッド金属膜にワイ
ヤ状導体を取り付ける場合は、良好なコンタクトを形成
できる。したがって、バンプ状導体又はワイヤ状導体な
どからなる外部接続用導体を取り付けるためのパッド金
属膜を、工程数を短縮して形成することができる。
【図面の簡単な説明】
【図1】この発明の第1実施例である半導体装置の構成
を示す断面図である。
【図2】同半導体装置の製造方法を工程順に示す工程図
である。
【図3】同半導体装置の製造方法を工程順に示す工程図
である。
【図4】この発明の第2実施例である半導体装置の構成
を示す断面図である。
【図5】この発明の第3実施例である半導体装置の構成
を示す断面図である。
【図6】同半導体装置の製造方法を工程順に示す工程図
である。
【図7】同半導体装置の製造方法を工程順に示す工程図
である。
【図8】この発明の第4実施例である半導体装置の構成
を示す断面図である。
【図9】従来の半導体装置を示す断面図である。
【図10】同半導体装置の製造方法を工程順に示す工程
図である。
【図11】同半導体装置の製造方法を工程順に示す工程
図である。
【図12】同半導体装置の製造方法を工程順に示す工程
図である。
【図13】従来の半導体装置を示す断面図である。
【図14】同半導体装置の製造方法を工程順に示す工程
図である。
【図15】同半導体装置の製造方法を工程順に示す工程
図である。
【図16】従来の半導体装置の実装構造を示す断面図で
ある。
【図17】従来の半導体装置の実装構造を示す断面図で
ある。
【符号の説明】
1 半導体基板 2 保護用絶縁膜 3 配線用溝 4、14 第1バリア金属膜 5、15 最上層銅配線 5A、15A 最上層銅配線膜 6、16 最終保護用絶縁膜 7、17 接続孔 8、18 第2バリア金属膜 9、19 銅パッド膜 10、20 バンプ状導体 11、24 レジスト膜 12、22 アルミニウムパッド膜 13、23 ワイヤ状導体 21 マスク酸化膜
フロントページの続き (51)Int.Cl.6 識別記号 FI H01L 21/88 T

Claims (17)

    (57)【特許請求の範囲】
  1. 【請求項1】 実装基板上の外部配線に接続されるべき
    外部接続用導体が取り付けられるパッド金属膜を備え、
    該パッド金属膜が前記外部接続用導体の取付け面を除い
    て最終保護用絶縁膜で覆われ、前記パッド金属膜が最上
    層配線と接続している半導体装置であって、 前記最上層配線は、前記パッド金属膜との間に第2バリ
    ア金属膜が設けられている一方、前記パッド金属膜との
    反対面に第1バリア金属膜が設けられていることを特徴
    とする半導体装置。
  2. 【請求項2】 前記最終保護用絶縁膜の下部に保護用絶
    縁膜が形成されて該保護用絶縁膜上に、下から前記第1
    バリア金属膜、前記最上層配線、前記第2バリア金属膜
    及び前記パッド金属膜が設けられていることを特徴とす
    る請求項1記載の半導体装置。
  3. 【請求項3】 実装基板上の外部配線に接続されるべき
    外部接続用導体が取付けられるパッド金属膜を備え、該
    パッド金属膜が前記外部接続用導体の取付け面を除いて
    最終保護用絶縁膜で覆われ、前記パッド金属膜が最上層
    配線と接続している半導体装置であって、 前記最終保護用絶縁膜の下部に保護用絶縁膜が形成され
    て該保護用絶縁膜に配線用溝が形成され、該配線用溝に
    下から第1バリア金属膜、前記最上層配線、第2バリア
    金属膜及び前記パッド金属膜が埋め込まれていることを
    特徴とする半導体装置。
  4. 【請求項4】 前記最上層配線は、銅を主体とする金属
    膜からなることを特徴とする請求項1、2又は3記載の
    半導体装置。
  5. 【請求項5】 前記外部接続用導体は、バンプ状導体か
    らなることを特徴とする請求項1乃至4のいずれか1に
    記載の半導体装置。
  6. 【請求項6】 前記外部接続用導体は、ワイヤ状導体か
    らなることを特徴とする請求項1乃至4のいずれか1に
    記載の半導体装置。
  7. 【請求項7】 前記バンプ状導体は、半田又は金を主体
    とする金属からなることを特徴とする請求項5記載の半
    導体装置。
  8. 【請求項8】 前記ワイヤ状導体は、アルミニウム又は
    金を主体とする金属からなることを特徴とする請求項6
    記載の半導体装置。
  9. 【請求項9】 前記パッド金属膜は、銅を主体とする金
    属からなることを特徴とする請求項5又は7記載の半導
    体装置。
  10. 【請求項10】 前記パッド金属膜は、アルミニウムを
    主体とする金属からなることを特徴とする請求項6又は
    8記載の半導体装置。
  11. 【請求項11】 半導体基板上の保護用絶縁膜に配線用
    溝を形成する配線用溝形成工程と、 前記配線用溝を含む前記保護用絶縁膜上に順次に、第1
    バリア金属膜、最上層配線膜、第2バリア金属膜及びパ
    ッド金属膜を成膜する金属膜成膜工程と、 前記保護用絶縁膜表面上及び前記配線用溝上面より上の
    前記第1バリア金属膜、前記最上層配線膜、前記第2バ
    リア金属膜及び前記パッド金属膜を除去して、前記保護
    用絶縁膜を平坦化する保護用絶縁膜平坦化工程と、 前記平坦化された保護用絶縁膜上に最終保護用絶縁膜を
    成膜した後、前記パッド金属膜の表面のみを露出するよ
    うに前記最終保護用絶縁膜をパターニングする最終保護
    用絶縁膜パターニング工程と、 前記パッド金属膜の露出面に外部接続用導体を取り付け
    る外部接続用導体取付け工程とを含むことを特徴とする
    半導体装置の製造方法。
  12. 【請求項12】 半導体基板上の保護用絶縁膜上に順次
    に、第1バリア金属膜、最上層配線膜、第2バリア金属
    膜及びパッド金属膜を成膜する金属膜成膜工程と、 前記保護用絶縁膜表面上の前記第1バリア金属膜、前記
    最上層配線膜、前記第2バリア金属膜及び前記パッド金
    属膜を所望の形状にパターニングする金属膜パターニン
    グ工程と、 前記パターニングされた金属膜を含む保護用絶縁膜上に
    最終保護用絶縁膜を成膜した後、前記パッド金属膜の表
    面のみを露出するように前記最終保護用絶縁膜をパター
    ニングする最終保護用絶縁膜パターニング工程と、 前記パッド金属膜の露出面に外部接続用導体を取り付け
    る外部接続用導体取付け工程とを含むことを特徴とする
    半導体装置の製造方法。
  13. 【請求項13】 前記最上層配線膜として、銅を主体と
    する金属膜を用いることを特徴とする請求項11又は1
    2記載の半導体装置の製造方法。
  14. 【請求項14】 前記外部接続用導体として、バンプ状
    導体を用いることを特徴とする請求項11、12又は1
    3記載の半導体装置の製造方法。
  15. 【請求項15】 前記外部接続用導体として、ワイヤ状
    導体を用いることを特徴とする請求項11、12又は1
    3記載の半導体装置の製造方法。
  16. 【請求項16】 前記パッド金属膜として銅を主体とす
    る金属を用いることを特徴とする請求項14記載の半導
    体装置の製造方法。
  17. 【請求項17】 前記パッド金属膜としてアルミニウム
    を主体とする金属を用いることを特徴とする請求項15
    記載の半導体装置の製造方法。
JP10263663A 1998-09-17 1998-09-17 半導体装置及びその製造方法 Expired - Fee Related JP2943805B1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP10263663A JP2943805B1 (ja) 1998-09-17 1998-09-17 半導体装置及びその製造方法
US09/398,161 US6424036B1 (en) 1998-09-17 1999-09-16 Semiconductor device and method for manufacturing the same
KR1019990039811A KR100342897B1 (ko) 1998-09-17 1999-09-16 반도체 디바이스 및 그 제조 방법
CNB991202090A CN1139122C (zh) 1998-09-17 1999-09-17 半导体器件及其制造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10263663A JP2943805B1 (ja) 1998-09-17 1998-09-17 半導体装置及びその製造方法

Publications (2)

Publication Number Publication Date
JP2943805B1 true JP2943805B1 (ja) 1999-08-30
JP2000100847A JP2000100847A (ja) 2000-04-07

Family

ID=17392613

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10263663A Expired - Fee Related JP2943805B1 (ja) 1998-09-17 1998-09-17 半導体装置及びその製造方法

Country Status (4)

Country Link
US (1) US6424036B1 (ja)
JP (1) JP2943805B1 (ja)
KR (1) KR100342897B1 (ja)
CN (1) CN1139122C (ja)

Families Citing this family (34)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7382786B2 (en) * 2000-01-31 2008-06-03 3E Technologies International, Inc. Integrated phone-based home gateway system with a broadband communication device
DE10011886A1 (de) * 2000-03-07 2001-09-20 Infineon Technologies Ag Verfahren zur Herstellung einer Leiterstruktur für einen integrierten Schaltkreis
US6373137B1 (en) * 2000-03-21 2002-04-16 Micron Technology, Inc. Copper interconnect for an integrated circuit and methods for its fabrication
US6620720B1 (en) * 2000-04-10 2003-09-16 Agere Systems Inc Interconnections to copper IC's
JP2001345297A (ja) * 2000-05-30 2001-12-14 Hitachi Ltd 半導体集積回路装置の製造方法及び研磨装置
JP4979154B2 (ja) * 2000-06-07 2012-07-18 ルネサスエレクトロニクス株式会社 半導体装置
JP2002134545A (ja) * 2000-10-26 2002-05-10 Oki Electric Ind Co Ltd 半導体集積回路チップ及び基板、並びにその製造方法
US6534863B2 (en) * 2001-02-09 2003-03-18 International Business Machines Corporation Common ball-limiting metallurgy for I/O sites
JP2002324797A (ja) * 2001-04-24 2002-11-08 Mitsubishi Electric Corp 半導体装置及びその製造方法
JP2003031575A (ja) * 2001-07-17 2003-01-31 Nec Corp 半導体装置及びその製造方法
US7759803B2 (en) 2001-07-25 2010-07-20 Rohm Co., Ltd. Semiconductor device and method of manufacturing the same
US6715663B2 (en) * 2002-01-16 2004-04-06 Intel Corporation Wire-bond process flow for copper metal-six, structures achieved thereby, and testing method
KR100455387B1 (ko) * 2002-05-17 2004-11-06 삼성전자주식회사 반도체 칩의 범프의 제조방법과 이를 이용한 cog 패키지
US6724087B1 (en) * 2002-07-31 2004-04-20 Advanced Micro Devices, Inc. Laminated conductive lines and methods of forming the same
JP4571781B2 (ja) 2003-03-26 2010-10-27 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
CN100341135C (zh) * 2003-03-28 2007-10-03 富士通株式会社 半导体装置
KR100555513B1 (ko) * 2003-08-04 2006-03-03 삼성전자주식회사 보이드 발생이 방지되는 금속배선구조 및 금속배선방법
JP4740536B2 (ja) * 2003-11-26 2011-08-03 ローム株式会社 半導体装置およびその製造方法
US20050215048A1 (en) * 2004-03-23 2005-09-29 Lei Li Structure and method for contact pads having an overcoat-protected bondable metal plug over copper-metallized integrated circuits
US7226857B2 (en) 2004-07-30 2007-06-05 Micron Technology, Inc. Front-end processing of nickel plated bond pads
JP4783561B2 (ja) * 2004-09-27 2011-09-28 株式会社アルバック 銅配線の形成方法
JP2006147923A (ja) 2004-11-22 2006-06-08 Toshiba Corp 半導体装置及びその製造方法
TWI240400B (en) * 2005-01-04 2005-09-21 Nan Ya Printed Circuit Board C Method for fabricating a packaging substrate
US7615476B2 (en) 2005-06-30 2009-11-10 Intel Corporation Electromigration-resistant and compliant wire interconnects, nano-sized solder compositions, systems made thereof, and methods of assembling soldered packages
CN100574571C (zh) * 2007-01-19 2009-12-23 全懋精密科技股份有限公司 具导电结构的电路板及其制法
US8293587B2 (en) 2007-10-11 2012-10-23 International Business Machines Corporation Multilayer pillar for reduced stress interconnect and method of making same
SG152101A1 (en) * 2007-11-06 2009-05-29 Agency Science Tech & Res An interconnect structure and a method of fabricating the same
JP5068830B2 (ja) * 2010-01-29 2012-11-07 株式会社テラミクロス 半導体装置
EP2520917A1 (en) 2011-05-04 2012-11-07 Nxp B.V. MEMS Capacitive Pressure Sensor, Operating Method and Manufacturing Method
TWI490994B (zh) * 2012-09-03 2015-07-01 矽品精密工業股份有限公司 半導體封裝件中之連接結構
CN103839908B (zh) * 2012-11-27 2017-07-14 中芯国际集成电路制造(上海)有限公司 焊垫结构及其制作方法
WO2017122449A1 (ja) * 2016-01-15 2017-07-20 ソニー株式会社 半導体装置および撮像装置
KR102666153B1 (ko) 2018-06-15 2024-05-17 삼성전자주식회사 반도체 장치
KR20210050951A (ko) * 2019-10-29 2021-05-10 삼성전자주식회사 반도체 패키지 및 그 제조 방법

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5225711A (en) * 1988-12-23 1993-07-06 International Business Machines Corporation Palladium enhanced soldering and bonding of semiconductor device contacts
US5272376A (en) * 1990-06-01 1993-12-21 Clarion Co., Ltd. Electrode structure for a semiconductor device
JP2796919B2 (ja) * 1992-05-11 1998-09-10 インターナショナル・ビジネス・マシーンズ・コーポレーション メタライゼーション複合体および半導体デバイス
JP3007497B2 (ja) * 1992-11-11 2000-02-07 三菱電機株式会社 半導体集積回路装置、その製造方法、及びその実装方法
JP3014887B2 (ja) * 1993-02-24 2000-02-28 松下電子工業株式会社 半導体装置およびその製造方法
US5503286A (en) * 1994-06-28 1996-04-02 International Business Machines Corporation Electroplated solder terminal
JP2595909B2 (ja) * 1994-09-14 1997-04-02 日本電気株式会社 半導体装置
JP3147698B2 (ja) * 1995-01-31 2001-03-19 株式会社デンソー バンプ電極及びその製造方法
US5656858A (en) * 1994-10-19 1997-08-12 Nippondenso Co., Ltd. Semiconductor device with bump structure
US5889326A (en) * 1996-02-27 1999-03-30 Nec Corporation Structure for bonding semiconductor device to substrate
US6075290A (en) * 1998-02-26 2000-06-13 National Semiconductor Corporation Surface mount die: wafer level chip-scale package and process for making the same
US5943597A (en) * 1998-06-15 1999-08-24 Motorola, Inc. Bumped semiconductor device having a trench for stress relief
US6027999A (en) * 1998-09-10 2000-02-22 Chartered Semiconductor Manufacturing, Ltd. Pad definition to achieve highly reflective plate without affecting bondability

Also Published As

Publication number Publication date
US6424036B1 (en) 2002-07-23
JP2000100847A (ja) 2000-04-07
KR100342897B1 (ko) 2002-07-02
CN1139122C (zh) 2004-02-18
CN1250951A (zh) 2000-04-19
KR20000023210A (ko) 2000-04-25

Similar Documents

Publication Publication Date Title
JP2943805B1 (ja) 半導体装置及びその製造方法
TWI313492B (en) Method for fabricating low resistance, low inductance interconnections in high current semiconductor devices
JP2002134658A (ja) 半導体装置及びその製造方法
JPH10340955A (ja) 高導電率相互接続を形成する方法
JP2001044357A (ja) 半導体装置およびその製造方法
JP3149846B2 (ja) 半導体装置及びその製造方法
JP2012054588A (ja) 銅技術相互接続構造を使用する集積回路デバイス用のアルミニウム・パッド電力バスおよび信号ルーティング技術
USRE40887E1 (en) Semiconductor chip with redistribution metal layer
JP5474534B2 (ja) パッシベーション及びポリイミドにより包囲されたコンタクト及びその製造方法
JPH11330231A (ja) 金属被覆構造
JP4138232B2 (ja) ストレスを減少してパッドの下に回路を入れることができるようにするためのデュアル食刻ボンドパッド構造およびそれを形成するための方法
JP2622156B2 (ja) 集積回路パッド用の接触方法とその構造
JP2000195861A (ja) 半導体装置およびその製造方法
US6803304B2 (en) Methods for producing electrode and semiconductor device
JPH11312704A (ja) ボンドパッドを有するデュアルダマスク
KR20060054689A (ko) 후면 입출력 단자를 갖는 반도체 장치 및 그 제조방법
JPH11102911A (ja) 半導体装置及びその製造方法
JPH11162980A (ja) 半導体装置およびその製造方法
JPS5950544A (ja) 多層配線の形成方法
KR100374300B1 (ko) 반도체용 구리 배선 제조 방법
JP2601640B2 (ja) 電気的導体構造を作成する方法と大規模集積回路
JPS62136857A (ja) 半導体装置の製造方法
JP3391447B2 (ja) 半導体装置の製造方法
JPH11214513A (ja) 集積回路の配線構造と配線形成法
KR20040011875A (ko) 반도체 장치의 배선 형성 방법

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees