JP2020092147A - パッケージデバイスの製造方法 - Google Patents
パッケージデバイスの製造方法 Download PDFInfo
- Publication number
- JP2020092147A JP2020092147A JP2018227502A JP2018227502A JP2020092147A JP 2020092147 A JP2020092147 A JP 2020092147A JP 2018227502 A JP2018227502 A JP 2018227502A JP 2018227502 A JP2018227502 A JP 2018227502A JP 2020092147 A JP2020092147 A JP 2020092147A
- Authority
- JP
- Japan
- Prior art keywords
- interposer substrate
- manufacturing
- device chip
- gap filling
- resin
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 78
- 239000000758 substrate Substances 0.000 claims abstract description 109
- 229920005989 resin Polymers 0.000 claims abstract description 70
- 239000011347 resin Substances 0.000 claims abstract description 70
- 238000000227 grinding Methods 0.000 claims abstract description 54
- 238000000465 moulding Methods 0.000 claims abstract description 32
- 238000009434 installation Methods 0.000 claims description 2
- 239000000463 material Substances 0.000 abstract description 4
- 239000011248 coating agent Substances 0.000 abstract 1
- 238000000576 coating method Methods 0.000 abstract 1
- 239000010410 layer Substances 0.000 description 40
- 238000000034 method Methods 0.000 description 31
- 239000012790 adhesive layer Substances 0.000 description 15
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 9
- 229910052710 silicon Inorganic materials 0.000 description 9
- 239000010703 silicon Substances 0.000 description 9
- 239000004020 conductor Substances 0.000 description 8
- 239000012212 insulator Substances 0.000 description 8
- 238000012536 packaging technology Methods 0.000 description 6
- 238000005498 polishing Methods 0.000 description 6
- 230000015572 biosynthetic process Effects 0.000 description 5
- 229910052751 metal Inorganic materials 0.000 description 5
- 239000002184 metal Substances 0.000 description 5
- 230000000149 penetrating effect Effects 0.000 description 4
- 229920002120 photoresistant polymer Polymers 0.000 description 4
- 230000000694 effects Effects 0.000 description 3
- 238000001020 plasma etching Methods 0.000 description 3
- 229910004298 SiO 2 Inorganic materials 0.000 description 2
- 238000005530 etching Methods 0.000 description 2
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Substances O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 2
- 229910000838 Al alloy Inorganic materials 0.000 description 1
- 238000009623 Bosch process Methods 0.000 description 1
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- 239000000853 adhesive Substances 0.000 description 1
- 230000001070 adhesive effect Effects 0.000 description 1
- 239000000919 ceramic Substances 0.000 description 1
- 239000000470 constituent Substances 0.000 description 1
- 230000008602 contraction Effects 0.000 description 1
- 238000001816 cooling Methods 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 239000010949 copper Substances 0.000 description 1
- 239000010408 film Substances 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 239000007788 liquid Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000004806 packaging method and process Methods 0.000 description 1
- 238000007747 plating Methods 0.000 description 1
- 230000002250 progressing effect Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 229920003002 synthetic resin Polymers 0.000 description 1
- 239000000057 synthetic resin Substances 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
Images
Landscapes
- Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
Abstract
【解決手段】パッケージデバイスの製造方法は、インターポーザー基板の一方の面のデバイスチップ搭載領域にデバイスチップを搭載し、デバイスチップ搭載領域以外の領域にデバイスチップより厚い隙間埋め部材を供給するモールド樹脂の量を削減するために設置する搭載ステップST1と、搭載ステップST1実施後、インターポーザー基板の一方の面側の隙間埋め部材の間にモールド樹脂を供給し、デバイスチップをモールド樹脂で覆う樹脂モールドステップST2と、樹脂モールドステップST2実施後、インターポーザー基板の他方の面側を研削装置のチャックテーブルで保持し、隙間埋め部材とモールド樹脂を研削して平坦面を形成する研削ステップST3と、を備える。
【選択図】図2
Description
本発明の実施形態1に係るパッケージデバイスの製造方法を図面に基づいて説明する。図1は、実施形態1に係るパッケージデバイスの製造方法により製造されるパッケージデバイスの断面図である。図2は、実施形態1に係るパッケージデバイスの製造方法の流れを示すフローチャートである。
図3は、図2に示されたパッケージデバイスの製造方法の搭載ステップにおいて準備されるインターポーザー基板の要部の断面図である。図4は、図2に示されたパッケージデバイスの製造方法の搭載ステップにおいて、接着剤層が形成されたインターポーザー基板の要部の断面図である。図5は、図2に示されたパッケージデバイスの製造方法の搭載ステップにおいて、接着剤層上に隙間埋め部材が配置されたインターポーザー基板の要部の断面図である。図6は、図2に示されたパッケージデバイスの製造方法の搭載ステップにおいて、接着剤層上に配置される隙間埋め部材を示す斜視図である。図7は、図2に示されたパッケージデバイスの製造方法の搭載ステップにおいて、デバイス搭載領域上にデバイスチップが配置されたインターポーザー基板の要部の断面図である。
図8は、図2に示されたパッケージデバイスの製造方法の樹脂モールドステップ後のインターポーザー基板の要部の断面図である。樹脂モールドステップST2は、搭載ステップST1実施後、インターポーザー基板10の一方の面12側の隙間埋め部材30の間である貫通穴32にモールド樹脂40を供給し、デバイスチップ20をモールド樹脂40で覆うステップである。
図9は、図2に示されたパッケージデバイスの製造方法の研削ステップを模式的に示す側面図である。図10は、図2に示されたパッケージデバイスの製造方法の研削ステップにおいて、隙間埋め部材とモールド樹脂を研削した後のインターポーザー基板の要部の断面図である。図11は、図2に示されたパッケージデバイスの製造方法の研削ステップにおいて、基板が研削された後のインターポーザー基板の要部の断面図である。
分割ステップST4は、インターポーザー基板10等を分割予定ライン101に沿って分割して、インターポーザー基板10、隙間埋め部材30及びモールド樹脂40を個々のパッケージデバイス1に分割するステップである。分割ステップST4では、切削装置又はレーザー加工装置等が平坦面50又は他方の面17側をチャックテーブルの保持面に保持し、分割予定ライン101に切削ブレードを切り込ませ又は分割予定ラインにレーザー光線を照射して、個々のパッケージデバイス1に分割する。パッケージデバイスの製造方法は、インターポーザー基板10、隙間埋め部材30及びモールド樹脂40を個々のパッケージデバイス1に分割すると終了する。
本発明の実施形態2に係るパッケージデバイスの製造方法を図面に基づいて説明する。図12は、実施形態2に係るパッケージデバイスの製造方法により製造されるパッケージデバイスの断面図である。図13は、実施形態2に係るパッケージデバイスの製造方法の流れを示すフローチャートである。なお、本明細書は、実施形態2において、実施形態1と同一部分に同一符号を付して説明を省略する。
図14は、図13に示されたパッケージデバイスの製造方法の貫通電極形成ステップにおいて、他方の面側に絶縁体層が形成されたインターポーザー基板の要部の断面図である。図15は、図13に示されたパッケージデバイスの製造方法の貫通電極形成ステップにおいて、絶縁体層上にマスクが形成されたインターポーザー基板の要部の断面図である。図16は、図13に示されたパッケージデバイスの製造方法の貫通電極形成ステップにおいて、他方の面側からエッチングされた後のインターポーザー基板の要部の断面図である。図17は、図13に示されたパッケージデバイスの製造方法の貫通電極形成ステップにおいて、貫通電極が形成されたインターポーザー基板の要部の断面図である。
図18は、図13に示されたパッケージデバイスの製造方法の配線層形成ステップ後のインターポーザー基板の要部の断面図である。配線層形成ステップST11は、貫通電極形成ステップST10実施後、平坦面50側を保持し、インターポーザー基板10の他方の面17側に配線層70を形成するステップである。
図19は、図13に示されたパッケージデバイスの製造方法の分割ステップ後のインターポーザー基板の要部の断面図である。分割ステップST4は、実施形態1と同様に、インターポーザー等を個々のパッケージデバイス1に分割するステップである。
10 インターポーザー基板
12 一方の面
17 他方の面
20 デバイスチップ
30 隙間埋め部材
31 同径の部材
32 貫通穴(隙間埋め部材の間)
40 モールド樹脂
50 平坦面
70 配線層
80 貫通電極
101 分割予定ライン
102 デバイス搭載領域
103 デバイス非搭載領域(デバイス領域以外の領域)
200 研削装置
201 チャックテーブル
ST1 搭載ステップ
ST2 樹脂モールドステップ
ST3 研削ステップ
ST10 貫通電極形成ステップ
ST11 配線層形成ステップ
Claims (3)
- インターポーザー基板の一方の面の分割予定ラインに区画された領域にデバイスチップが配置され、該デバイスチップがモールド樹脂で覆われるパッケージデバイスの製造方法であって、
インターポーザー基板の一方の面の、デバイスチップ搭載領域にデバイスチップを搭載するとともに、該デバイスチップ搭載領域以外の領域に、該デバイスチップより厚い隙間埋め部材を、供給するモールド樹脂の量を削減するために設置する搭載ステップと、
該搭載ステップ実施後、該インターポーザー基板の一方の面側の該隙間埋め部材の間にモールド樹脂を供給し、該デバイスチップを該モールド樹脂で覆う樹脂モールドステップと、
該樹脂モールドステップ実施後、該インターポーザー基板の他方の面側を研削装置のチャックテーブルで保持し、該隙間埋め部材と該モールド樹脂を研削して該隙間埋め部材と該モールド樹脂からなる平坦面を形成する研削ステップと、を備えるパッケージデバイスの製造方法。 - 該隙間埋め部材は、該インターポーザー基板と同径の部材に該デバイスチップ搭載領域に対応した貫通穴又は凹部を有する請求項1に記載のパッケージデバイスの製造方法。
- 該研削ステップ実施後、該平坦面側を保持し、該インターポーザー基板の他方の面側から、該デバイスチップの電極と接続する貫通電極を形成する貫通電極形成ステップと、
該貫通電極形成ステップ実施後、該平坦面側を保持し、該インターポーザー基板の他方の面側に配線層を形成する配線層形成ステップと、を備える請求項1又は請求項2に記載のパッケージデバイスの製造方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2018227502A JP7241518B2 (ja) | 2018-12-04 | 2018-12-04 | パッケージデバイスの製造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2018227502A JP7241518B2 (ja) | 2018-12-04 | 2018-12-04 | パッケージデバイスの製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2020092147A true JP2020092147A (ja) | 2020-06-11 |
JP7241518B2 JP7241518B2 (ja) | 2023-03-17 |
Family
ID=71013131
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2018227502A Active JP7241518B2 (ja) | 2018-12-04 | 2018-12-04 | パッケージデバイスの製造方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP7241518B2 (ja) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2020261994A1 (ja) * | 2019-06-25 | 2020-12-30 | 株式会社村田製作所 | 複合部品およびその製造方法 |
WO2022137657A1 (ja) * | 2020-12-24 | 2022-06-30 | 株式会社村田製作所 | 複合部品およびその製造方法 |
KR20220132452A (ko) | 2021-03-23 | 2022-09-30 | 가부시기가이샤 디스코 | 패키지 디바이스의 제조 방법 |
KR20230076762A (ko) | 2021-11-24 | 2023-05-31 | 가부시기가이샤 디스코 | 패키지 디바이스의 제조 방법 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003031954A (ja) * | 2001-07-16 | 2003-01-31 | Hitachi Aic Inc | 電子部品内蔵型多層基板とその製造方法 |
JP2005509267A (ja) * | 2001-03-26 | 2005-04-07 | インテル・コーポレーション | 超小型電子パッケージ製造のための材料適用プロセス |
JP2017073472A (ja) * | 2015-10-07 | 2017-04-13 | 株式会社ディスコ | 半導体装置の製造方法 |
JP2018010993A (ja) * | 2016-07-14 | 2018-01-18 | ローム株式会社 | 電子部品およびその製造方法 |
-
2018
- 2018-12-04 JP JP2018227502A patent/JP7241518B2/ja active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005509267A (ja) * | 2001-03-26 | 2005-04-07 | インテル・コーポレーション | 超小型電子パッケージ製造のための材料適用プロセス |
JP2003031954A (ja) * | 2001-07-16 | 2003-01-31 | Hitachi Aic Inc | 電子部品内蔵型多層基板とその製造方法 |
JP2017073472A (ja) * | 2015-10-07 | 2017-04-13 | 株式会社ディスコ | 半導体装置の製造方法 |
JP2018010993A (ja) * | 2016-07-14 | 2018-01-18 | ローム株式会社 | 電子部品およびその製造方法 |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2020261994A1 (ja) * | 2019-06-25 | 2020-12-30 | 株式会社村田製作所 | 複合部品およびその製造方法 |
JPWO2020261994A1 (ja) * | 2019-06-25 | 2021-12-09 | 株式会社村田製作所 | 複合部品およびその製造方法 |
US12002760B2 (en) | 2019-06-25 | 2024-06-04 | Murata Manufacturing Co., Ltd. | Composite component and method for manufacturing the same |
WO2022137657A1 (ja) * | 2020-12-24 | 2022-06-30 | 株式会社村田製作所 | 複合部品およびその製造方法 |
JP7513117B2 (ja) | 2020-12-24 | 2024-07-09 | 株式会社村田製作所 | 複合部品およびその製造方法 |
KR20220132452A (ko) | 2021-03-23 | 2022-09-30 | 가부시기가이샤 디스코 | 패키지 디바이스의 제조 방법 |
KR20230076762A (ko) | 2021-11-24 | 2023-05-31 | 가부시기가이샤 디스코 | 패키지 디바이스의 제조 방법 |
Also Published As
Publication number | Publication date |
---|---|
JP7241518B2 (ja) | 2023-03-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP7241518B2 (ja) | パッケージデバイスの製造方法 | |
KR102251260B1 (ko) | 웨이퍼 가공 방법 | |
EP3154085A1 (en) | Semiconductor package structure and method for forming the same | |
TWI796522B (zh) | 半導體器件封裝方法及半導體器件 | |
TW201935566A (zh) | 半導體封裝及封裝半導體裝置之方法 | |
JP5755043B2 (ja) | 半導体ウエーハの加工方法 | |
JP5943544B2 (ja) | 積層デバイスの製造方法及び積層デバイス | |
US20190006290A1 (en) | Semiconductor package and semiconductor package manufacturing method | |
CN104078345A (zh) | 一种超薄晶圆减薄方法 | |
KR20110128232A (ko) | 웨이퍼의 가공 방법 | |
US20240250069A1 (en) | Package structure containing chip structure with inclined sidewalls | |
TWI677035B (zh) | 半導體封裝及半導體封裝的製程方法 | |
JP5271610B2 (ja) | 半導体装置の製造方法 | |
JP2004349461A (ja) | 半導体装置の製造方法 | |
TW201701429A (zh) | 晶圓級封裝及其製作方法 | |
JP5748198B2 (ja) | 積層デバイスの製造方法及び積層デバイス | |
JP5223215B2 (ja) | ウェハー構造体及びその製造方法 | |
TWI805872B (zh) | 晶圓的加工方法 | |
CN113990740A (zh) | 一种晶圆背面减薄的方法及晶圆结构 | |
JP6148160B2 (ja) | ウエーハの加工方法 | |
JP2017152611A (ja) | パッケージ形成方法 | |
JP2005166807A (ja) | 半導体素子の製造方法および基板の個片化方法 | |
JP7229641B2 (ja) | パッケージデバイスチップの製造方法 | |
TWI611520B (zh) | 封裝結構及其製作方法 | |
US20220077106A1 (en) | Manufacturing method of semiconductor device and semiconductor device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20211008 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20220825 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20220927 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20221118 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20230221 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20230307 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7241518 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |