JP2015170713A - Method for manufacturing wiring structure, wiring structure, and electronic equipment using the same - Google Patents
Method for manufacturing wiring structure, wiring structure, and electronic equipment using the same Download PDFInfo
- Publication number
- JP2015170713A JP2015170713A JP2014044181A JP2014044181A JP2015170713A JP 2015170713 A JP2015170713 A JP 2015170713A JP 2014044181 A JP2014044181 A JP 2014044181A JP 2014044181 A JP2014044181 A JP 2014044181A JP 2015170713 A JP2015170713 A JP 2015170713A
- Authority
- JP
- Japan
- Prior art keywords
- wiring
- layer
- wiring structure
- resist pattern
- electroless plating
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Production Of Multi-Layered Print Wiring Board (AREA)
- Manufacturing Of Printed Wiring (AREA)
Abstract
Description
本発明は、配線構造の作製方法と配線構造、及びこれを用いた電子機器に関する。 The present invention relates to a method for manufacturing a wiring structure, a wiring structure, and an electronic apparatus using the same.
近年、電子機器に対する小型化、高性能化及び低価格化の要求に伴い、半導体チップの微細化や、多端子化が進められている。半導体チップの微細化や多端子化に伴って、半導体チップを搭載する回路基板の微細化、多層化や、実装の高密度化が求められている。近年では、回路配線に用いられる配線幅が5μmを下回ってきており、従来にはなかった絶縁耐圧などの問題が浮上してきている。特に、配線間の間隔が小さくなると、配線断面の角部への電界集中によって電荷が放電され絶縁不良が生じる。 In recent years, along with demands for downsizing, higher performance, and lower prices for electronic devices, miniaturization of semiconductor chips and the increase in the number of terminals have been promoted. Along with the miniaturization of semiconductor chips and the increase in the number of terminals, miniaturization and multilayering of circuit boards on which semiconductor chips are mounted are required and the mounting density is increased. In recent years, the width of wiring used for circuit wiring has become less than 5 μm, and problems such as withstand voltage that have not existed in the past have emerged. In particular, when the interval between the wirings is reduced, electric charges are discharged due to electric field concentration at the corners of the wiring cross section, resulting in insulation failure.
一般に、配線幅が1〜10μmのレベルの微細な配線は、サブトラクト法よりも微細化が可能なセミアディティブ法(SAP)と呼ばれる工法で作製される。セミアディティブ法は、図1(A)に示すように、基板上の下地絶縁膜111に、チタン(Ti)等の密着層112を介して銅(Cu)薄膜113を形成し、TiとCuの積層上に配線形状を反映したレジストパターン114を形成する。一般的なレジストを用いると、現像時にレジスト膜の上部から溶け出すので、ほとんどの場合、レジストパターン114の開口125の上端が広く、底部が狭くなる。図1(B)に示すように開口125内に配線材料を形成して、その後にレジストパターン114と不要な部分のCu薄膜113を除去すると、図1(C)に示すように、配線118の上面の幅が配線118の底部の幅よりも広くなる。配線118の下部では隣接する配線との間で適正な距離が保たれていても、配線118の上部で隣接する配線との距離が近接する。この状態で隣接する配線118間に電位差があると、配線118の角部Cに電界が集中して配線上部で絶縁破壊を起こす。
In general, a fine wiring having a wiring width of 1 to 10 μm is manufactured by a method called a semi-additive method (SAP) that can be made finer than the subtract method. In the semi-additive method, as shown in FIG. 1A, a copper (Cu)
配線断面の鋭角部分への電界集中を防止するために、配線の断面形状で、底面の幅よりも配線高さ方向の中央部での配線幅を一定の割合で大きくし、配線上部の断面形状を円弧状にする構成が提案されている(たとえば、特許文献1参照)。この方法では、電気めっきで金属配線を形成する際に、光沢剤と平滑剤を適宜に添加して電流密度を調整することで配線のトップを円弧状にするか、あるいは配線形成後にソフトエッチングで円弧を形成している。 In order to prevent electric field concentration on the acute angle part of the wiring cross section, the wiring width at the center in the wiring height direction is made larger than the width of the bottom surface by a certain ratio in the wiring cross sectional shape, and the cross sectional shape at the top of the wiring Has been proposed (see, for example, Patent Document 1). In this method, when metal wiring is formed by electroplating, the top of the wiring is formed into an arc by adjusting the current density by appropriately adding brightener and smoothing agent, or by soft etching after wiring formation. An arc is formed.
微細な配線サイズでも絶縁破壊を防止して信頼性を維持することのできる配線構造の作製技術を提供する。 Provided is a technique for manufacturing a wiring structure capable of preventing a dielectric breakdown and maintaining reliability even with a fine wiring size.
一つの態様では、配線構造の作製方法は、
基板上の絶縁膜上にめっき用シード層を形成し、
前記めっき用シード層上に、配線パターンに対応する開口を有するレジストパターンを形成し、
電解めっきにより前記開口内に配線層を形成し、
前記レジストパターンの表面に撥水化処理を施し、
前記撥水化処理の後に、前記配線層の幅方向の断面で両端部を除く領域に、前記配線層と異なる金属材料の無電解めっき層を成長し、
前記レジストパターンを除去してから、前記無電解めっき層をマスクとして、前記配線層の露出する角部と前記シード層の不要部分とを同時にエッチング除去して断面形状が樽型の配線を形成する。
In one aspect, a method for manufacturing a wiring structure includes:
A plating seed layer is formed on the insulating film on the substrate,
On the seed layer for plating, a resist pattern having an opening corresponding to the wiring pattern is formed,
Forming a wiring layer in the opening by electrolytic plating;
The surface of the resist pattern is subjected to water repellency treatment,
After the water repellent treatment, an electroless plating layer made of a metal material different from the wiring layer is grown in a region excluding both ends in the cross section in the width direction of the wiring layer,
After removing the resist pattern, using the electroless plating layer as a mask, the exposed corners of the wiring layer and unnecessary portions of the seed layer are simultaneously etched away to form a wiring having a barrel-shaped cross section. .
微細な配線サイズであっても絶縁破壊を防止して信頼性を維持することができる。 Even with a fine wiring size, it is possible to prevent dielectric breakdown and maintain reliability.
図2及び図3は、実施形態の配線構造の作製工程図である。実施形態では、セミアディティブ法で形成された微細な配線パターンを有する場合でも、隣接する配線間での絶縁耐性を維持することのできる配線構造の作製方法と、この方法により作製された配線構造を提供する。これを実現するために、電解めっきで形成される銅(Cu)等の良導体の配線の上面に、配線のエッジ又は角部を除く領域に無電解めっき膜を自己整合的に形成し、ウェットエッチングにて配線上部のエッジ(角部)とシード層とを溶解させる。この方法により、配線の底部と上面に配線材料とは異なる材料の金属膜を有し、かつ配線の断面形状が配線の底部と上端部よりも中央部の幅の方が大きい樽型の配線が形成される。さらに、配線上部の金属膜は、配線の幅方向に中央部が盛り上がった円弧状の断面形状を有する。この構成は電界が集中するコーナー部を排除し、隣接する配線間の近接化を防止して、絶縁耐性を向上することができる。 2 and 3 are manufacturing process diagrams of the wiring structure of the embodiment. In the embodiment, even when a fine wiring pattern formed by a semi-additive method is used, a wiring structure manufacturing method capable of maintaining insulation resistance between adjacent wirings and a wiring structure manufactured by this method are provided. provide. In order to achieve this, an electroless plating film is formed in a self-aligned manner on the upper surface of the wiring of a good conductor such as copper (Cu) formed by electrolytic plating in a region excluding the edge or corner of the wiring, and wet etching is performed. The edge (corner) at the upper part of the wiring and the seed layer are dissolved in By this method, a barrel-shaped wiring having a metal film made of a material different from the wiring material on the bottom and top surfaces of the wiring and having a cross-sectional shape of the wiring having a larger width at the center than at the bottom and top ends of the wiring can be obtained. It is formed. Furthermore, the metal film on the upper part of the wiring has an arc-shaped cross-sectional shape with a central part rising in the width direction of the wiring. This configuration eliminates a corner portion where the electric field is concentrated, prevents proximity between adjacent wirings, and improves insulation resistance.
まず、図2(A)に示すように、図示しない基板上に下地絶縁膜11を形成する。基板は、半導体チップを搭載するコア基板、ウェハレベルパッケージ(WLP)基板、マルチチップパッケージ(MCP)基板、インターポーザ基板など、微細な配線パターンを有する層が形成される任意の基板である。下地絶縁膜11は、耐熱性、耐薬性が良好なポリイミド等の樹脂材料、あるいは樹脂中にガラス繊維やガラス粒子を混合した絶縁材料等で形成されている。
First, as shown in FIG. 2A, a base
次に、図2(B)に示すように、下地絶縁膜11上にシード層15を形成する。シード層15は、たとえば下地金属膜12とめっき電極となる薄膜13の積層であり、スパッタ法、めっき法、蒸着など、任意の方法で成膜する。下地金属膜12は、下地絶縁膜11との密着性を確保する膜であり、一例としてTi、Mo,Co、Pd等のターゲットを用いたスパッタリングにより5〜30nmの厚さに形成する。続いて、銅(Cu)、金(Au)、銀(Ag)などの良導性のターゲットを用いて厚さ80〜300nmの薄膜13を形成して、積層のシード層15とする。
Next, as illustrated in FIG. 2B, a seed layer 15 is formed over the
次に、図2(C)に示すように、シード層15上にめっきレジストパターン14を形成する。めっきレジストパターン14は、シード層15上にたとえばポジ型のフォトレジストを塗布し、配線パターンを露光転写し現像することで形成される。レジストパターン14は、配線パターンに対応する開口25を有するが、現像液によるレジスト材料の溶解の関係で、開口25の上端部の幅が底部の幅よりも広くなっている。開口25内にシード層15の一部が露出する。
Next, as shown in FIG. 2C, a plating
次に、図2(D)に示すように電解めっきにより開口25内に配線層16を成長する。電解めっき液に硫酸銅などを用いる場合、開口25内にCu層16が成長する。成長するCu層16の厚さは、たとえば2〜5μmである。
Next, as shown in FIG. 2D, a
次に、図3(A)に示すように、ウェハ表面に撥水化処理を施す。撥水化処理は、たとえばCF4、CHF3、C2HF5などのフッ化炭素ガスのプラズマ照射により行う。フッ化炭素ガスと窒素やアルゴン等の不活性ガスとの混合ガス、またはフッ化炭素ガスと酸素の混合ガスでプラズマ照射してもよい。有機樹脂材料で形成されるレジストパターン14は、Cu層16と比較して表面の水素基や炭化水素基がフッ素(F)ラジカルやCF3ラジカルと置換されやすく、レジストパターン14の表面が優先的に撥水化される。Cu層16をマスクで覆ってレジストパターン14の表面にゲル状の撥水剤を塗布して紫外線照射することにより撥水処理してもよいし、薬液処理による撥水化であってもよい。フッ化炭素ガスのプラズマ照射により撥水化処理を行う場合は、たとえば、CF4ガスを流量200 SCCMで供給し、13.56MHzの高周波、電源パワー500W、圧力15Paで30秒間照射する。
Next, as shown in FIG. 3A, the wafer surface is subjected to water repellency treatment. The water repellent treatment is performed by plasma irradiation with a fluorocarbon gas such as CF4, CHF3, C2HF5, for example. Plasma irradiation may be performed with a mixed gas of a fluorocarbon gas and an inert gas such as nitrogen or argon, or a mixed gas of a fluorocarbon gas and oxygen. In the resist
次に、図3(B)に示すように、無電解めっきにより、Cu層16上に無電解めっき層17を選択的に形成する。図3(A)の工程で、レジストパターン14が撥水化処理されているため、Cu層16の表面のうち、レジストパターン14との境界付近では無電解めっき液がつきにくく、中央部分から無電解めっき層17が成長する。レジストパターン14の撥水化により、Cu層16の表面が相対的に親水性となり、無電解めっき時の液回りがCu層16上で良好になる。その結果、Cu層16の端部(レジストパターン14との境界)から離れた領域から無電解めっき層17が自己整合的に成長し、断面が円弧状の形状が得られる。無電解めっき層17として、たとえば、NiP(ニッケル・リン),CoP(コバルト・リン),CoWP(コバルト・タングステン・リン)、CoWB(コバルト・タングステン・ホウ素)等の膜を20nm〜100nmの厚さに形成する。一例として、中央部の厚さが40〜60nmのNiPの無電解めっき層17を形成する。
Next, as shown in FIG. 3B, an
次に、図3(C)に示すように、レジストパターン14を除去する。レジストパターン14の除去後は、無電解めっき層17で覆われていない領域のCu層16の上部エッジが露出して、鋭角の角部を構成している。
Next, as shown in FIG. 3C, the resist
次に、図3(D)に示すように、無電解めっき層17をマスクとして、Cu層16の露出した上部エッジと、不要な部分のCu薄膜13をエッチング除去する。この例では、エッチング液として銅エッチング液を用いたウェットエッチングとする。このウェットエッチングにより、Cu層16の角がとれて断面が樽型の配線層18になる。
Next, as shown in FIG. 3D, using the
最後に、図4に示すように、Ti等の密着層12をフッ酸等のエッチング液で除去して配線構造20を得る。配線構造20は、シード層15の一部と配線層18が一体となった断面形状が樽型のCu配線19を有し、Cu配線19の底部に金属(密着)層12を、Cu配線19の上面に断面が円弧状の無電解めっき層17を有する。その後、全面に絶縁膜22を塗布して一層分の配線層が完成する。絶縁膜22はたとえば、下地絶縁膜11と同様に樹脂絶縁膜や、ガラス繊維入りの絶縁膜である。
Finally, as shown in FIG. 4, the
図5は、撥水化処理後に形成される実施形態の無電解めっき層17を、撥水化処理を行わないで形成される無電解めっき層117と比較して示す図である。図5(A)では、撥水化処理が行われていないので、無電解めっき液がCu層16の表面に万遍なくゆきわたり、Cu層16の表面に膜厚が均一な無電解めっき層117が形成される。
FIG. 5 is a diagram showing the
これに対し、図5(B)ではレジストパターン14の撥水化によって、レジストパターン14との境界近傍のCu層16には無電解めっき液が回りにくい。その結果、Cu層16の中央部から優先的に無電解めっき層17が成長して、配線幅方向に沿った断面で円弧状の無電解めっき層17が形成される。無電解めっき層17をマスクとしてウェットエッチングすることで、Cu層16のエッジ(角)部と、シード層15のうちの不要な部分のCu薄膜13を一度に除去することができる。また、無電解めっき層17自体が円弧状の断面形状で角部を有しないため、配線構造20の全体で電界の集中を防止することができる。
On the other hand, in FIG. 5B, the electroless plating solution does not easily flow around the
図6は、実施形態の変形例1の作製方法を示す図である。変形例1では、Cu層16のエッチング速度を制御して、精度よく断面形状が樽型の配線構造を実現する。
FIG. 6 is a diagram illustrating a manufacturing method of the first modification of the embodiment. In the first modification, the etching rate of the
図3(c)の工程、すなわちウェハ表面を撥水化処理してレジストパターン14との境界近傍を除くCu層16の表面領域に自己整合的に無電解めっき層17を形成し、その後レジストパターン14を除去する工程までは、上述した実施形態と同じなので説明を省略する。
The process of FIG. 3C, that is, the wafer surface is subjected to water repellency treatment to form the
レジストパターン4を除去した後、図6(A)に示すように、エッチング液26にプラスの電荷を印加し、シード層15にマイナスの電荷を印可してエッチングを行う。エッチング液26にプラスの電荷を印加することで、Cu層16からCu2+イオンが溶けにくい状態となって、エッチング速度を緩やかに制御することができる。その結果、図6(B)に示すように樽型のCu配線18を精度よく形成することができる。同時に、シード層15のCu薄膜13の不要な部分を除去することができる。その後、Ti密着層12の不要な部分をフッ酸等のエッチング液にて除去し、絶縁膜22を形成することで、図6(C)の配線構造20が実現する。
After removing the resist pattern 4, as shown in FIG. 6A, a positive charge is applied to the
図7は、実施形態の変形例2の作製方法を示す図である。図7(A)で、図3(A)と同様に、ウェハ表面を撥水化処理する。これにより、レジストパターン14の表面が撥水性となり、Cu層16の表面が相対的に無電解めっき液に対して親水性となる。
FIG. 7 is a diagram illustrating a manufacturing method according to the second modification of the embodiment. In FIG. 7A, the water repellent treatment is performed on the wafer surface as in FIG. Thereby, the surface of the resist
次に、図7(B)で、図3(B)と同様に、Cu層16上にレジストパターン14との境界近傍を除く領域に自己整合的に無電解めっき層17を形成する。ここまでは、上述した実施形態と同様である。
Next, in FIG. 7B, similarly to FIG. 3B, the
次に、図7(C)で、レジストパターン14を除去した後に酸素プラズマ処理を施す。酸素プラズマ照射により、露出した部分のCu層が酸化されて酸化銅31が形成される。具体的には、無電解めっき層17で覆われていないCu層16の角部と、シード層15のCu薄膜13の露出部分が酸化銅31となる。
Next, in FIG. 7C, after removing the resist
次に、図7(D)で、希硫酸にて酸化銅31をエッチング除去する。この方法によっても、精度よく幅方向の断面形状が樽型の配線を実現することができる。その後、Ti密着層12の不要な部分をフッ酸で除去する。これによって、樽型のCu配線19の底部にTi密着層12を有し、上面に断面形状が円弧状の無電解めっき層17を有する配線構造20が得られる。その後、全面に樹脂、ガラスクロス等で絶縁膜22を形成する。
Next, in FIG. 7D, the
実施形態あるいは変形例の手法により、従来は配線上部で絶縁破壊を起こしていた配線サイズでも、絶縁破壊を低減して信頼性の高い配線構造を形成することができる。従来構造と異なり、配線の角部(エッジ)への電界集中による配線材料のイオンの溶出(イオンマイグレーション)を防止して、隣接配線との短絡不良を低減することができる。 According to the method of the embodiment or the modification, it is possible to form a highly reliable wiring structure by reducing the dielectric breakdown even in the case of the wiring size that has conventionally caused the dielectric breakdown in the upper part of the wiring. Unlike the conventional structure, the elution (ion migration) of ions of the wiring material due to the electric field concentration at the corners (edges) of the wiring can be prevented, and the short circuit failure with the adjacent wiring can be reduced.
多層プリント基板、LSIパッケージ基板、WLPやMCP等の配線基板の配線の信頼性を向上することができ、中でも、HAST(Highly Accelerated temperature and humidity Stress Test)試験による耐圧性能を向上することができる。従来構造では3μmL/S(配線幅3μm、配線間スペース3μm)程度の配線密度がHAST耐性的に限界であったが、本発明の構造、手法をとることにより、2μmL/S程度のサイズでも安定してHAST試験に耐える配線を製造することができる。これらの配線基板は、コンピュータ、サーバ、ルータ、光通信機器、医療機器などの電子機器に適用することができ、製品の信頼性も向上する。 Wiring reliability of a multilayer printed circuit board, LSI package board, wiring board such as WLP or MCP can be improved, and in particular, pressure resistance performance by a HAST (Highly Accelerated Temperature and Humidity Stress Test) test can be improved. In the conventional structure, the wiring density of about 3 μmL / S (wiring width: 3 μm, inter-wiring space: 3 μm) was the limit in terms of HAST resistance, but by adopting the structure and method of the present invention, the size of about 2 μmL / S is stable. Thus, a wiring that can withstand the HAST test can be manufactured. These wiring boards can be applied to electronic devices such as computers, servers, routers, optical communication devices, medical devices, and the reliability of products is improved.
上述した例では、Cu配線を例にとって説明したが、NiやAuなどの良導性の配線を電解めっきにて形成してもよい。この場合も、電解めっき後のウェハに撥水化処理を施して、配線層16上面のエッジを除く領域に自己整合的に無電解めっき層17を成長することができる。無電解めっき層17をマスクとして配線層16のエッジ(角部)をエッチング除去するとともに、シード層となる薄膜の不要部分を除去することができ、効率良く樽型の配線を形成することができる。樽型の断面形状は電界集中を防止でき、隣接する配線間の間隔を適切に維持することができる。
以下の説明に対し、以下の付記を提示する。
(付記1)
基板上の絶縁膜上にめっき用シード層を形成し、
前記めっき用シード層上に、配線パターンに対応する開口を有するレジストパターンを形成し、
電解めっきにより前記開口内に配線層を形成し、
前記レジストパターンの表面に撥水化処理を施し、
前記撥水化処理の後に、前記配線層の幅方向の断面で両端部を除く領域に、前記配線層と異なる金属材料の無電解めっき層を成長し、
前記レジストパターンを除去してから、前記無電解めっき層をマスクとして、前記配線層の露出する角部と前記シード層の不要部分とを同時にエッチング除去して断面形状が樽型の配線を形成する、
ことを特徴とする配線構造の作製方法。
(付記2)
前記エッチング除去はウェットエッチングであり、エッチング液にプラスの電荷を印加し、前記シード層にマイナスの電荷を印加してエッチング速度を制御することを特徴とする付記1に記載の配線構造の作製方法。
(付記3)
前記レジストパターンの除去後に、前記無電解めっき層をマスクとして、前記配線層の露出する角部と前記シード層の不要部分とを酸化して金属酸化物を形成し、前記金属酸化物をウェットエッチングにて除去することを特徴とする付記1に記載の配線構造の作製方法。
(付記4)
前記無電解めっき層は、前記撥水化処理により、前記配線層の上面の幅方向の中央部で盛り上がった断面が円弧状に形成されることを特徴とする付記1〜3のいずれかに記載の配線構造の作製方法。
(付記5)
前記撥水化処理は、フッ化炭素ガスによるプラズマ照射であることを特徴とする付記1〜4のいずれかに記載の配線構造の作製方法。
(付記6)
前記配線層は銅の配線層であり、前記無電解めっき層は、NiP、CoP、CoWP、及びCoWBから選択されることを特徴とする付記1〜5のいずれかに記載の配線構造の作製方法。
(付記7)
幅方向の断面形状が樽型の配線層と、
前記配線層の上面に位置し、前記配線層と異なる金属材料で形成され、前記幅方向に円弧状の断面形状を有する第1金属層と、
を有することを特徴とする配線構造。
(付記8)
前記配線層は銅配線層であり、前記第1金属層は、NiP、CoP、CoWP、及びCoWBから選択されることを特徴とする付記7に記載の配線構造。
(付記9)
前記配線層の底部に位置し、前記配線層と異なる金属材料の第2金属層を有することを特徴とする付記7に記載の配線構造。
(付記10)
付記7〜9のいずれかに記載の配線構造を有する基板と、
前記基板に搭載される電子部品と、
を有する電子機器。
In the above-described example, the Cu wiring has been described as an example. However, a highly conductive wiring such as Ni or Au may be formed by electrolytic plating. Also in this case, the electroless-plated wafer can be subjected to water repellent treatment, and the
The following notes are presented for the following explanation.
(Appendix 1)
A plating seed layer is formed on the insulating film on the substrate,
On the seed layer for plating, a resist pattern having an opening corresponding to the wiring pattern is formed,
Forming a wiring layer in the opening by electrolytic plating;
The surface of the resist pattern is subjected to water repellency treatment,
After the water repellent treatment, an electroless plating layer made of a metal material different from the wiring layer is grown in a region excluding both ends in the cross section in the width direction of the wiring layer,
After removing the resist pattern, using the electroless plating layer as a mask, the exposed corners of the wiring layer and unnecessary portions of the seed layer are simultaneously etched away to form a wiring having a barrel-shaped cross section. ,
A manufacturing method of a wiring structure characterized by the above.
(Appendix 2)
The method for producing a wiring structure according to claim 1, wherein the etching removal is wet etching, and a positive charge is applied to the etching solution, and a negative charge is applied to the seed layer to control the etching rate. .
(Appendix 3)
After removing the resist pattern, using the electroless plating layer as a mask, the exposed corners of the wiring layer and unnecessary portions of the seed layer are oxidized to form a metal oxide, and the metal oxide is wet etched The method for manufacturing a wiring structure according to appendix 1, wherein the wiring structure is removed by the step of (1).
(Appendix 4)
4. The electroless plating layer according to any one of appendices 1 to 3, wherein a cross-section swelled at a central portion in the width direction of the upper surface of the wiring layer is formed in an arc shape by the water repellent treatment. Of manufacturing the wiring structure.
(Appendix 5)
The method for manufacturing a wiring structure according to any one of appendices 1 to 4, wherein the water repellent treatment is plasma irradiation with a fluorocarbon gas.
(Appendix 6)
The method of manufacturing a wiring structure according to any one of appendices 1 to 5, wherein the wiring layer is a copper wiring layer, and the electroless plating layer is selected from NiP, CoP, CoWP, and CoWB. .
(Appendix 7)
A cross-sectional shape in the width direction is a barrel-shaped wiring layer,
A first metal layer located on an upper surface of the wiring layer, formed of a metal material different from the wiring layer, and having an arc-shaped cross-sectional shape in the width direction;
A wiring structure characterized by comprising:
(Appendix 8)
The wiring structure according to appendix 7, wherein the wiring layer is a copper wiring layer, and the first metal layer is selected from NiP, CoP, CoWP, and CoWB.
(Appendix 9)
The wiring structure according to appendix 7, wherein the wiring structure is located at the bottom of the wiring layer and has a second metal layer made of a metal material different from that of the wiring layer.
(Appendix 10)
A substrate having the wiring structure according to any one of appendices 7 to 9,
Electronic components mounted on the substrate;
Electronic equipment having
11 下地絶縁膜
12 密着層
13 金属薄膜
14 レジストパターン
15 シード層
16 配線層
17 無電解めっき層(第1金属層)
18 エッチング後の配線層
19 配線
25 開口
26 エッチング液
11 Underlying insulating
18 Wiring layer after etching 19
Claims (6)
前記めっき用シード層上に、配線パターンに対応する開口を有するレジストパターンを形成し、
電解めっきにより前記開口内に配線層を形成し、
前記レジストパターンの表面に撥水化処理を施し、
前記撥水化処理の後に、前記配線層の幅方向の断面で両端部を除く領域に、前記配線層と異なる金属材料の無電解めっき層を成長し、
前記レジストパターンを除去してから、前記無電解めっき層をマスクとして、前記配線層の露出する角部と前記シード層の不要部分とを同時にエッチング除去して断面形状が樽型の配線を形成する、
ことを特徴とする配線構造の作製方法。 A plating seed layer is formed on the insulating film on the substrate,
On the seed layer for plating, a resist pattern having an opening corresponding to the wiring pattern is formed,
Forming a wiring layer in the opening by electrolytic plating;
The surface of the resist pattern is subjected to water repellency treatment,
After the water repellent treatment, an electroless plating layer made of a metal material different from the wiring layer is grown in a region excluding both ends in the cross section in the width direction of the wiring layer,
After removing the resist pattern, using the electroless plating layer as a mask, the exposed corners of the wiring layer and unnecessary portions of the seed layer are simultaneously etched away to form a wiring having a barrel-shaped cross section. ,
A manufacturing method of a wiring structure characterized by the above.
前記配線層の上面に位置し、前記配線層と異なる金属材料で形成され、前記幅方向に円弧状の断面形状を有する第1金属層と、
を有することを特徴とする配線構造。 A cross-sectional shape in the width direction is a barrel-shaped wiring layer,
A first metal layer located on an upper surface of the wiring layer, formed of a metal material different from the wiring layer, and having an arc-shaped cross-sectional shape in the width direction;
A wiring structure characterized by comprising:
前記基板に搭載される電子部品と、
を有する電子機器。 A substrate having the wiring structure according to claim 5;
Electronic components mounted on the substrate;
Electronic equipment having
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014044181A JP6217465B2 (en) | 2014-03-06 | 2014-03-06 | Wiring structure manufacturing method, wiring structure, and electronic device using the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014044181A JP6217465B2 (en) | 2014-03-06 | 2014-03-06 | Wiring structure manufacturing method, wiring structure, and electronic device using the same |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2015170713A true JP2015170713A (en) | 2015-09-28 |
JP6217465B2 JP6217465B2 (en) | 2017-10-25 |
Family
ID=54203192
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2014044181A Expired - Fee Related JP6217465B2 (en) | 2014-03-06 | 2014-03-06 | Wiring structure manufacturing method, wiring structure, and electronic device using the same |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP6217465B2 (en) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113764283A (en) * | 2020-06-02 | 2021-12-07 | 丰田自动车株式会社 | Method for manufacturing wiring substrate |
WO2022102357A1 (en) * | 2020-11-10 | 2022-05-19 | 日本発條株式会社 | Circuit pattern, semi-finished base material for circuit substrate, metal-based circuit substrate, production method for circuit pattern, and production device for circuit pattern |
KR20220118903A (en) * | 2021-02-19 | 2022-08-26 | 도요타 지도샤(주) | Method for producing wiring substrate |
WO2023026403A1 (en) * | 2021-08-25 | 2023-03-02 | 株式会社レゾナック | Cured resin film, semiconductor device, and method for manufacturing semiconductor device |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6487781A (en) * | 1987-09-30 | 1989-03-31 | Canon Kk | Partial plating method |
JPH10107394A (en) * | 1996-09-26 | 1998-04-24 | Ibiden Co Ltd | Ceramic wiring board |
JP2006316297A (en) * | 2005-05-11 | 2006-11-24 | Daicel Polymer Ltd | Coating agent for hindering being plated thereon and pretreatment method for plating |
JP2007039709A (en) * | 2005-07-29 | 2007-02-15 | Fujifilm Holdings Corp | Method for forming electrically conductive pattern |
-
2014
- 2014-03-06 JP JP2014044181A patent/JP6217465B2/en not_active Expired - Fee Related
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6487781A (en) * | 1987-09-30 | 1989-03-31 | Canon Kk | Partial plating method |
JPH10107394A (en) * | 1996-09-26 | 1998-04-24 | Ibiden Co Ltd | Ceramic wiring board |
JP2006316297A (en) * | 2005-05-11 | 2006-11-24 | Daicel Polymer Ltd | Coating agent for hindering being plated thereon and pretreatment method for plating |
JP2007039709A (en) * | 2005-07-29 | 2007-02-15 | Fujifilm Holdings Corp | Method for forming electrically conductive pattern |
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113764283A (en) * | 2020-06-02 | 2021-12-07 | 丰田自动车株式会社 | Method for manufacturing wiring substrate |
CN113764283B (en) * | 2020-06-02 | 2024-04-12 | 丰田自动车株式会社 | Method for manufacturing wiring substrate |
WO2022102357A1 (en) * | 2020-11-10 | 2022-05-19 | 日本発條株式会社 | Circuit pattern, semi-finished base material for circuit substrate, metal-based circuit substrate, production method for circuit pattern, and production device for circuit pattern |
KR20220118903A (en) * | 2021-02-19 | 2022-08-26 | 도요타 지도샤(주) | Method for producing wiring substrate |
US11785721B2 (en) | 2021-02-19 | 2023-10-10 | Toyota Jidosha Kabushiki Kaisha | Method for manufacturing wiring board |
KR102598378B1 (en) * | 2021-02-19 | 2023-11-03 | 도요타 지도샤(주) | Method for producing wiring substrate |
WO2023026403A1 (en) * | 2021-08-25 | 2023-03-02 | 株式会社レゾナック | Cured resin film, semiconductor device, and method for manufacturing semiconductor device |
WO2023027115A1 (en) * | 2021-08-25 | 2023-03-02 | 株式会社レゾナック | Cured resin film, semiconductor device and method for producing semiconductor device |
Also Published As
Publication number | Publication date |
---|---|
JP6217465B2 (en) | 2017-10-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2014192270A1 (en) | Wiring board with through electrode, method for producing same, and semiconductor device | |
TWI550768B (en) | Semiconductor apparatus and method of forming the same | |
US20030214027A1 (en) | Circuit substrate device, method for producing the same, semiconductor device and method for producing the same | |
KR20090022877A (en) | Method for manufacturing thin film metal conductor | |
JP6217465B2 (en) | Wiring structure manufacturing method, wiring structure, and electronic device using the same | |
US11876012B2 (en) | Method of manufacturing semiconductor package substrate and semiconductor package substrate manufactured using the same | |
TW201840255A (en) | Circuit board structure and method for forming the same | |
JP2015156424A (en) | Printed circuit board, semiconductor device, and manufacturing method therefor | |
JP2016092245A (en) | Electronic device and manufacturing method thereof | |
US20140042122A1 (en) | Method of manufacturing printed circuit board | |
KR101039774B1 (en) | Bump Formation Method for Printed Circuit Board Manufacturing | |
JP5942867B2 (en) | Manufacturing method of semiconductor device | |
CN112259466A (en) | Preparation method of rewiring layer | |
US7563703B2 (en) | Microelectronic interconnect device comprising localised conductive pins | |
JP2011258871A (en) | Circuit board and method for manufacturing same | |
KR101034089B1 (en) | Wiring board and its manufacturing method | |
JP2019012771A (en) | Circuit board, electronic device, and circuit board manufacturing method | |
JP7172105B2 (en) | Wiring substrate, semiconductor device having wiring substrate, and method for manufacturing semiconductor device | |
TWI418275B (en) | Manufacturing process for printed circuit board with conductive structure of lines | |
JP2001332577A (en) | Method of manufacturing semiconductor device | |
JP2005129665A (en) | Semiconductor device and manufacturing method thereof | |
KR101558579B1 (en) | Printed circuit board and method for fabricating the same | |
CN109716506A (en) | The manufacturing method of electronic component | |
KR100841777B1 (en) | Solder Bump Manufacturing Process | |
TWI621379B (en) | Printed circuit board and methods for forming the same |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20161102 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20170720 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20170829 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20170911 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6217465 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |