JP2010113229A - 表示装置と電子機器 - Google Patents
表示装置と電子機器 Download PDFInfo
- Publication number
- JP2010113229A JP2010113229A JP2008286781A JP2008286781A JP2010113229A JP 2010113229 A JP2010113229 A JP 2010113229A JP 2008286781 A JP2008286781 A JP 2008286781A JP 2008286781 A JP2008286781 A JP 2008286781A JP 2010113229 A JP2010113229 A JP 2010113229A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- luminance
- pixel
- video signal
- supplies
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000012545 processing Methods 0.000 claims abstract description 69
- 230000003287 optical effect Effects 0.000 claims description 75
- 238000001514 detection method Methods 0.000 claims description 30
- 238000000034 method Methods 0.000 claims description 20
- 230000008569 process Effects 0.000 claims description 13
- 230000007423 decrease Effects 0.000 claims description 9
- 230000004044 response Effects 0.000 abstract description 9
- 230000006866 deterioration Effects 0.000 abstract description 7
- 238000005192 partition Methods 0.000 abstract description 2
- 235000019557 luminance Nutrition 0.000 description 137
- 238000012937 correction Methods 0.000 description 52
- 239000003990 capacitor Substances 0.000 description 47
- 238000005070 sampling Methods 0.000 description 39
- 238000010586 diagram Methods 0.000 description 38
- 239000008186 active pharmaceutical agent Substances 0.000 description 24
- 239000000758 substrate Substances 0.000 description 12
- 101150010989 VCATH gene Proteins 0.000 description 9
- 239000011159 matrix material Substances 0.000 description 9
- 230000008859 change Effects 0.000 description 8
- 239000011521 glass Substances 0.000 description 8
- 239000004973 liquid crystal related substance Substances 0.000 description 6
- 239000010409 thin film Substances 0.000 description 5
- 230000002093 peripheral effect Effects 0.000 description 4
- 230000015556 catabolic process Effects 0.000 description 3
- 238000006731 degradation reaction Methods 0.000 description 3
- 230000010363 phase shift Effects 0.000 description 3
- 238000002360 preparation method Methods 0.000 description 3
- 101100191136 Arabidopsis thaliana PCMP-A2 gene Proteins 0.000 description 2
- 101100422768 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) SUL2 gene Proteins 0.000 description 2
- 101100048260 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) UBX2 gene Proteins 0.000 description 2
- 239000000853 adhesive Substances 0.000 description 2
- 230000001070 adhesive effect Effects 0.000 description 2
- 230000008901 benefit Effects 0.000 description 2
- 239000003086 colorant Substances 0.000 description 2
- 230000007547 defect Effects 0.000 description 2
- 239000010408 film Substances 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 229920005591 polysilicon Polymers 0.000 description 2
- 239000007787 solid Substances 0.000 description 2
- -1 SEL3 Proteins 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 230000003111 delayed effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 238000003384 imaging method Methods 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 230000002250 progressing effect Effects 0.000 description 1
- 230000001681 protective effect Effects 0.000 description 1
- 238000007789 sealing Methods 0.000 description 1
- 230000035945 sensitivity Effects 0.000 description 1
- 230000001629 suppression Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/04—Maintaining the quality of display appearance
- G09G2320/043—Preventing or counteracting the effects of ageing
- G09G2320/045—Compensation of drifts in the characteristics of light emitting or modulating elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/04—Maintaining the quality of display appearance
- G09G2320/043—Preventing or counteracting the effects of ageing
- G09G2320/046—Dealing with screen burn-in prevention or compensation of the effects thereof
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2360/00—Aspects of the architecture of display systems
- G09G2360/14—Detecting light within display terminals, e.g. using a single or a plurality of photosensors
- G09G2360/145—Detecting light within display terminals, e.g. using a single or a plurality of photosensors the light originating from the display screen
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2360/00—Aspects of the architecture of display systems
- G09G2360/14—Detecting light within display terminals, e.g. using a single or a plurality of photosensors
- G09G2360/145—Detecting light within display terminals, e.g. using a single or a plurality of photosensors the light originating from the display screen
- G09G2360/147—Detecting light within display terminals, e.g. using a single or a plurality of photosensors the light originating from the display screen the originated light output being determined for each pixel
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
【解決手段】画素は、走査線から供給された制御信号に応じて信号線から映像信号を取り込み発光する。光センサーは、各画素の発光輝度を検出して対応する輝度信号を出力する。信号処理部10は、光センサーから出力された輝度信号に応じて映像信号を補正し且つ補正された映像信号を駆動部のドライバに供給する。パネルは、画面部が複数の領域に区画されており、各領域に対応して光センサー1−6が配されており、対応する領域に属する画素の発光輝度を検出して対応する輝度信号を出力する。複数の光センサー1−6から出力された輝度信号を切り換えて信号処理部10に供給するセレクター50を有する。複数の光センサー1−6は、所定の個数ごとにまとめてブロック化されており、信号処理部10は、ブロック単位で輝度信号を受け入れ処理する。
【選択図】図18
Description
本発明によれば、光センサーは各画素の発光輝度を検出して対応する輝度信号を出力している。個々の画素毎に発光輝度を検出しているため、画面上で局所的な輝度ムラが表れる場合などでも、画素単位で映像信号の補正を行うことにより、局所的な輝度ムラを修正できる。
特に本発明では、画面部を区画して、各区画毎に光センサーを配している。各区画は、対応する光センサーが発光輝度の検出が可能な範囲で、多数の画素を含んでいる。本発明によれば、個々の画素の発光輝度を検出するために各画素に対応して光センサーを設ける必要がなく、光センサーの必要な個数を画素の総数に比べて格段に少なくでき、表示パネル構造の簡素化並びに低コスト化を実現することができる。
更に本発明によれば、複数の光センサーが所定の個数毎にまとめてブロック化されている。信号処理部はブロック単位で輝度信号を受け入れ、これに基づいて映像信号の補正処理を行う。光センサーから出力されたアナログの輝度信号を信号処理部(例えばDSP)で整理するためには、アナログの輝度信号を増幅するためのアンプや、増幅した輝度信号をアナログからデジタルのデータに変換するコンバータが必要である。本発明によれば、光センサーを所定の個数毎ブロック化することで、アンプやコンバータをブロック化された光センサーに対して共用可能となり、部品点数の削減が実現できる。
第一実施形態(セレクター)
第二実施形態(ブロック化)
第三実施形態(アンプ)
第四実施形態(ADコンバータ)
第五実施形態
第六実施形態
第七実施形態
応用形態
[パネルの全体構成]
図1は、本発明に係る表示装置の主要部となるパネルを示す全体構成図である。図示するように、本表示装置は、画素アレイ部1(画面部)とこれを駆動する駆動部とからなる。画素アレイ部1は、行状の走査線WSと、列状の信号線(信号ライン)SLと、両者が交差する部分に配された行列状の画素2と、各画素2の各行に対応して配された給電線(電源ライン)VLとを備えている。なお本例は、各画素2にRGB三原色のいずれかが割り当てられており、カラー表示が可能である。但し本発明はこれに限られるものではなく、単色表示のデバイスも含む。駆動部は、各走査線WSに順次制御信号を供給して画素2を行単位で線順次走査するライトスキャナ4と、この線順次走査に合わせて各給電線VLに第1電位と第2電位で切換る電源電圧を供給する電源スキャナ6と、この線順次走査に合わせて列状の信号線SLに映像信号となる信号電位と基準電位を供給する水平セレクタ(信号ドライバ)3とを備えている。
図2は、図1に示した表示装置に含まれる画素2の具体的な構成及び結線関係を示す回路図である。図示するように、この画素2は有機ELデバイスなどで代表される発光素子ELと、サンプリングトランジスタTr1と、ドライブトランジスタTrdと、画素容量Csとを含む。サンプリングトランジスタTr1は、その制御端(ゲート)が対応する走査線WSに接続し、一対の電流端(ソース及びドレイン)の片方が対応する信号線SLに接続し、他方がドライブトランジスタTrdの制御端(ゲートG)に接続する。ドライブトランジスタTrdは、一対の電流端(ソースS及びドレイン)の一方が発光素子ELに接続し、他方が対応する給電線VLに接続している。本例では、ドライブトランジスタTrdがNチャネル型であり、そのドレインが給電線VLに接続する一方、ソースSが出力ノードとして発光素子ELのアノードに接続している。発光素子ELのカソードは所定のカソード電位Vcathに接続している。画素容量CsはドライブトランジスタTrdの片方の電流端であるソースSと制御端であるゲートGの間に接続している。
図3は、図2に示した画素回路2の動作説明に供するタイミングチャートである。時間軸を共通にして、走査線WSの電位変化、給電線VLの電位変化及び信号線SLの電位変化を表している。またこれらの電位変化と並行に、ドライブトランジスタのゲートG及びソースSの電位変化も表してある。
図4は、図2に示した画素回路2の動作説明に供する他のタイミングチャートである。基本的には図2に示したタイミングチャートと同様であり、対応する部分には対応する参照番号を付してある。異なる点は、閾電圧補正動作を複数の水平期間に渡って時分割的に繰り返し行っていることである。図4のタイミングチャートの例では、1H期間毎のVth補正動作を2回行っている。画面部が高精細化すると、画素数が増えこれに伴って走査線数も増加する。走査線本数の増加により1H期間が短くなる。このように線順次走査が高速化すると、1H期間ではVth補正動作が完了しない場合がある。そこで図4のタイミングチャートでは、閾電圧補正動作を時分割的に2回行って、ドライブトランジスタTrdのゲートGとソースSとの間の電位Vgsが確実にVthまで初期化できるようにしている。なお、Vth補正の繰り返し回数は2回に限られるものではなく、必要に応じ時分割数を増やすことができる。
図5は、本発明に係る表示装置の全体構成を示す模式的なブロック図である。図示するように、本表示装置は、基本的に画面部1と、駆動部と、信号処理部10とからなる。画面部(画素アレイ部)1は、行状の走査線と、列状の信号線と、各走査線と各信号線とが交差する部分に配された行列状の画素と、光センサー8とを有するパネル0からなる。駆動部は、各走査線に順次制御信号を供給するスキャナと、各信号線に映像信号を供給するドライバとを有する。本実施形態ではスキャナやドライバは、画面部1を囲むようにパネル0上に搭載されている。
図6は、図5に示した第一実施形態に係る表示装置の変形例を示すブロック図である。理解を容易にするため、図5に示した構成と対応する部分には対応する参照番号を付してある。異なる点は、光センサー8をパネル0の裏面側ではなく表面側に配置したことである。裏面側に比べ表面側に光センサー8を配置すると、受光量が増えるという有利な点がある。しかし、パネル0の表面側に光センサー8を配置すると、一部の画素の発光が犠牲になるという短所が生じる。
図7は、図5に示した表示装置に含まれるパネルの構成を示す模式的な平面図並びに断面図である。図示するように、パネル0の中央に画面部(画素アレイ部)1が配されている。図示しないが画面部1を囲むパネル0の周辺部(額縁部)にはドライバやスキャナなどの駆動部も搭載されている。但し本発明はこれに限られるものではなく、駆動部はパネル0と別体に設けてもよい。
図8は、図7に示したパネルの断面構造を示す。パネル0は、下側のガラス基板101と上側のガラス基板108を重ねた構成となっている。ガラス基板101の上にTFTプロセスで集積回路102が形成されている。この集積回路102は、図2に示した画素回路の集合である。この集積回路102の上には、発光素子ELのアノード103が画素毎に分かれて形成されている。また個々のアノード103を集積回路102側に接続するための配線106も形成されている。アノード103の上に有機EL材料などからなる発光層104が形成されている。その上にカソード105が全面的に形成されている。カソード105とアノード103と両者の間に保持された発光層104とで発光素子を形成している。カソード105の上には封止層107を介してガラス基板108が接合している。
図9は、光センサーの受光量分布を示すグラフである。(X)は、行方向の受光分布を表している。横軸に光センサーからの距離を画素数で表し、縦軸にセンサー出力電圧を表している。センサー出力電圧は受光量に比例している。グラフから明らかなように、光センサーはその中心に位置する画素(光センサーの直上に位置する画素)ばかりではなく、中心から離れた画素からの発光もある程度受光し、対応する輝度信号を出力していることがわかる。
図10−1は、発光輝度検出動作のシーケンスを示す模式図である。この模式図の右上に示すように、画面部1は10行×10列の画素2を含んでおり、領域A1乃至A4まで4つに区画されている。各領域Aは5行5列の画素を含んでいる。各領域Aの中央に光センサー8が配置されている。
図10−2は、図10−1に示した発光動作シーケンスの別の例を示す模式図である。本例は図10−1に示した先の例と同様に各領域で画素を点順次に発光する。但し、点順次に移動する方向が、隣り合う領域の間で反対方向になっている点で、先の例と異なる。フレーム1では異なる領域で発光する画素は互いに一番遠くに離れている。フレーム5になると行方向で隣り合う領域で、同時に発光する画素は再接近することになる。この場合、隣り合う画素から発光する光が混ざらないように、各領域の区画に沿って、遮光壁を設けるようにすると良い。以下フレーム単位で点順次の画素点灯が進行していく。図示しないが最後のフレーム25では、田の字型に配された4個の領域で、最も中心に近い4個の画素が同時点灯し、画面部1に含まれる画素の発光輝度が全て測定される。
図11は、本発明が処理対象とする「焼き付き」を説明する模式図である。(A1)は、焼き付きの原因となるパターン表示を表している。画面部1に例えば図示のようなウィンドウを表示する。白抜きのウィンドウの部分の画素は高輝度で発光を持続する一方、周辺の黒枠部分の画素は非発光状態に置かれる。このウィンドウパターンが長時間に亘って表示されると、白抜き部分の画素の輝度劣化が進行する一方、黒枠部分の画素の輝度劣化は相対的に進行が遅い。
図12は、図11に示した「焼き付き」の補正動作を示す模式図である。(O)は本表示装置の信号処理部に外部から入力される映像信号を表している。図示の例では、全面ベタの映像信号である。
図13は、本発明に係る表示装置の第一実施形態の具体的な構成を示す模式図である。(A)は比較のために挙げた参考例であり、複数センサー並列駆動を表している。図示するようにパネル0には画面部(画素アレイ部)1が形成されている。画面部1は複数の領域に区画されている。パネル0の裏面には、複数の領域に対応して複数の光センサー8が配置されている。複数の光センサー8は1フレームで同時に並列駆動される。複数の光センサーは個々に配線を介して信号処理部(DSP)10に接続している。DSP10は例えばASICチップからなり、複数の光センサー8の個数分だけ、接続用のピンが必要である。しかしながら実際には光センサー8の個数が多くなると、汎用のASICチップではピン数が足らず対応できなくなる。
図14は、図13に示した参考例及び実施例の動作説明に供するタイミングチャートである。(A)に示した複数センサー並列駆動の参考例では、複数の領域1乃至Nに属する画素が、1フレームで同時に発光する。発光動作を表すタイミングチャートでは、1画素の発光期間が1フレームに相当している。
[構成]
図16は第二実施形態を示す模式的なブロック図である。第二実施形態に係る表示装置は、基本的に画面部と、駆動部と、信号処理部(DSP)10とからなる。画面部(図示省略)は行状の走査線と、列状の信号線と、各走査線と各信号線とが交差する部分に配された行列状の画素と、光センサーとを有するパネルからなる。駆動部(図示せず)は、各走査線に順次制御信号を供給するスキャナと、各信号線に映像信号を供給するドライバとを有する。画素(図示せず)は、走査線から供給された制御信号に応じて選択されたとき、信号線から映像信号を取り込み、且つ取り込んだ映像信号に応じて発光する。光センサーは、各画素の発光輝度を検出して対応する輝度信号を出力する。信号処理部10は、光センサーから出力された輝度信号に応じて映像信号を補正し且つ補正された映像信号を駆動部のドライバに供給する。
更に本例は、光センサーから出力されたアナログの輝度信号をデジタルの輝度信号に変換して信号処理部10に供給するコンバータ(ADC)9を含んでいる。このコンバータ9は、各ブロックに対応して配されている。換言すると、コンバータ(ADC)9は、1つのブロックに属する3個のセンサー1乃至3に対して共用化されている。
図17は、図16に示した第二実施形態の比較対象となる参考例を表している。理解を容易にするため、図16に示した第二実施形態と対応する部分には対応する参照番号を付してある。図示の参考例は、個々の光センサーに対応して増幅器60及びアナログ/デジタルコンバータ(ADC)9を設けている。従って、光センサーが図示のように6個あると、増幅器60も6個必要になる。同じくADC9も6個必要になる。図17に示した参考例は図示を容易にするため簡略化しているが、実際には光センサーが数千個組み込まれたパネルになると、増幅器やADCもそれと同じ数だけ必要となり、実用的ではない。
図18は、本発明に係る表示装置の第三実施形態を示す模式的なブロック図である。図16に示した第二実施形態と対応する部分には対応する参照番号を付してある。異なる点は、各ブロック内で、複数のセンサーと増幅器60との間にセレクター50を挿入していることである。例えば第一ブロックに着目すると、3個のセンサー1乃至3からパラレルに出力された輝度信号はセレクター50でシリアル化され増幅器60に入力される。このようにして増幅器60はセンサー1乃至3に対して共有化できる。
図19は、本発明に係る表示装置の第四実施形態を示すブロック図である。図18に示した第三実施形態と対応する部分には対応する参照番号を付して理解を容易にしている。本実施形態は、各光センサーに対応して配置した増幅器と、ADC9との間にセレクター60を挿入している。これにより、各ブロック内でADC9は複数の光センサーに対して共用化できる。但し増幅器は各センサーと対応して設けている。
図20は、本発明に係る表示装置の第五実施形態を示す模式的なタイミングチャートである。信号処理部は、画面部に映像を表示する表示期間では通常の映像信号を供給し、映像を表示しない非表示期間に含まれる検出期間では、輝度検出用の映像信号を供給する。この輝度検出用の映像信号は、各フレームで測定対象となる画素のみに所定のレベルの映像信号を供給する一方、残りの画素には黒レベルの映像信号を供給する。これにより複数のセンサー1乃至6は、非表示期間で画面部に含まれる全画素の発光輝度を検出して、対応する輝度信号を信号処理部側に供給することができる。信号処理部は、初期に光センサーから出力された第一の輝度信号と、所定時間経過後に光センサーから出力された輝度信号とを比較して発光輝度の低下分を求める。さらに求めた発光輝度の低下分を補償するように映像信号を補正して「焼き付き」を改善する。
[パネルの構成]
図21は本発明に係る表示装置の第六実施形態のパネル構成を示すブロック図である。理解を容易にするため、図1に示した第一実施形態のパネルブロック図と同様の表記を採用している。本表示装置は基本的に画素アレイ部(画面部)1とこれを駆動する駆動部とで構成されている。画素アレイ部1は行状の第1走査線WSと、同じく行状の第2走査線DSと、列状の信号線SLと、各第1走査線WSと各信号線SLとが交差する部分に配された行列状の画素2とを備えている。これに対し駆動部は、ライトスキャナ4、ドライブスキャナ5及び水平セレクタ3を含んでいる。ライトスキャナ4は各第1走査線WSに制御信号を出力して画素2を行単位で線順次走査する。ドライブスキャナ5も各第2走査線DSにそれぞれ制御信号を出力して画素2を行単位で線順次走査する。但しライトスキャナ4とドライブスキャナ5は制御信号を出力するタイミングが異なっている。このドライブスキャナ5は第一実施形態で使われた電源スキャナ6に代えて駆動部に配されている。電源スキャナを廃したことで給電線も画素アレイ部1から除かれている。その代わり、図示しないが画素アレイ部1には一定の電源電位Vddを供給する電源ラインが配されている。一方水平セレクタ(信号ドライバ)3は、スキャナ4,5側の線順次走査に合わせて、列状の信号線SLに映像信号の信号電位と基準電位とを供給する。
図22は図21に示した第六実施形態の表示パネルに含まる画素回路の構成を示している。第一実施形態の画素回路が2個のトランジスタで構成されているのに対し、本実施形態の画素は3個のトランジスタで構成されている。図示するように本画素2は、基本的に発光素子ELと、サンプリングトランジスタTr1と、ドライブトランジスタTrdと、スイッチングトランジスタTr3と、画素容量Csとを含む。サンプリングトランジスタTr1は、その制御端(ゲート)が走査線WSに接続し、一対の電流端(ソース及びドレイン)の一方が信号線SLに接続し、他方がドライブトランジスタTrdの制御端(ゲートG)に接続している。ドライブトランジスタTrdは、一対の電流端(ソース及びドレイン)の一方(ドレイン)が電源ラインVddに接続し、他方(ソースS)が発光素子ELのアノードに接続している。発光素子ELのカソードは所定のカソード電位Vcathに接続している。スイッチングトランジスタTr3は、その制御端(ゲート)が走査線DSに接続し、一対の電流端(ソース及びドレイン)の一方が固定電位Vssに接続し、他方がドライブトランジスタTrdのソースSに接続している。画素容量Csは、その一端がドライブトランジスタTrdの制御端(ゲートG)に接続し、その他端がドライブトランジスタTrdの他方の電流端(ソースS)に接続している。このドライブトランジスタTrdの他方の電流端は、発光素子EL及び画素容量Csに対する出力電流端となっている。なお本画素回路2は、画素容量Csを補助する目的で、補助容量CsubがドライブトランジスタTrdのソースSと電源Vddとの間に接続されている。
図23は、図22に示した画素回路の動作説明に供するタイミングチャートである。図示するように本タイミングチャートは、走査線WS、走査線DS及び信号線SLの電位変化を時間軸を揃えて示している。サンプリングトランジスタTr1はNチャネル型であり、走査線WSがハイレベルになったときオンする。スイッチングトランジスタTr3もNチャネル型であり、走査線DSがハイレベルになったときオンする。一方信号線SLに供給された映像信号は、1水平周期(1H)で信号電位Vsigと基準電位Vrefとの間で切換る。このタイミングチャートは、第1走査線WS、第2走査線DS及び信号線SLの電位変化と時間軸を合わせて、ドライブトランジスタTrdのゲートG及びソースSの電位変化を表している。ゲートGとソースSの間の電位差Vgsに従って、ドライブトランジスタTrdの動作状態を制御している。
[表示パネルのブロック構成]
図24は、本発明に係る表示装置の第七実施形態の表示パネルを示すブロック図である。本表示装置は基本的に画素アレイ部1とスキャナ部と信号部とで構成されている。スキャナ部と信号部とで駆動部を構成する。画素アレイ部1は、行状に配された第1走査線WS、第2走査線DS、第3走査線AZ1及び第4走査線AZ2と、列状に配された信号線SLと、これらの走査線WS,DS,AZ1,AZ2及び信号線SLに接続した行列状の画素回路2と、各画素回路2の動作に必要な第1電位Vss1,第2電位Vss2及び第3電位Vddを供給する複数の電源線とからなる。信号部は水平セレクタ3からなり、信号線SLに映像信号を供給する。スキャナ部は、ライトスキャナ4、ドライブスキャナ5、第一補正用スキャナ71及び第二補正用スキャナ72からなり、それぞれ第1走査線WS、第2走査線DS、第3走査線AZ1及び第4走査線AZ2に制御信号を供給して順次行毎に画素回路2を走査する。
図25は、図24に示した表示装置に組み込まれる画素の構成を示す回路図である。本実施形態の画素は5個のトランジスタで構成されている点に特徴がある。図示する様に画素回路2は、サンプリングトランジスタTr1と、ドライブトランジスタTrdと、第1スイッチングトランジスタTr2と、第2スイッチングトランジスタTr3と、第3スイッチングトランジスタTr4と、画素容量Csと、発光素子ELとを含む。サンプリングトランジスタTr1は、所定のサンプリング期間に走査線WSから供給される制御信号に応じ導通して信号線SLから供給された映像信号の信号電位を画素容量Csにサンプリングする。画素容量Csは、サンプリングされた映像信号の信号電位に応じてドライブトランジスタTrdのゲートGに入力電圧Vgsを印加する。ドライブトランジスタTrdは、入力電圧Vgsに応じた出力電流Idsを発光素子ELに供給する。発光素子ELは、所定の発光期間中ドライブトランジスタTrdから供給される出力電流Idsにより映像信号の信号電位に応じた輝度で発光する。
図27は、図26に示した画素回路のタイミングチャートである。図27は、時間軸Tに沿って各走査線WS,AZ1,AZ2及びDSに印加される制御信号の波形を表してある。表記を簡略化する為、制御信号も対応する走査線の符号と同じ符号で表してある。トランジスタTr1,Tr2,Tr3はNチャネル型なので、走査線WS,AZ1,AZ2がそれぞれハイレベルの時オンし、ローレベルの時オフする。一方トランジスタTr4はPチャネル型なので、走査線DSがハイレベルの時オフし、ローレベルの時オンする。なおこのタイミングチャートは、各制御信号WS,AZ1,AZ2,DSの波形と共に、ドライブトランジスタTrdのゲートGの電位変化及びソースSの電位変化も表してある。
Ids=kμ(Vgs−Vth)2=kμ(Vsig−ΔV)2
上記式において、k=(1/2)(W/L)Coxである。この特性式からVthの項がキャンセルされており、発光素子ELに供給される出力電流IdsはドライブトランジスタTrdの閾電圧Vthに依存しない事が分かる。基本的にドレイン電流Idsは映像信号の信号電圧Vsigによって決まる。換言すると、発光素子ELは映像信号Vsigに応じた輝度で発光する事になる。その際Vsigは負帰還量ΔVで補正されている。この補正量ΔVは丁度特性式の係数部に位置する移動度μの効果を打ち消すように働く。したがって、ドレイン電流Idsは実質的に映像信号Vsigのみに依存する事になる。
本発明にかかる表示装置は、図28に示すような薄膜デバイス構成を有する。図28はTFT部分がBottomゲート構造(ゲート電極がチャネルPS層に対して下にある)である。この他にTFT部分に関してはSandwichゲート構造(チャネルPS層を上下のゲート電極ではさむ)、Topゲート構造(ゲート電極がチャネルPS層に対して上にある)のようなバリエーションがある。本図は、絶縁性の基板に形成された画素の模式的な断面構造を表している。図示するように、画素は、複数の薄膜トランジタを含むトランジスタ部(図では1個のTFTを例示)、画素容量などの容量部及び有機EL素子などの発光部とを含む。基板の上にTFTプロセスでトランジスタ部や容量部が形成され、その上に有機EL素子などの発光部が積層されている。その上に接着剤を介して透明な対向基板を貼り付けてフラットパネルとしている。
Claims (10)
- 画面部と、駆動部と、信号処理部とからなり、
前記画面部は、行状の走査線と、列状の信号線と、各走査線と各信号線とが交差する部分に配された行列状の画素と、光センサーとを有するパネルからなり、
前記駆動部は、各走査線に順次制御信号を供給するスキャナと、各信号線に映像信号を供給するドライバとを有し、
前記画素は、該走査線から供給された制御信号に応じて選択されたとき、該信号線から映像信号を取り込み、且つ取り込んだ映像信号に応じて発光し、
前記光センサーは、各画素の発光輝度を検出して対応する輝度信号を出力し、
前記信号処理部は、該光センサーから出力された輝度信号に応じて映像信号を補正し且つ補正された映像信号を該駆動部のドライバに供給し、
前記パネルは、該画面部が複数の領域に区画されており、各領域に対応して光センサーが配されており、各光センサーは、対応する領域に属する画素の発光輝度を検出して対応する輝度信号を出力し、
複数の領域に対応して配された複数の光センサーから出力された輝度信号を切り換えて該信号処理部に供給するセレクターを有する
表示装置。 - 複数の領域に対応して配された複数の光センサーは、所定の個数ごとにまとめてブロック化されており、
前記信号処理部は、ブロック単位で輝度信号を受け入れ処理する請求項1記載の表示装置。 - 各光センサーから出力されたアナログの輝度信号をデジタルの輝度信号に変換して該信号処理部に供給するコンバーターを含んでおり、
前記コンバーターは、各ブロックに対応して配されている請求項2記載の表示装置。 - 各光センサーから出力された輝度信号を増幅して該信号処理部に供給するアンプを含んでおり、
前記アンプは、各ブロックに対応して配されている請求項2記載の表示装置。 - 前記信号処理部は、該画面部に映像を表示する表示期間では通常の映像信号を供給し、映像を表示しない非表示期間に含まれる検出期間では、輝度検出用の映像信号を供給する請求項1記載の表示装置。
- 前記信号処理部は、フレーム単位で前記検出用の映像信号を供給し、前記検出用の映像信号は、1フレームで検出対象となる画素のみを発光させ残りの画素は非発光状態にする請求項5記載の表示装置。
- 前記信号処理部は、初期に該光センサーから出力された第1の輝度信号と、所定時間経過後に該光センサーから出力された第2の輝度信号とを比較して発光輝度の低下分を求め、且つ求めた発光輝度の低下分を補償するように映像信号を補正して該駆動部に出力する請求項1記載の表示装置。
- 画面部と、駆動部と、信号処理部とからなり、
前記画面部は、行状の走査線と、列状の信号線と、各走査線と各信号線とが交差する部分に配された行列状の画素と、光センサーとを有するパネルからなり、
前記駆動部は、各走査線に順次制御信号を供給するスキャナと、各信号線に映像信号を供給するドライバとを有し、
前記画素は、該走査線から供給された制御信号に応じて選択されたとき、該信号線から映像信号を取り込み、且つ取り込んだ映像信号に応じて発光し、
前記光センサーは、各画素の発光輝度を検出して対応する輝度信号を出力し、
前記信号処理部は、該光センサーから出力された輝度信号に応じて映像信号を補正し且つ補正された映像信号を該駆動部のドライバに供給し、
前記パネルは、該画面部が複数の領域に区画されており、各領域に対応して光センサーが配されており、各光センサーは、対応する領域に属する画素の発光輝度を検出して対応する輝度信号を出力し、
複数の領域に対応して配された複数の光センサーは、所定の個数ごとにまとめてブロック化されており、
前記信号処理部は、ブロック単位で輝度信号を受け入れ処理する
表示装置。 - 本体と、該本体に入力する情報若しくは該本体から出力された情報を表示する表示器とからなり、
前記表示器は、画面部と、駆動部と、信号処理部とからなり、
前記画面部は、行状の走査線と、列状の信号線と、各走査線と各信号線とが交差する部分に配された行列状の画素と、光センサーとを有するパネルからなり、
前記駆動部は、各走査線に順次制御信号を供給するスキャナと、各信号線に映像信号を供給するドライバとを有し、
前記画素は、該走査線から供給された制御信号に応じて選択されたとき、該信号線から映像信号を取り込み、且つ取り込んだ映像信号に応じて発光し、
前記光センサーは、各画素の発光輝度を検出して対応する輝度信号を出力し、
前記信号処理部は、該光センサーから出力された輝度信号に応じて映像信号を補正し且つ補正された映像信号を該駆動部のドライバに供給し、
前記パネルは、該画面部が複数の領域に区画されており、各領域に対応して光センサーが配されており、各光センサーは、対応する領域に属する画素の発光輝度を検出して対応する輝度信号を出力し、
複数の領域に対応して配された複数の光センサーから出力された輝度信号を切り換えて該信号処理部に供給するセレクターを有する
電子機器。 - 本体と、該本体に入力する情報若しくは該本体から出力された情報を表示する表示器とからなり、
前記表示器は、画面部と、駆動部と、信号処理部とからなり、
前記画面部は、行状の走査線と、列状の信号線と、各走査線と各信号線とが交差する部分に配された行列状の画素と、光センサーとを有するパネルからなり、
前記駆動部は、各走査線に順次制御信号を供給するスキャナと、各信号線に映像信号を供給するドライバとを有し、
前記画素は、該走査線から供給された制御信号に応じて選択されたとき、該信号線から映像信号を取り込み、且つ取り込んだ映像信号に応じて発光し、
前記光センサーは、各画素の発光輝度を検出して対応する輝度信号を出力し、
前記信号処理部は、該光センサーから出力された輝度信号に応じて映像信号を補正し且つ補正された映像信号を該駆動部のドライバに供給し、
前記パネルは、該画面部が複数の領域に区画されており、各領域に対応して光センサーが配されており、各光センサーは、対応する領域に属する画素の発光輝度を検出して対応する輝度信号を出力し、
複数の領域に対応して配された複数の光センサーは、所定の個数ごとにまとめてブロック化されており、
前記信号処理部は、ブロック単位で輝度信号を受け入れ処理する
電子機器。
Priority Applications (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008286781A JP2010113229A (ja) | 2008-11-07 | 2008-11-07 | 表示装置と電子機器 |
US12/588,520 US8847935B2 (en) | 2008-11-07 | 2009-10-19 | Display device and electronic product having light sensors in plural pixel regions |
TW098136697A TWI428887B (zh) | 2008-11-07 | 2009-10-29 | 顯示裝置及電子產品 |
KR1020090107044A KR20100051570A (ko) | 2008-11-07 | 2009-11-06 | 표시 장치 및 전자 기기 |
CN200910212028.0A CN101739953A (zh) | 2008-11-07 | 2009-11-06 | 显示装置和电子产品 |
US14/182,530 US20140232758A1 (en) | 2008-11-07 | 2014-02-18 | Display device and electronic product having light sensors in plural pixel regions |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008286781A JP2010113229A (ja) | 2008-11-07 | 2008-11-07 | 表示装置と電子機器 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2010113229A true JP2010113229A (ja) | 2010-05-20 |
JP2010113229A5 JP2010113229A5 (ja) | 2011-12-01 |
Family
ID=42164785
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008286781A Pending JP2010113229A (ja) | 2008-11-07 | 2008-11-07 | 表示装置と電子機器 |
Country Status (5)
Country | Link |
---|---|
US (2) | US8847935B2 (ja) |
JP (1) | JP2010113229A (ja) |
KR (1) | KR20100051570A (ja) |
CN (1) | CN101739953A (ja) |
TW (1) | TWI428887B (ja) |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2010113226A (ja) * | 2008-11-07 | 2010-05-20 | Sony Corp | 表示装置及び電子機器 |
JP2010113228A (ja) * | 2008-11-07 | 2010-05-20 | Sony Corp | 表示装置と電子機器 |
JP2010113227A (ja) * | 2008-11-07 | 2010-05-20 | Sony Corp | 表示装置及び電子機器 |
JP2010122276A (ja) * | 2008-11-17 | 2010-06-03 | Sony Corp | 表示装置 |
US9001010B2 (en) | 2012-10-29 | 2015-04-07 | Samsung Display Co., Ltd. | Flexible display device and method of compensating for luminance of the flexible display device |
JP2020024411A (ja) * | 2018-08-07 | 2020-02-13 | エルジー ディスプレイ カンパニー リミテッド | 表示装置 |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8564571B2 (en) * | 2011-05-31 | 2013-10-22 | Microsoft Corporation | Birefringent lenslet camera |
JP2014102319A (ja) | 2012-11-19 | 2014-06-05 | Sony Corp | 発光素子及び表示装置 |
JP6210801B2 (ja) * | 2013-09-02 | 2017-10-11 | キヤノン株式会社 | 露光光源及び画像形成装置 |
CN107665678B (zh) * | 2017-09-19 | 2019-09-17 | 惠科股份有限公司 | 液晶显示器及其驱动方法 |
CN107591126A (zh) * | 2017-10-26 | 2018-01-16 | 京东方科技集团股份有限公司 | 一种像素电路的控制方法及其控制电路、显示装置 |
US10726779B2 (en) * | 2018-01-29 | 2020-07-28 | Apple Inc. | Electronic devices with displays having integrated display-light sensors |
WO2019232032A1 (en) * | 2018-05-29 | 2019-12-05 | Interlink Electronics, Inc. | Illuminated multi-modal matrix sensing array |
JP7085018B2 (ja) * | 2018-11-30 | 2022-06-15 | オリンパス株式会社 | 表示装置、表示制御方法及び内視鏡システム |
CN111540775B (zh) * | 2020-05-11 | 2023-07-18 | 京东方科技集团股份有限公司 | 显示基板及其制备方法和亮度补偿方法、显示装置 |
KR102741512B1 (ko) * | 2020-07-30 | 2024-12-11 | 엘지디스플레이 주식회사 | 표시장치와 이를 포함한 모바일 단말기 |
EP4002338A1 (en) * | 2020-11-19 | 2022-05-25 | Ficosa Adas, S.L.U. | Detecting image freezing in a video displayer |
CN115104186B (zh) * | 2020-11-27 | 2023-08-22 | 京东方科技集团股份有限公司 | 显示基板、显示面板、显示装置 |
US11955072B2 (en) * | 2021-06-10 | 2024-04-09 | Emagin Corporation | OLED-based display having pixel compensation and method |
CN119413413B (zh) * | 2025-01-06 | 2025-05-02 | 浙江老鹰半导体技术有限公司 | 激光芯片的近场图像数据获取系统、方法及计算机设备、存储介质、程序产品 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005092028A (ja) * | 2003-09-19 | 2005-04-07 | Casio Comput Co Ltd | 表示駆動装置及び表示装置並びにその駆動制御方法 |
JP2006058352A (ja) * | 2004-08-17 | 2006-03-02 | Casio Comput Co Ltd | 表示装置及びその駆動制御方法 |
JP2010113227A (ja) * | 2008-11-07 | 2010-05-20 | Sony Corp | 表示装置及び電子機器 |
Family Cites Families (27)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07182995A (ja) * | 1993-12-22 | 1995-07-21 | Canon Inc | 画像表示装置及びその制御方法 |
JP3956347B2 (ja) | 2002-02-26 | 2007-08-08 | インターナショナル・ビジネス・マシーンズ・コーポレーション | ディスプレイ装置 |
WO2003075256A1 (fr) | 2002-03-05 | 2003-09-12 | Nec Corporation | Affichage d'image et procede de commande |
JP3613253B2 (ja) | 2002-03-14 | 2005-01-26 | 日本電気株式会社 | 電流制御素子の駆動回路及び画像表示装置 |
JP4195337B2 (ja) | 2002-06-11 | 2008-12-10 | 三星エスディアイ株式会社 | 発光表示装置及びその表示パネルと駆動方法 |
JP2004093682A (ja) | 2002-08-29 | 2004-03-25 | Toshiba Matsushita Display Technology Co Ltd | El表示パネル、el表示パネルの駆動方法、el表示装置の駆動回路およびel表示装置 |
JP3832415B2 (ja) | 2002-10-11 | 2006-10-11 | ソニー株式会社 | アクティブマトリクス型表示装置 |
WO2004097783A1 (en) | 2003-04-25 | 2004-11-11 | Visioneered Image Systems, Inc. | Led illumination source/display with individual led brightness monitoring capability and calibration method |
JP2005107890A (ja) * | 2003-09-30 | 2005-04-21 | Sanyo Electric Co Ltd | El表示装置 |
US7336321B2 (en) * | 2003-10-24 | 2008-02-26 | Victor Company Of Japan, Limeited | Video signal processor |
US20060044234A1 (en) * | 2004-06-18 | 2006-03-02 | Sumio Shimonishi | Control of spectral content in a self-emissive display |
US7545397B2 (en) * | 2004-10-25 | 2009-06-09 | Bose Corporation | Enhancing contrast |
JP4200381B2 (ja) * | 2004-12-16 | 2008-12-24 | 船井電機株式会社 | 映像表示装置及び映像表示方法 |
JP4923410B2 (ja) | 2005-02-02 | 2012-04-25 | ソニー株式会社 | 画素回路及び表示装置 |
US7636078B2 (en) * | 2005-05-20 | 2009-12-22 | Semiconductor Energy Laboratory Co., Ltd. | Display device and electronic device |
US7638754B2 (en) * | 2005-10-07 | 2009-12-29 | Sharp Kabushiki Kaisha | Backlight device, display apparatus including backlight device, method for driving backlight device, and method for adjusting backlight device |
JP4884744B2 (ja) | 2005-10-07 | 2012-02-29 | シャープ株式会社 | バックライト装置及びこれを備える表示装置 |
US7663663B2 (en) * | 2006-04-28 | 2010-02-16 | Nvidia Corporation | Burn-in control |
JP5079384B2 (ja) * | 2006-05-15 | 2012-11-21 | 株式会社ジャパンディスプレイウェスト | 表示装置および電子機器 |
US7696964B2 (en) * | 2006-06-09 | 2010-04-13 | Philips Lumileds Lighting Company, Llc | LED backlight for LCD with color uniformity recalibration over lifetime |
US8199074B2 (en) * | 2006-08-11 | 2012-06-12 | Chimei Innolux Corporation | System and method for reducing mura defects |
US7385402B2 (en) | 2006-10-06 | 2008-06-10 | Himax Display, Inc. | Light source current sensing circuit and driving circuit in a display device |
KR20090086227A (ko) * | 2006-11-28 | 2009-08-11 | 코닌클리케 필립스 일렉트로닉스 엔.브이. | 능동 매트릭스 발광 디스플레이 디바이스 및 이의 구동 방법 |
KR101367133B1 (ko) | 2007-02-15 | 2014-02-25 | 삼성디스플레이 주식회사 | 액정 표시 장치의 구동 방법 및 구동 장치 |
JP2008203478A (ja) * | 2007-02-20 | 2008-09-04 | Sony Corp | 表示装置とその駆動方法 |
TWI341406B (en) * | 2007-07-23 | 2011-05-01 | Au Optronics Corp | Diaply panel and its application |
JP2009069421A (ja) * | 2007-09-12 | 2009-04-02 | Hitachi Displays Ltd | 表示装置 |
-
2008
- 2008-11-07 JP JP2008286781A patent/JP2010113229A/ja active Pending
-
2009
- 2009-10-19 US US12/588,520 patent/US8847935B2/en active Active
- 2009-10-29 TW TW098136697A patent/TWI428887B/zh not_active IP Right Cessation
- 2009-11-06 KR KR1020090107044A patent/KR20100051570A/ko not_active Ceased
- 2009-11-06 CN CN200910212028.0A patent/CN101739953A/zh active Pending
-
2014
- 2014-02-18 US US14/182,530 patent/US20140232758A1/en not_active Abandoned
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005092028A (ja) * | 2003-09-19 | 2005-04-07 | Casio Comput Co Ltd | 表示駆動装置及び表示装置並びにその駆動制御方法 |
JP2006058352A (ja) * | 2004-08-17 | 2006-03-02 | Casio Comput Co Ltd | 表示装置及びその駆動制御方法 |
JP2010113227A (ja) * | 2008-11-07 | 2010-05-20 | Sony Corp | 表示装置及び電子機器 |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2010113226A (ja) * | 2008-11-07 | 2010-05-20 | Sony Corp | 表示装置及び電子機器 |
JP2010113228A (ja) * | 2008-11-07 | 2010-05-20 | Sony Corp | 表示装置と電子機器 |
JP2010113227A (ja) * | 2008-11-07 | 2010-05-20 | Sony Corp | 表示装置及び電子機器 |
JP2010122276A (ja) * | 2008-11-17 | 2010-06-03 | Sony Corp | 表示装置 |
US9001010B2 (en) | 2012-10-29 | 2015-04-07 | Samsung Display Co., Ltd. | Flexible display device and method of compensating for luminance of the flexible display device |
JP2020024411A (ja) * | 2018-08-07 | 2020-02-13 | エルジー ディスプレイ カンパニー リミテッド | 表示装置 |
JP7030085B2 (ja) | 2018-08-07 | 2022-03-04 | エルジー ディスプレイ カンパニー リミテッド | 表示装置 |
Also Published As
Publication number | Publication date |
---|---|
US8847935B2 (en) | 2014-09-30 |
US20100118003A1 (en) | 2010-05-13 |
TWI428887B (zh) | 2014-03-01 |
KR20100051570A (ko) | 2010-05-17 |
TW201033969A (en) | 2010-09-16 |
CN101739953A (zh) | 2010-06-16 |
US20140232758A1 (en) | 2014-08-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5446217B2 (ja) | 表示装置と電子機器 | |
JP5277926B2 (ja) | 表示装置及びその駆動方法と電子機器 | |
JP5446216B2 (ja) | 表示装置及び電子機器 | |
JP2010113229A (ja) | 表示装置と電子機器 | |
JP2010113227A (ja) | 表示装置及び電子機器 | |
JP4306753B2 (ja) | 表示装置及びその駆動方法と電子機器 | |
KR101986852B1 (ko) | 표시 장치 및 전자 기기, 및 표시 패널의 구동 방법 | |
JP4770906B2 (ja) | 表示装置 | |
JP2008287139A (ja) | 表示装置及びその駆動方法と電子機器 | |
JP2008287141A (ja) | 表示装置及びその駆動方法と電子機器 | |
CN114005405A (zh) | 显示面板及其亮度补偿方法 | |
JP2008241780A (ja) | 表示装置及び電子機器 | |
WO2013084702A1 (ja) | 表示装置、表示パネル、およびその駆動方法、ならびに電子機器 | |
KR101544212B1 (ko) | 표시 장치 및 그 구동 방법과 전자기기 | |
JP2010139897A (ja) | 表示装置及びその駆動方法と電子機器 | |
JP2010139788A (ja) | 表示装置 | |
JP2010139896A (ja) | 表示装置及びその駆動方法と電子機器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20111019 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20111019 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20121025 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20121101 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20121225 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20130321 |