JP2009032808A - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP2009032808A JP2009032808A JP2007193614A JP2007193614A JP2009032808A JP 2009032808 A JP2009032808 A JP 2009032808A JP 2007193614 A JP2007193614 A JP 2007193614A JP 2007193614 A JP2007193614 A JP 2007193614A JP 2009032808 A JP2009032808 A JP 2009032808A
- Authority
- JP
- Japan
- Prior art keywords
- insulating film
- plane
- memory cell
- film
- semiconductor device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/30—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B69/00—Erasable-and-programmable ROM [EPROM] devices not provided for in groups H10B41/00 - H10B63/00, e.g. ultraviolet erasable-and-programmable ROM [UVEPROM] devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/68—Floating-gate IGFETs
- H10D30/681—Floating-gate IGFETs having only two programming levels
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/40—Crystalline structures
- H10D62/405—Orientations of crystalline planes
Landscapes
- Non-Volatile Memory (AREA)
- Semiconductor Memories (AREA)
Abstract
【課題】 トンネル絶縁膜の薄膜化に頼らずとも、プログラム電圧の低減化を図れる不揮発性メモリセルを備えた半導体装置を提供すること。
【解決手段】 半導体装置は、主面を有するシリコン基板1と、シリコン基板1の主面上に設けられた不揮発性メモリセルとを備し、前記主面は、溝状構造が形成された領域1Aを含み、前記不揮発性メモリセルは、領域1A上に形成されたトンネル絶縁膜としての第1の絶縁膜と、前記第1の絶縁膜上に設けられた電荷蓄積層と、前記電荷蓄積層上に設けられた第2の絶縁膜と、前記第2の絶縁膜上に設けられた制御ゲート電極とを含む。
【選択図】 図3
【解決手段】 半導体装置は、主面を有するシリコン基板1と、シリコン基板1の主面上に設けられた不揮発性メモリセルとを備し、前記主面は、溝状構造が形成された領域1Aを含み、前記不揮発性メモリセルは、領域1A上に形成されたトンネル絶縁膜としての第1の絶縁膜と、前記第1の絶縁膜上に設けられた電荷蓄積層と、前記電荷蓄積層上に設けられた第2の絶縁膜と、前記第2の絶縁膜上に設けられた制御ゲート電極とを含む。
【選択図】 図3
Description
本発明は、トンネル絶縁膜を含む不揮発性メモリセルを備えた半導体装置に関する。
フローティングゲート型及びMONOS型等の不揮発性半導体記憶装置は、メモリセルの微細化が進んでいる。しかし、プログラム電圧の低減化は進んでいない。プログラム電圧を下げられないと、セル間の電位相互干渉が増大したり、セル間に必要な耐圧が増大するなどの問題が起こる。
プログラム電圧を下げるための方法の一つとして、トンネル絶縁膜の薄膜化が提案されている。
しかしながら、トンネル絶縁膜の薄膜化は、電荷保持特性の劣化を伴う。これは、電荷蓄積層中に電子を注入し、トランジスタの閾値電圧を所定の値に設定した後、トランジスタを長時間放置すると、電荷蓄積層中から電荷が失われて、閾値電圧が変動するという現象である。nチャネルの場合、閾値電圧が低下するという変動が起こる。
閾値電圧の変動は、トンネル絶縁膜の薄膜化が進むほど顕著になる。大規模なメモリセルアレイにおいては、数100〜1000bit規模で、閾値電圧が変動するという不良セルが存在する。不良セルの発生確率は、トンネル絶縁膜の薄膜化で著しく増大する。
このようにトンネル絶縁膜の薄膜化は、電荷保持特性の劣化を招く。そのため、プログラム電圧を下げるために、トンネル絶縁膜を薄膜化するという解決手段は、容易には採用できないというのが現状である。
また、Narukeらは、非特許文献1において、トンネル絶縁膜の薄膜化によるSILC(Stress Induced Leakage Current)発生の危険性を述べている。Narukeらの論文の図1には、シリコン酸化膜のJ−E特性が示されている。この論文の図1中、InitialのJ−E特性は、FN(Fowler-Nordheim)トンネリング電流に支配されており、シリコン酸化膜ベースのトンネル絶縁膜では理想的な特性を示していると言える。しかしながら、上記論文の図1中、ストレス印加後のJ−E特性においては、比較的低電界にて電流が流れるようになり、特性の劣化が見られるようになる。その傾向は酸化膜の薄膜化により顕著になる。これがトンネル絶縁膜の薄膜化を妨げている一番の要因である。現状では、8〜9nmが薄膜化の下限であり、それより薄膜にすることは、トンネル絶縁膜のJ−E特性が劣化するので難しい。
"Stress induced leakage current limiting to scale down EEPROM tunnel oxide thickness", in IEDM Technical Digest., 1988, pp.424-427.
"Stress induced leakage current limiting to scale down EEPROM tunnel oxide thickness", in IEDM Technical Digest., 1988, pp.424-427.
本発明の目的は、トンネル絶縁膜の薄膜化に頼らずとも、プログラム電圧の低減化を図れる不揮発性メモリセルを備えた半導体装置を提供することにある。
本発明に係る半導体装置は、主面を有するシリコン基板と、前記シリコン基板の主面上に設けられた不揮発性メモリセルとを具備してなる半導体装置であって、前記主面は、溝状構造または凹凸構造が形成された領域を含み、前記不揮発性メモリセルは、前記領域上に形成されたトンネル絶縁膜としての第1の絶縁膜と、前記第1の絶縁膜上に設けられた電荷蓄積層と、前記電荷蓄積層上に設けられた第2の絶縁膜と、前記第2の絶縁膜上に設けられた制御ゲート電極とを含むことを特徴とする。
本発明によれば、トンネル絶縁膜の薄膜化に頼らずとも、プログラム電圧の低減化を図れる不揮発性メモリセルを備えた半導体装置を実現できるようになる。
以下、図面を参照しながら本発明の実施形態を説明する。
図1はNAND型フラッシュメモリのメモリセルアレイの一部を示す平面パターン、図2は図1に示したメモリセルアレイの等価回路を示している。
図1及び図2において、M1,M2,…,Mn−1,Mnは複数のメモリセルを示しており、これらの複数のメモリセルM1,M2,…,Mn−1,Mnは隣接するもの同士でソース/ドレインを共用する形で直列接続されたNANDセルを構成している。NANDセルのドレイン端は選択トランジスタQ1を介してビット線BLに接続されている。NANDセルのソース端は選択トランジスタQ2を介してソース線SLに接続されている。
各メモリセルM1,M2,…,Mn−1,Mnは、シリコン基板上にゲート絶縁膜を介して二層ゲート構造(浮遊ゲート(FG)電極上に絶縁膜を介して制御ゲート(CG)電極が積層された構造)を含むMOSFETからなり、選択トランジスタSG1,SG2もMOSFETからなる。上記各MOSFETは同一のウェル基板上に形成されている。
メモリセルM1,M2,…,Mn−1,MnのCG電極は、それぞれ、メモリセルアレイの行方向に配設されたCGi線(ワード線)(i=1,2,…,n−1,n)に接続され、選択トランジスタQ1,Q2のゲート電極は、それぞれ、メモリセルアレイの行方向に配設された選択ゲート線SG1,SG2に接続されている。ワード線の一端は、メタル配線を介して周辺回路との接続パッドを有しており、素子分離絶縁膜上に形成された構造になっている。
図3−図14は、本実施形態のNAND型フラッシュメモリの製造方法を示す断面図である。図3−図12はチャネル幅方向の断面図であり、図1の矢視B−B’断面図に対応する。図13−図14はチャネル長方向の断面図であり、図1の矢視A−A’断面図に相当する。
[図3]
主面が(110)面のシリコン基板1が用意される。有機物、金属、パーティクルなどを除去するための洗浄前処理がシリコン基板1に対して行われる。洗浄前処理としては、通常、RCA洗浄をベースとした薬液処理が良く用いられる。本実施形態では、オゾン水により自然酸化膜を形成し、さらに有機物汚染を除去した後に、DHF処理にて、金属、パーティクルを除去するという、洗浄前処理が行われる。
主面が(110)面のシリコン基板1が用意される。有機物、金属、パーティクルなどを除去するための洗浄前処理がシリコン基板1に対して行われる。洗浄前処理としては、通常、RCA洗浄をベースとした薬液処理が良く用いられる。本実施形態では、オゾン水により自然酸化膜を形成し、さらに有機物汚染を除去した後に、DHF処理にて、金属、パーティクルを除去するという、洗浄前処理が行われる。
上記洗浄前処理が行われたシリコン基板1に対して、純水を用いたリンス処理が3分間行われる。リンス時間は、3分には限定されず、1分〜10分程度であれば構わない。
このような純水リンスを行うことにより、シリコン基板1の主面の<−110>方向に溝状構造物1A(複数のV字状の溝が連なってなる構造)が形成される。溝状構造物1Aが形成される理由は以下のように考えられる。
純水リンスを行うと、シリコン基板1の主面である(110)表面は、純水中のOHイオンでエッチングされる。一方、シリコン基板1の(111)面は、アルカリエッチング耐性が強い。その結果、OHイオンによるエッチングが進むと、(111)ファセットが露出する。このような(111)ファセットを側面とする溝(三角溝)が連なることにより、溝状構造物1Aは形成されると推測される。
純水の代わりに、アルカリ溶液を用いた処理でも、溝状構造物1Aは形成される。Siをアルカリ溶液に浸漬させた際のSi表面状態については、K.Sato et al.,”Roughening of single-crystal silicon surface etched by KOH water solution,” Sensors and Actuators, vol.73, 1999, pp.122-130. モデルについては、H.Akahori et al., “Atomic Order Flattening of Hydrogen-Terminated Si(110) substrate For Next Generation ULSI Devices,” in Ext. Abst. 2003, pp.458-459. に記載されている。
[図4]
シリコン基板1の主面上にシリコン酸化膜2が形成される。シリコン酸化膜2は、例えば、ラジカル酸化法、熱酸化法又は水蒸気酸化法により形成される。
シリコン基板1の主面上にシリコン酸化膜2が形成される。シリコン酸化膜2は、例えば、ラジカル酸化法、熱酸化法又は水蒸気酸化法により形成される。
[図5]
NH3 ガス等の窒化ガスを用いてシリコン酸化膜2を窒化することにより、シリコン基板1の主面上にトンネル絶縁膜としてのシリコンオキシナイトライド膜3が形成される。トンネル絶縁膜として他の絶縁膜を使用しても構わない。
NH3 ガス等の窒化ガスを用いてシリコン酸化膜2を窒化することにより、シリコン基板1の主面上にトンネル絶縁膜としてのシリコンオキシナイトライド膜3が形成される。トンネル絶縁膜として他の絶縁膜を使用しても構わない。
[図6]
シリコンオキシナイトライド膜3上に、多結晶シリコン膜4、シリコン窒化膜5、酸化膜6が順次形成される。これらの膜4−6は、例えば、CVD法により形成される。多結晶シリコン膜4は浮遊ゲート電極として使用される。シリコン窒化膜5及び酸化膜6はマスクとして使用される。浮遊ゲート電極は、金属あるいは金属シリサイドで構成されていても構わない。
シリコンオキシナイトライド膜3上に、多結晶シリコン膜4、シリコン窒化膜5、酸化膜6が順次形成される。これらの膜4−6は、例えば、CVD法により形成される。多結晶シリコン膜4は浮遊ゲート電極として使用される。シリコン窒化膜5及び酸化膜6はマスクとして使用される。浮遊ゲート電極は、金属あるいは金属シリサイドで構成されていても構わない。
[図7]
酸化膜6上にレジストパターン7が形成され、このレジストパターン7をマスクにして酸化膜6をエッチングすることにより、レジストパターン7のパターンが酸化膜6に転写される。
酸化膜6上にレジストパターン7が形成され、このレジストパターン7をマスクにして酸化膜6をエッチングすることにより、レジストパターン7のパターンが酸化膜6に転写される。
[図8]
レジストパターン7が除去され、酸化膜6をマスクにしてシリコン窒化膜5、多結晶シリコン膜4、オキシナイトライド膜3およびシリコン基板1をエッチングすることにより、素子分離(STI)のためのトレンチ8が形成される。この段階で、多結晶シリコン膜4からなる浮遊ゲート電極のチャネル幅方向の形状が決まる。
レジストパターン7が除去され、酸化膜6をマスクにしてシリコン窒化膜5、多結晶シリコン膜4、オキシナイトライド膜3およびシリコン基板1をエッチングすることにより、素子分離(STI)のためのトレンチ8が形成される。この段階で、多結晶シリコン膜4からなる浮遊ゲート電極のチャネル幅方向の形状が決まる。
[図9]
トレンチ8の内壁が酸化され、図示しない酸化膜が形成される。トレンチ8が埋め込まれるように全面に素子分離絶縁膜9が形成され、その後、シリコン窒化膜5をストッパーに用いて、CMPプロセス(Chemical Mechanical Polishing)により、表面が平坦化される。
トレンチ8の内壁が酸化され、図示しない酸化膜が形成される。トレンチ8が埋め込まれるように全面に素子分離絶縁膜9が形成され、その後、シリコン窒化膜5をストッパーに用いて、CMPプロセス(Chemical Mechanical Polishing)により、表面が平坦化される。
素子分離絶縁膜9は、代表的には、シリコン酸化膜であるが、シリコン窒化膜5をストッパーとして利用できれば、シリコン酸化膜以外の絶縁膜でも構わない。素子分離絶縁膜9は、例えば、プラズマCVD法により形成される。
[図10]
シリコン窒化膜5と選択比をもってエッチングすることが可能な方法により、素子分離絶縁膜9を選択的に後退させることにより、多結晶シリコン膜4の上部を露出させる。上記エッチングは、ウエット及びドライのいずれも可能である。その後、ウエット処理によりシリコン窒化膜5が選択的に除去される。
シリコン窒化膜5と選択比をもってエッチングすることが可能な方法により、素子分離絶縁膜9を選択的に後退させることにより、多結晶シリコン膜4の上部を露出させる。上記エッチングは、ウエット及びドライのいずれも可能である。その後、ウエット処理によりシリコン窒化膜5が選択的に除去される。
[図11]
多結晶シリコン膜4の上面及び側面の上に、ゲート電極間絶縁膜10が形成される。浮遊ゲート電極及び制御ゲート電極が多結晶シリコン膜で構成されている場合、ゲート電極間絶縁膜10はインターポリ絶縁膜と呼ばれる。
多結晶シリコン膜4の上面及び側面の上に、ゲート電極間絶縁膜10が形成される。浮遊ゲート電極及び制御ゲート電極が多結晶シリコン膜で構成されている場合、ゲート電極間絶縁膜10はインターポリ絶縁膜と呼ばれる。
[図12]
ゲート電極間絶縁膜10上に、制御ゲート電極(ワード線)となる多結晶シリコン膜11、シリコン窒化膜12が順次形成される。多結晶シリコン膜11及びシリコン窒化膜12は、例えば、LPCVD法により形成される。制御ゲート電極(ワード線)は、多結晶シリコン膜以外の導電性を有する膜で構成されていても構わない。
ゲート電極間絶縁膜10上に、制御ゲート電極(ワード線)となる多結晶シリコン膜11、シリコン窒化膜12が順次形成される。多結晶シリコン膜11及びシリコン窒化膜12は、例えば、LPCVD法により形成される。制御ゲート電極(ワード線)は、多結晶シリコン膜以外の導電性を有する膜で構成されていても構わない。
[図13]
シリコン窒化膜12上に図示しないレジストパターンが形成され、このレジストパターンをマスクにしてシリコン窒化膜12がエッチングされてシリコン窒化膜12に上記レジストパターンのパターンが転写され、その後、上記レジストパターンが除去される。
シリコン窒化膜12上に図示しないレジストパターンが形成され、このレジストパターンをマスクにしてシリコン窒化膜12がエッチングされてシリコン窒化膜12に上記レジストパターンのパターンが転写され、その後、上記レジストパターンが除去される。
シリコン窒化膜12をマスクにして、多結晶シリコン膜11、ゲート電極間絶縁膜10および多結晶シリコン膜4がエッチングされる。このようにして制御ゲート電極(ワード線)11が形成され、かつ、浮遊ゲート電極4のチャネル長方向の形状が決定される。
[図14]
ゲート構造4,9,11の側面を含む領域にシリコン酸化膜13が形成される。シリコン酸化膜13は、例えば、熱酸化法又はラジカル酸化法により、形成される。シリコン酸化膜13を形成する目的は、RIEエッチング時に導入されたゲート端のダメージを回復させ、ゲート絶縁膜の耐圧を向上させるためである。上記酸化工程は、一般に、後酸化工程と呼ばれ、この際に形成されるシリコン酸化膜13は後酸化膜と称される。
ゲート構造4,9,11の側面を含む領域にシリコン酸化膜13が形成される。シリコン酸化膜13は、例えば、熱酸化法又はラジカル酸化法により、形成される。シリコン酸化膜13を形成する目的は、RIEエッチング時に導入されたゲート端のダメージを回復させ、ゲート絶縁膜の耐圧を向上させるためである。上記酸化工程は、一般に、後酸化工程と呼ばれ、この際に形成されるシリコン酸化膜13は後酸化膜と称される。
シリコン酸化膜13の形成後、イオン注入と熱アニールにより、ソース/ドレイン領域14が形成される。その後、層間絶縁膜の形成工程、配線層の形成工程等の周知の工程を経てNAND型フラッシュメモリが完成する。
図15は、制御ゲート電極11に負の高電圧(プログラム電圧)が印加された時のトンネル絶縁膜3のコーナー部(屈曲部)及び平坦部の電気力線21,22を模式的に示す図である。
図15に示すように、溝状構造物と(110)面(基準面)とのなす角θは、代表的には、8〜12°である。θ>12°でも構わないが、大きすぎると電界集中による絶縁破壊が起こり易くなることから、好ましくはθ≦20°である。θは、トンネル絶縁膜3を形成する前に行われる、純水リンス処理等の洗浄処理の条件(時間、温度、pH)により制御できる。
図16は、制御ゲート電極11に正の高電圧(プログラム電圧)及び正の低電圧が印加された時のトンネル絶縁膜3のコーナー部及び平坦部のバンド構造を示す図である。図16において、subはシリコン基板1、tunnelはトンネル絶縁膜3、FGは浮遊ゲート電極(多結晶シリコン膜)11を示している。
図16から、トンネル絶縁膜3の平坦部のバンド構造は従来と同じであるが、トンネル絶縁膜3のコーナー部のバンド構造は従来と異なる。このコーナー部のバンド構造は、以下のように説明できる。
制御ゲート電極11に正の高電圧が印加された時、図15に示すように、電気力線21は、トンネル絶縁膜3のコーナー部の下部(シリコン基板1と接する側の部分)において集中する。その結果、高電圧印加時には、コーナー部のバリアハイトが実効的に低減し、トンネル確率が高くなるので、Fowler-Nordheimトンネル電流(以下、FN電流という。)は流れ易くなる。
一方、制御ゲート電極11に正の低電圧が印加された時、コーナー部における電界集中の影響が大きくなく、バンドの曲がりは小さい。その結果、低電圧印加時には、電子が感じるバリアハイトは、コーナー部でも平坦部でもほぼ同じとなる。
図17に、平坦なシリコン基板上にトンネル絶縁膜3(厚さ7.87nm,8.61nm)を形成した場合のFN電流電圧特性(比較例1,2)と、表面に溝状構造物1Aが形成されたシリコン基板1上にトンネル絶縁膜3(厚さ8.62nm)を形成した場合のFN電流電圧特性(実施形態)を示す。
図17から、比較例1(厚さ8.61nm)のFN電流電圧特性と、実施形態(厚さ8.62nm)とを比較すると、低電圧領域におけるFN電流の立ち上がり電圧は5Vとほぼ同じであるが、高電圧領域におけるFN電流は実施形態の方が大きいことが分かる。すなわち、トンネル絶縁膜の厚さが同程度の場合、実施形態と比較例1とを比較すると、閾値電圧Vthはほぼ同じであるが、同じ印加電圧(>Vth)で得られるFN電流密度は実施形態の方が明らかに大きいことが分かる。
1×10-3A/cm2 の電流密度を得るための印加電圧は、比較例1(厚さ8.61nm)では8.3Vであるが、実施形態(厚さ8.62nm)では7.6Vである。実施形態と同様に、7.6Vで1×10-3A/cm2 を得るためには、比較例2のように、トンネル絶縁膜の厚さを7.87まで薄くする必要がある。しかし、比較例2の場合、トンネル絶縁膜の薄膜化による、電荷保持特性の劣化が生じる。
このように本実施形態によれば、低電圧領域においては、厚さ8.61nmのトンネル絶縁膜を用いた場合と同様のFN電流電圧特性が得られ、一方、高電圧領域においては、より薄い厚さ7.87nmのトンネル絶縁膜を用いた場合と同様のFN電流電圧特性が得られる。すなわち、低電圧領域ではFN電流の増加が抑制され(電荷保持特性が維持され)、高電圧領域ではFN電流が多くなる電流電圧特性が得られる。これにより、本実施形態によれば、電荷保持特性の劣化を抑制できる厚さを有するトンネル絶縁膜3を用いても(トンネル絶縁膜の薄膜化に頼らずとも)、プログラム電圧を下げられる不揮発性メモリセルを備えた半導体装置を実現できるようになる。
トンネル特性の改善が認められる、溝状構造物1Aのピーク(山)からピーク(山)までの距離(pp距離)は、数nm程度である。実施形態では、pp距離5nm〜15nmとする。pp距離は、トンネル絶縁膜3を形成する前の洗浄前処理時における純水リンス時間を調整することで制御できる。
図18に、トンネル絶縁膜3のコーナー部下の凸部(基板)の曲率半径rとトンネル絶縁膜3の実効的酸化膜厚(EOT:Equivalent Oxide Thickness)dとの比(r/d)と、FN電流密度が1×10-3A/cm2 となる時の印加電圧との関係を示す。
図16から、dが7.5nm及び8.6nmのいずれの場合においても、印加電圧を低減させるためには、r/d<0.4に設定すれば良いことが分かる。
また、FN電流密度が1×10-3A/cm2 、EOTが7.5nm及び8.6nmの以外の場合でも、r/dを所定値未満に設定することにより、必要なFN電流密度を流す際の制御ゲート電圧値を下げられる。
なお、本発明は、上記実施形態に限定されるものではない。
例えば、上記実施形態では、主面が(110)面のシリコン基板の場合について説明したが、結晶学的に見て、実質的に、(110)面方位とほぼ等価な方向を向いている主面のシリコン基板を用いた場合にも同様に溝状構造物を形成することができ、同様の効果が得られる。具体的には、(551)面、(311)面、(221)面、(553)面、(335)面、(112)面、(113)面、(115)面、(117)面などがあげられる。
Kazuo Sato等によれば、”Sensors and Actuators 73(1999)” (P122―130)に掲載された論文のFig.2に、(110)面をアルカリエツチング処理した場合、<−110>方向に筋が走る表面形状となることが示されている。このように、(110)面と同様な表面形状が得られる領域としては、<100>方向に0〜12°までオフさせた面、例えば、8°オフの(551)面などが当てはまる。<−110>方向へは1°オフさせた面までは、同様な表面形状が得られる。したがって、当該論文のFig.2に示された(110)面と同じ表面ラフネス挙動を示す面方位は、実質的に(110)面方位に含まれる。
(100)面においても、表面のラフネスを制御することで、同様の効果が得られる。(100)面での表面ラフネスの増加方法としては、T.Ohmiらが、“Dependence of Surface Microroughness of CZ, FZ, and EPI Wafers on Wet Chemical Processing”, J. Electrochem. Soc. Vol. 139, No. 8, pp. 2133-2142 (1992)において、ゲート絶縁膜形成前のアルカリ洗浄(NH4 OH、H2 O2 、H2 Oの混合溶液を用いるAPM Cleaning)時に、NH4 OH濃度を変化させることで、(100)面の表面が制御できることを示している。これにより、複数の先が尖った凸部を含む構造を実現できる。表面凸部の曲率半径rとトンネル絶縁膜厚dとの関係の図18は、(110)面時と同様に、(100)面でも応用できる。
また、上記実施形態では、NAND型フラッシュメモリセル(フローティングゲート型の不揮発性メモリセル)を例に取り説明したが、浮遊ゲートに電荷蓄積層を使用したMONOS型の不揮発性メモリセルなど、他のタイプの不揮発性メモリセルにも適用できる。
また、上記実施形態では、不揮発性メモリセルのノードについて言及しなかったが、本発明は、従来技術では対応が困難だと考えられる20nm以下のノードに対しても有効である。
さらに、本発明は上記実施形態そのままに限定されるものではなく、実施段階ではその要旨を逸脱しない範囲で構成要素を変形して具体化できる。また、上記実施形態に開示されている複数の構成要素の適宜な組み合わせにより、種々の発明を形成できる。例えば、実施形態に示される全構成要素から幾つかの構成要素を削除してもよい。さらに、異なる実施形態にわたる構成要素を適宜組み合わせてもよい。
その他、本発明の要旨を逸脱しない範囲で、種々変形して実施できる。
1…シリコン基板、1A…溝状構造物、2…シリコン酸化膜、3…シリコンオキシナイトライド膜(第1の絶縁膜)、4…多結晶シリコン膜(電荷蓄積層)、5…シリコン窒化膜、6…酸化膜、7…レジストパターン、8…トレンチ、9…素子分離絶縁膜、10…ゲート電極間絶縁膜(第2のゲート絶縁膜)、11…多結晶シリコン膜(制御ゲート電極)、12…シリコン窒化膜、13…シリコン酸化膜、14…ソース/ドレイン領域、21,22…電気力線。
Claims (5)
- 主面を有するシリコン基板と、
前記シリコン基板の主面上に設けられた不揮発性メモリセルと
を具備してなる半導体装置であって、
前記主面は、溝状構造または凹凸構造が形成された領域を含み、
前記不揮発性メモリセルは、
前記領域上に形成されたトンネル絶縁膜としての第1の絶縁膜と、
前記第1の絶縁膜上に設けられた電荷蓄積層と、
前記電荷蓄積層上に設けられた第2の絶縁膜と、
前記第2の絶縁膜上に設けられた制御ゲート電極と
を含むことを特徴とする半導体装置。 - 前記主面の結晶面は、(110)面、(551)面、(311)面、(221)面、(553)面、(335)面、(112)面、(113)面、(115)面又は(117)面であることを特徴とする請求項1に記載の半導体装置。
- 前記溝状構造は複数のV字状の溝が連なってなる構造、前記凹凸構造は複数の先が尖った凸部を含む構造であることを特徴とする請求項1又は2に記載の半導体装置。
- 前記溝状構造または凹凸構造の曲率半径をr、前記第1の絶縁膜の膜厚をdとした場合、r/d<0.4を満たすことを特徴とする請求項1乃至3のいずれか1項に記載の半導体装置。
- 前記不揮発性メモリセルは、フローティングゲート型の不揮発性メモリセルであることを特徴とする請求項1乃至4のいずれか1項に記載の半導体装置。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007193614A JP2009032808A (ja) | 2007-07-25 | 2007-07-25 | 半導体装置 |
KR1020080072751A KR100981487B1 (ko) | 2007-07-25 | 2008-07-25 | 반도체 장치 |
US12/179,700 US20090026529A1 (en) | 2007-07-25 | 2008-07-25 | Semiconductor device and method for manufacturing the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007193614A JP2009032808A (ja) | 2007-07-25 | 2007-07-25 | 半導体装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2009032808A true JP2009032808A (ja) | 2009-02-12 |
Family
ID=40294490
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007193614A Pending JP2009032808A (ja) | 2007-07-25 | 2007-07-25 | 半導体装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20090026529A1 (ja) |
JP (1) | JP2009032808A (ja) |
KR (1) | KR100981487B1 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2018163967A (ja) * | 2017-03-24 | 2018-10-18 | エイブリック株式会社 | 半導体装置とその製造方法 |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW201205745A (en) * | 2010-07-23 | 2012-02-01 | Global Unichip Corp | Semiconductor packaging structure and the forming method |
US9209304B2 (en) * | 2014-02-13 | 2015-12-08 | Taiwan Semiconductor Manufacturing Co., Ltd. | N/P MOS FinFET performance enhancement by specific orientation surface |
CN104253131A (zh) * | 2014-07-31 | 2014-12-31 | 上海华力微电子有限公司 | 一种具有凸面栅极结构的B4-Flash |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH073858B2 (ja) * | 1984-04-11 | 1995-01-18 | 株式会社日立製作所 | 半導体装置の製造方法 |
EP0746041B1 (en) * | 1995-05-31 | 2001-11-21 | Matsushita Electric Industrial Co., Ltd. | Channel region of MOSFET and method for producing the same |
US5854501A (en) * | 1995-11-20 | 1998-12-29 | Micron Technology, Inc. | Floating gate semiconductor device having a portion formed with a recess |
US6066571A (en) * | 1997-01-10 | 2000-05-23 | Kabushiki Kaisha Toshiba | Method of preparing semiconductor surface |
JPH11274485A (ja) * | 1998-03-25 | 1999-10-08 | Nec Kansai Ltd | 絶縁ゲート型半導体装置およびその製造方法 |
US6242304B1 (en) * | 1998-05-29 | 2001-06-05 | Micron Technology, Inc. | Method and structure for textured surfaces in floating gate tunneling oxide devices |
US6025627A (en) * | 1998-05-29 | 2000-02-15 | Micron Technology, Inc. | Alternate method and structure for improved floating gate tunneling devices |
JP3303789B2 (ja) * | 1998-09-01 | 2002-07-22 | 日本電気株式会社 | フラッシュメモリ、その書き込み・消去方法 |
JP4223189B2 (ja) * | 2000-12-26 | 2009-02-12 | 富士通マイクロエレクトロニクス株式会社 | 半導体装置及びその製造方法 |
JP2003086716A (ja) * | 2001-09-11 | 2003-03-20 | Matsushita Electric Ind Co Ltd | 不揮発性半導体記憶装置及びその製造方法 |
EP1427003A3 (en) * | 2002-12-02 | 2005-03-02 | OHMI, Tadahiro | Semiconductor device and method of manufacturing the same |
JP3904512B2 (ja) * | 2002-12-24 | 2007-04-11 | シャープ株式会社 | 半導体装置およびその製造方法、並びに半導体装置を備えた電子機器 |
JP4628189B2 (ja) * | 2005-06-07 | 2011-02-09 | Hoya株式会社 | 炭化珪素単結晶の製造方法 |
-
2007
- 2007-07-25 JP JP2007193614A patent/JP2009032808A/ja active Pending
-
2008
- 2008-07-25 KR KR1020080072751A patent/KR100981487B1/ko not_active Expired - Fee Related
- 2008-07-25 US US12/179,700 patent/US20090026529A1/en not_active Abandoned
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2018163967A (ja) * | 2017-03-24 | 2018-10-18 | エイブリック株式会社 | 半導体装置とその製造方法 |
Also Published As
Publication number | Publication date |
---|---|
US20090026529A1 (en) | 2009-01-29 |
KR100981487B1 (ko) | 2010-09-10 |
KR20090012151A (ko) | 2009-02-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5538838B2 (ja) | 半導体装置およびその製造方法 | |
US8133782B2 (en) | Nonvolatile semiconductor memory device and manufacturing method thereof | |
US7563662B2 (en) | Processes for forming electronic devices including non-volatile memory | |
JP2008251826A (ja) | 半導体装置の製造方法 | |
US6977200B2 (en) | Method of manufacturing split-gate memory | |
US6984562B2 (en) | Method for forming dielectric layer between gates in flash memory device | |
KR100981487B1 (ko) | 반도체 장치 | |
JP4671775B2 (ja) | 半導体装置の製造方法 | |
US8330207B2 (en) | Flash memory device including multilayer tunnel insulator and method of fabricating the same | |
JP5010222B2 (ja) | 不揮発性半導体記憶装置 | |
JP2007220892A (ja) | 半導体装置及びその製造方法 | |
CN109903797B (zh) | 分栅快闪存储器的制造方法及分栅快闪存储器 | |
US20070145457A1 (en) | System and Method of Forming A Split-Gate Flash Memory Structure | |
JP4313956B2 (ja) | 不揮発性半導体記憶装置の製造方法 | |
JP2007013082A (ja) | フラッシュメモリ素子及びその製造方法 | |
JP2009010166A (ja) | 半導体装置およびその製造方法 | |
JP2008047870A (ja) | 不揮発性半導体記憶装置 | |
JP2007013170A (ja) | フラッシュメモリ素子、その駆動方法および製造方法 | |
US20090194807A1 (en) | Semiconductor memory device and method for manufacturing the same | |
KR100548577B1 (ko) | 플래쉬 메모리 소자의 게이트 산화막 형성방법 | |
KR100614802B1 (ko) | 불휘발성 메모리 장치의 셀 게이트 구조물 제조 방법 | |
KR19990017051A (ko) | 반도체 장치의 소자분리 방법 | |
JP2006310484A (ja) | 半導体装置の製造方法 | |
JP2007335747A (ja) | 半導体装置およびその製造方法 | |
KR20070067997A (ko) | 반도체 소자의 제조 방법 |