JP2006310621A - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP2006310621A JP2006310621A JP2005132443A JP2005132443A JP2006310621A JP 2006310621 A JP2006310621 A JP 2006310621A JP 2005132443 A JP2005132443 A JP 2005132443A JP 2005132443 A JP2005132443 A JP 2005132443A JP 2006310621 A JP2006310621 A JP 2006310621A
- Authority
- JP
- Japan
- Prior art keywords
- trench
- type
- column region
- region
- column
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 19
- 239000012535 impurity Substances 0.000 claims description 10
- 238000004519 manufacturing process Methods 0.000 claims description 7
- 230000015556 catabolic process Effects 0.000 abstract description 18
- 239000010410 layer Substances 0.000 description 60
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 9
- 229910052710 silicon Inorganic materials 0.000 description 9
- 239000010703 silicon Substances 0.000 description 9
- 239000000758 substrate Substances 0.000 description 8
- 229910052796 boron Inorganic materials 0.000 description 7
- 239000011229 interlayer Substances 0.000 description 7
- 238000000034 method Methods 0.000 description 5
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 4
- 238000005530 etching Methods 0.000 description 4
- 230000005669 field effect Effects 0.000 description 4
- 238000005468 ion implantation Methods 0.000 description 4
- 150000002500 ions Chemical class 0.000 description 4
- 238000000206 photolithography Methods 0.000 description 4
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 4
- 229920005591 polysilicon Polymers 0.000 description 4
- 150000004767 nitrides Chemical class 0.000 description 3
- 238000000059 patterning Methods 0.000 description 3
- 150000001638 boron Chemical class 0.000 description 2
- -1 boron ion Chemical class 0.000 description 2
- 239000002131 composite material Substances 0.000 description 2
- 230000007423 decrease Effects 0.000 description 2
- 238000010438 heat treatment Methods 0.000 description 2
- 239000012299 nitrogen atmosphere Substances 0.000 description 2
- 230000003647 oxidation Effects 0.000 description 2
- 238000007254 oxidation reaction Methods 0.000 description 2
- 229910000789 Aluminium-silicon alloy Inorganic materials 0.000 description 1
- 229910015900 BF3 Inorganic materials 0.000 description 1
- 229910004298 SiO 2 Inorganic materials 0.000 description 1
- CSDREXVUYHZDNP-UHFFFAOYSA-N alumanylidynesilicon Chemical compound [Al].[Si] CSDREXVUYHZDNP-UHFFFAOYSA-N 0.000 description 1
- 239000012298 atmosphere Substances 0.000 description 1
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 1
- WTEOIRVLGSZEPR-UHFFFAOYSA-N boron trifluoride Chemical compound FB(F)F WTEOIRVLGSZEPR-UHFFFAOYSA-N 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000002513 implantation Methods 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 229910052751 metal Inorganic materials 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- 229910052760 oxygen Inorganic materials 0.000 description 1
- 239000001301 oxygen Substances 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
- 230000001681 protective effect Effects 0.000 description 1
- 238000004544 sputter deposition Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/64—Double-diffused metal-oxide semiconductor [DMOS] FETs
- H10D30/66—Vertical DMOS [VDMOS] FETs
- H10D30/668—Vertical DMOS [VDMOS] FETs having trench gate electrodes, e.g. UMOS transistors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/028—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs
- H10D30/0291—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of vertical DMOS [VDMOS] FETs
- H10D30/0295—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of vertical DMOS [VDMOS] FETs using recessing of the source electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/028—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs
- H10D30/0291—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of vertical DMOS [VDMOS] FETs
- H10D30/0297—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of vertical DMOS [VDMOS] FETs using recessing of the gate electrodes, e.g. to form trench gate electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/103—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
- H10D62/105—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE]
- H10D62/109—Reduced surface field [RESURF] PN junction structures
- H10D62/111—Multiple RESURF structures, e.g. double RESURF or 3D-RESURF structures
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/103—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
- H10D62/105—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE]
- H10D62/106—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE] having supplementary regions doped oppositely to or in rectifying contact with regions of the semiconductor bodies, e.g. guard rings with PN or Schottky junctions
- H10D62/107—Buried supplementary regions, e.g. buried guard rings
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/17—Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
- H10D62/393—Body regions of DMOS transistors or IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/23—Electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. sources, drains, anodes or cathodes
- H10D64/251—Source or drain electrodes for field-effect devices
- H10D64/256—Source or drain electrodes for field-effect devices for lateral devices wherein the source or drain electrodes are recessed in semiconductor bodies
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/27—Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
- H10D64/311—Gate electrodes for field-effect devices
- H10D64/411—Gate electrodes for field-effect devices for FETs
- H10D64/511—Gate electrodes for field-effect devices for FETs for IGFETs
- H10D64/517—Gate electrodes for field-effect devices for FETs for IGFETs characterised by the conducting layers
- H10D64/519—Gate electrodes for field-effect devices for FETs for IGFETs characterised by the conducting layers characterised by their top-view geometrical layouts
Landscapes
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Electrodes Of Semiconductors (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
トレンチゲート間の距離が離れている構造の縦型パワーMOSFETにおいて、高いソース−ドレイン間の耐圧と低オン抵抗を実現することは困難であった。
【解決手段】
本発明にかかる半導体装置は、トレンチゲートが形成される第1のトレンチ5を複数有する縦型パワーMOSFETであって、第1のトレンチ5下部に設けられ、第1の導電型のエピタキシャル層2内に縦方向に形成された第2の導電型の第1のコラム領域11と、第1のトレンチ5間のベース領域の下部に設けられ、前記第1の導電型のエピタキシャル層2内に縦方向に形成された第2の導電型の第2のコラム領域12とを有し、第1のコラム領域11と前記第2のコラム領域12の空乏電荷量の和は、第1の導電型のエピタキシャル層2の空乏電荷量と略同一である。
【選択図】図1
Description
して、スーパージャンクション(Superjunction)と呼ばれる技術が提案さ
れている。
IEEE Proceeding of 2004 International Symposium on Power Semiconductor Devices & IC's, H.Ninomiya, Y.Miura, K.Kobayashi, 'Ultra-low On-resistance 60-100V Superjunction UMOSFETs Fabricated by Multiple Ion Implantation'
実施の形態1にかかる縦型パワーMOSFETの断面図を図1に示す。当該縦型パワーMOSFETは、第1の導電型(例えば、N+型)のシリコン基板1表面に形成されたN+型よりも不純物濃度の低いN型エピタキシャル層2表面に、第2の導電型(例えば、P型)のベース層3が形成されている。P型ベース層3の表面には選択的にN+型ソース層4が形成されている。また、P型ベース層3及びN+型ソース層4を貫通してN型エピタキシャル層2に形成された第1のトレンチ(例えば、ゲートトレンチ)5内には、ゲート酸化膜6及びポリシリコンで形成されるトレンチゲート7が埋め込まれている。
実施の形態2にかかる縦型パワーMOSFETの断面図を図5に示す。図5に示す縦型パワーMOSFETは、実施の形態1にかかる縦型パワーMOSFETが連続した領域でP型コラム領域11、12を形成しているのに対して、分離したP型コラム領域11、12を有している。実施の形態2では、P型コラム領域11、12はそれぞれ縦方向に2つに分割して形成されている。また、N+型ソース層4の表面を基準(0μm)とした場合、例えばP型ベース層の底面の深さは1μm程度であって、浅い層に形成されるコラム領域の深さは2μm程度であり、深い層に形成されるコラム領域の深さは3μm程度で形成される。その他形状は実施の形態1にかかる縦型パワーMOSFETと実施の形態2にかかる縦型パワーMOSFETでは実質的に同じものである。
2 N型エピタキシャル層
3 P型ベース層
4 N+型ソース層
5 ゲートトレンチ
6 ゲート酸化膜
7 トレンチゲート
8 層間酸化膜
9 コラムトレンチ
10 ソース電極
11、12 P型コラム領域
13 ドレイン電極
Claims (9)
- トレンチゲートが形成される第1のトレンチを複数有する縦型パワーMOSFETであって、
前記第1のトレンチ下部に設けられ、第1の導電型のエピタキシャル層内に縦方向に形成された第2の導電型の第1のコラム領域と、
前記第1のトレンチ間のベース領域の下部に設けられ、前記第1の導電型のエピタキシャル層内に縦方向に形成された前記第2の導電型の第2のコラム領域とを有し、
前記第1のコラム領域と前記第2のコラム領域の空乏電荷量の和は、前記第1の導電型のエピタキシャル層の空乏電荷量と略同一である半導体装置。 - 前記第1のコラム領域は前記第1のトレンチから分離して形成されていることを特徴とする請求項1に記載の半導体装置。
- 前記第2のコラム領域は前記ベース領域と連続して形成されることを特徴とする請求項1又は2に記載の半導体装置。
- 前記第2のコラム領域は前記ベース領域と分離して形成されることを特徴とする請求項1又は2に記載の半導体装置。
- 前記第1、第2のコラム領域はそれぞれ、連続した領域であることを特徴とした請求項1乃至4のいずれか1項に記載の半導体装置。
- 前記第1、第2のコラム領域はそれぞれ、複数の分離した領域を有していることを特徴とした請求項1乃至5のいずれか1項に記載の半導体装置。
- 前記第2のコラムは、前記ベース領域の表面に形成される第2のトレンチの下部に形成されることを特徴とする請求項1乃至6のいずれか1項に記載の半導体装置。
- 第1の導電型のエピタキシャル層にトレンチゲートが形成される第1のトレンチを複数形成し、
前記トレンチの下部に第2の導電型の不純物を注入して、第1のコラム領域を形成し、
前記第1のトレンチの間に形成されるベース領域の下部に前記第2の導電型の不純物を注入することで第2のコラム領域を形成し、
前記第1、第2のコラム領域の空乏電荷量を、前記エピタキシャル層の空乏電荷量と略同一になる不純物濃度で形成する半導体装置の製造方法。 - 前記第2のコラム領域は、前記ベース領域の表面に形成される第2のトレンチの下部に形成されることを特徴とする請求項8に記載の半導体装置の製造方法。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005132443A JP5074671B2 (ja) | 2005-04-28 | 2005-04-28 | 半導体装置およびその製造方法 |
US11/192,011 US7332770B2 (en) | 2005-04-28 | 2005-07-29 | Semiconductor device |
US11/987,191 US7645661B2 (en) | 2005-04-28 | 2007-11-28 | Semiconductor device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005132443A JP5074671B2 (ja) | 2005-04-28 | 2005-04-28 | 半導体装置およびその製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2006310621A true JP2006310621A (ja) | 2006-11-09 |
JP5074671B2 JP5074671B2 (ja) | 2012-11-14 |
Family
ID=37233625
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005132443A Expired - Fee Related JP5074671B2 (ja) | 2005-04-28 | 2005-04-28 | 半導体装置およびその製造方法 |
Country Status (2)
Country | Link |
---|---|
US (2) | US7332770B2 (ja) |
JP (1) | JP5074671B2 (ja) |
Cited By (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2007027193A (ja) * | 2005-07-12 | 2007-02-01 | Renesas Technology Corp | 半導体装置およびその製造方法、ならびに非絶縁型dc/dcコンバータ |
JP2010016309A (ja) * | 2008-07-07 | 2010-01-21 | Nec Electronics Corp | 半導体装置 |
JP2010027680A (ja) * | 2008-07-15 | 2010-02-04 | Rohm Co Ltd | 半導体装置および半導体装置に製造方法 |
JP2010123789A (ja) * | 2008-11-20 | 2010-06-03 | Toshiba Corp | 電力用半導体装置 |
KR101093678B1 (ko) * | 2010-01-26 | 2011-12-15 | (주) 트리노테크놀로지 | 전력 반도체 소자 및 그 제조 방법 |
JP2012138396A (ja) * | 2010-12-24 | 2012-07-19 | Shindengen Electric Mfg Co Ltd | 半導体装置 |
JP2014030050A (ja) * | 2013-10-07 | 2014-02-13 | Rohm Co Ltd | 半導体装置 |
JP2014222710A (ja) * | 2013-05-13 | 2014-11-27 | ローム株式会社 | 半導体装置およびその製造方法 |
JP2015023166A (ja) * | 2013-07-19 | 2015-02-02 | 株式会社東芝 | 半導体装置 |
WO2015040966A1 (ja) * | 2013-09-17 | 2015-03-26 | 住友電気工業株式会社 | 炭化珪素半導体装置および炭化珪素半導体装置の製造方法 |
JP2015146363A (ja) * | 2014-01-31 | 2015-08-13 | 株式会社東芝 | 半導体装置 |
WO2017179377A1 (ja) * | 2016-04-14 | 2017-10-19 | 住友電気工業株式会社 | 炭化珪素半導体装置およびその製造方法 |
CN107819035A (zh) * | 2016-09-13 | 2018-03-20 | 安世有限公司 | 改善的功率mos |
JP2018195782A (ja) * | 2017-05-22 | 2018-12-06 | 株式会社東芝 | 半導体装置、インバータ回路、駆動装置、車両、及び、昇降機 |
JP2021027138A (ja) * | 2019-08-02 | 2021-02-22 | 株式会社東芝 | 半導体装置、インバータ回路、駆動装置、車両、及び、昇降機 |
JP2022106563A (ja) * | 2021-01-07 | 2022-07-20 | 三菱電機株式会社 | 半導体装置 |
WO2025143234A1 (ja) * | 2023-12-27 | 2025-07-03 | ローム株式会社 | 半導体装置 |
Families Citing this family (24)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4907862B2 (ja) * | 2004-12-10 | 2012-04-04 | ルネサスエレクトロニクス株式会社 | 半導体装置の製造方法 |
JP2008108962A (ja) * | 2006-10-26 | 2008-05-08 | Toshiba Corp | 半導体装置 |
DE102007020657B4 (de) * | 2007-04-30 | 2012-10-04 | Infineon Technologies Austria Ag | Halbleiterbauelement mit einem Halbleiterkörper und Verfahren zur Herstellung desselben |
US8575687B2 (en) * | 2007-05-30 | 2013-11-05 | Rohm Co., Ltd. | Semiconductor switch device |
JP5196980B2 (ja) * | 2007-12-10 | 2013-05-15 | 株式会社東芝 | 半導体装置 |
JP2010056510A (ja) * | 2008-07-31 | 2010-03-11 | Nec Electronics Corp | 半導体装置 |
JP2010186760A (ja) * | 2009-02-10 | 2010-08-26 | Panasonic Corp | 半導体装置および半導体装置の製造方法 |
US8436361B2 (en) * | 2010-06-16 | 2013-05-07 | National Tsing Hua University | Schottky diode structure and method for fabricating the same |
US20120175699A1 (en) * | 2011-01-06 | 2012-07-12 | Force Mos Technology Co., Ltd. | Trench mosfet with super pinch-off regions and self-aligned trenched contact |
EP2602829A1 (en) | 2011-12-07 | 2013-06-12 | Nxp B.V. | Trench-gate resurf semiconductor device and manufacturing method |
US9991377B2 (en) * | 2012-04-06 | 2018-06-05 | Infineon Technologies Americas Corp. | Trench FET with ruggedness enhancement regions |
CN103390545A (zh) * | 2012-05-08 | 2013-11-13 | 上海华虹Nec电子有限公司 | 改善沟槽型nmos漏源击穿电压的方法及其结构 |
US9219149B2 (en) * | 2013-07-05 | 2015-12-22 | Infineon Technologies Dresden Gmbh | Semiconductor device with vertical transistor channels and a compensation structure |
JP6135364B2 (ja) * | 2013-07-26 | 2017-05-31 | 住友電気工業株式会社 | 炭化珪素半導体装置およびその製造方法 |
US9438227B2 (en) | 2013-12-02 | 2016-09-06 | The Hong Kong University Of Science And Technology | Gate-controlled p-i-n switch with a charge trapping material in the gate dielectric and a self-depleted channel |
JP2015133380A (ja) | 2014-01-10 | 2015-07-23 | 株式会社東芝 | 半導体装置 |
CN107768443B (zh) * | 2016-08-15 | 2020-12-08 | 深圳尚阳通科技有限公司 | 超结器件及其制造方法 |
JP2018046247A (ja) | 2016-09-16 | 2018-03-22 | 株式会社東芝 | 半導体装置 |
DE102017215029A1 (de) * | 2017-08-29 | 2019-02-28 | Robert Bosch Gmbh | Vertikaler Leistungstransistor mit hoher Leitfähigkeit und hohem Sperrverhalten |
CN107623043B (zh) * | 2017-09-02 | 2019-06-14 | 西安交通大学 | 一种含内置浮空区的低导通电阻碳化硅mosfet器件与制备方法 |
CN107731908B (zh) * | 2017-10-24 | 2020-09-25 | 贵州芯长征科技有限公司 | 提高耐压的屏蔽栅mosfet结构及其制备方法 |
CN109994550A (zh) * | 2017-12-30 | 2019-07-09 | 贵州恒芯微电子科技有限公司 | 一种低压槽栅超结mos器件 |
CN114512544A (zh) * | 2020-11-16 | 2022-05-17 | 创亿半导体股份有限公司 | 功率半导体元件及其制造方法 |
CN115084223A (zh) * | 2022-05-17 | 2022-09-20 | 华虹半导体(无锡)有限公司 | 超结沟槽栅mosfet器件结构及其工艺方法 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002076339A (ja) * | 2000-09-05 | 2002-03-15 | Fuji Electric Co Ltd | 超接合半導体素子 |
JP2003324196A (ja) * | 2002-04-30 | 2003-11-14 | Nec Electronics Corp | 縦型mosfetとその製造方法 |
JP2005191268A (ja) * | 2003-12-25 | 2005-07-14 | Nec Electronics Corp | 半導体装置及びその製造方法 |
JP2005197497A (ja) * | 2004-01-08 | 2005-07-21 | Toyota Central Res & Dev Lab Inc | 半導体装置 |
JP2005333068A (ja) * | 2004-05-21 | 2005-12-02 | Toshiba Corp | 半導体装置 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6133099A (en) * | 1997-02-04 | 2000-10-17 | Nec Corporation | Vertical MOSFET and method of manufacturing thereof |
US6979862B2 (en) * | 2003-01-23 | 2005-12-27 | International Rectifier Corporation | Trench MOSFET superjunction structure and method to manufacture |
WO2005020275A2 (ja) * | 2003-08-20 | 2005-03-03 | Denso Corporation | 縦型半導体装置 |
US7405452B2 (en) * | 2004-02-02 | 2008-07-29 | Hamza Yilmaz | Semiconductor device containing dielectrically isolated PN junction for enhanced breakdown characteristics |
-
2005
- 2005-04-28 JP JP2005132443A patent/JP5074671B2/ja not_active Expired - Fee Related
- 2005-07-29 US US11/192,011 patent/US7332770B2/en not_active Expired - Fee Related
-
2007
- 2007-11-28 US US11/987,191 patent/US7645661B2/en active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002076339A (ja) * | 2000-09-05 | 2002-03-15 | Fuji Electric Co Ltd | 超接合半導体素子 |
JP2003324196A (ja) * | 2002-04-30 | 2003-11-14 | Nec Electronics Corp | 縦型mosfetとその製造方法 |
JP2005191268A (ja) * | 2003-12-25 | 2005-07-14 | Nec Electronics Corp | 半導体装置及びその製造方法 |
JP2005197497A (ja) * | 2004-01-08 | 2005-07-21 | Toyota Central Res & Dev Lab Inc | 半導体装置 |
JP2005333068A (ja) * | 2004-05-21 | 2005-12-02 | Toshiba Corp | 半導体装置 |
Cited By (24)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2007027193A (ja) * | 2005-07-12 | 2007-02-01 | Renesas Technology Corp | 半導体装置およびその製造方法、ならびに非絶縁型dc/dcコンバータ |
US8536647B2 (en) | 2008-07-07 | 2013-09-17 | Renesas Electronics Corporation | Semiconductor device |
JP2010016309A (ja) * | 2008-07-07 | 2010-01-21 | Nec Electronics Corp | 半導体装置 |
US8008717B2 (en) | 2008-07-07 | 2011-08-30 | Renesas Electronics Corporation | Semiconductor device |
JP2010027680A (ja) * | 2008-07-15 | 2010-02-04 | Rohm Co Ltd | 半導体装置および半導体装置に製造方法 |
JP2010123789A (ja) * | 2008-11-20 | 2010-06-03 | Toshiba Corp | 電力用半導体装置 |
KR101093678B1 (ko) * | 2010-01-26 | 2011-12-15 | (주) 트리노테크놀로지 | 전력 반도체 소자 및 그 제조 방법 |
JP2012138396A (ja) * | 2010-12-24 | 2012-07-19 | Shindengen Electric Mfg Co Ltd | 半導体装置 |
JP2014222710A (ja) * | 2013-05-13 | 2014-11-27 | ローム株式会社 | 半導体装置およびその製造方法 |
JP2015023166A (ja) * | 2013-07-19 | 2015-02-02 | 株式会社東芝 | 半導体装置 |
WO2015040966A1 (ja) * | 2013-09-17 | 2015-03-26 | 住友電気工業株式会社 | 炭化珪素半導体装置および炭化珪素半導体装置の製造方法 |
US9608074B2 (en) | 2013-09-17 | 2017-03-28 | Sumitomo Electric Industries, Ltd. | Silicon carbide semiconductor device and method for manufacturing silicon carbide semiconductor device |
JP2014030050A (ja) * | 2013-10-07 | 2014-02-13 | Rohm Co Ltd | 半導体装置 |
JP2015146363A (ja) * | 2014-01-31 | 2015-08-13 | 株式会社東芝 | 半導体装置 |
WO2017179377A1 (ja) * | 2016-04-14 | 2017-10-19 | 住友電気工業株式会社 | 炭化珪素半導体装置およびその製造方法 |
JPWO2017179377A1 (ja) * | 2016-04-14 | 2018-11-22 | 住友電気工業株式会社 | 炭化珪素半導体装置およびその製造方法 |
CN107819035A (zh) * | 2016-09-13 | 2018-03-20 | 安世有限公司 | 改善的功率mos |
CN107819035B (zh) * | 2016-09-13 | 2022-05-17 | 安世有限公司 | 改善的功率mos |
JP2018195782A (ja) * | 2017-05-22 | 2018-12-06 | 株式会社東芝 | 半導体装置、インバータ回路、駆動装置、車両、及び、昇降機 |
JP2021027138A (ja) * | 2019-08-02 | 2021-02-22 | 株式会社東芝 | 半導体装置、インバータ回路、駆動装置、車両、及び、昇降機 |
JP7263178B2 (ja) | 2019-08-02 | 2023-04-24 | 株式会社東芝 | 半導体装置、インバータ回路、駆動装置、車両、及び、昇降機 |
JP2022106563A (ja) * | 2021-01-07 | 2022-07-20 | 三菱電機株式会社 | 半導体装置 |
JP7585794B2 (ja) | 2021-01-07 | 2024-11-19 | 三菱電機株式会社 | 半導体装置 |
WO2025143234A1 (ja) * | 2023-12-27 | 2025-07-03 | ローム株式会社 | 半導体装置 |
Also Published As
Publication number | Publication date |
---|---|
US20060244054A1 (en) | 2006-11-02 |
US7645661B2 (en) | 2010-01-12 |
US20080085586A1 (en) | 2008-04-10 |
US7332770B2 (en) | 2008-02-19 |
JP5074671B2 (ja) | 2012-11-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5074671B2 (ja) | 半導体装置およびその製造方法 | |
JP5586887B2 (ja) | 半導体装置及びその製造方法 | |
US9087911B2 (en) | Trench shield connected JFET | |
US7489011B2 (en) | Semiconductor device containing dielectrically isolated PN junction for enhanced breakdown characteristics | |
CN101385147B (zh) | 提高肖特基击穿电压(bv)而不影响集成的mosfet-肖特基器件布局 | |
KR101296922B1 (ko) | 전하 균형 전계 효과 트랜지스터 | |
US20180130880A1 (en) | Nanotube termination structure for power semiconductor devices | |
US11594613B2 (en) | Sawtooh electric field drift region structure for planar and trench power semiconductor devices | |
CN101404283B (zh) | 集成有肖特基二极管的平面mosfet及其布局方法 | |
US20100044786A1 (en) | Semiconductor device | |
US20150179764A1 (en) | Semiconductor device and method for manufacturing same | |
JP2018164081A (ja) | 炭化ケイ素半導体デバイス及びその製造方法 | |
US10439060B2 (en) | Semiconductor device and method of manufacturing semiconductor device | |
CN105190852A (zh) | 改进的vjfet器件 | |
JP2007311557A (ja) | 半導体装置及びその製造方法 | |
CN111952352B (zh) | 超结半导体装置及超结半导体装置的制造方法 | |
US20090273031A1 (en) | Semiconductor device | |
CN105280711A (zh) | 电荷补偿结构及用于其的制造 | |
CN113838908A (zh) | 包括沟槽栅极结构和掩埋遮蔽区的半导体器件和制造方法 | |
US9627470B2 (en) | Power semiconductor device and method of manufacturing the same | |
JP2012089824A (ja) | 半導体素子およびその製造方法 | |
JP7290973B2 (ja) | 半導体装置 | |
US20120241850A1 (en) | Semiconductor device | |
CN104603949A (zh) | 半导体器件 | |
CN108231868B (zh) | 场效应半导体构件及其制造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20071214 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110712 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20110714 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110722 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120117 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120214 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120807 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120824 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150831 Year of fee payment: 3 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |