FR2798225A1 - Micromodule electronique et procede de fabrication et d'integration de tels micromodules pour la realisation de dispositifs portatifs - Google Patents
Micromodule electronique et procede de fabrication et d'integration de tels micromodules pour la realisation de dispositifs portatifs Download PDFInfo
- Publication number
- FR2798225A1 FR2798225A1 FR9911095A FR9911095A FR2798225A1 FR 2798225 A1 FR2798225 A1 FR 2798225A1 FR 9911095 A FR9911095 A FR 9911095A FR 9911095 A FR9911095 A FR 9911095A FR 2798225 A1 FR2798225 A1 FR 2798225A1
- Authority
- FR
- France
- Prior art keywords
- chip
- micromodule
- face
- support
- intended
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/85—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06K—GRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
- G06K19/00—Record carriers for use with machines and with at least a part designed to carry digital markings
- G06K19/06—Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
- G06K19/067—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
- G06K19/07—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
- G06K19/077—Constructional details, e.g. mounting of circuits in the carrier
- G06K19/07718—Constructional details, e.g. mounting of circuits in the carrier the record carrier being manufactured in a continuous process, e.g. using endless rolls
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49855—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers for flat-cards, e.g. credit cards
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L24/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/48227—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/48227—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
- H01L2224/48228—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item the bond pad being disposed in a recess of the surface of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/484—Connecting portions
- H01L2224/48463—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
- H01L2224/48465—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area being a wedge bond, i.e. ball-to-wedge, regular stitch
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73265—Layer and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/74—Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
- H01L2224/78—Apparatus for connecting with wire connectors
- H01L2224/7865—Means for transporting the components to be connected
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/85—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/85—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
- H01L2224/852—Applying energy for connecting
- H01L2224/85201—Compression bonding
- H01L2224/85203—Thermocompression bonding
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/85—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
- H01L2224/852—Applying energy for connecting
- H01L2224/85201—Compression bonding
- H01L2224/85205—Ultrasonic bonding
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/93—Batch processes
- H01L2224/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L2224/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L24/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00014—Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01005—Boron [B]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01006—Carbon [C]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01014—Silicon [Si]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01015—Phosphorus [P]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01023—Vanadium [V]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01028—Nickel [Ni]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01029—Copper [Cu]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01047—Silver [Ag]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01057—Lanthanum [La]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01058—Cerium [Ce]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01061—Promethium [Pm]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01079—Gold [Au]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Credit Cards Or The Like (AREA)
Abstract
Le procédé permet la fabrication d'un dispositif électronique telle qu'une carte à puce, comportant au moins une puce mince (1) destinée à être solidarisée à un corps (2). Il est caractérisé en ce qu'il comporte une première étape de formation d'un micromodule (10) comportant ladite puce (1) solidarisée à un support et une deuxième étape de report de ce micromodule sur le corps (2) avec interposition d'un adhésif (52) entre au moins une portion de surface (la) de la puce et une portion de surface (50a) du corps (2).
Description
MICROMODULE ELECTRONIQUE <B>ET</B> PROCEDE <B>DE</B> FABRICATION<B>ET</B> D'INTEGRATION <B>DE TELS</B> MICROMODULES POUR<B>LA</B> REALISATION <B>DE</B> DISPOSITIFS PORTATIFS La presente invention concerne le domaine composants électroniques destinés<B>à</B> être intégrés<B>à</B> support, dernier pouvant être par exemple le corps d'une carte<B>à</B> puce. Plus particulièrement, l'invention concerne un procédé de réalisation d'un sous- assemblage, dénommé micromodule, comportant un plusieurs composants électroniques (par exemple puce) et des moyens de contact entre le ou composant(s) et des contacts correspondants d' interface de communication. Dans le cas d'une carte<B>à</B> puce ou d'un dispositif similaire, l'interface communication permet un échange de données entre puce et l'extérieur. Cet échange peut s'opérer moyen de contacts ohmiques formés sur des parties de l'interface de communication situées autour de la puce pour relier celle-ci électriquement<B>à</B> un lecteur carte ou analogue, et/ou au moyen d'une antenne. Dans ce cas, l'interface de communication comprend antenne intégrée associée au dispositif de manière<B>à</B> permettre un échange de données entre la puce et un terminal<B>à</B> distance par voie hertzienne.
Un exemple de micromodule est représenté<B>à</B> figure<B>1.</B> Ce module<B>15</B> est réalisé en collant puce de circuit intégré<B>1</B> sur une feuille support diélectrique<B>3,</B> avec la face active la de la puce exposée. La feuille diélectrique<B>3</B> est elle-même disposée sur une grille de contact<B>5</B> d'une plaque métallique en cuivre nickelé et doré. Des puits de connexion<B>7</B> sont pratiqués dans la feuille diélectrique <B>3</B> et des fils de contact<B>9</B> relient les plages de contact de la grille<B>à</B> des plots de contact correspondants<B>11</B> sur la face active la de la puce par l'intermédiaire des puits de connexion<B>7.</B> Enfin, une goutte de résine d'encapsulation <B>13,</B> base d'époxy, protège la puce<B>1</B> et les fils de contact<B>11</B> soudés. Le module<B>15</B> est ensuite découpé puis encarté dans la cavité d'un corps de carte préalablement décoré. Cette dernière opération s'effectue par collage du micromodule.
Ce procédé présente l'inconvénient d'être coûteux. En effet, les métallisations en cuivre, nickel et or élèvent considérablement le prix de revient des cartes. De plus, le nombre d'étapes de fabrication est élevé.
Par ailleurs, il est nécessaire de réserver une portion de surface autour de la goutte de résine d'encapsulation <B>13</B> pour permettre collage du micromodule<B>15.</B> Plus ce plan est grand, et mieux le module est collé sur la carte, mais plus la surface réservée<B>à</B> la puce<B>1</B> est réduite. Or, l'avance technologique en matière de puces encartées tend vers des fonctions de complexité croissante, ce qui requiert des surfaces de puce importantes.
De plus, le fait que le micromodule<B>15</B> ne soit collé que sur les portions au voisinage de ces bords fait qu'il est relativement facile décoller le micromodule, pour le réutiliser de manière détournée, par exemple en le transposant sur une autre carte<B>à</B> des fins frauduleuses.
Enfin, il s'avère que l'épaisseur du module<B>15</B> réalisé conformément<B>à</B> la figure<B>1</B> présente une épaisseur forte en raison de l'encapsulation <B>13</B> des boucles de fil conducteurs<B>11.</B>
Au vu de ces problèmes, un premier objet de la présente invention est de proposer un procédé de fabrication d'un dispositif électronique comportant un micromodule<B>collé</B> sur un corps, le micromodule comprenant un film support portant une puce electronique reliée<B>à</B> une interface de communication, contact et/ou <B>à</B> antenne<B>,</B> par des zones de connexion, le procédé étant caractérisé en ce que <B>-</B> on prévoit pour la puce, une puce mince, souple de grande largeur, et <B>-</B> on agence ladite puce et les zones de connexion sur la face du film support destinée<B>à</B> être collée sur le corps de manière que cette face présente une surface générale sensiblement plane.
Ainsi, la puce se trouve intercalée entre le film et son support. De plus, le fait que l'on interpose un adhésif entre la face de la puce en regard du corps et ce dernier procure une grande sûreté contre d'éventuelles tentatives de retrait de la puce pour des fins frauduleuses. En effet, la force d'arrachement rendue nécessaire aura toujours pour conséquence d'entraîner la destruction de la puce.
Bien que l'on puisse envisager d'interposer de l'adhésif que sur une partie de la puce tout en restant dans le cadre de l'invention, il est avantageux de prévoir l'adhésif entre toute la face du micromodule tournée vers le corps et ce dernier.
On note que la technique selon la présente invention permet de mettre en oeuvre une ou plusieurs puces dont la superficie totale peut être quasiment égale<B>à</B> celle du micromodule lui-même.
Par le terme sensiblement plane on comprendra que la face du module est telle qu'elle puisse être collée par une couche adhésive sur un plan unique. Par exemple, les surfaces qui présentent un dénivelé de l'ordre<B>100</B> microns sont<B>à</B> considérer comme sensiblement planes dans le cadre de l'invention.
Lorsque l'interface de communication est du type contacts, il comporte des plots de connexion tournés vers l'extérieur permettant un contact ohmique avec plots de contact correspondants d'un lecteur.
Lorsque l'interface de communication est du type sans contact, il comporte une antenne reliée<B>à</B> au moins une entrée de la puce permettant l'échange de signaux a distance vis-à-vis d'un dispositif extérieur de communication. L'antenne peut alors se situer l'une ou l'autre des faces du film support.
Il est également possible de prévoir interface de communication qui combine les fonctions de lecture a contacts et sans contact, en intégrant les caractéristiques précitées.
Selon les différents modes de réalisation optionnels, le procédé peut présenter l'une ou une pluralité des caractéristiques qui suivent dans mesure leur compatibilité <B>-</B> la puce présente une surface supérieure a environ<B>5</B> cm2 <B>;</B> <B>-</B> la puce présente une épaisseur inférieure<B>à</B> environ<B>100</B> microns<B>;</B> <B>-</B> le support est un film diélectrique mince comportant au moins un renfoncement destiné<B>à</B> loger puce sur au moins une partie de son épaisseur <B>-</B> on place la puce sur une portion de surface support située dans le plan général d'une des faces ce dernier<B>;</B> <B>-</B> la face du micromodule destinée<B>à</B> adhérer corps présente une planéité telle qu'elle ne présente aucun dénivelé excédant<B>50</B> microns<B>;</B> <B>-</B> l'adhésif recouvre au moins une portion de surface de la puce et/ou de ses connexions pour faire adhérer audit corps<B>;</B> <B>-</B> on interpose l'adhésif entre toute la face micromodule tournée vers le corps et ce dernier. on loge le micromodule dans une cavité corps prévue<B>à</B> cet effet<B>;</B> la portion de surface du corps destinée<B>à</B> recevoir le micromodule comporte un plan unique<B>-</B> les zones de connexion traversent film support par des puits ménagés dans ce dernier on réalise les connexions entre la puce et l'interface de communication par un procédé d'impression au moyen d'au moins une tête d'éjection de matière conductrice<B>;</B> on forme au moins une piste conductrice continue entre un plot de contact de la puce et une plage de contact correspondante de l'interface de communication<B>;</B> préalablement<B>à</B> la formation de la/des piste(s) conductrice(s), on forme<B>à</B> leur emplacement,<B>à</B> l'exception des leur points de connexion de la puce, une couche de matière isolante par un procédé d'impression au moyen d'au moins une tête d'éjection de matière isolante<B>;</B> on dépose une pellicule protectrice sur au moins une partie de la face (26a) du support<B>(26)</B> destinée<B>à</B> être collée sur le corps (2)<B>;</B> L'invention a également pour objet un procédé de fabrication de dispositifs électroniques, notamment des cartes<B>à</B> puce<B>ou</B> des étiquettes électroniques comportant au moins une puce solidarisée<B>à</B> une face dudit dispositif, comportant des étapes de procédé selon l'une quelconque des caractéristiques précitées.
L'invention a également pour objet un micromodule destine<B>à</B> être collé sur un corps, le micromodule comprenant un film support portant une puce électronique reliée<B>à</B> une interface de communication,<B>à</B> contacts ou<B>à</B> antenne, par des zones de connexion (46), caracterisé en ce que<B>:</B> <B>-</B> la puce est une puce mince, souple et de grande largeur, et <B>-</B> la puce et les zones de connexion sont agencées sur face du film support de manière que la face du micromodule côté puce présente une surface générale sensiblement plane.
puce du micromodule peut présenter une surface supérieure<B>à</B> environ<B>0,5 cm</B> 2 et une épaisseur inférieure<B>à</B> environ<B>100</B> microns.
support peut être un film diélectrique mince comportant au moins un évidement destiné<B>à</B> loger la puce sur au moins une partie de son épaisseur.
L'évidement peut être traversant ou non.
puce peut être placée sur une portion de surface du support située dans le plan général d'une des faces de ce dernier.
Avantageusement, la face du micromodule destinée <B>à</B> adhérer au corps présente une planéité tel qu'elle ne présente aucun dénivelé excédant<B>50</B> microns.
interface de communication de la puce peut être reliée<B>à</B> la puce par des pistes conductrices respectives, chacune traversant le film support par un puits traversant ce dernier.
Dans un mode de réalisation, la/ piste(s) conductrice(s), se situe(nt) sur une couche de matière isolante dont au moins une partie est déposee sur une portion de la puce.
Cette matière isolante est disposée notamment pour recouvrir les bords et la tranche la puce. Cette disposition permet de bien isoler les pistes lorsque la puce est réalisée en un matériau conducteur ou semiconducteur pouvant donner lieu<B>à</B> des courants de fuite dommageables. De préférence, le micromodule comporte une pellicule protectrice sur au moins une partie de face du support destinée<B>à</B> être collée sur le corps.
<B>7</B> Les zones de connexion et/ou la pellicule protectrice peuvent être constituées de points matière obtenus par jet de gouttes de matière.
Avantageusement, les points de matière présentent une résolution supérieure ou égale<B>à 60</B> points pouce. L'invention a également pour objet un dispositif électronique comportant un corps auquel est collé un micromodule selon l'une<B>ou</B> plusieurs des caractéristiques précitées.
Le corps peut comporter une cavité dans laquelle est logé le micromodule.
Le micromodule peut être collé sur une portion de surface corps présentant un plan unique.
L'adhésif peut être interposé entre toute la face du micromodule tournée vers le corps et ce dernier. dispositif peut être une carte<B>à</B> puce, une étiquette électronique,<B>ou</B> tout autre obj intelligent.
technique conforme<B>à</B> la présente invention permet notamment de mettre en oeuvre des puces dimensions importantes, par exemple de<B>0,5</B> cm 2<B>ou plus</B> et de faible épaisseur, par exemple égale ou inférieure <B>à 100</B> microns.
Dans un mode de réalisation préféré de l'invention, on loge le micromodule dans une cavité du corps prévue<B>à</B> cet effet.
La portion de surface destinée<B>à</B> recevoir le micromodule comporte de préférence un plan unique celle-ci pouvant être réalisée dans une cavité corps. Avantageusement, la face du micromodule destinée adhérer au corps présente une planéité telle qu'elle ne présente aucun dénivelé excédant<B>50</B> microns.
<B>7</B> La puce peut être solidarisée au support de son micromodule également par collage.
Ce dernier peut être un film diélectrique mince comportant au moins une fenêtre sous forme d'un renfoncement destiné<B>à</B> loger la puce sur au moins une partie de son épaisseur, de manière que la face exposée de la puce vis-à-vis de son micromodule se trouve sensiblement dans le plan général de la face de ce dernier.
Selon une variante, la puce est solidarisée sur une portion du support se situant dans le plan général de ce dernier.
Il est possible de former sur le support du micromodule des plages de contact permettant d'accéder <B>à</B> la puce depuis l'extérieur du micromodule.
Ces plages de contact peuvent être situées sur une face du support opposée<B>à</B> la face laquelle la puce est solidarisée<B>;</B> elles peuvent alors être reliées <B>à</B> la puce via des puits de connexion respectifs.
Les plages de contact sont de préférence reliées <B>à</B> la puce par des pistes conductrices respectives, chacune traversant le support par un puits traversant ce dernier.
Avantageusement, on réalise les connexions entre la puce et les plages de contact par un procédé d'impression au moyen d'au moins une tête d'éjection de matière conductrice.
L'éjection de matière conductrice forme avantageusement au moins une piste conductrice continue entre un plot de contact de la puce et une plage de contact correspondante. Prealablement <B>à</B> la formation de la/des piste(s) conductrice(s), on peut former<B>à</B> leur emplacement une couche matière isolante par un procédé d'impression <B>7</B> au moyen d'au moins une tête d'éjection matière isolante.
Pour protéger le micromodule, on peut deposer une pellicule protectrice sur au moins une partie de la face du support destinée<B>à</B> être collée sur le corps.
L'invention concerne également un procédé de fabrication de dispositifs électroniques, notamment des cartes<B>à</B> puce<B>ou</B> des étiquettes électroniques comportant au moins une puce solidarisée<B>à</B> une face du dispositif, le procédé étant caractérisé ce que qu'il comporte des étapes de procédé venant d'être décrit, éventuellement avec les possibilités optionnelles citées.
L'invention concerne aussi un micromodule comportant au moins une puce destinée<B>à</B> être solidarisée<B>à</B> un corps, par interposition<B>dl</B> adhésif entre au moins une portion de surface du micromodule et une portion de surface dudit corps, ladite puce étant solidarisée<B>à</B> un film support et étant reliée<B>à</B> des zones de connexion, caractérisé en ce que <B>-</B> ladite puce est une puce mince, souple et de grande largeur, et <B>-</B> ladite puce et les zones de connexion sont agencées sur ledit film support de manière que la face du micromodule destinée<B>à</B> adhérer au corps présente une surface générale sensiblement plane.
On comprendra que toutes les possibilités expliquées plus haut dans le contexte du procédé peuvent s'appliquer mutatis mutandis<B>à</B> ce micromodule.
En particulier, on notera que les zones de connexion et/ou la pellicule protectrice du micromodule peuvent être constituées de points de matière obtenus par jet de gouttes de matière, les points de matière pouvant présenter une r ésolution supérieure ou égale<B>à</B> <B>60</B> points par pouce.
Enfin, l'invention concerne également un dispositif électronique telle qu'une carte<B>à</B> puce une étiquette électronique ou autre objet "intelligent" comportant un corps auquel est collé un micromodule tel que décrit,<B>y</B> compris dans ses variantes possibles L'invention sera mieux comprise et les avantages qui en ressortent apparaîtront plus clairement<B>à</B> la lecture mode de réalisation préféré, donnée purement <B>à</B> indicatif et non-limitatif par référence aux dessins annexés dans lesquels<B>:</B> figure<B>1, déjà</B> analysée, est une vue schématique en coupe d'un micromodule conforme<B>à</B> l'art antérieur<B>;</B> figure 2 est une vue partielle en plan d'une plaquette issue de la technologie dite de silicium isolant mis en oeuvre dans le mode de réalisation de l'invention<B>;</B> <B>-</B> la figure<B>3</B> est une vue en coupe selon l'axe II- II' de la figure 2<B>;</B> <B>-</B> les figures 4a<B>à</B> 4d sont des vues de trois-quarts montrant l'agencement d'une puce, de son support avec lequel el constitue un micromodule, et un corps de carte<B>à</B> puce conformément au mode de réalisation de l'invention<B>;</B> <B>-</B> la figure<B>5</B> est une vue en coupe selon l'axe V-V' de la figure 4b<B>;</B> figure<B>6</B> est une vue partielle en perpective d'une chaine formant les interconnexions entre la puce et des plages de contact au sein d'un micromodule<B>;</B> figure<B>7</B> est une représentation schématique de la chaîne complète représentée<B>à</B> la figure<B>6 ;</B> <B>-</B> les figures 8a,<B>8b</B> et 8c sont des vues en coupe montrant l'évolution la fabrication des micromodules après passage sous têtes d'impression de la figure '7 <B><I>;</I></B> <B>-</B> la figure<B>9</B> est une vue de trois-quarts d'un micromodule<B>à</B> l'issue de la fabrication conforme au mode de réalisation de l'invention<B>;</B> et <B>-</B> la figure<B>10</B> est une vue de trois-quarts d'un micromodule<B>à</B> l'issue de la fabrication selon une variante du mode de realisation de la figure<B>9.</B>
Les modes de réalisation de la présente invention décrits dans les exemples qui suivent mettent en oeuvre des puces très fines, leur épaisseur étant de l'ordre de<B>10 à 100</B> microns, grâce<B>à</B> l'utilisation de la technologie dite de "silicium sur isolant", connue également par son abreviation anglo-saxonne SOI (pour lisilicon on insulator" La technologie permettant de réaliser des puces telle minceur est décrite de manière détaillée dans le document brevet WO-A-9802921 au nom de la société KOPIN. Aussi, on considérera que la technologie spécifique<B>à</B> la réalisation de telles puces est<B>à</B> la portée de l'homme du métier. Toutefois, les caractéristiques générales des puces minces ainsi obtenues seront décrits brièvement par référence aux figures 2 et<B>3.</B>
La figure 2 est une vue partielle d'une plaquette 12 de puces<B>1</B> issue de la technologie SOI telle que décrite dans le document brevet précité.
Les puces<B>1</B> sont disposées en lignes de rangées sur un substrat protecteur isolant 4, typiquement du verre, qui constitue le corps de la plaquette 12. Ce substrat isolant 4 sert entre autres<B>à</B> protéger les puces<B>1</B> qui sont souples en raison de leur grande minceur.
Chaque puce<B>1</B> est retenue sur le substrat protecteur de verre 4 par des plots adhésifs<B>6.</B> Ces plots adhésifs<B>6</B> sont constitués par des petites aires rectangulaires, tournées 450 par rapport aux côtés des puces<B>1</B> et placées sur les coins respectifs de chaque puce, de sorte qu'en dehors de la périphérie de la plaquette 12, un plot adhésif<B>6</B> recouvre quatre coins réunis de quatre puces différentes.
La figure<B>3</B> est une vue en coupe partielle selon l'axe I-Il de la figure 2, qui montre la structure d'un ensemble composé d'une puce<B>1,</B> des plots adhésifs<B>6</B> et du substrat de verre 4.
La puce<B>1</B> présente vers l'un ou plusieurs de ses bords des plots de contact électrique<B>8</B> (désignés ci- après plots de contact) qui permettent de relier le circuit réalisé sur la puce<B>1</B> avec l'extérieur. Dans l'exemple illustré, chaque plot de contact est réalisé par un bossage<B>8,</B> connu plus généralement sous le terme anglo-saxon de "bump". Les bossages<B>8</B> de la puce<B>1</B> constituent des points de protubérance<B>à</B> partir de l'une ou l'autre des faces de la puce<B>1,</B> permettant les interconnexions nécessaires.
Dans l'exemple illustré, les bossages<B>8</B> sont formés sur la face la de la puce<B>1</B> qui est tournée vers le substrat protecteur de verre 4, conformément aux modes de réalisation décrits. Cependant, les bossages<B>8</B> peuvent tout aussi bien être formés sur la face<B>lb</B> de la puce<B>1</B> tournée vers l'extérieur vis-à-vis du substrat protecteur, moyennant un simple retournement de la puce lors de son retrait de ce dernier.
Dans l'exemple, les bossages<B>8</B> ont une forme sensiblement ogivale, mais toute autre forme de relief peut être envisagée. Il est par ailleurs possible de mettre en oeuvre l'invention en utilisant comme contacts sur la puce non pas des bossages<B>8,</B> mais des plages conductrices se situant sensiblement dans le même plan de l'une des faces de la puce<B>1,</B> aussi bien celle tournée vers le substrat protecteur que celle tournée vers l'extérieur.
figures 4a<B>à</B> 4d représentent d'une part l'agencement de la puc e<B>1</B> issue de l'ensemble de la figure 2 dans un support de contact<B>26, 28,</B> le tout formant un micromodule<B>10,</B> et d'autre part l'agencement de ce dernier dans une corps de carte 22 conformément<B>à</B> un mode de réalisation préféré de l'invention.
Pour plus de clarté, la puce<B>1</B> est représentée<B>à</B> la figure 4a dénudée de son substrat protecteur 4 et des plots adhésifs<B>6</B> (cf. figure<B>3).</B>
puce ainsi dénudée est logée dans une fenêtre 24 formant un renfoncement dans l'épaisseur e3 de son support de contact<B>26, 28</B> (figure 4b). Dans l'exemple, ce dernier est constitué d'un film diélectrique<B>26</B> sur lequel est déposée une couche conductrice selon un motif formant des plages de contacts<B>28</B> (figure 4c). Chaque plage de contact<B>28</B> est destinée être reliée électriquement<B>à</B> un plot de contact respectif<B>8</B> de la puce<B>1.</B>
Le fenêtre 24 est réalisée sur la face 26a du film opposée<B>à</B> la face<B>26b</B> portant les plages de contacts <B>28.</B> Elle est de dimensions légèrement supérieures<B>à</B> celles de la puce et d'une profondeur e2 comparable<B>à</B> l'épaisseur el de la puce. Dans l'exemple illustré, la profondeur e2 de la fenêtre 24 est sensiblement égale<B>à</B> l'épaisseur el de la puce et inférieure l'épaisseur e3 du film diélectrique<B>26.</B> De la sorte, la puce<B>1</B> est completement contenue dans la masse du film diélectrique et se trouve isolée des plages de contacts <B>28.</B>
Comme le montre la figure<B>5,</B> la puce<B>1</B> est posée dans fenêtre 24 avec sa face active la (c'est-à-dire la face contenant les plots de contact<B>8)</B> tournée vers l'extérieur de la fenêtre. Dans l'exemple, la puce<B>1</B> est collée sur la portion de la surface du film diélectrique<B>26</B> formant le fond de la fenêtre 24 par interposition d'une fine pellicule d'adhésif<B>30.</B> Celle-ci peut être déposée soit sur la face de contact <B>lb</B> (figure 4a) de la puce, soit sur la surface de fond de la fenêtre 24.
Cependant, en utilisant pour le film diélectrique <B>26</B> un matériau thermoactivable, connu<B>sous</B> l'appellation anglo-saxonne de "hot melt", est egalement possible de solidariser la puce<B>1</B> dans la fenêtre 24 en chauffant le film selon une technique connue en elle-même. Cette approche est préférable dans la mesure où elle diminue le temps nécessaire<B>à</B> 'emplacement des puces dans leurs fenêtres respectives et permet de s'affranchir de l'utilisation d'un adhésif spécifique.
Avantageusement, la puce<B>1</B> est insérée dans la fenêtre 24 alors qu'elle est toujours retenue au substrat de verre 4 par les plots adhésifs<B>6.</B> Après le collage de la puce<B>1</B> dans fenêtre 24, on exerce une force de traction ou de pelage au niveau du substrat de verre 4 afin de le désolidariser de la puce<B>1,</B> force de rétention de la puce dans la fenêtre 24 étant supérieure<B>à</B> celle des plots adhésifs<B>6.</B>
Les plots de contact<B>8</B> de la puce<B>1</B> ainsi logée dans la fenêtre 24 sont reliés<B>à</B> leurs plages de contact respectives<B>28</B> formée au dos (face<B>26b)</B> du film diélectrique<B>26.</B>
<B>A</B> cette fin, on prévoit pour chaque plot de contact <B>8</B> un puits de connexion<B>32</B> dans le film diélectrique (figure 4b), chaque puits étant disposé en dehors de la fenêtre 24 et<B>à</B> l'aplomb d'une plage de contact respective<B>8.</B> Comme le montre la figure<B>5,</B> chaque puits de connexion<B>32</B> traverse toute l'épaisseur du film diélectrique afin d'exposer une portion de surface une plage de contact<B>28</B> correspondante.
Dans l'exemple illustré<B>à</B> la figure 4, la puce<B>1</B> comporte deux rangées de trois plots de contact<B>8,</B> chacune se situant<B>à p</B> roximité des bords longs de la puce. Ainsi, on forme deux rangées de trois puits de connexion<B>32</B> chacune sur des portions du film diélectrique<B>26, à</B> proximité des bords longs respectifs de la fenêtre 24.
De la sorte, il existe par les puits de contact<B>32</B> chemin de passage entre chaque plot de contact<B>8</B> et la plage de contact correspondante<B>28.</B> Après le collage de la puce<B>1</B> dans sa fenêtre, chaque chemin de passage est recouvert par un dépôt de matière conductrice afin d'assurer la liaison électrique entre les plots de contact<B>8</B> de la puce et les plages de contact correspondantes<B>28.</B>
Conformément au mode de réalisation préféré de l'invention, ce dépôt de matière est réal' par une technique d'impression par jet contrôlé de matière,<B>à</B> l'instar des techniques d'impression par jet d'encre.
Plus précisément, on soumet le micromodule<B>10</B> formé par la puce<B>1</B> et son support<B>26, 28 à</B> des opérations d'impression de matière successives selon un motif prédéterminé pour<B>:</B> <B>-</B> d'abord déposer une piste de matière isolante sur les bords de la puce afin de recouvrir les bords de la puce, et notamment les tranches. Dans l'exemple, ce dépôt est réalisé sur tout le périmètre de la puce pour des raisons liées aux techniques de fabrication, bien que la présence de la matière isolante soit nécessaire seulement sur les portions de surface de la puce susceptibles d'être recouvertes par les pistes conductrices.<B>A</B> cette fin, les portions de la puce recouvertes par la matière isolante termine, sur le bord intérieur, au niveau des plots de connexion de la puce, afin ne pas recouvrir ces derniers. Chaque plot de contact<B>8</B> est alors relié correctement avec sa plage de contact correspondante via un puits de connexion, respectif <B>-</B> déposer sur chaque piste de la matière conductrice permettant de former la jonction électrique entre les plots de contact<B>8</B> de la puce et les plages de contact correspondantes<B>28</B> du support<B>;</B> et <B>-</B> recouvrir tout ou partie des surfaces exposées au niveau de face la de la puce et du support<B>26, 28</B> formant ensemble le micromodule<B>10.</B>
La figure<B>6</B> est une vue partielle d'une chaîne d'impression permettant de réaliser les dépôts successifs de matière.
Le film diélectrique<B>26</B> avec son motif de plages de contact<B>28</B> préimprimé est défilé en continue sous une tête d'impression 40 qui forme un pontet. La chaîne comporte trois telles têtes d'impression successives, chacune servant<B>à</B> éjecter de la matière conductrice ou isolante selon un motif programmé. La tête d'impression représentée 40 est munie d'un ensemble de buses 42, dont le nombre peut être important en fonction de la définition souhaitée et/ou de la cadence de défilement.
Dans l'exemple, le film diélectrique<B>26</B> en cours d'impression est doublé en largeur de manière<B>à</B> pouvoir contenir deux puces<B>1</B> côte-à-côte.
La figure<B>7</B> représente schématiquement un ensemble de trois têtes d'impression 40a, 40b, 40c successives sur une chaîne de fabrication, chacune étant paramétrée et alimentée pour permettre le dépôt par impression respectivement d'une couche de matière isolante 44, d'une couche de matière conductrice 46, et d'une couche de matière protectrice 48.<B>A</B> ce stade de la fabrication, les puces<B>1</B> sont<B>déjà</B> collées dans leurs fenetres respectives 24 et le film diélectrique est pourvu des puits de connexion<B>32</B> et des plages contact<B>28.</B> Le sens de défilement du film diélectrique <B>26</B> indiqué par la flèche F.
La première tête d'impression 42a que rencontre film<B>26</B> est destinée<B>à</B> émettre un jet contrôlé matière isolante recouvrant essentiellement la surface de la puce semiconductrice hormis les emplacements réservés aux plots de contact<B>8.</B> Cette couche représentée de manière plus détaillée<B>à</B> la figure 8a. Dans l'exemple, la matière conductrice est appliquée également sur les portions du film destinées<B>à</B> recevoir une couche de matière conductrice, hormis les puits de connexion<B>32,</B> afin que le contact électrique avec les plages conductrices<B>28</B> puisse se réaliser. En effet, la matière isolante est choisie notamment pour avoir des qualités de sous-couche présentant une bonne interface entre la matière du film diélectrique et matériau conducteur déposé ultérieurement.
<B>A</B> titre indicatif, le matériau formant la couche isolante 44 peut être<B>composé</B> d'une résine a réticulation aux ultraviolets, ou une résine de thermopolymérisable.
Dans le cas d'une utilisation d'une résine thermopolymérisable, celle-ci est chauffée avant d'etre éjectée, et refroidie au contact du film diélectrique ou de la puce et de l'air ambiant. Une telle résine polymérise donc rapidement<B>à</B> l'air libre et utilisation ne ralentit pas la cadence de production Dans le cas où une résine<B>à</B> réticulation aux ultraviolets est utilisée, une étape intermédiaire de polymérisation est alors réalisée, dans la continuité du procédé de fabrication, par un passage en ligne sous des lampes<B>à</B> ultraviolets.
La tête d'impression 40a pour l'éjection de matière isolante comporte une pluralité de buses 42a utilisant une technologie piézoélectrique, ou "piézo <B>.</B> Cette technologie est avantageusement indépendante de la viscosité des matériaux<B>à</B> injecter et elle met pas en contact le matériau éjecté et les électrodes de mise en oeuvre de la tête.
En outre, les têtes d'éjection de type "piézo" sont actuellement parmi les plus rapides, et il est courant d'atteindre des fréquences disponibles de 24 et de 40 kHz, ce qui permet de garantir cadences d"'ection de gouttes suffisamment élevees pour des applications industrielles.
S'agissant d'un dépôt de matière isolante, la résolution de la tête d'impression n'a pas forcément besoin d'être élevée, une valeur suffisante typique étant de l'ordre de<B>65 à 100</B> DPI (points d'impression pouce, un pouce étant approximativement égal<B>à</B> 2,54 En variante, il est possible d'utiliser pour l'éjection de matière isolante non pas une tête TT piézo", mais une tête d'éjection<B>à</B> jet continu, ou une tête d'éjection thermique, par exemple.
Toutefois, la technologie "piézo" constitue un mode de réalisation préférentiel. En effet, les matériaux utilisés dans les variantes précitées doivent être de faible viscosité, et ils sont généralement soumis<B>à</B> un potentiel électrique entre la buse d'éjection et la goutte de matière<B>à</B> éjecter.
Une fois la couche de matière isolante 44 déposée et solidifiée (figure 8a), on procède au dépôt de la couche conductrice 46 destinée<B>à</B> relier chaque plot de contact<B>8</B> de la puce<B>1</B> avec sa plage de contact respective<B>28</B> via un puits de connexion<B>32</B> respectif.
La matière conductrice utilisée pour cette phase est composée de particules métalliques, par exemple de l'argent, ou d'un polymère conducteur. Cette matière conductrice est déposée par des buses 42b d'une tête d'impression 40b en<U>aval</U> de la tête 40a servant pour le dépôt de matière isolante.
Avantageusement, le jet de matière conductrice permet d'obtenir un chemin de contact 46 fin et précis, ce chemin pouvant être non linéaire selon les cas de figure.
Les têtes d'impression 40b peuvent de la même technologie que celle pour<B>1</B> éjection de matière isolante,<B>y</B> compris les variantes<B>déjà</B> décrites. Toutefois, s'agissant de réaliser des motifs plus fins, les buses 42b ont de préférence une résolution plus élevée, de l'ordre de<B>300 à 600</B> afin de garantir un tracé de piste de contact 46 précis et dense si nécessaire.
Comme le montre la figure<B>8b,</B> la piste de matière conductrice 46 recouvre la matière isolante 44 sur la puce<B>1</B> et sur le film diélectrique<B>26,</B> et recouvre en outre les plots de contact<B>8</B> de la puce et les puits de connexion<B>32,</B> de manière<B>à</B> établir une liaison continue entre ces plots de contact<B>8</B> et les plages de contact correspondantes<B>28.</B>
La protection de l'ensemble du micromodule<B>10,</B> si nécessaire, est également réalisee par la technique de jet de matière ou de pulvérisation de matière.
<B>A</B> cette fin, une troisième tête d'impression 40c délivre par un ensemble de buses adaptées 42c un jet de matière isolante 48 recouvrant 'ensemble de la face active la de la puce et les pistes de contact 46.
Avantageusement, cette protection 48 constitue un film de protection épousant parfaitement la forme du micromodule<B>10</B> et dont l'épaisseur est largement inférieure aux gouttes d'encapsulation généralement obtenues par la technique classique connue sous le terme anglo-saxon de "glob-top". Aucune étape de fraisage n'est par conséquent nécessaire.
Dans l'exemple, les différentes buses 42c de la tête impression 40c peuvent être commandées individuellement afin que la forme géométrique et l'épaisseur du film protecteur 48 soient parfaitement contrôlées. Il est ainsi possible de réaliser un enrobage de protection de la puce<B>1</B> et de ses contacts <B>8</B> qui corresponde, par exemple,<B>à</B> un volume complémentaire de la cavité<B>50</B> d'un corps de carte 2 (figure La matière isolante utilisée peut être une résine thermopolymérisable, par exemple.
La troisième tête d'impression 40c est préférentiellement du type fipiézo" comme les précédentes, mais elle peut également être thermique ou <B>à</B> jet continu dévié, par exemple.
Les épaisseurs de matière ainsi déposées respectivement pour la couche d'isolation 44, les pistes contact 46 et la protection surface 48 dépendent de la résolution et du nombre passages des têtes impression respectives 40a, 40b, 40c. Ainsi, pour résolution de<B>600</B> DPI, on peut obtenir une couche présentant une épaisseur comprise entre 4 et<B>9</B> lim <B>1</B> alors que pour une résolution<B>d</B> e<B>80</B> DPI, l'épaisseur de la couche sera généralement comprise entre<B>80</B> et<B>100</B> pm.
Le procédé de dépôt de matière impression permet ainsi d'obtenir des micromodules<B>10</B> d'épaisseur maîtrisée et avec une cadence de fabrication nettement supérieure<B>à</B> celle des procédés classiques.
Dans l'exemple considéré, le micromodule<B>10</B> est réalisé sur un film<B>26</B> diélectrique ayant une épaisseur de l'ordre de 200 pm, auquel s'ajoute une surépaisseur de l'ordre de 20<B>à 30</B> pm pour la réalisation des lignes de contact reliant les plots de contact<B>8</B> de la puce<B>1</B> aux plages de contact<B>28.</B>
Après dépôt successif des couches par les têtes d'impression 40a, 40b, 40c, le film diélectrique<B>26</B> est découpé de manière<B>à</B> en extraire des micromodules<B>10</B> individuels prêts<B>à</B> être encartés, comme illustré<B>à</B> la figure<B>9.</B>
La figure<B>10</B> représente un micromodule<B>10</B> selon une variante qui diffère du mode de réalisation venant d'être décrit par le fait qu'aucune fenêtre 24 n'est pratiquée dans le film diélectrique<B>26.</B> Dans ce cas, la puce<B>1</B> déposée directement sur la surface 26a du film diélectrique, opposée<B>à</B> celle destinée<B>à</B> porter les métallisations formant les plages de contact<B>28.</B> Cette variante est rendue possible par l'utilisation d'une puce très mince, telle que divulguée dans le document brevet WO-A-9802921. L'épaisseur el de la puce (figure 4a) est ici de l'ordre de<B>10 à 150</B> pm.
Comme le montre la figure 4d, le micromodule 20 est encarté dans une cavité<B>50</B> formée dans le corps 2 d'une carte, la face 26a opposée<B>à</B> celle comportant les plages de contact<B>28</B> étant tournée vers le fond de la cavité. carte illustrée<B>à</B> la figure 4d est destinée <B>à</B> servir de carte<B>à</B> puce du type<B>"à</B> contacts", les contacts ohmiques avec un lecteur s'effectuant par les plages de contact<B>28</B> réalisées sur le micromodule<B>29.</B>
La cavité<B>50</B> peut être réalisée par usinage du corps de la carte 2 ou par moulage lors de la fabrication de ce dernier.
Avantageusement, le fond 50a de la cavité présente un plan unique Pl, c'est-à-dire qu'il n'existe pas de gradin ou déclivité d'un bord<B>à</B> l'autre de la cavité <B>50.</B>
Le format de la cavité<B>50</B> est prévu pour accommoder le micromodule<B>10</B> avec justesse. La profondeur e5 de la cavité sensiblement égale<B>à</B> l'épaisseur totale e4 du micromodule<B>10,</B> soit de l'ordre de 200 pm pour le micromodule représenté<B>à</B> la figure<B>9,</B> auquel s ajoute une surepaisseur de 2Ô<B>à 30</B> pm pour les lignes de contact 46 et le film protecteur 48. De la sorte, les plages de contact<B>28</B> sont sensiblement dans plan général de la face 2a du corps de la carte autour de la cavité<B>50.</B>
Dans le cas d'un micromodule<B>10</B> sans fenêtre 24, tel représenté<B>à</B> la figure<B>10,</B> il convient d'ajouter<B>à</B> ces valeurs dimensionnelles l'épaisseur el (figure 4a) de la puce<B>1</B> elle-même.
micromodule<B>10</B> est collé dans la cavité<B>50</B> au moyen adhésif<B>52</B> (figure 4c) adapté aux matériaux constitutifs du corps 2 de la carte 2, du film diélectrique<B>26</B> et du de la pellicule protectrice 48. L'adhési peut être déposé soit directement sur la face du micromodule<B>10</B> présentée contre la cavité<B>50</B> et/ou sur le fond 50a de celle-ci. De préférence, l'adhésif <B>50</B> est une colle dite<B>" à</B> froid" du type "cyano- acrylate" ou une colle dite<B>"à</B> chaud", telle que celle connue sous le terme anglo-saxon de "hot-melt" qui forme un joint interposé entre le micromodule<B>10</B> et le corps de la carte 2.
Avantageusement, on utilise l'intégralité de la surface fond 50a de la cavité ou de la face 26a du micromodule<B>10</B> pour le collage de ce dernier dans la cavité. Ainsi, la puce<B>1</B> elle-même est recouverte d'adhési soit directement, soit par contact avec le fond 50a de la cavité. En effet, les surépaisseurs très faibles<B>(20-30</B> pm) dues<B>à</B> la présence des lignes de contact 46 ou de la puce (dans le cas de la variante de la figure<B>10)</B> sont englobées dans le joint formé par l'adhésif.
Le fait que la surface de la puce<B>1</B> soit ainsi directement collée au corps 2 de la carte présente un important avantage en ce que toute tentative de retrait frauduleux du micromodule<B>10</B> du corps de la carte entraîne la destruction de la puce<B>1.</B>
On remarque par ailleurs que le fait que la puce fasse partie du plan de collage permet de disposer d'une surface pour celle-ci quasiment égale la surface du module, ce qui n'est pas le cas avec des modules réalisées selon l'art antérieur.
En variante de l'étape de dépôt de la pellicule protectrice 48 par une tête d'impression 40c, il est possible de protéger les contacts 46 et la puce<B>1</B> par un procédé de pulvérisation d'une résine d'encapsulation connu de l'homme du métier. Ce procédé est très performant en termes de cadence et de coût par rapport la technique antérieure.
Le mode de réalisation a été décrit dans le contexte d'un micromodule<B>10</B> destiné<B>à</B> une carte<B>à</B> puce du type<B>"à</B> contacts". Toutefois, les enseignements donnés s'appliquent tout aussi bien<B>à</B> la fabrication de cartes sans contact ou de cartes dites "combicard" qui combinent les fonctions de cartes<B>à</B> contacts et des cartes sans contact.
Dans ce dernier cas, il est envisageable de prévoir au niveau de la puce<B>1</B> des plots de contact supplémentaires (normalement deux) destinés<B>à</B> venir en contact avec une antenne réalisée dans le corps de la carte, par exemple selon une technique de lamination connue en elle-même.
Dans ce cas, les contacts supplémentaires peuvent être réalisés sur la face ib de la puce<B>1</B> (figure 4a) opposée<B>à</B> celle où se situent les plots de contact<B>8,</B> de sorte qu'elles puissent venir en contact, directement<B>ou</B> via une couche conductrice d'interfacage, avec des plots de connexion au niveau de fond 50a de la cavité, reliés une antenne. Ces plots de connexion peuvent être soudés par ultrasons ou par thermocompression.
En variante, il 'est possible de réaliser une antenne sur une partie du micromodule et de relier celle-ci directement aux plots de contact appropriés de la puce.<B>A</B> titre d'exemple, l'antenne peut aussi être imprimée,<B>à</B> l'instar des pistes conductrices 46 sur l'une ou l'autre des faces du film diélectrique, par exemple autour des métallisations formant les plages de contact sur la face opposée du film diélectrique.
Bien entendu, les enseignements qui précèdent ne sont pas applicables seulement aux 11combicards", mais également aux cartes fonctionnant seulement en mode sans contact.
Par ailleurs, on comprendra que les enseignements de l'invention ne sont nullement limités<B>à</B> des cartes<B>à</B> puce, mais s'applique<B>à</B> tout dispositif intelligent portatif,<B>y</B> compris les agendas électroniques, les affichages, les étiquettes electroniques (par exemple pour garantir l'authenticité d'un produit<B>ou</B> la protection contre la vol), les dispositif de suivi d'animaux (connus par le terme anglo-saxon de "tag" électronique, etc.
Claims (1)
- R<B>E</B> V<B>E N D</B> I<B>C A</B> T 1<B>0<I>N S</I></B> <B>1.</B> Procédé de fabrication d'un dispositif électronique comportant un micromodule<B>(10)</B> collé sur un corps (2), ledit micromodule comprenant un film support portant une puce électronique<B>(1)</B> reliée<B>à</B> interface de communication,<B>à</B> contacts et/ou <B>à</B> antenne des zones de connexion (46), le procédé étant caractérisé en ce que <B>-</B> on prévoit pour la puce, une puce mince, souple de grande largeur<B>(1),</B> et <B>-</B> on agence ladite puce et les zones de connexion sur la face (26a) dudit film support destinée<B>à</B> être collée sur le corps (2) de manière que cette face présente une surface générale sensiblement plane. 2. Procédé selon la revendication<B>1,</B> caractérise ce que la puce<B>(1)</B> présente une surface supérieure<B>à</B> 2 environ<B>0,5</B> cm <B>3.</B> Procédé selon la revendication<B>1 ou</B> 2, caractérisé en ce que la puce<B>(1)</B> présente une épaisseur (el) inférieure<B>à</B> environ<B>100</B> microns. 4. Procédé selon l'une quelconque des revendications<B>1 à 3,</B> caractérisé en ce que le support est un film diélectrique mince<B>(26)</B> comportant au moins un renfoncement destiné<B>à</B> loger la puce<B>(1)</B> sur au moins une partie de son épaisseur (el) (figure<B>9).</B> <B>5.</B> Procédé selon l'une quelconque des revendications<B>1 à</B> 4, caractérisé en ce que l'on place la puce<B>(1)</B> sur une portion de surface du support (24) située dans le plan général d'une des faces de ce dernier (figure<B>10).</B> <B>6.</B> Procédé selon l'une quelconque des revendications<B>1 à 5,</B> caractérisé en ce que la face du micromodule<B>(10)</B> destinée<B>à</B> adhérer au corps présente une planéité telle qu'elle ne présente aucun dénivele excédant<B>100</B> microns. <B>.</B> Procédé selon l'une quelconque revendications<B>1 à 6,</B> caractérisé en ce que l'adhésif (52)recouvre au moins une portion de surface de la puce <B>(1)</B> et/ou de ses connexions pour les faire adhérer audit corps. <B>.</B> Procédé selon l'une quelconque revendications<B>1 à 7,</B> caractérisé en ce que l'on interpose l'adhésif<B>(52)</B> entre toute la face (26a) du micromodule<B>(10)</B> tournée vers le corps (2) et ce dernier. <B>.</B> Procédé l'une quelconque des revendications<B>1</B> <B>à 8,</B> caractérisé en ce que l'on loge le micromodule <B>(10)</B> dans une cavité<B>(50)</B> du corps (2) prévue<B>à</B> effet. <B>10.</B> Procédé selon l'une quelconque revendications<B>1 à 9,</B> caractérisé en ce la portion de surface (50a) du corps destinée<B>à</B> recevoir micromodule<B>(10)</B> comporte un plan unique (Pl). <B>.</B> Procédé selon l'une quelconque revendications<B>1 à 10,</B> caractérisé en ce que les zones de connexion traversent le film support<B>(26)</B> par des puits 2) ménagés dans ce dernier. 12. Procédé selon la revendication<B>il,</B> caractérisé en ce que l'on réalise les connexions entre la puce<B>(1)</B> et l'interface de communication<B>(28)</B> un procède d'impression au moyen d'au moins une tête d'éjection de matière conductrice (40a, 42a). <B>.</B> Procédé selon la revendication 12, caracterisé en ce que l'on forme au moins une piste conductrice continue (46) entre un plot de contact<B>(8)</B> de la puce<B>(1)</B> et une plage de contact correspondante <B>(28)</B> l'interface de communication. 14. Procédé selon la revendication<B>13,</B> caractérisé en ce que, préalablement<B>à</B> la formation de la/des piste(s) conductrice(s) (4<B>6) ,</B> on<B>f</B>orme a leur emplacement,<B>à</B> l'exception de leur points de connexion de la puce, une couche de matière isolante (44) par un procédé d'impression au moyen d'au moins une tête d'éjection de matière isolante (40b, 42b). <B>15.</B> Procédé selon l'une quelconque des revendications<B>1 à</B> 14, caractérisé en ce que l'on dépose une pellicule protectrice (48) sur au moins une partie de la face (26a) du support<B>(26)</B> destinée<B>à</B> être collée sur le corps (2). <B>16.</B> Procédé de fabrication de dispositifs électroniques, notamment de cartes<B>à</B> puce<B>ou</B> d'étiquettes électroniques comportant au moins une puce (1) solidarisée<B>à</B> une face dudit dispositif, caractérisé en ce que qu'il comporte des étapes de procédé selon l'une quelconque des revendications<B>1 à</B> <B>15.</B> <B>17.</B> Micromodule<B>(10)</B> destiné<B>à</B> être collé sur un corps (2), ledit micromodule comprenant un film support portant une puce électronique<B>(1)</B> reliée<B>à</B> interface de communication,<B>à</B> contacts ou<B>à</B> antenne par des zones de connexion (46), caractérisé en ce que <B>-</B> la puce est une puce mince, souple et de grande largeur<B>(1),</B> et la puce et les zones de connexion sont agencées sur la face (26a) dudit film support de manière que la face micromodule<B>(10)</B> côté puce présente une surface générale sensiblement plane. <B>.</B> Micromodule selon la revendication<B>17,</B> caracterisé en ce que la puce<B>(1)</B> présente une surface 2 supérieure<B>à</B> environ<B>0,5</B> cm <B>.</B> Micromodule selon la revendication<B>17</B> ou<B>18,</B> caracterisé en ce que la puce<B>(1)</B> présente une épaisseur (el) inférieure<B>à</B> environ<B>100</B> microns. <B>.</B> Micromodule selon l'une quelconque des revendications<B>17 à 19,</B> caractérisé en ce que le support est un film diélectrique mince<B>(26)</B> comportant au moins un évidement destiné<B>à</B> loger la puce<B>(1)</B> sur au moins une partie de son épaisseur (el) (figure<B>9),</B> l'évidement pouvant être traversant ou non. 21. Micromodule selon l'une quelconque des revendications<B>17 à</B> 20, caractérisé en ce que la puce <B>(1)</B> est placée sur une portion de surface du support (24) située dans le plan général d'une des faces de ce dernier (figure<B>10).</B> 22. Micromodule selon l'une quelconque des revendications<B>17 à</B> 21, caractérisé en ce que la face du micromodule<B>(10)</B> destinée<B>à</B> adhérer au corps présente une planéité telle qu' le ne présente aucun dénivelé excédant<B>50</B> microns. <B>23.</B> Micromodule selon lune quelconque des revendications<B>17 à</B> 22, caractérisé en ce que l'interface de communication<B>(28)</B> de la puce est reliée <B>à</B> la puce<B>(1)</B> par des pistes conductrices (46) respectives, chacune traversant film support<B>(26)</B> par un puits<B>(32)</B> traversant ce dernier. 24. Micromodule selon revendication<B>23,</B> caractérisé en ce que la/les piste(s) conductrice(s) (46), se situe(nt) sur une couche de matière isolante (44) dont au moins une partie déposée sur une portion de la puce<B>(1).</B> <B>25.</B> Micromodule selon une quelconque des revendications<B>17 à</B> 24, caractérisé en ce qu'il comporte une pellicule protectrice (48) sur au moins une partie de la face (26a) du support destinée<B>à</B> être collée sur le corps (2). <B>26.</B> Micromodule selon une quelconque des revendications<B>17 à 25,</B> caractérisé en ce que les zones de connexion et/ou la pellicule protectrice sont constituées de points de matière obtenus par jet de gouttes de matière. <B>27.</B> Micromodule selon la revendication<B>26,</B> caractérisé en ce que les points de matière présentent une résolution supérieure ou égale<B>à 60</B> points par pouce. <B>28.</B> Dispositif électronique comportant un corps (2) auquel est collé un micromodule selon l'une quelconque des revendications<B>17 à 27.</B> <B>29.</B> Dispositif électronique selon la revendication<B>28,</B> caractérisé en ce que ledit corps comporte une cavité<B>(50)</B> dans laquelle est loge le micromodule<B>(10).</B> <B>30.</B> Dispositif électronique selon la revendication<B>28</B> ou<B>29,</B> caractérisé en ce le micromodule<B>(10)</B> est collé sur une portion de surface (50a du corps (2) présentant un plan unique (Pl). <B>31.</B> Dispositif électronique selon lune quelconque des revendications<B>28 à 30,</B> caractérise en ce l'adhésif<B>(52)</B> est interposé entre toute la face (26a) du micromodule<B>(10)</B> tournée vers le corps (2 et ce dernier. <B>32.</B> Dispositif électronique selon lune quelconque des revendications<B>28 à 31,</B> caractérisé en ce il s'agit d'une carte<B>à</B> puce. <B>33.</B> Dispositif électronique selon lune quelconque des revendications<B>28 à 31,</B> caractérisé en ce il s'agit d'une étiquette électronique.
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR9911095A FR2798225B1 (fr) | 1999-09-03 | 1999-09-03 | Micromodule electronique et procede de fabrication et d'integration de tels micromodules pour la realisation de dispositifs portatifs |
AU70172/00A AU7017200A (en) | 1999-09-03 | 2000-08-25 | Electronic micromodule and method for making and incorporating same to produce portable devices |
PCT/FR2000/002381 WO2001018862A1 (fr) | 1999-09-03 | 2000-08-25 | Micromodule electronique et procede de fabrication et d'integration de tels micromodules pour la realisation de dispositifs portatifs |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR9911095A FR2798225B1 (fr) | 1999-09-03 | 1999-09-03 | Micromodule electronique et procede de fabrication et d'integration de tels micromodules pour la realisation de dispositifs portatifs |
Publications (2)
Publication Number | Publication Date |
---|---|
FR2798225A1 true FR2798225A1 (fr) | 2001-03-09 |
FR2798225B1 FR2798225B1 (fr) | 2001-10-12 |
Family
ID=9549551
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FR9911095A Expired - Fee Related FR2798225B1 (fr) | 1999-09-03 | 1999-09-03 | Micromodule electronique et procede de fabrication et d'integration de tels micromodules pour la realisation de dispositifs portatifs |
Country Status (3)
Country | Link |
---|---|
AU (1) | AU7017200A (fr) |
FR (1) | FR2798225B1 (fr) |
WO (1) | WO2001018862A1 (fr) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE10151941A1 (de) * | 2001-10-22 | 2003-01-02 | Infineon Technologies Ag | Chipmodul und Chipkarte oder Speicherkarte |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1996037917A1 (fr) * | 1995-05-23 | 1996-11-28 | Hitachi, Ltd. | Ensemble a semi-conducteur |
WO1996042109A1 (fr) * | 1995-06-12 | 1996-12-27 | Solaic | Puce pour carte electronique revetue d'une couche de matiere isolante et carte electronique comportant une telle puce |
DE19539181A1 (de) * | 1995-10-20 | 1997-04-24 | Ods Gmbh & Co Kg | Chipkartenmodul sowie entsprechendes Herstellungsverfahren |
DE19632115C1 (de) * | 1996-08-08 | 1997-12-11 | Siemens Ag | Kombinations-Chipmodul und Verfahren zur Herstellung eines Kombinations-Chipmoduls |
US5703755A (en) * | 1995-04-03 | 1997-12-30 | Aptek Industries, Inc. | Flexible electronic card and method |
EP0862134A2 (fr) * | 1993-08-04 | 1998-09-02 | Hitachi, Ltd. | Carte a puce et procede de fabrication d'une telle carte |
-
1999
- 1999-09-03 FR FR9911095A patent/FR2798225B1/fr not_active Expired - Fee Related
-
2000
- 2000-08-25 AU AU70172/00A patent/AU7017200A/en not_active Abandoned
- 2000-08-25 WO PCT/FR2000/002381 patent/WO2001018862A1/fr active Application Filing
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0862134A2 (fr) * | 1993-08-04 | 1998-09-02 | Hitachi, Ltd. | Carte a puce et procede de fabrication d'une telle carte |
US5703755A (en) * | 1995-04-03 | 1997-12-30 | Aptek Industries, Inc. | Flexible electronic card and method |
WO1996037917A1 (fr) * | 1995-05-23 | 1996-11-28 | Hitachi, Ltd. | Ensemble a semi-conducteur |
WO1996042109A1 (fr) * | 1995-06-12 | 1996-12-27 | Solaic | Puce pour carte electronique revetue d'une couche de matiere isolante et carte electronique comportant une telle puce |
DE19539181A1 (de) * | 1995-10-20 | 1997-04-24 | Ods Gmbh & Co Kg | Chipkartenmodul sowie entsprechendes Herstellungsverfahren |
DE19632115C1 (de) * | 1996-08-08 | 1997-12-11 | Siemens Ag | Kombinations-Chipmodul und Verfahren zur Herstellung eines Kombinations-Chipmoduls |
Also Published As
Publication number | Publication date |
---|---|
AU7017200A (en) | 2001-04-10 |
WO2001018862A1 (fr) | 2001-03-15 |
FR2798225B1 (fr) | 2001-10-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP3567527B1 (fr) | Procédé de fabrication d'un circuit pour module de carte à puce et circuit pour module de carte à puce | |
EP0753827A1 (fr) | Procédé de production et d'assemblage de carte à circuit intégré et carte ainsi obtenue | |
EP1076882B1 (fr) | Carte a circuit integre comportant un bornier d'interface et procede de fabrication d'une telle carte | |
WO2005004237A1 (fr) | Procede d'interconnexion de composants actif et passif et composant heterogene a faible epaisseur en resultant | |
EP1724712A1 (fr) | Micromodule, notamment pour carte à puce | |
WO2000077854A1 (fr) | Procede de fabrication de tout ou partie d'un dispositif electronique par jet de matiere | |
EP1192592B1 (fr) | Dispositif et procede de fabrication de dispositifs electroniques comportant au moins une puce fixee sur un support | |
EP1192593B1 (fr) | Dispositif et procede de fabrication de dispositifs comprenant au moins une puce montee sur un support | |
FR2779255A1 (fr) | Procede de fabrication d'un dispositif electronique portable comportant au moins une puce de circuit integre | |
FR2798225A1 (fr) | Micromodule electronique et procede de fabrication et d'integration de tels micromodules pour la realisation de dispositifs portatifs | |
WO2000030032A1 (fr) | Procede de fabrication d'une carte a puce hybride par impression double face | |
WO2000031686A1 (fr) | Procede de fabrication de carte a puce a contact affleurant utilisant une etape de gravure au laser et carte a puce obtenue par le procede | |
EP1021833B1 (fr) | Dispositif a circuit integre securise et procede de fabrication | |
FR2795202A1 (fr) | Carte et procede de fabrication de cartes ayant une interface de communication a contact et sans contact | |
EP0969410B1 (fr) | Carte à microcircuit incluant une antenne | |
EP1210690B1 (fr) | Dispositif electronique comportant au moins une puce fixee sur un support et procede de fabrication d'un tel dispositif | |
EP3020068B1 (fr) | Module electronique et son procede de fabrication | |
WO2002037553A1 (fr) | Connexion de circuit integre par depôt conducteur a travers un film perfore | |
FR2797076A1 (fr) | Procede de fabrication d4une carte a puce a contact | |
FR2795203A1 (fr) | Module comportant au moins une puce et son interface de communication, objet comportant un module et procede de realisation desdits modules | |
WO2001045040A2 (fr) | Carte a puce jetable | |
FR2779272A1 (fr) | Procede de fabrication d'un micromodule et d'un support de memorisation comportant un tel micromodule | |
WO2001015266A1 (fr) | Procede de fabrication de micromodules electroniques comprenant une antenne et micromodules obtenus par le procede | |
WO2002084586A1 (fr) | Connexion par depôt de cordon de matiere visqueuse conductrice sur zone de raccordement délimitée par masque isolant | |
WO2001008090A1 (fr) | Carte a puce et son procede de fabrication |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
ST | Notification of lapse |
Effective date: 20100531 |