FR2462025A1 - Circuit integre monolithique a transistors mos complementaires - Google Patents
Circuit integre monolithique a transistors mos complementaires Download PDFInfo
- Publication number
- FR2462025A1 FR2462025A1 FR8016206A FR8016206A FR2462025A1 FR 2462025 A1 FR2462025 A1 FR 2462025A1 FR 8016206 A FR8016206 A FR 8016206A FR 8016206 A FR8016206 A FR 8016206A FR 2462025 A1 FR2462025 A1 FR 2462025A1
- Authority
- FR
- France
- Prior art keywords
- drain
- substrate
- junction
- island
- schottky barrier
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000000295 complement effect Effects 0.000 title claims description 5
- 239000000758 substrate Substances 0.000 claims abstract description 23
- 230000004888 barrier function Effects 0.000 claims abstract description 19
- 230000005669 field effect Effects 0.000 claims description 12
- 230000000694 effects Effects 0.000 claims description 11
- 238000002347 injection Methods 0.000 abstract description 6
- 239000007924 injection Substances 0.000 abstract description 6
- 230000037452 priming Effects 0.000 abstract description 3
- 238000009413 insulation Methods 0.000 abstract 2
- 239000004020 conductor Substances 0.000 abstract 1
- 230000008878 coupling Effects 0.000 abstract 1
- 238000010168 coupling process Methods 0.000 abstract 1
- 238000005859 coupling reaction Methods 0.000 abstract 1
- 238000003874 inverse correlation nuclear magnetic resonance spectroscopy Methods 0.000 abstract 1
- 244000045947 parasite Species 0.000 abstract 1
- 238000010586 diagram Methods 0.000 description 5
- 230000003071 parasitic effect Effects 0.000 description 4
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 2
- 238000009792 diffusion process Methods 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- 229910018125 Al-Si Inorganic materials 0.000 description 1
- 229910018520 Al—Si Inorganic materials 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 239000000969 carrier Substances 0.000 description 1
- 239000002800 charge carrier Substances 0.000 description 1
- 230000006378 damage Effects 0.000 description 1
- 230000008020 evaporation Effects 0.000 description 1
- 238000001704 evaporation Methods 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 229910052751 metal Inorganic materials 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- 238000000034 method Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/811—Combinations of field-effect devices and one or more diodes, capacitors or resistors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
- H10D84/83—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
- H10D84/85—Complementary IGFETs, e.g. CMOS
- H10D84/854—Complementary IGFETs, e.g. CMOS comprising arrangements for preventing bipolar actions between the different IGFET regions, e.g. arrangements for latchup prevention
Landscapes
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Electrodes Of Semiconductors (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
L'INVENTION CONCERNE UN CIRCUIT INTEGRE CMOS A ISOLEMENT PAR JONCTION P-N POLARISEE EN INVERSE, LE TRANSISTOR A CANAL N 5, 10 ETANT PAR EXEMPLE DIFFUSE DANS UN CAISSON D'ISOLEMENT DE TYPE P 2 CREE DANS LE SUBSTRAT OU LA COUCHE EPITAXIALE N 1 A COTE DU TRANSISTOR A CANAL P 6, 9 ET, PLUS PARTICULIEREMENT, DES MOYENS DE PROTECTION CONTRE L'AMORCAGE D'UN THYRISTOR PARASITE ENTRE LES DEUX TRANSISTORS CONNECTES EN INVERSEUR FONDAMENTAL. CES MOYENS COMPRENNENT AU MOINS UN CONTACT A BARRIERE DE SCHOTTKY 3 ENTRE LE CAISSON P ET LE CONDUCTEUR DE CONNEXION DES DRAINS, CE CONTACT AYANT UNE TENSION DE SEUIL INFERIEURE A CELLE DE LA JONCTION 5-2 DE SORTE QUE LE DRAIN 5 NE PEUT AGIR EN EMETTEUR AUXILIAIRE DECLENCHANT UNE CONDUCTION PAR AVALANCHE A TRAVERS LES QUATRE COUCHES 9-1-2-10 SOUS L'INFLUENCE D'UNE BRUSQUE DESCENTE DU POTENTIEL DE DRAIN DUE, PAR EXEMPLE, AU COUPLAGE CAPACITIF GRILLE-DRAIN DU TRANSISTOR A CANAL N. UNE INJECTION DE TROUS PAR LE DRAIN 6 EST MOINS PROBABLE MAIS ELLE PEUT EGALEMENT ETRE EVITEE PAR UN SECOND CONTACT A BARRIERE DE SCHOTTKY 4 PARALLELE A LA JONCTION 6-1.
Description
- 1 - La présente invention concerne un circuit intégré monolithique
incluant une paire de transistors à effet de champ à grille isolée dont les types de conductivité sont complémentaires, ou inverseur CMOS. Dans l'inverseur CMOS le plus simple, un transistor d'un premier type de conductivité est formé de façon classique par diffusion de régions source et drain à la surface d'un substrat du type de conductivité
opposé et les régions source et drain du transistor complémen-
taire sont implantés dans un îlot du premier type de conducti-
vité préalablement diffusé à la surface du substrat. Le signal d'entrée commande les deux transistors dont les drains sont reliés par une liaison galvanique sur laquelle est prise la
sortie de l'inverseur et dont les sources sont reliées res-
pectivement aux pôles de la source d'alimentation, comme l'explique, par exemple, le journal technique allemand
"Elektronic", (1971) N0 4, p. 111 à 116.
Il a été remarqué que si un circuit intégré monoli-
thique CMOS de ce type reçoit des impulsions de tension ou impulsions parasites à front très raide, il peut en résulter un court-circuit à travers le circuit intégré monolithiqueCMOS,
ce qui est susceptible d'entraîner sa destruction. Le phénomè-
ne s'observe surtout dans les circuits CMOS comprenant des électrodes de commande en aluminium ayant une tension de seuil élevée, et qui sont destinés à fonctionner à des tensions
d'alimentation élevées.
Il a été admis que ceci était dû aux capacités formées par le chevauchement des électrodes de commande et des régions drains. En fait, dans le cas de l'inverseur CMOS, les
électrodes de commande et les électrodes de drain des transis-
tors à canal n et à canal p sont reliées entre elles par des motifs conducteurs en aluminiủm obtenus par évaporation. Donc,
durant le processus- de commutation, une partie de la varia-
tion de tension sur l'électrode de commande est transférée par la capacité de chevauchement de l'électrode de commande,
à la région drain des transistors.
Un échelon de tension de pente infinie VG à l'élec-
trode de commande entraîne donc une variation de tension sur l'électrode de drain:A UD = A UDmax xAuG Cu,
CU représentant la capacité de chevauchement entre l'électro-
de de commande et la région drain, et CK la capacité totale -2
du drain y compris Cu.
Si l'on considère le cas o le potentiel de la grille saute de sa valeur "la plus positive" à sa valeur "la plus négative",le potentiel de drain du transistor à canal n sautera de 0 à - D à cause de cette division de tension capacitive. Puisque l'îlot p, quand il est à l'état de repos, est relié à la masse, il en résulte une différence de potentiel entre l'îlot et le drain qui, selon un certain calcul, peut être d'environ 2 V. La région drain devient négative par rapport à l'îlot et commence à consommer un courant direct quand UD > 0,7 V, c'est-à-dire supérieur à la tension de seuil de la jonction pn du drain. Quand cela est le cas, un courant direct circule à travers cette jonction pn et, comme on le sait bien, entaine une injection de porteurs de charge du côté à plus grande résistivité, c'est-à-dire dans la partie de l'îlot p adjacente à la jonction pn. Puisqu'au voisinage de cette jonction on trouve la jonction pn polarisée en sens inverse entre l'îlot et le substrat, cette dernière joue le rôle d'une jonction collectrice pour les électrons injectés par la région drain dans l'îlot de type p. A une vitesse d'injection suffisamment forte, la jonction pn entre l'îlot et le substrat perd son effet de barrière et provoque ainsi la commutation à travers la structure à quatre couches transistor canal n/îlot p/substrat n/transistor canal p, ce
qu'on désigne généralement sous le nom d"'effet thyristor".
La reconnaissance de cet effet est le point de départ de la présente invention. pour permettre à l'effet thyristor de s'établir, il est nécessaire de satisfaire à la condition suivante:
AU0> 0,7 V
en pratique, UD n'atteindra pas tout à fait sa valeur théorique maximale UDmax =AVG x Cu la différence potentiel résultante entre la région drain et la région source du transistor à effet de champ à canal n commençant immédiatement à se compenser par la circulation du courant à travers le transistor qui est encore dans l'état conducteur, les parties "source" et "drain" étant interverties en raison des conditions de potentiel durant
cette phase de compensation.
3 - 2462025
Quand/\UD n'a pas excédé durant cette Phase la valeur critique nécessaire à l'amorçage de l'effet thyristor, c'est-à-dire: AU7V l'effet thyristor ne se produit pas et la commutation s'opère normalement: le transistor à canal p est rendu conducteur,
le transistor à canal n est rendu non-conducteur et le poten-
tiel de drain (à la sortie de l'inverseur), atteint la valeur "la plus positive" UB* Evidemment, l'effet thyristor peut également être supprimé, soit en ralentissant la commande et en appliquant des impulsions de tension à fronts moins raides aux électrodes de commande, soit par une conception extrêmement résistante de l'étage de commande (faible rapport largeur sur longueur de canal), soit par extension de la capacité C K obtenue, nar exemple, en agrandissant les surfaces des régions drains
diffusées ou en réduisant l'effet d'injection région drain-
îlot-substrat, bien que ceci ne soit pas sans présenter quelque difficulté ni sans entraîner certains inconvénients,
tels qu'une diminution de la vitesse de commutation.
L'objet de l'invention est donc de fournir un circuit intégré monolithique CMOS dans lequel l'effet thyristor non désiré dont il est fait mention ci-dessus soit évité,de façonà
empêcher que le dispositif ne soit détruit par-des impulsions.
Dans le cas d'un circuit intégré monolithique CMOS fabriqué dans un substrat en silicium,l'invention consiste à utiliser un contact à barrière de Schottky, par exemple en Al-Si, qui empêche le potentiel de la région drain de descendre en-dessous du potentiel de l'îlot p d'une quantité supérieure à la tension de seuil de Schottky. Toutefois, il est également possible d'utiliser d'autres métaux pour établir le contact à barrière de Schottky comme l'expliquent, par exemple, les journaux techniques "Solid-State Electronics" Vol. 14 (1971) p. 71 à 75 et "IEEE Transactions on Electron Devices" Vol. ED-16 N0 1 (Jan. 1969) p. 58 à 63. De cette manière il est garanti que la tension de seuil (tension de seuil dans le sens direct) du contact à barrière de Schottky
reste en-dessous de celle de la jonction pn.
La tension de seuil de Schottky étant, par consé-
quent, inférieure à celle de la jonction pn de la région drain, le courant, sans porteurs minoritaires, s'écoulant à travers le contact à barrière de Schottky, va entraîner une décharge du côté drain, ce qui va empêcher une circulation de courant direct avec injection à travers la jonction pn de la
région drain.
Par analogie, et selon une autre caractéristique du circuit intégré monolithique CMOS de la présente invention, il est également possible de fournir un contact à barrière de Schottky entre la région drain du transistor à canal p et le substrat. Dans la plupart des cas, cependant, un seul contact à barrière de Schottky du côté du transistor à effet de champ à canal n sera suffisant, car dans ce cas le danger d'une injection dans la jonction pn entre l'îlot et la région drain est plus grand (y plus élevé}, que s'il devait partir de la région drain du transistor à effet de champ à canal p. L'invention sera mieux comprise à la lecture de la
description détaillée qui va suivre, faite à titre d'exemple
non limitatif en se reportant aux figures annexées 1 à 4, qui représentent: - Fig. 1: une vue partielle en coupe verticale d'un circuit intégré monolithique inverseur CMOS de type classique;
- Fig. 2a à 2c: trois schémas de circuits équiva-
lents concernant le trajet du courant entre les points aux potentiels O et VB à travers l'îlot et le substrat;
- Fig. 3: une réalisation du circuit intégré mono-
lithique inverseur CMOS,conforme à l'invention, comportant deux contacts à barrière de Schottky et - Fig. 4a et b: deux schémas de circuits équivalents concernant respectivement l'utilisation d'une diode à barrière de Schottky sur l'îlot dopé de type p et sur le substrat de
type n.
La fig. 1, en coupe verticale, représente un circuit intégré monolithique CMOS du type classique, connecté comme un inverseur. Pour former un transistor à effet de champ à canal n, on a ménagé un îlot semiconducteur 2 de type p dans un substrat 1 de type n. Ceci peut être réaliséde la manière
classique par utilisation d'un procédé de diffusion planar.
Dans cet îlot 2 se trouvent la région drain 5 et la région source 10, alors qu'à côté de l'îlot 2 (à gauche sur la figure), qui forme une jonction pn 7 avec le substrat 1, la région drain 6 et la région source 9 du transistor à effet de
-5 - 2462025
champ à canal o ont été Produites par diffusion olanar. Le signal d'entrée est appliqué en U à la connexion galvanique
existant entre les deux électrodes de commande 11 et 12. L'ali-
mentation UB>0 est appliquée au substrat et à la région source 9 d'un côté, et,de l'autre côté,l'îlot 2 est mis au
potentiel zéro.
Les fig. 2a à 2c représentent trois schémas de circuits équivalents pour la fig. 1, comprenant les trois diodes pn entres les régions respectives 9, 1, 2 et 10, dont les références numériques sont attribuées aux connexions existant entre les diodes pn. La fig. 2a concerne le cas idéal o O<UD <UB avec au moins - 0,7-eUDZB + 0,7 V. La fig. 2b concerne le cas o l'effet thyristor est
"amorcé" par le transistor npn parasite, l'amorçage s'effec-
tuant à travers la région drain 5, qui, pour ainsi dire, doit être considérée comme une région émettrice auxiliaire d'un thyristor présentant la succession de régions suivantes:
région source 10/1lot 2/substrat 1/région source 9. Par consé-
quent, la région drain 5 doit être considérée comme la zone émettrice d'un transistor parasite équivalent Tl auquel on
applique pendant un certain temps une tensionUD = &UD<- 0,7V.
La fig. 2c concerne le cas o un thyristor est amorcé par un transistor parasite pnp T2 utilisant la région
drain 6 comme-région émettrice. On lui applique, pour l'amor-
çage, la tension UD = UB +y\UD>UB + 0,7 V à condition que, comme d'habitude, on utilise du silicium comme matériau semi-conducteur. La fig. 3 est une vue en coupe correspondant à la fig. 1, qui représente un circuit intégré monolithique CMOS selon l'invention qui utilise un contact à barrière de Schottky 3 ou 4 connecté à la région drain 5 du transistor à effet de champ à canal n ou à la région drain 6 du transistor à effet de champ à canal p, respectivement. Dans la plupart des cas, cependant, on peut omettre le contact à barrière de Schottky 4 sur le substrat 2, parce que normalement la région drain 5 du transistor à effet de champ à canal n se trouvera beaucoup plus proche de la jonction pn 7 - qui agit comme jonction collectrice du thyristor mentionné plus haut, c'est-à-dire entre l'îlot 2 et le substrat 1 - que la région drain 6 du transistor à effet de champ à canal p. -6-
La fig. 4a représente le schéma de circuit équiva-
lent concernant le contact à barrière de Schottky 3 sur l'ilot 2, avec un transistor parasite Tl et la région drain 5 constituant son émetteur, alors que la fig. 4b représente le schéma de circuit équivalent concernant le cas o le contact à barrière de Schottky 4 est disposé sur le substrat 1 avec
le transistor T2, respectivement.
Il est bien évident que la description qui précède
n'a été faitequ'à titre d'exemple non limitatif et-que d'autres variantes peuvent être envisagées sans sortir pour
autant du cadre de l'invention.
- 7 -
Claims (2)
1. Circuit intégré monolithique incluant une paire de transistors à effet de champ à grille isolée dont les types de conductivité sont complémentaires (circuit CMOS), dans lequel la région source et la région drain de l'un des transistors à effet de champ d'un premier type de conductivité sont insérées à la surface d'un substrat de l'autre type de conductivité, les régions source et drain du transistor à effet de champ de type complémentaire sont disposées à la surface d'un îlot du premier type formé à la surface du substrat, les électrodes de commande des deux transistors sont connectées par une liaison galvanique transmettant le signal
d'entrée et les régionsdrainsdes deux transistors sont égale-
ment connectées par liaison galvanique, caractérisé par le fait que l'îlot est relié à un contact à barrière de Schottky dont la tension de seuil est inférieure à celle de la jonction pn entre ledit îlot et la région drain du transistor à effet de champ disposé sur ledit îlot et que ledit contact à barrière de Schottky est relié à la connexion galvanique
existant entre les deux régions drains.
2. Circuit intégré monolithique CMOS conforme à la revendication 1, caractérisé par le fait que le substrat est relié à un autre contact à barrière de Schottky dont la tension de seuil est inférieure à celle de la jonction pn entre la région drain du transistor à effet de champ disposé sur le substrat et ledit substrat, et que ledit autre contact à barrière de Schottky est relié à la connexion galvanique
existant entre les deux régions drains.
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE2929869A DE2929869C2 (de) | 1979-07-24 | 1979-07-24 | Monolithisch integrierte CMOS-Inverterschaltungsanordnung |
Publications (2)
Publication Number | Publication Date |
---|---|
FR2462025A1 true FR2462025A1 (fr) | 1981-02-06 |
FR2462025B1 FR2462025B1 (fr) | 1983-11-18 |
Family
ID=6076567
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FR8016206A Granted FR2462025A1 (fr) | 1979-07-24 | 1980-07-23 | Circuit integre monolithique a transistors mos complementaires |
Country Status (6)
Country | Link |
---|---|
JP (1) | JPS5618459A (fr) |
DE (1) | DE2929869C2 (fr) |
FR (1) | FR2462025A1 (fr) |
GB (1) | GB2054955B (fr) |
IE (1) | IE50350B1 (fr) |
IT (1) | IT1193544B (fr) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS57177554A (en) * | 1981-04-27 | 1982-11-01 | Hitachi Ltd | Semiconductor integrated circuit device |
EP0166386A3 (fr) * | 1984-06-29 | 1987-08-05 | Siemens Aktiengesellschaft | Circuit intégré selon la technologie à circuits complémentaires |
DE3685169D1 (de) * | 1985-08-26 | 1992-06-11 | Siemens Ag | Integrierte schaltung in komplementaerer schaltungstechnik mit einem substratvorspannungs-generator und einer schottky-diode. |
US11342916B2 (en) | 2008-12-23 | 2022-05-24 | Schottky Lsi, Inc. | Schottky-CMOS asynchronous logic cells |
US8476689B2 (en) | 2008-12-23 | 2013-07-02 | Augustine Wei-Chun Chang | Super CMOS devices on a microelectronics system |
US9853643B2 (en) | 2008-12-23 | 2017-12-26 | Schottky Lsi, Inc. | Schottky-CMOS asynchronous logic cells |
WO2016057973A1 (fr) * | 2014-10-10 | 2016-04-14 | Schottky Lsi, Inc. | Dispositifs super cmos (scmostm) sur un système microélectronique |
US11955476B2 (en) | 2008-12-23 | 2024-04-09 | Schottky Lsi, Inc. | Super CMOS devices on a microelectronics system |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2106614A1 (fr) * | 1970-09-18 | 1972-05-05 | Rca Corp |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS568501B2 (fr) * | 1973-05-12 | 1981-02-24 | ||
JPS5211885A (en) * | 1975-07-18 | 1977-01-29 | Toshiba Corp | Semiconductor integrated circuit device |
JPS5211880A (en) * | 1975-07-18 | 1977-01-29 | Toshiba Corp | Semiconductor integrated circuit device |
JPS6043666B2 (ja) * | 1976-10-18 | 1985-09-30 | 株式会社日立製作所 | 相補形mis半導体装置 |
JPS53105985A (en) * | 1977-02-28 | 1978-09-14 | Nec Corp | Conmplementary-type insulating gate field effect transistor |
-
1979
- 1979-07-24 DE DE2929869A patent/DE2929869C2/de not_active Expired
-
1980
- 1980-06-19 GB GB8020110A patent/GB2054955B/en not_active Expired
- 1980-07-18 JP JP9860980A patent/JPS5618459A/ja active Pending
- 1980-07-23 IT IT23632/80A patent/IT1193544B/it active
- 1980-07-23 FR FR8016206A patent/FR2462025A1/fr active Granted
- 1980-07-23 IE IE1530/80A patent/IE50350B1/en unknown
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2106614A1 (fr) * | 1970-09-18 | 1972-05-05 | Rca Corp |
Non-Patent Citations (1)
Title |
---|
EXBK/78 * |
Also Published As
Publication number | Publication date |
---|---|
IT1193544B (it) | 1988-07-08 |
IT8023632A1 (it) | 1982-01-23 |
DE2929869C2 (de) | 1986-04-30 |
JPS5618459A (en) | 1981-02-21 |
GB2054955A (en) | 1981-02-18 |
IE50350B1 (en) | 1986-04-02 |
IE801530L (en) | 1981-01-24 |
IT8023632A0 (it) | 1980-07-23 |
FR2462025B1 (fr) | 1983-11-18 |
GB2054955B (en) | 1983-05-11 |
DE2929869A1 (de) | 1981-02-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0357528B1 (fr) | Transistor MOS composite et application à une diode roue libre | |
EP0543742B1 (fr) | Diode de protection monolithique basse tension à faible capacité | |
EP0040125B1 (fr) | Dispositif de protection contre les courants de fuite dans des circuits intégrés | |
FR2495382A1 (fr) | Dispositif redresseur commande par effet de champ | |
FR2710191A1 (fr) | MOSFET de puissance avec protection de sur-intensité et de surchauffe. | |
FR2723260A1 (fr) | Thyristor a trois bornes avec caracteristiques commandees par une seule gachette mos | |
FR2557729A1 (fr) | Dispositif convertisseur photoelectrique a semi-conducteurs | |
EP0359680B1 (fr) | Diode active intégrable | |
EP0467803B1 (fr) | Diode pin à faible surtension initiale | |
FR2462025A1 (fr) | Circuit integre monolithique a transistors mos complementaires | |
FR2767967A1 (fr) | Composant transistor | |
FR2570878A1 (fr) | Dispositif integre monolithique de puissance a semi-conducteur | |
FR2723259A1 (fr) | Thyristor a commande par mos ayant des caracteristiques de saturation de courant | |
FR2493603A1 (fr) | Dispositif semiconducteur | |
FR2763175A1 (fr) | Dispositif semiconducteur de puissance | |
EP1098355B1 (fr) | Détecteur d'état de composant de puissance | |
FR2960342A1 (fr) | Commutateur bidirectionnel a commande hf | |
FR3097682A1 (fr) | Composant monolithique comportant un transistor de puissance au nitrure de gallium | |
FR2490405A1 (fr) | Dispositif a circuit integre semi-conducteur | |
EP3091572B1 (fr) | Commutateur bidirectionnel de puissance | |
EP0821410B1 (fr) | Composant monolithique semiconducteur associant un composant haute tension et des composants logiques | |
FR2495378A1 (fr) | Circuit de protection, contre les tensions transitoires, comprenant un thyristor (scr), pour circuits integres | |
EP1290734B1 (fr) | Capteur de tension d'anode d'un composant de puissance vertical et utilisation en protection de court-circuits | |
FR2524710A1 (fr) | Dispositif de commutation a semi-conducteur | |
FR2574595A1 (fr) | Diac a electrodes coplanaires |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
DL | Decision of the director general to leave to make available licences of right | ||
ST | Notification of lapse |