FR2710191A1 - MOSFET de puissance avec protection de sur-intensité et de surchauffe. - Google Patents
MOSFET de puissance avec protection de sur-intensité et de surchauffe. Download PDFInfo
- Publication number
- FR2710191A1 FR2710191A1 FR9410966A FR9410966A FR2710191A1 FR 2710191 A1 FR2710191 A1 FR 2710191A1 FR 9410966 A FR9410966 A FR 9410966A FR 9410966 A FR9410966 A FR 9410966A FR 2710191 A1 FR2710191 A1 FR 2710191A1
- Authority
- FR
- France
- Prior art keywords
- circuit
- mosfet
- control
- temperature
- well
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000013021 overheating Methods 0.000 title description 6
- 239000000758 substrate Substances 0.000 claims abstract description 23
- 230000004044 response Effects 0.000 claims abstract description 6
- 239000008188 pellet Substances 0.000 claims description 7
- 239000004065 semiconductor Substances 0.000 claims description 6
- 230000007423 decrease Effects 0.000 claims description 2
- 230000001419 dependent effect Effects 0.000 claims 2
- 230000003247 decreasing effect Effects 0.000 claims 1
- 230000000903 blocking effect Effects 0.000 description 12
- 238000001514 detection method Methods 0.000 description 4
- 238000000034 method Methods 0.000 description 3
- 230000008569 process Effects 0.000 description 3
- 230000000694 effects Effects 0.000 description 2
- 238000012544 monitoring process Methods 0.000 description 2
- 230000010287 polarization Effects 0.000 description 2
- OQCFWECOQNPQCG-UHFFFAOYSA-N 1,3,4,8-tetrahydropyrimido[4,5-c]oxazin-7-one Chemical compound C1CONC2=C1C=NC(=O)N2 OQCFWECOQNPQCG-UHFFFAOYSA-N 0.000 description 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 238000013459 approach Methods 0.000 description 1
- 239000000969 carrier Substances 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 230000006378 damage Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000018109 developmental process Effects 0.000 description 1
- 238000002347 injection Methods 0.000 description 1
- 239000007924 injection Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D89/00—Aspects of integrated devices not covered by groups H10D84/00 - H10D88/00
- H10D89/60—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD]
- H10D89/601—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD] for devices having insulated gate electrodes, e.g. for IGFETs or IGBTs
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/08—Modifications for protecting switching circuit against overcurrent or overvoltage
- H03K17/081—Modifications for protecting switching circuit against overcurrent or overvoltage without feedback from the output circuit to the control circuit
- H03K17/0812—Modifications for protecting switching circuit against overcurrent or overvoltage without feedback from the output circuit to the control circuit by measures taken in the control circuit
- H03K17/08122—Modifications for protecting switching circuit against overcurrent or overvoltage without feedback from the output circuit to the control circuit by measures taken in the control circuit in field-effect transistor switches
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D89/00—Aspects of integrated devices not covered by groups H10D84/00 - H10D88/00
- H10D89/60—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/08—Modifications for protecting switching circuit against overcurrent or overvoltage
- H03K2017/0806—Modifications for protecting switching circuit against overcurrent or overvoltage against excessive temperature
Landscapes
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Semiconductor Integrated Circuits (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Electronic Switches (AREA)
Abstract
Un circuit intégré de puissance est compatible broche à broche avec un MOSFET de puissance à trois broches et contient des circuits intégrés pour couper le dispositif dans l'éventualité d'une condition de sur-intensité ou de surchauffe. La tension d'alimentation de commande Vc c est appliquée à travers un premier MOSFET relié entre la broche de grille et l'électrode de grille du dispositif de puissance. Un second MOSFET de commande est relié entre les électrodes de grille et de source du dispositif de puissance. Le premier MOSFET de commande est bloqué et le second MOSFET est rendu passant en réponse à une condition de défaut. L'arrêt du premier MOSFET limite le courant dissipé par la broche de grille. Un nouveau circuit d'initialisation est décrit qui permet l'utilisation de tous MOSFET à canal N avec un dispositif de puissance à canal N, et un nouveau circuit de coupure commandé par température est créé. Un transistor bipolaire intégré est aussi intégré dans la pastille pour empêcher la conduction de la diode epi N à puits P formée dans le substrat du dispositif.
Description
d4 2710191
MOSFET DE PUISSANCE AVEC PROTECTION DE SUR-
INTENSITE ET DE SURCHAUFFE Arrière-plan de l'invention
Cette invention se rapporte à des MOSFET de puissance et plus précisément se rapporte à un MOSFET de puissance disposant, intégrés sur la même pastille semi-conductrice, de nouveaux10 circuits de protection de surchauffe et de sur-intensité. Les MOSFET de puissance sont bien connus dans la technique.
Un MOSFET de puissance particulièrement bien connu est fabriqué et vendu par International Rectifier Corporation de El. Segundo, Californie, sous la marque déposée HEXFET. De tels15 MOSFET de puissance sont adaptés pour commander une puissance électrique d'au moins 1 watt environ et peuvent être commutés à l'état passant et bloquant en appliquant et en enlevant un signal de commande de faible tension entre les électrodes de grille et de source du dispositif. Ils se présentent sous différents types de boîtier, par exemple, un boîtier de type
0TO-220 qui dispose en général de trois broches, grille, source et drain, pour sa liaison dans un circuit électrique.
Il est connu qu'il est souhaitable de mettre un MOSFET de puissance à l'état bloqué, ou autrement commander le circuit25 dans lequel il est relié, lorsque l'intensité circulant entre les électrodes de source et de drain dépasse une valeur particulière, par exemple, 5 fois le courant normal, ou lorsque la température de la pastille dépasse une certaine valeur, par exemple 150 C. Certains dispositifs connus agissent en bloquant un MOSFET de30 puissance en réponse soit à une intensité élevée ou à une température élevée et d'autres répondent à l'une ou l'autre condition. Par exemple, un dispositif connu utilise une petite pastille de transistor bipolaire qui est collée sur la pastille du MOSFET de35 puissance et mis à l'état passant pour relier la grille du MOSFET à la source du MOSFET lorsque la température de pastille du MOSFET dépasse une valeur déterminée. Cependant, ce dispositif présente une constante thermique de temps trop longue pour offrir une protection au court-circuit. Un autre dispositif5 connu utilise une petite pastille de transistor bipolaire avec des
électrodes d'émetteur et de collecteur reliés entre les broches de grille et de source du MOSFET de puissance. Le circuit base-
émetteur du transistor bipolaire est relié par l'intermédiaire d'une résistance chutrice de tension dans le circuit de source du MOSFET de puissance, de façon que le transistor bipolaire soit rendu passant dans des conditions de court-circuit de façon à court-circuiter la grille et la source du MOSFET de puissance et limiter le courant. Cependant, si le FET de puissance est exposé à un courant élevé qui est inférieur au courant de court-circuit, le transistor bipolaire commande simplement la réduction du courant de commande du MOSFET de puissance, provoquant une dissipation de puissance plus élevée et la destruction possible du dispositif. De plus, ce circuit ne surveille pas la température de la pastille du MOSFET de puissance.20 Un troisième dispositif connu utilise un MOSFET de puissance de détection de courant qui dispose d'un nombre limité de cellules du MOSFET dévolu à la production d'un signal de sortie qui est représentatif du courant d'alimentation principal, et aussi dispose d'un circuit de surveillance de température destiné à surveiller la25 température de la pastille du MOSFET. Les circuits destinés à ces fonctions sont intégrés sur la pastille du MOSFET de puissance, mais nécessitent une source de puissance auxiliaire de façon à alimenter ces circuits. Cette puissance auxiliaire est appliquée au MOSFET de puissance par l'intermédiaire d'une quatrième30 broche, en plus des broches de source, de drain et de grille. En conséquence, le dispositif n'est pas compatible broche à broche
avec les MOSFET de puissance existants.
Un quatrième dispositif connu dispose d'une détection de courant et de température et est pourvu de seulement trois broches (grille, source et drain) mais ce dispositif utilise une résistance chutrice de tension de 4 K reliée entre la broche de grille et
l'électrode de grille dans le but de limiter le courant d'entrée en cas de défaut. Le circuit de protection fonctionne ensuite en rendant passant un MOSFET auxiliaire relié entre les broches de5 grille et source du MOSFET de puissance de façon à rendre bloquant le MOSFET de puissance dans des conditions de sur-
intensité ou de surchauffe déterminées. La résistance chutrice de tension du dispositif précédent est soumise à une définition stricte, par approche successive. Ainsi,o si la valeur de la résistance est trop faible, un courant de broche élevé va s'écouler à travers le MOSFET à l'état bloqué. Si la valeur de la résistance est trop élevée, la durée de commutation pour le FET de puissance principal est augmentée. Bref résumé de l'invention5 Selon l'invention, la broche de grille, avec la tension d'entrée du MOSFET de puissance, est reliée à l'électrode de grille par
l'intermédiaire d'un premier MOSFET de commande relié en série.
Un second MOSFET de commande est relié entre les électrodes de grille et source du MOSFET de puissance. Les grilles des premier et second MOSFET sont commandés par les sorties du circuit de protection de telle façon que le premier soit bloquant et le second soit passant en réponse à une condition de défaut déterminée. Le circuit de protection est alimenté par la source de tension d'entrée du MOSFET en série. Lorsqu'il est passant, le second MOSFET peut présenter une résistance d'environ 200 ohms. Ainsi, la durée de commutation du dispositif de puissance principal va être d'environ 20 fois plus rapide que celle du dispositif de technique antérieure utilisant une résistance de 4000 ohms. Le courant dérivé de la broche de grille et à travers le MOSFET en série est, en général, de 660 pA mais peut être inférieur, en fonction de la
conception du circuit de protection qui dérive le courant.
Le circuit de protection fonctionne de façon que lorsqu'une sur-
intensité ou une surchauffe est mesurée par le circuit de protection, le premier MOSFET devient bloquant pour isoler la grille de la tension d'entrée et pour limiter le courant dissipé par
4 2710191
la broche de grille, et le second MOSFET devient passant pour courtcircuiter la grille du MOSFET de puissance avec sa source, rendant ainsi le dispositif bloquant très rapidement. La nouvelle invention décrite précédemment est applicable à tout5 dispositif de type MOSFET de puissance sur toutes plages de tension et courant. Ceci comprend les dispositifs utilisant un circuit à porte MOS pour commander la commutation de l'état actif et inactif d'un dispositif et inclut expressément les IGBT (transistor bipolaire à grille isolée), circuits intégrés de puissance, les thyristors commandés par un circuit à porte MOS (MCT) et les FET de puissance tel que le dispositif HEXFET précédemment décrits. Selon une autre caractéristique de l'invention, un nouveau circuit "d'initialisation" est créé pour délivrer une tension de grille, au MOSFET en série décrit précédemment, qui soit supérieure à la tension de grille d'entrée du MOSFET de puissance. Plus précisément, si le MOSFET de puissance est un dispositif à canal N, et que le MOSFET en série est aussi un dispositif à canal N, la tension de grille destiné à rendre passant le MOSFET en série doit20 être supérieure à celle de la tension d'entrée de grille. Le nouveau circuit d'initialisation utilise tout MOSFET à canal N et contient
une capacité qui lorsqu'elle est chargée, augmente la tension sur la grille du MOSFET en série, à une valeur supérieure à la tension de la broche de grille de façon que le MOSFET en série puisse25 devenir passant lorsque le potentiel est appliqué à la broche de grille du MOSFET de puissance.
Comme autre particularité de l'invention, il est créé un nouveau circuit de coupure en fonction de la température et un nouveau circuit de réglage pour le réglage de la température30 prédéterminée. Le nouveau circuit de coupure en fonction de la température dispose d'un premier circuit de transistor configuré pour produire une tension de grille pour un MOSFET de commande qui augmente avec la température, et un second circuit de transistor (inverseur) qui dispose d'un seuil d'entrée35 avec un coefficient négatif de température. Ces deux
2710191
caractéristiques de sortie sont combinées de façon que leur intersection définisse une température de seuil qui, s'il est atteint, produit une sortie destinée à faire basculer à l'état bloquant le MOSFET de puissance principal. La valeur exacte de5 dépassement peut être réglée en ajustant la zone de travail d'un transistor sur un segment à coefficient de température nul du circuit. Encore une autre particularité de la présente invention consiste en une nouvelle structure et circuit pour empêcher la conduction10 du puits P contenant les composants de commande du MOSFET de puissance si le substrat N (-) atteint un potentiel négatif par rapport à la source du MOSFET de puissance. Plus précisément, un nouveau transistor de commutation bipolaire est construit dans le substrat de façon adjacente au puits P. Le collecteur de15 ce transistor est relié au puits P, ce par quoi, si le substrat N (-) devient négatif par rapport à la source, le transistor bipolaire
court-circuite le puits P avec le substrat N (-) et empêche la conduction de la diode formée à la jonction du puits P et du corps N (- ).20 D'autres particularités et avantages de la présente invention vont devenir évidents d'après la description suivante de l'invention qui
se réfère aux dessins annexés. Brève description des dessins La figure 1 montre un circuit de commande de sur-intensité et de25 surchauffe de technique antérieure pour un circuit MOSFET de puissance.
La figure 2 montre un circuit électrique du nouveau circuit selon l'invention destiné à dériver la puissance du circuit de commande à partir du circuit d'alimentation de grille.
La figure 3 montre un nouveau circuit d'initialisation utilisé avec la présente invention pour permettre l'utilisation d'un MOSFET de commande à canal N dans un MOSFET de puissance à canal N. La figure 4 montre un nouveau circuit de coupure en fonction de
la température qui utilise les circuits des figures 2 et 3.
Les figures 4a et 4b montrent les courbes caractéristiques du
6 2710191
circuit de la figure 4.
La figure 5 montre une coupe transversale d'une pastille MOSFET de puissance pourvue d'un puits P pour la réception des circuits intégrés de commande sur la pastille, et montre en outre un5 nouveau circuit destiné à empêcher la polarisation inverse de la jonction substrat N (- )/puits P.
Description détaillée des dessins En se référant à la figure 1, il est montré un MOSFET de puissance de technique antérieure, avec des circuits de10 protection de surchauffe et de surintensité. Le MOSFET de puissance dispose d'une section de puissance classique pourvue
de bornes de grille, de drain et de source 10, 1 1 et 12. Une section de commande est intégrée sur la même pastille qui contient la section de puissance, incluant une résistance de 4 K15 1i3, un MOSFET de commande 14 et les circuits de protection 15. Notons que la source agit comme masse pour les circuits de protection internes. Bien que non montré, la section du MOSFET de puissance peut disposer d'une section de détection de courant qui délivre une information de courant source aux circuits de protections 15. Une borne d'entrée 16 (référencée quelquefois comme grille ou broche d'entrée) est la troisième broche du dispositif avec les broches d'entrée 1 1 et 12. Ainsi, le dispositif est compatible broche à broche avec les MOSFET de puissance sans circuits de protection intégrés.25 En fonctionnement, la puissance d'alimentation pour les circuits de protection est dérivée de la broche d'entrée 16 qui est à une tension comprise entre 5 et 10 volts. En l'absence de défaut, le MOSFET 14 est bloquant et aucun courant ne circule dans la résistance 13. Si une condition de défaut se produit, le MOSFET30 14 devient passant et, avec une résistance interne du MOSFET de 200 ohms, dérive de 1250 /iA à 2500 piA à travers la résistance 13, respectivement pour une alimentation de 5 et de
volts sur la broche 1 6.
La valeur de la résistance 1 3 est un compromis entre la durée de commutation du MOSFET de puissance, qui augmente avec une
7 2710191
résistance élevée, et le courant de drain issu de la broche
d'entrée 16 qui augmente lorsque la valeur de la résistance 13 diminue. Une valeur de résistance de 4000 ohms produit une durée de commutation d'environ 1 5 microsecondes et un courant5 de drain sur l'entrée de 3 à 4 milliampères (pour une entrée à 10 volts).
Le nouveau circuit de la figure 2 fournit la tension Vcc nécessaire pour alimenter les circuits de protection, mais maintient une valeur bien plus élevée de la vitesse de commutation et une10 valeur bien plus faible du courant de drain sur la borne d'entrée. Plus précisément, à la figure 2, les composants similaires à ceux de la figure 1 ont les mêmes références numériques d'identification, bien que, à la figure 2 le MOSFET de puissance peut être tout dispositif à porte MOS, par exemple, un IGBT ou15 thyristor à porte MOS ou analogue. Dans la présente invention, la résistance 13 de la figure 1 est remplacée par un MOSFET 20 qui de même que le MOSFET 14, est commandé par une sortie issue des circuits de protection 1 5. Les MOSFET 14 et 20 sont commandés en opposition de phase.20 Ainsi, lorsqu'une tension apparaît dans la borne 16 pour rendre passant le MOSFET de puissance principal, le MOSFET 14 est bloquant et le MOSFET 20 devient passant pour charger la grille à la broche 10 du MOSFET de puissance. Le MOSFET 20 est concu pour disposer d'une résistance d'environ 200 ohms. Par conséquent, il produit un effet mineur sur les durées de commutation à l'état actif et à l'état inactif du MOSFET de puissance qui est 20 fois plus rapide qu'avec la résistance de 4000 ohms de la figure 1. Pour mettre en oeuvre le circuit de la figure 2 avec un processus simple, il est souhaitable que le MOSFET de puissance soit un dispositif à canal N, et que le MOSFET 20 soit aussi un MOSFET à canal N. Cependant, la tension de grille nécessaire pour rendre passant le MOSFET 20 est alors supérieure à la tension sur la borne 16.35 Selon l'invention, un nouveau circuit "d'initialisation", montré à la figure 3, est créé pour produire une tension de grille suffisamment élevée afin de commander le MOSFET 20 si c'est un dispositif à canal N. En se référant à la figure 3, les composants similaires à ceux de la figure 2 disposent des mêmes références numériques d'identification. Ainsi, la broche 16 est reliée en série par le MOSFET 20 à la grille 10 de la section de MOSFET de puissance, et le MOSFET 14 relie la broche 16 et le MOSFET 20 à la broche 12. A la figure 3, une capacité d'initialisation 30 reliée entre le noeud situé entre les MOSFET 14 et 20, et le noeud 31 situé entre l'électrode de grille du MOSFET 20 et un MOSFET 32 en mode de déplétion est aussi prévue. Le MOSFET 32 en mode de déplétion est relié à la grille et à la source du MOSFET 33 en mode de déplétion. Le noeud 31 est en outre relié à un MOSFET de commande de coupure 34 dont une grille est reliée à une borne 35 sur laquelle des circuits "rapides" qui développent l'information de coupure produisent une entrée destinée à
provoquer la coupure du MOSFET de puissance.
Sont aussi prévus à la figure 3, un MOSFET 36 en mode de déplétion supplémentaire, qui produit un champ de courant additionnel destiné à assurer l'activité permanente de la section de puissance, et un MOSFET 37, qui se comporte comme une diode, pour assurer le blocage de la section de puissance en25 réponse à un signal sur la borne 16. Le fonctionnement du circuit d'initialisation de la figure 3 est comme suit: lorsqu'une tension Vcc est appliquée sur la broche 16, le potentiel au noeud 38 va suivre Vcc car le MOSFET 39 est bloquant. Le transistor 32 devient ensuite passant et le noeud 31 commence à se charger à la tension Vcc. Lorsque le noeud 31 est à Vcc, le MOSFET 20 devient partiellement passant et commence à charger la grille du MOSFET de puissance à la borne 10. Lorsque la borne 10 atteint la tension de seuil du MOSFET 39, il devient passant. Le noeud 38 passe ensuite à la masse et le MOSFET 32 devient bloqué. Le noeud 30 est maintenant flottant, et la capacité 31 reste chargée, et le MOSFET 20 devient complètement passant. A la fin de ce processus de commutation, la tension au noeud 31 est, en théorie de 2 x Vcc, (mais moins compte- tenu de la fuite et du partage de charge). La capacité d'initialisation 30 est une capacité de 1 picofarad. Dans le but de bloquer la section de puissance en réponse à une sortie de la section intelligente du circuit, un signal est appliqué à la borne 35 pour rendre passant le MOSFET 34 et provoquer le blocage du MOSFET 14 et du circuit de puissance.10 Il doit être compris,que l'ensemble des composants de la figure
3 sont des dispositifs à canal N, intégrés sur la même pastille de silicium que la section de puissance.
La figure 4 montre l'un des circuits intelligents qui est commandé à partir de Vcc des figures 2 et 3, et qui applique un signal de blocage à la borne 35 lorsqu'une condition de surchauffe déterminée est mesurée. A la figure 4, la broche 16 est reliée au
MOSFET 40, qui est une source de courant constant et ensuite au MOSFET 41. Le MOSFET 41 est relié en parallèle avec les autres MOSFET 42 à 46, qui sont des zones de réglage qui20 peuvent être enlevées du circuit, comme cela sera vu ultérieurement.
Le noeud 50 est censé présenter un coefficient de température nul de façon que le potentiel sur ce noeud, de préférence de 1,6 volts environ pour un processus sélectionné, soit fixé en réglant25 la zone du transistor 41 de ses transistors en parallèle 42 à 46.
Le noeud 50 présente une tension constante car son potentiel VgON peut être exprimé comme la somme de la tension de seuil Vth du transistor 41 (un coefficient de température négatif) et la quantité ID/gm, dans laquelle ID est le courant de drain du transistor 41 et gm est le gm du transistor 41. Puisque gm présente un coefficient de température négatif, la quantité ID/gm
présente un coefficient de température positif.
Ce qui précède est représenté à la figure 4a ou VgON est une
valeur fixée pour un courant de drain déterminé du transistor 41.
Plus précisément, la courbe montrée à la figure 4a a la forme: ID = Kp (Vgs - Vth)2
La valeur de VgON peut être exprimée par: VgON = Vth +\VID/Kp ou Kp présente un coefficient de température négatif. Puisque Kp5 présente un coefficient de température négatif, le coefficient de température de ID/Kp est positif.
Pour un faible courant ID, la valeur de Vth est prépondérante, produisant un coefficient de température global négatif. Pour une forte valeur de ID, la valeur de ID/Kp est prépondérantel0 produisant un coefficient positif. Cependant, il n'y a qu'une seule valeur de ID pour laquelle VgON
---= 0
ào
Cette valeur représente le point de réglage du circuit comme cela sera décrit ultérieurement.
Le potentiel au noeud 50 de la figure 4 est relié au MOSFET 51 qui est relié en série avec un MOSFET 52, commandé comme une source de courant. La tension au noeud 53 présente un20 coefficient de température positif, et est appliquée à la porte du
MOSFET 54. Le MOSFET 54 est relié au MOSFET 55.
La tension au noeud 56 peut être maintenant considérée, et il va être vu que, pour une température supérieure à une valeur fixée déterminée, le MOSFET 54 devient passant et, pour une température inférieure à cette valeur, il reste bloqué. Ce fonctionnement est démontré à la figure 4b, o la courbe V53 représente la tension au noeud 53 (un coefficient de température positif) et Vth est la tension de seuil du transistor 54 (un coefficient négatif). L'intersection de ces courbes définit la30 température de coupure puisqu'une température supérieure à cette valeur de TCOUPURE rend passant le MOSFET 54 alors qu'une tension inférieure à cette valeur maintient le MOSFET 54 bloqué. La tension au noeud 56 est ensuite appliquée par l'intermédiaire d'un circuit logique inverseur à la borne d'entrée de coupure 35 à35 la figure 3. Ainsi, lorsque la température de la pastille contenant il 2710191 le FET de puissance dépasse la température TCOUPURE à la figure 4b, la section de puissance est bloquée. Le MOSFET 52 créé un circuit de retour positif et produit une certaine hystérésis sur la valeur de TCOUPURE.5 Comme cela a été établi précédemment, la taille des transistors 41 à 46 doit être ajustée pour assurer une constante de température nulle au noeud 50. Le réglage est accompli en affectant différentes zones aux transistors 41 à 46 et ensuite en isolant ceux des transistors qui doivent être enlevés pour fourniro la compensation de température désirée au noeud 50. A titre d'exemple, des cellules de détection 60 à 64 peuvent être prévues respectivement pour les transistors 46 à 42. Ces cellules peuvent être reliées aux diodes zener respectives, non montrées, qui peuvent être mises en court-circuit par un potentiel appliqué 15 sur la cellule dans le but d'enlever un ou plusieurs transistors 42 à 46 du circuit. Pour réaliser l'opération de réglage, la pastille est maintenue à une température de 160 C et une recherche numérique est faite de façon à déterminer les zones de transistor qui doivent enlevées pour une bonne compensation de20 température. Les diodes zener nécessaires sont ensuite amenés à court-circuiter leurs transistors respectifs de la manière bien connue. En se référant ensuite à la figure 5, il est représenté une coupe transversale d'un dessin de jonction d'une faible partie d'un25 MOSFET de puissance et du puits P qui supporte les circuits de commande qui ont été décrits. Ainsi, à la figure 5, une coupe d'une pastille est montrée, contenant une pluralité de cellules de base P+ diffusées dans un corps épitaxial N (-). Le corps épitaxial est formé de façon classique sur un substrat N + qui est pourvu d'une électrode de drain 74 sur sa partie inférieure. Un grand nombre de cellules peut être utilisé, fréquemment en excès de plusieurs milliers qui sont disposées symétriquement sur la surface du corps N (-). La topologie de ces cellules peut être comme désiré et elles peuvent avoir toute forme polygonale, tel35 que des hexagones, des rectangles allongés ou carrés. La section
12 2710191
de puissance peut aussi utiliser une topologie interconnectée.
Chacune des cellules de base contient une zone source N + respective pour définir des zones de canal inversé dans les corps P qui sont recouverts par un oxyde de porte et ensuite par les portes en silicium polycristallin 75 à 78. Les portes sont isolées et une électrode source 79 recouvre les portes de la section de puissance. Les autres composants incluant l'ensemble des MOSFET de commande décrits précédemment, sont de préférence formés
o dans un ou plusieurs puits P, montré comme puits P 80.
Il a été découvert que, pendant le fonctionnement de la section de puissance, le substrat N (-) peut être polarisé négativement par rapport à l'électrode source 79. Ainsi, si le puits P 80 est relié directement à l'électrode 79 (source 12 à la figure 2), la jonction 81 va être polarisée en sens direct. Ceci produit l'injection de porteurs minoritaires dans le puits P qui vont interférer avec le fonctionnement des composants dans le puits P. Selon une autre particularité de l'invention, un moyen formant transistor bipolaire 90 est constitué sur le substrat N (-), qui consiste en une base P 91 et un collecteur N + 92. Le substrat N (-) correspond à l'émetteur du transistor. La base 91 dispose d'un contact 93 relié à la borne source 12, et le puits P dispose d'un contact 94 relié aussi à la source 12 par l'intermédiaire de la résistance 95 de 10 ohm. La valeur réelle utilisée doit être suffisamment faible pour que le courant de polarisation du circuit de commande ne décale pas, de façon trop importante, la masse du circuit de commande par rapport à la source 12. La zone N+ 92 est reliée au contact 94 par l'intermédiaire d'un conducteur 96. En fonctionnement, si la zone N (-) devient négative par rapport à la source 12, le transistor 90 devient passant. Le potentiel de la zone N +, et ainsi le potentiel du puits P 80, est ensuite amené vers le potentiel du substrat N (-) afin d'empêcher la polarisation
en sens direct de la jonction 81.
Bien que la présente invention a été écrite en relation à des
modes de réalisation particuliers de celle-ci, de nombreuses autres évolutions et modifications et d'autres utilisations vont devenir évidentes aux spécialistes de la technique. Il est préféré,5 par conséquent, que la présente invention ne soit pas limitée par la description présente, mais seulement par les revendications
annexées.
Claims (8)
1. Dispositif de puissance à semi-conducteur à porte MOS pourvu d'un circuit de commande sensible à un état de défaut intégré sur la même pastille qui contient une section de puissance dudit dispositif; ledit dispositif comprenant une pastille semi-conductrice pourvue de première et seconde électrodes principales et d'une électrode de grille pour la commande de la10 conduction du courant entre lesdites première et seconde électrodes principales; ledit dispositif disposant d'au moins une première, deuxième et troisième broche de raccordement; lesdites première et deuxième broches étant reliés respectivement auxdites premières et5 deuxième électrodes principales; ledit circuit de commande sensible à un état de défaut étant formé dans au moins une zone à puits séparé à l'intérieur de ladite pastille semi-conductrice; ledit circuit de commande sensible à un état de défaut pouvant être utilisé de façon à bloquer un signal vers ladite électrode de grille en fonction d'un état de défaut prédéterminé afin d'isoler ledit dispositif; ledit circuit de commande étant pourvu d'une borne d'entrée pour une tension de commande Vcc nécessaire pour la polarisation et la commande des composants dudit circuit de commande; ledit circuit de commande incluant un premier25 MOSFET de commande relié entre ladite troisième broche de liaison et ladite électrode de grille et un second MOSFET de commande relié entre ladite électrode de grille et l'une desdites première et deuxième électrodes principales; ladite borne d'entrée dudit circuit de commande étant reliée à la tension au noeud30 situé entre la troisième broche dudit premier circuit de commande; ledit circuit de commande pouvant être commandé pour isoler ledit premier MOSFET de commande et rendre passant ledit deuxième MOSFET de commande en réponse à un état de
défaut surveillé.
2. Dispositif selon la revendication 1 dans lequel la résistance
1 5 2710191
définie par ledit premier MOSFET de commande est sensiblement inférieure à 4000 ohms et le courant issu de la broche de grille est inférieur à 1 milliampère environ pendant le fonctionnement normal du dispositif.5 3. Dispositif selon la revendication 1 dans lequel ledit circuit sensible à un état de défaut est sensible à une surintensité prédéterminée entre lesdites première et deuxième bornes principales et à une température de pastille au-dessus d'une valeur déterminée. 4. Dispositif selon la revendication 2 dans lequel ledit circuit sensible à un état de défaut est sensible à une surintensité
prédéterminée entre lesdites première et deuxième bornes principales et à une température de pastille au-dessus d'une valeur déterminée.15 5. Dispositif selon la revendication 1 dans lequel ladite section de puissance définit un MOSFET de puissance.
6. Dispositif selon la revendication 1 dans lequel ladite section de puissance définit un dispositif à semi-conducteur à porte MOS.
7. Dispositif selon la revendication 1 dans lequel ladite section de puissance est un dispositif à canal N (-) et lesdits premier et deuxième MOSFET de commande sont des dispositifs à canal N. 8. Dispositif selon la revendication 7 dans lequel le circuit sensible à un état de défaut inclut un circuit d'initialisation qui inclut un moyen formant capacité qui se charge à une tension25 supérieure à la tension de ladite première broche pour produire une tension utilisable afin de rendre passant ledit premier
MOSFET de commande en fonctionnement normal.
9. Dispositif selon la revendication 1 qui inclut un circuit de coupure réglable en fonction de la température dans ledit circuit sensible à un état de défaut; ledit circuit de coupure en fonction de la température comprenant un moyen formant circuit à coefficient de température positif pour la production d'un signal de sortie qui augmente lorsque la température de pastille augmente; un comparateur de circuit à coefficient de température négatif qui dispose d'un seuil d'entrée qui décroît
16 2710191
avec l'augmentation de la température de pastille; et un moyen de circuit pour la production d'un signal de sortie afin d'isoler ladite section de puissance lorsque la température de pastille excède ladite température de référence.5 10. Dispositif selon la revendication 1 qui inclut un circuit de coupure réglable en fonction de la température dans ledit circuit sensible à un état de défaut; ledit circuit de coupure en fonction de la température comprenant un moyen formant circuit à coefficient de température positif pour la production d'un signalo de sortie qui augmente lorsque la température de pastille augmente; un circuit à coefficient de température négatif qui produit un signal de sortie qui diminue avec l'augmentation de la température de pastille; un moyen de circuit pour comparer ledits circuits à coefficient de température positif et négatif afins d'établir une indication de température de référence fixe; et un moyen de circuit pour produire un signal de sortie destiné à isoler ladite section de puissance lorsque la température de pastille excède ladite température de référence. 1 1. Dispositif selon la revendication 9 qui inclut un moyen de source de courant couplé audits circuits à coefficient de température positif et négatif pour l'établissement d'une sortie de
référence fixée qui soit invariante avec la température; ledit moyen de source de courant incluant un dispositif MOSFET avec une largeur de canal réglable pour ajuster la valeur de ladite sortie25 de référence fixée.
1 7 2710191
12. Dispositif selon la revendication 1 dans lequel la zone à puits séparé est un puits de type P dans un substrat de type N; et un moyen à transistor de commande intégré dans ledit substrat de type N et pourvu d'une première et deuxième électrodes principales reliées respectivement au substrat de type N et audit puits P, et pourvu d'une électrode de commande au potentiel de ladite première électrode principale dudit dispositif, ce par quoi, si le puits P est polarisé positivement par rapport audit substrat, ledit moyen à transistor de commande devient passant pour relier le puits P au potentiel dudit substrat afin d'empêcher l'état Dassant de ladite jonction de substrat/puits P. 13. Dispositif selon la revendication 12 dans lequel ledit moyen à
transistor de commande est un transistor bipolaire.
14. Dispositif à porte MOS pourvu d'une section de puissance et d'une section de commande sensible à un défaut, intégré sur une pastille semi-conductrice commune; ladite section de puissance disposant d'une électrode source, ladite section de commande étant formée dans un puits de type P sur un substrat. de type N; et un moyen à transistor intégré dans ledit substrat de type N et pourvu de première et seconde électrodes principales reliées respectivement audit substrat de type N et audit puits P, et pourvu d'une électrode de commande au potentiel de ladite électrode source, ce par quoi, si le puits P est polarisé positivement par rapport audit substrat, ledit moyen à transistor devient passant pour relier ledit puits P au potentiel dudit substrat empêchant par ce moyen l'état passant de la jonction
entre ledit puits P et ledit substrat.
15. Dispositif selon la revendication 14 dans lequel ledit moyen à
transistor est un transistor bipolaire.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR9503344A FR2717323B1 (fr) | 1993-09-14 | 1995-03-22 | MOSFET de puissance avec protection de sur-intensité et de surchauffe. |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US08/121,288 US5497285A (en) | 1993-09-14 | 1993-09-14 | Power MOSFET with overcurrent and over-temperature protection |
Publications (2)
Publication Number | Publication Date |
---|---|
FR2710191A1 true FR2710191A1 (fr) | 1995-03-24 |
FR2710191B1 FR2710191B1 (fr) | 1997-12-19 |
Family
ID=22395719
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FR9410966A Expired - Fee Related FR2710191B1 (fr) | 1993-09-14 | 1994-09-14 | MOSFET de puissance avec protection de sur-intensité et de surchauffe. |
Country Status (5)
Country | Link |
---|---|
US (1) | US5497285A (fr) |
JP (1) | JP2731119B2 (fr) |
FR (1) | FR2710191B1 (fr) |
GB (1) | GB2281815B (fr) |
SG (3) | SG52440A1 (fr) |
Families Citing this family (36)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE69420327T2 (de) * | 1993-06-22 | 2000-03-30 | Koninklijke Philips Electronics N.V., Eindhoven | Halbleiter-Leistungsschaltung |
US5550701A (en) * | 1994-08-30 | 1996-08-27 | International Rectifier Corporation | Power MOSFET with overcurrent and over-temperature protection and control circuit decoupled from body diode |
DE4444623A1 (de) * | 1994-12-14 | 1996-06-27 | Siemens Ag | Schaltungsanordnung zur Laststromregelung eines Leistungs-MOSFET |
US5563759A (en) * | 1995-04-11 | 1996-10-08 | International Rectifier Corporation | Protected three-pin mosgated power switch with separate input reset signal level |
JP3663258B2 (ja) * | 1995-09-11 | 2005-06-22 | 株式会社ルネサステクノロジ | 制御回路内蔵絶縁ゲート型半導体装置 |
JP3544592B2 (ja) * | 1995-11-09 | 2004-07-21 | 株式会社ルネサステクノロジ | 制御回路内蔵絶縁ゲート型半導体装置 |
US5761020A (en) * | 1996-01-29 | 1998-06-02 | International Rectifier Corporation | Fast switching smartfet |
JP3036423B2 (ja) * | 1996-02-06 | 2000-04-24 | 日本電気株式会社 | 半導体装置 |
JPH1014099A (ja) * | 1996-06-21 | 1998-01-16 | Nec Corp | 過電流検出回路 |
EP0822661A3 (fr) * | 1996-08-02 | 1999-11-24 | Siemens Aktiengesellschaft | Circuit d'attaque pour un dispositif semi-conducteur de puissance commandé par effet de champ |
JP3884849B2 (ja) * | 1996-12-25 | 2007-02-21 | 株式会社ルネサステクノロジ | 制御回路内蔵絶縁ゲート型半導体装置 |
JPH10215160A (ja) * | 1997-01-31 | 1998-08-11 | Matsushita Electric Ind Co Ltd | 保護機能付半導体スイッチング回路および溶接機および切断機 |
SG55452A1 (en) * | 1997-02-12 | 1998-12-21 | Int Rectifier Corp | Method and circuit to sense the tj of mos-gated power semi conductor devices |
DE19722300A1 (de) * | 1997-05-28 | 1998-12-03 | Bosch Gmbh Robert | Übertemperatur-Schutzschaltung |
DE19817790A1 (de) * | 1998-04-21 | 1999-12-09 | Siemens Ag | Verpolschutzschaltung |
US6055149A (en) * | 1998-12-02 | 2000-04-25 | Intersil Corporation | Current limited, thermally protected, power device |
US6388853B1 (en) * | 1999-09-28 | 2002-05-14 | Power Integrations, Inc. | Method and apparatus providing final test and trimming for a power supply controller |
US6583972B2 (en) | 2000-06-15 | 2003-06-24 | Sarnoff Corporation | Multi-finger current ballasting ESD protection circuit and interleaved ballasting for ESD-sensitive circuits |
US6784486B2 (en) * | 2000-06-23 | 2004-08-31 | Silicon Semiconductor Corporation | Vertical power devices having retrograded-doped transition regions therein |
US6781194B2 (en) * | 2001-04-11 | 2004-08-24 | Silicon Semiconductor Corporation | Vertical power devices having retrograded-doped transition regions and insulated trench-based electrodes therein |
JP2002100735A (ja) * | 2000-09-22 | 2002-04-05 | Mitsubishi Electric Corp | 半導体集積回路および半導体集積回路システム |
WO2002084745A2 (fr) * | 2001-04-11 | 2002-10-24 | Silicon Wireless Corporation | Dispositifs semi-conducteurs de puissance presentant des zones ecran de base s'etendant lateralement qui empechent de traverser la base et procedes de fabrication associes |
US6891705B2 (en) * | 2002-02-08 | 2005-05-10 | Tyco Electronics Corporation | Smart solid state relay |
US6747300B2 (en) * | 2002-03-04 | 2004-06-08 | Ternational Rectifier Corporation | H-bridge drive utilizing a pair of high and low side MOSFETs in a common insulation housing |
JP4250412B2 (ja) * | 2002-12-13 | 2009-04-08 | 三菱電機株式会社 | 半導体装置 |
WO2006050568A1 (fr) * | 2004-11-12 | 2006-05-18 | Fultec Semiconductor Inc. | Dispositif de protection de surtension |
US7521985B2 (en) * | 2005-07-01 | 2009-04-21 | Semiconductor Components Industries, L.L.C. | Method for regulating temperature and circuit therefor |
US7468874B1 (en) | 2005-11-08 | 2008-12-23 | Yazaki North America, Inc. | Protection circuit for digital power module |
US7607828B2 (en) * | 2006-09-22 | 2009-10-27 | Infineon Technologies Ag | Methods and systems for protection from over-stress |
KR20090049008A (ko) * | 2007-11-12 | 2009-05-15 | 한국전자통신연구원 | 금속-절연체 전이(mit)소자를 이용한 트랜지스터발열제어 회로 및 그 발열제어 방법 |
JP5124292B2 (ja) * | 2008-01-10 | 2013-01-23 | ルネサスエレクトロニクス株式会社 | 電力スイッチ回路 |
TWI405380B (zh) * | 2009-12-22 | 2013-08-11 | Delta Electronics Inc | 過電壓與過溫度偵測電路 |
JP5868834B2 (ja) | 2012-11-28 | 2016-02-24 | 株式会社東芝 | 半導体装置 |
WO2017115553A1 (fr) * | 2015-12-28 | 2017-07-06 | ローム株式会社 | Dispositif à semi-conducteurs |
US10833668B2 (en) * | 2019-03-07 | 2020-11-10 | Analog Devices International Unlimited Company | Integrated and distributed over temperature protection for power management switches |
TWI831194B (zh) * | 2022-04-28 | 2024-02-01 | 大陸商北京集創北方科技股份有限公司 | 過溫保護電路、積體電路晶片及資訊處理裝置 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2482800A1 (fr) * | 1980-05-14 | 1981-11-20 | Thomson Csf Mat Tel | Dispositif de protection d'un amplificateur de puissance, et emetteur comportant un tel dispositif |
EP0090280A2 (fr) * | 1982-03-25 | 1983-10-05 | Nissan Motor Co., Ltd. | Dispositif semi-conducteur intégré et son procédé de fabrication |
EP0224274A2 (fr) * | 1985-11-29 | 1987-06-03 | Nippondenso Co., Ltd. | Dispositif à semi-conducteur ayant des moyens le protégeant contre la surchauffe |
EP0319047A2 (fr) * | 1987-12-04 | 1989-06-07 | Nissan Motor Co., Ltd. | Circuit intégré de puissance |
DE3936544A1 (de) * | 1988-12-21 | 1990-06-28 | Siemens Ag | Schaltungsanordnung zum schutz eines leistungs-mosfet |
JPH06244414A (ja) * | 1993-02-22 | 1994-09-02 | Hitachi Ltd | 半導体素子の保護回路ならびにこれを有する半導体装置 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0107137B1 (fr) * | 1982-10-12 | 1986-10-01 | Nissan Motor Co., Ltd. | Circuit de commutation à semi-conducteurs avec protection contre les courants excessifs |
JP3008484B2 (ja) * | 1990-11-13 | 2000-02-14 | 日本電気株式会社 | 保護回路 |
US5398148A (en) * | 1993-05-14 | 1995-03-14 | Chrysler Corporation | Protection circuit for high side drivers |
-
1993
- 1993-09-14 US US08/121,288 patent/US5497285A/en not_active Expired - Lifetime
-
1994
- 1994-09-08 JP JP6214631A patent/JP2731119B2/ja not_active Expired - Lifetime
- 1994-09-09 GB GB9418179A patent/GB2281815B/en not_active Expired - Fee Related
- 1994-09-09 SG SG1996004559A patent/SG52440A1/en unknown
- 1994-09-09 SG SG1996001941A patent/SG48810A1/en unknown
- 1994-09-09 SG SG1996005182A patent/SG47907A1/en unknown
- 1994-09-14 FR FR9410966A patent/FR2710191B1/fr not_active Expired - Fee Related
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2482800A1 (fr) * | 1980-05-14 | 1981-11-20 | Thomson Csf Mat Tel | Dispositif de protection d'un amplificateur de puissance, et emetteur comportant un tel dispositif |
EP0090280A2 (fr) * | 1982-03-25 | 1983-10-05 | Nissan Motor Co., Ltd. | Dispositif semi-conducteur intégré et son procédé de fabrication |
EP0224274A2 (fr) * | 1985-11-29 | 1987-06-03 | Nippondenso Co., Ltd. | Dispositif à semi-conducteur ayant des moyens le protégeant contre la surchauffe |
EP0319047A2 (fr) * | 1987-12-04 | 1989-06-07 | Nissan Motor Co., Ltd. | Circuit intégré de puissance |
DE3936544A1 (de) * | 1988-12-21 | 1990-06-28 | Siemens Ag | Schaltungsanordnung zum schutz eines leistungs-mosfet |
JPH06244414A (ja) * | 1993-02-22 | 1994-09-02 | Hitachi Ltd | 半導体素子の保護回路ならびにこれを有する半導体装置 |
Non-Patent Citations (2)
Title |
---|
"ANNOUNCEMENT", ELECTRONIC ENGINEERING, vol. 65, no. 801, 1 September 1993 (1993-09-01), pages 7, XP000396401 * |
PATENT ABSTRACTS OF JAPAN vol. 018, no. 629 (E - 1637) 30 November 1994 (1994-11-30) * |
Also Published As
Publication number | Publication date |
---|---|
FR2710191B1 (fr) | 1997-12-19 |
JPH07176733A (ja) | 1995-07-14 |
GB2281815A (en) | 1995-03-15 |
SG47907A1 (en) | 1998-04-17 |
GB9418179D0 (en) | 1994-10-26 |
US5497285A (en) | 1996-03-05 |
JP2731119B2 (ja) | 1998-03-25 |
GB2281815B (en) | 1996-08-28 |
SG48810A1 (en) | 1998-05-18 |
SG52440A1 (en) | 1998-09-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
FR2710191A1 (fr) | MOSFET de puissance avec protection de sur-intensité et de surchauffe. | |
EP0579561B1 (fr) | Circuit de protection d'un composant de puissance contre des surtensions directes | |
EP0543742B1 (fr) | Diode de protection monolithique basse tension à faible capacité | |
EP0578526B1 (fr) | Circuit de commutation de haute tension | |
FR2631167A1 (fr) | Circuit integre comportant une protection contre les decharges electrostatiques | |
FR2679082A1 (fr) | Dispositif de commutation a semiconducteurs pouvant etre commande et comportant un systeme integre de limitation de courant et de coupure pour temperature excessive. | |
FR2725306A1 (fr) | Mosfet de puissance ayant un circuit de commande et de protection contre les surintensites de courant et les surtemperatures decouple du corps de diode | |
FR2533369A1 (fr) | Circuit de protection pour dispositifs a circuit integre et structure de semi-conducteur pour proteger un circuit integre | |
FR2651881A1 (fr) | Circuit de detection de seuil de temperature. | |
EP0599745A1 (fr) | Structure de protection contre les surtensions directes pour composant semiconducteur vertical | |
FR3016999A1 (fr) | Dispositif electronique, en particulier pour la protection contre les decharges electrostatiques | |
FR2849537A1 (fr) | Commutateur bidirectionnel haute tension | |
EP0664564B1 (fr) | Circuit intégré incorporant une protection contre les décharges électrostatistiques | |
US11349304B2 (en) | Structure and method for controlling electrostatic discharge (ESD) event in resistor-capacitor circuit | |
EP0881682B1 (fr) | Dispositif de protection contre des surtensions d'un transistor MOS de puissance intégré | |
FR2494040A1 (fr) | Dispositif a circuits integres a semiconducteurs proteges contre les surtensions accidentelles | |
EP2209211B1 (fr) | Commutateur statique haute tension | |
FR2982720A1 (fr) | Interrupteur de puissance | |
FR3013920A1 (fr) | Dispositif electronique de commutation avec reduction des courants de fuite et procede de commande correspondant | |
FR2717323A1 (fr) | MOSFET de puissance avec protection de sur-intensité et de surchauffe. | |
EP0895331B1 (fr) | Dispositif de protection d'une charge électrique et circuit d'alimentation comportant un tel dispositif | |
EP0881681B1 (fr) | Composant de protection d'un transitor MOS intégré contre des gradients de tension | |
FR2875335A1 (fr) | Circuit electronique a double alimentation et a moyens de protection contre les claquages, et moyens de protection correspondants | |
EP0820135B1 (fr) | Microdisjoncteur statique autoblocable | |
FR2764735A1 (fr) | Protection du caisson logique d'un composant incluant un transistor mos de puissance integre |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
ST | Notification of lapse |