FI98016C - Kanavatransistori-vertailupiiri - Google Patents
Kanavatransistori-vertailupiiri Download PDFInfo
- Publication number
- FI98016C FI98016C FI902963A FI902963A FI98016C FI 98016 C FI98016 C FI 98016C FI 902963 A FI902963 A FI 902963A FI 902963 A FI902963 A FI 902963A FI 98016 C FI98016 C FI 98016C
- Authority
- FI
- Finland
- Prior art keywords
- amplifier
- inverting amplifier
- input
- transistor
- circuit
- Prior art date
Links
- 239000003990 capacitor Substances 0.000 claims abstract description 21
- 239000004020 conductor Substances 0.000 claims description 7
- 230000000295 complement effect Effects 0.000 claims description 6
- 230000001143 conditioned effect Effects 0.000 claims description 3
- 230000008878 coupling Effects 0.000 claims 1
- 238000010168 coupling process Methods 0.000 claims 1
- 238000005859 coupling reaction Methods 0.000 claims 1
- 230000035945 sensitivity Effects 0.000 abstract description 4
- 230000000694 effects Effects 0.000 abstract 1
- 230000002708 enhancing effect Effects 0.000 abstract 1
- 238000005070 sampling Methods 0.000 description 6
- 230000007423 decrease Effects 0.000 description 3
- 239000000758 substrate Substances 0.000 description 3
- 230000002411 adverse Effects 0.000 description 2
- 230000003111 delayed effect Effects 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 230000005415 magnetization Effects 0.000 description 2
- 230000001172 regenerating effect Effects 0.000 description 2
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 229920006395 saturated elastomer Polymers 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/34—Analogue value compared with reference values
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/22—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral
- H03K5/24—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude
- H03K5/2472—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude using field effect transistors
- H03K5/249—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude using field effect transistors using clock signals
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/30—Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters
- H03F1/303—Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters using a switching device
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/76—Addressed sensors, e.g. MOS or CMOS sensors
- H04N25/78—Readout circuits for addressed sensors, e.g. output amplifiers or A/D converters
Landscapes
- Engineering & Computer Science (AREA)
- Nonlinear Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Signal Processing (AREA)
- Multimedia (AREA)
- Amplifiers (AREA)
- Manipulation Of Pulses (AREA)
- Analogue/Digital Conversion (AREA)
- Electronic Switches (AREA)
- Measurement Of Current Or Voltage (AREA)
- Transmission And Conversion Of Sensor Element Output (AREA)
- Radar Systems Or Details Thereof (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Description
98016
Kanavatransistori-vertailupiiri Tämä keksintö kohdistuu vertailupiiriin, jota käytetään analogia-digitaalivertailijaa varten.
5 Digitaalinen piiriteknologia on kehittynyt pistee seen, jossa on käytännöllistä alkaa soveltaa digitaalista signaalikäsittelyä elektronisiin kulutuslaitteisiin. Valmistajat ovat esimerkiksi alkaneet tuoda markkinoille televisiovastaanottimia ja videokasettisoittimia, jotka si-10 sältävät digitaalielektroniikkaa erityispiirteiden, kuten pysäytetyn kuvan ja kuva kuvassa, lisäämiseksi vastaanottimiin. Digitaalisen käsittelyn suorittamiseksi on välttämätöntä muuttaa vastaanotettu yleisradiosignaali digitaaliseen muotoon, ja tämä toiminto suoritetaan analogia-15 digitaalimuuttimen (ADC) välityksellä. Digitaalisessa te- levisiosignaalikäsittelyssä on toivottavaa näytteistää televisiosignaali tiheydellä, joka on nelinkertainen värin apukantoaaltotaajuuteen (n. 14.32 MHz) verrattuna, ja muuttaa signaali pulssikoodimuloituun (PCM) muotoon 8-bi-20 tin erottelulla. On olemassa AD-muuttimia, jotka toimivat tyydyttävästi näillä tiheyksillä ja erottelulla; kuitenkin silloin, kun valitaan digitaalisen käsittelyn suorittaminen elektronisissa tuotteissa käytetään metallioksidikana-vatransistoreiden (MOSFET) teknologiaa. Syynä tähän on se, : 25 että MOSFET-teknologian avulla laitteet voidaan pakata tiiviisti tehohäviön ollessa pieni.
• · "! Tekniikan tason mukaisia 8-bittisiä 14 MHZ;n MOS- • * · • · · * teknologiassa käytettyjä AD-muuttimia on nykyään saatavilla; tällaisten laitteiden saannot ovat kuitenkin verraten • · » *.t.' 30 heikkoja. Tyypillisen MOS-AD-muuttimen esimerkkiä on seli- • · · V · tetty US-patentissa 4 691 189, joka on otettu mukaan tähän » ....: keksintöön viittauksenomaisesti. Lukuisat tämän AD-muutin- « « tyypin vaihtoehdot on suunniteltu lisäämään joko sen toimintanopeutta tai sen muutoksen lineaarisuutta. Tällaisten 35 suunnitelmien avulla ei kuitenkaan aikaansaada laitetta, 2 98016 jonka suorituskyky tai saanto olisi tyydyttävä videotihe-yksisen signaalin käsittelyä varten. US-patentissa 4 691 189 kuvatun tyyppisissä AD-muuttimissa suorituskykyä on vähennetty saannon hyväksi siten, että transistoreista on 5 tehty äärimmäisen pienet pakkaustiheyden ja siten saannon kasvattamiseksi. Koska transistorilaitteista on kuitenkin tehty pienemmät, tulee hajakapasitansseista yhä merkityksellisempiä, ja ne vaikuttavat haitallisesti piirin suorituskykyyn. Lisäksi hajakapasitanssit MOS-piirissä 10 ovat usein epälineaarisia syötettyyn potentiaaliin nähden eivätkä siksi ole täysin ennustettavissa.
US-patentissa 4 691 189, jonka osaa on kuvattu tämän keksinnön kuviossa 1, selitetty vertailupiiri käyttää hyväksi kahta invertoivaa vahvistinastetta II, 12, jotka 15 on kapasitiivisesti kytketty (C2) peräkkäin ja joista kumpikin sisältää kytkentäpiirin (TGI, TG2) itsenollausta varten kunkin näytteitysjakson osan aikana. Asteen sisäisen kytkentäkapasitanssiin on liitetty hajakapasitanssi yhden sen levyn ja piirialustan väliin, jolloin hajakapa-20 sitanssi on suuruudeltaan samaa luokkaa kuin itse kytken-täkapasitanssi. Tämä hajakapasitanssi hidastaa vasteaikaa ensimmäisen invertoivan vahvistimen annossa ja siten hidastaa myös vertailijän vasteaikaa.
US-patentin 4 691 189 mukaisessa vertailijassa in-25 vertoiviin vahvistimiin II, 12 on suunniteltu komplemen- I..* taariset kanavatransistorit, joilla on yhteinen hilalii- • « I” täntä ja niiden kollektori-emitteri-johdinreitit on kyt- • · « ·* ' ketty sarjaan syöttöpotentiaalien väliin. Itsenollaavat kytkimet on järjestetty kytkemään invertoivien vahvistimi-30 en antoliittimet niiden eri ottoliittimiin välittömästi • · · : ennen kutakin signaalinäytteitysjaksoa. Tämän muotoinen ....; itsenollaus tekee invertoivat vahvistimet herkiksi hyvin vähäisille muutoksille ottopotentiaalissa (toivottu ominaisuus tämän tyyppiselle vertailijalle). 1 3 98016
Kaikkia AD-muuttimen vertailijoita varten, joita saattaa olla 256 kpl 8-bittisessä välähdys-AD-muuttimessa, ainakin kaikki toiset invertoivat vahvistimet 12 antavat kyllästetyn antopotentiaalin kullakin näytteitysjaksolla 5 vaatien merkittävän potentiaalimuutoksen itsenollauksen aikana. Huomattakoon, että nopeuteen, jolla invertoivat vahvistimet voivat itsenollautua, vaikuttaa haitallisesti piirissä oleva hajakondensaattori, esimerkiksi hajakapasi-tanssit Cl:n ja C2:n ja alustan välissä sekä hajakapasi-10 tanssit itsenollauskytkentäpiirien (TGI, TG2) ja alustan välissä.
Keksintönä on vertailupiiri käsittäen ensimmäisen ja toisen yhteisemitterivahvistimen, jotka on kytketty suoraan peräkkäin. Jokainen yhteisemitterivahvistin sisäl-15 tää oman itsenollautuvan piirin, ja ottosignaali on kytketty mainitun ensimmäisen yhteisemitterivahvistimen otto-liittimeen kondensaattorin välityksellä. Toiseen (anto)-vahvistimeen liittyvä itsenollautuva piiri on eristetty tehokkaasti mainitun antovahvistimen ottoliittimestä.
20 Kuvio 1 on kaaviokuva tekniikan tason mukaisesta vertailupiiristä.
Kuvio 2 on kaaviokuva keksinnön mukaisen vertailu-piirin suoritusmuodosta.
Kuvio 3 kuvaa kuvion 2 piirin toiminnan kuvauksessa 25 hyödyllisiä kellosignaalien aaltomuotoja.
« 4 4
Kuvio 4 kuvaa esimerkkipiiriä kuvion 3 kellosignaa- • · **! lien tuottamiseksi.
• · · *·* ' Kuvion 1 tekniikan tason mukaiseen piiriin viitaten annetaan seuraavassa lyhyt selitys piirin toiminnasta.
:,i.: 30 Kunkin näytteitysjakson ensimmäisen puoliskon aikana kyt- ♦ ♦ · V · kentäpiirit TG1 ja TG2 oikosulkevat erikseen invertoivien * vahvistimien II ja 12 otto- ja antoliitännät. Tämä vakiin-. nuttaa kunkin vahvistimen ottopotentiaalin sen dynaamisen toiminta-alueen keskivaiheille. Nämä potentiaalit tallen-35 netaan kondensaattoreiden Cl ja C2 levyille. Samaan aikaan 4 98016 kuin kytkentäpiirit TG1 ja TG2 oikosuljetaan, myös kytken-täpiiri TGR oikosuljetaan kytkien vertailupotentiaalin kondensaattorin Cl ottolevyyn. Kytkentäpiirit TGI, TG2 ja TGR avataan sitten samanaikaisesti. Vahvistimien II ja 12 5 vahvistus on suuri ja ne esimagnetoidaan nyt epävakaassa toimintapisteessä.
Sitten kytkentäpiiri TGS oikosuljetaan, jolloin ottopotentiaali kytkeytyy kondensaattorin Dl levyyn. Jos ottopotentiaali on vain vähän suurempi (pienempi) kuin 10 vertailupotentiaali, antopotentiaali invertoivalta vahvis timelta 12 ohjataan oleellisesti sen positiiviselle (negatiiviselle) antokyllästystasolle ja tallennetaan tämän jälkeen lukkopiiriin näytteitysjaksoa varten. Yksityiskohtaisempi selitys tämän piirin toiminnasta on löydettä-15 vissä US-patentista 4 691 189.
Seuraavassa viitataan kuvion 2 piiriin, joka toimii samoin kuin kuvion 1 piiri, mutta on järjestetty nopeampaa toimintasuoritusta varten. Kuviossa 2 elementit 12, 22, 26, 28, 30 ja 32 ovat kytkentäpiirejä, jotka voidaan suun-20 nitella siten, että ne käsittävät komplementaariset tran-sistori-siirtohilat kuten kytkentäpiirit TG1 ja TG2 kuviossa 1.
Verrattava ottosignaali on kytketty liittimen 10 välityksellä kytkentäpiiriin 12. Vertailusignaali, johon 25 ottosignaalia verrataan, on liitetty liittimen 20 välityk- #·..* sellä kytkentäpiiriin 22. Kytkentäpiirit 12 ja 22 on eh- • « I” dollistettu oleellisesti vastavaiheisten kellosignaalien • · · * P2 ja P1D välityksellä kytkemään vuorotellen otto- ja ver-tailusignaalit ottokondensaattorin 24 ensimmäiseen levyyn.
• · · 30 Kondensaattorin 24 toinen levy on kytketty p-transistorin • I · V · P13 hilaelektrodiin, joka on esimagnetoitu yhteisemitteri- ....: vahvistimeksi AI. n-transistorin N13, joka on esimagnetoi tu pysyväksi virtalähteeksi, kollektorin elektrodi on kyt-• ketty transistorin P13 kollektorielektrodiin ja se muodos- 35 taa kuormitusimpedanssin vahvistinta varten. Transistorei- 1 5 98016 den N13 ja P13 keskinäisliitäntänä toimii yhteisemitteri-vahvistimen antoliitäntä. Kytkentäpiiri 26 on kytketty yhteisemitterivahvistimen otto- ja antoliitäntöjen väliin. Kytkentäpiiri 26 on ehdollistettu kellosignaalin P1 väli-5 tyksellä vahvistinasteen itsenollaamiseksi oleellisesti samanaikaisesti, kuin kytkentäpiiri 22 kytkee vertailu-signaalin kondensaattoriin 24. Kuviosta 3 näkyy kellosignaalien PI, P2 ja P1D suhteellinen ajastus.
Esimagnetointipotentiaali n-transistoria N13 varten 10 saadaan p-transistorin P23 ja n-transistorin N23 välityksellä, joiden pääjohdinreitit on kytketty sarjaan syöttö-potentiaalien välissä. Transistori N23 on kytketty virta-peilivahvistimen päätransistorina alitransistoriksi kytkettyyn transistoriin N13. Transistorin P23 ohjauselekt-15 rodi on esimagnetoitu potentiaalissa, joka on suurin piirtein syöttöpotentiaalien keskikohdassa. Transistoreiden P23, N23 jyrkkyyksien suhde P23/N23 on sama kuin transistoreiden P13 ja N13 jyrkkyyksien suhde P13/N13.
Vahvistimen AI antoliitäntä on kytketty toisen, yh-20 teisemitterivahvistimeksi A2 kytketyn n-transistorin N33 ohjauselektrodiin. Kulutuspiiri transistoria N33 varten on varustettu p-transistorilla P33, jonka kollektori/emitte-ri-johdinreitti on kytketty sarjaan transistorin N33 kol-lektori/emitteri-johdinreitin kanssa syöttöpotentiaalien .·. : 25 VDD ja maan välissä. Transistorien P33 ja N33 keskinäis-
• t I
I./ kytkentä muodostaa vahvistimen A2 antoliitännän.
• ·
Transistorin P33 ohjauselektrodi on liitetty vah- : : : * vistimen A2 antoliitäntään kytkentäpiirin 28 välityksellä. Kytkentäpiiriä ohjataan kellosignaalin P1D avulla. Jakso- 30 jen aikana tuo kytkentäpiiri 26 kytkee vahvistimen AI ot- • · · ·.· · to- ja antoliitännät vahvistimen AI itsenollaamiseksi, ja ....: kytkentäpiiri 28 kytkee vahvistimen A2 antoliitännän tran- sistorin P33 hilaelektrodiin vahvistimen A2 itsenollaamiseksi.
6 98016
Kondensaattori 29 on kytketty transistorin P33 oh-jauselektrodin ja kiinteän potentiaalin pisteen, eli syöt-töpotentiaalin VDD tai maapotentiaalin väliin. Kondensaattori 29 saattaa olla suunniteltu piiriin tai se saattaa 5 koostua hajakapasitanssista. Kondensaattori 29 on yhdistetty tallentamaan itsenollautuvan esimagnetointipotenti-aalin ja syöttämään sen transistorin P33 ohjauselektrodil-le, kun kytkentäpiiri 28 avataan.
Piirielementit 30, 32, 33 ja 34, jotka on kytketty 10 vahvistimen A2 antoliitäntään, muodostavat perinteisen lukkopiirin kunkin vertailun tulosten tallentamiseksi ainakin puolta seuraavaa näytteitysjaksoa varten.
Nimellisesti kytkentäpiirejä 26 ja 28 voidaan ohjata samojen kellosignaalin välityksellä. Kuitenkin 15 edullisessa suoritusmuodossa kytkentäpiiri 28 pysyy suljettuna tai oikosuljettuna lyhyen jakson ajan sen jälkeen, kun kytkentäpiiri 26 on avattu. Tämän syytä selvitetään seuraavassa. Oletettakoon, että kondensaattoreiden 24 ja 29 kapasitanssiarvot ovat samat, ja transistorit P13 ja 20 P33 ovat komplementaarisia transistoreihin N13 ja N33 näh den. Näiden olosuhteiden vallitessa transistoreiden P13, P33 ja N33 vahvistukset ovat yhtä suuria. Oletettakoon myös, että kytkentäpiirit 26 ja 28 ovat rakenteeltaan samanlaisia. Kytkentäpiirit 26 ja 28 kytkevät - luontaisten : 25 hajakapasitanssien takia niiden ohjauselektrodien ja eri I./ otto/anto-liittimien välillä - kellosignaalitransienttien l'.\ osan transistoreiden P13 ja P33 ohjauselektrodeihin, kun • · · • kytkentäpiirit avautuvat itsenollausjakson päättyessä. Oletetaan, että vahvistimen AI vahvistus on "-A", ja että 30 vahvistimen A2 vahvistus, joka on verrannollinen transis- • ( · - torin N33 ohjauselektrodiin syötettyihin potentiaaleihin, ....: on "-A", ja että vahvistimen A2 vahvistus, joka on verran nollinen transistoriin P33 syötettyihin signaaleihin, on "-A". Oletetaan myös, että kytkentäpiirit 26 ja 28 saman-35 aikaisesti kytkevät potentiaalin V transistoreiden P13
II
7 98016 ja P33 ohjauselektrodeihin kellotransienttien takia. Potentiaali AV saa aikaan muutoksen vahvistimien AI ja A2 itsenollautuneissa antopotentiaaleissa, jotka ovat -A AV ensiksi ja AVA(A-l )-^AVA2 toiseksi mainittua vahvis-5 tina varten. Yksi tämän potentiaalimuutoksen seurauksista on, että ainakin signaalivertailusta johtuvia vastakkaiseen suuntaan tapahtuvia antopotentiaalin heilahteluja varten vahvistimen A2 annon täytyy läpikäydä lisätty AVA2:n voltin potentiaalimatka hidastaen siten piirin 10 vasteaikaa. Toinen seuraus on herkkyyden väheneminen.
Mikäli kytkentäpiiriä 28 vaihtoehtoisesti pidetään avattuna kytkentäpiirin 26 ollessa suljettuna, vahvistin A2 itsenollautuu huolimatta muutoksesta vahvistimen AI it-senollautuneessa potentiaalissa. Tämän jälkeen, kun kyt-15 kentäpiiri 28 on avattu, esiintyy vain A V:n muutos vahvistimen A2 itsenollautuneessa antopotentiaalissa. Tässä toimintamuodossa järjestelmän vasteaika ja herkkyys heik-kenevät merkittävästi vähemmän.
Syöttö vahvistimeen A2 on kytketty suoraan vahvis-20 timen AI antoon, mistä on kaksi merkittävää etua kuvion 1 tekniikan tason mukaiseen kapasitiiviseen kytkentään verrattuna. Ensin hajakapasitanssi maahan (eli alustaan) . vahvistimen AI antoliitännässä vähenee, jolloin piirin .·; vasteaika paranee. Toiseksi, transistorin N33 ( ja tran- ,·, , 25 sistoreiden N21 ja P21 kuviossa 1) ohjauselektrodi antaa I./ kapasitiivisen kuorman, C, vahvistimen AI (II) antoon. Jos I” vahvistin AI olisi kapasitiivisesti kytketty (kondensaat- : : : torin Cc) välityksellä transistoriin N13, tapahtuisi vahvistimen AI antopotentiaalin VAX jako. Transistoriin „13 \i.: 30 syötetty potentiaali vähentyisi arvoon ValCc/(Cc+C), joi- •« · V ; loin tämä vähennys pyrkisi ei-toivotusti lisäämään piirin vasteaikaa ja vähentämään sen herkkyyttä. Siten kytkentä-kondensaattorin eliminoinnista vahvistinasteiden välistä on merkittäviä etuja.
8 98016 Tämän keksinnön etuna on lisäksi itsenollautuvan kytkentäpiirin 28 sijoittaminen. Huomattakoon, että tekniikan tason mukaisessa piirissä itsenollausjakson aikana vahvistimen 12 anto on kytketty vahvistimen II ottoon kyt-5 kentäpiirien TGI, TG2 ja kondensaattorin C2 kautta. Tämä liitäntä pyrkii aikaansaamaan regeneratiivisen takaisinkytkennän kahden vahvistimen ympärillä hidastaen tekniikan tason mukaisen järjestelmän itsenollausvasteaikaa. Kuvion 2 suoritusmuodossa regeneratiivinen takaisinkytkentä on 10 poistettu, koska vahvistimen AI ottoliitännän ja vahvistimen A2 antoliitännän välissä ei ole piirireittiä.
Kuvion 2 piiriin voidaan tehdä useita muutoksia. Esimerkiksi vahvistimen AI anto saattaa olla kytketty transistorin P3 ohjauselektrodiin, ja kytkentäpiiri 28 15 vahvistimen A2 annon ja N33:n ohjauselektrodin väliin.
Syöttö vahvistimeen AI saattaa vaihtoehtoisesti olla kytketty transistoriin N13, jolloin transistoria P13 käytetään virtalähteen kuormituslaitteena. Huomattakoon, että suuri määrä kuvion 2 tyyppisiä vertailupiirejä on kytketty 20 yhteiseen ottoliittimeen kuten välähdys-AD-muuttimessa.
Tässä tapauksessa kukin ottoliitäntä 20 kytketään eri vertailu jännitteeseen, jotka kasvavat differentiaalisesti alueella maa-syöttöpotentiaali. Oletetaan, että yhteiseen ottoliittimeen syötetyn signaalin keskiverto- tai tasavir-25 ta-arvo on puolet syöttöjännitteestä. Tässä tapauksessa on I..’ toivottavaa muodostaa kaikki vertailupiirit, jotka on kyt- » · 9 · ”* ketty suurempiin vertailupotentiaaleihin kuin puolet syöt- t ' * ·' ’ töpotentiaalista kuvion 2 tapaan, ja kaikki ne vertailu- piirit, jotka on kytketty pienempiin vertailupotentiaa-30 leihin kuin puolet syöttöpotentiaalista, komplementaari-V · siksi kuvioon 2 nähden tai päinvastoin. (Komplementaarinen tarkoittaa, että vahvistimien Ai ja A2 otot on kytketty • · ensimmäinen transistorin N13 ja jälkimmäinen transistorin P33 ohjauselektrodeihin jne.).
98016 9
Edelleen vaihtoehtoisessa suoritusmuodossa kuvion 2 piirin ensimmäinen invertoiva vahvistin voidaan korvata invertoivalla vahvistimella, kuten vahvistimella II, jota on kuvattu kuvion 1 piirissä. Tässä suoritusmuodossa tran-5 sistorin N33 ohjaus- tai hilaelektrodi on kytketty suoraan transistoreiden PII ja Nil keskinäisliitäntään, ja transistorit P23 ja N23 on poistettu.
Kuvio 3 kuvaa edullista kellosignaalien ajastusta, jotka on syötetty ohjaamaan kytkentäpiirejä. Kellosignaa-10 lit P1 ja P2 ovat edullisesti vastakkaisvaiheisia ei-pääl-lekkäisiä signaaleita.
Kuvio 4 kuvaa esimerkinomaista piiriä kuvion 3 kuvaamien kellopulssien tuottamiseksi. Tekniikan tason tuntevat ammattimiehet ymmärtänevät tämän piirin toiminnan ja 15 siksi sitä ei selitetä yksityiskohtaisesti. Riittää kun todetaan, että viivästetty signaali P1D aikaansaadaan tuottamalla viivästetty verio signaalista P1. Kuviossa 4 tämä viive toteutetaan sarjaan kytkettyjen hilapiirien (eli neljän kääntöpiirin ) ominaisviiveen välityksellä.
• * «·· * · ψ « M· *·· rl · « · » * » » i » · · 1« · * « * • « « » « » « ··♦ • « i f t
Claims (4)
1. Vertailija käsittäen: ensimmäisen ja toisen signaaliottoliittimen ensiksi 5 mainittu signaalipotentiaalin ja jälkimmäinen vertailupo- tentiaalin syöttämiseksi; kondensaattorin, jossa on ensimmäinen ja toinen liitin; ensimmäiset kytkentävälineet mainittujen ensimmäi-10 sen ja toisen signaaliottoliittimen vuorottaiseksi kytke miseksi mainitun kondensaattorin ensimmäiseen liittimeen; ensimmäisen invertoivan vahvistimen käsittäen otto-liittimen, joka on kytketty mainitun kondensaattorin toi-15 seen liittimeen, sekä antoiiittimen; toiset kytkentävälineet mainitun ensimmäisen invertoivan vahvistimen otto- ja antoliittimen vuorottaiseksi kytkemiseksi ja irtikytkemiseksi; tunnettu toisesta invertoivasta vahvistimesta, jonka otto-20 liitin on kytketty suoraan ensimmäisen invertoivan vahvistimen antoliittimeen ja jolla on antoliitin, ja joka toinen invertoiva vahvistin käsittää: . ensimmäisen transistorin, jossa on ensimmäinen ja .·. : toinen elektrodi, joiden välissä kulkee pääjohdinreitti, 25 sekä ohjauselektrodi, joka on kytketty mainitun ensimmäi- • · "I sen invertoivan vahvistimen antoliittimeen, ja I » » *·* * toisen transistorin, jossa on ensimmäinen ja toinen elektrodi, joiden välissä kulkee pääjohdinreitti, sekä oh-jauselektrodin, jolloin mainittujen ensimmäisen ja toisen • t · V : 30 transistorin pääjohdinreitit on kytketty sarjaan mainitun ensimmäisen ja toisen transistorin keskinäiskytkennän muo-dostaessa mainitun toisen invertoivan vahvistimen mainitun « t antoliittimen; ja välineet mainitun toisen invertoivan vahvistimen :iti· 35 itsenollaamiseksi, jotka välineet sisältävät kolmannet 11 98016 kytkentävälineet mainitun toisen invertoivan vahvistimen ulostulon vuorottaista kytkentää ja irtikytkentää varten mainitun toisen transistorin ohjauselektrodin kanssa, mainittujen kolmansien kytkentävälineiden ollessa ehdollis-5 tettuja kytkemään mainitun toisen invertoivan vahvistimen antoliittimen mainitun toisen transistorin ohjausliitti-meen olennaisesti samanaikaisesti sen kanssa, kun mainittu toinen kytkentäväline kytkee mainitun ensimmäisen invertoivan vahvistimen sisääntulo- ja antoliittimet.
2. Patenttivaatimuksen 1 mukainen vertailija, tunnettu siitä, että mainitut välineet mainitun toisen invertoivan vahvistimen itsenollaamiseksi sisältävät lisäksi kondensaattorin, joka on kytketty mainitun toisen transistorin ohjauselektrodin ja kiinteän potenti- 15 aalin pisteen välille.
3. Patenttivaatimuksen 2 mukainen vertailija, tunnettu siitä, että mainitut kolmannet kytkentävälineet on ehdollistettu kytkemään mainitun toisen invertoivan vahvistimen antoliitin mainitun toisen transistorin 20 ohjauselektrodiin intervalliksi sen jälkeen kun mainittu toinen kytkentäväline irrottaa mainitun ensimmäisen invertoivan vahvistimen sisääntulo- ja antoliittimet.
4. Patenttivaatimuksen 2 tai 3 mukainen vertailija, tunnettu siitä, että mainitut ensimmäinen ja toi- .···. 25 nen transistori ovat komplementaarisia johtavia transisto- • · III reita. « · « • · · • · · • · ♦ • · · • · · » · · • 1 » · 12 98016
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US36783689 | 1989-06-19 | ||
US07/367,836 US4989003A (en) | 1989-06-19 | 1989-06-19 | Autozeroed set comparator circuitry |
Publications (3)
Publication Number | Publication Date |
---|---|
FI902963A0 FI902963A0 (fi) | 1990-06-13 |
FI98016B FI98016B (fi) | 1996-12-13 |
FI98016C true FI98016C (fi) | 1997-03-25 |
Family
ID=23448834
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FI902963A FI98016C (fi) | 1989-06-19 | 1990-06-13 | Kanavatransistori-vertailupiiri |
Country Status (17)
Country | Link |
---|---|
US (1) | US4989003A (fi) |
EP (1) | EP0404476B1 (fi) |
JP (1) | JP2871809B2 (fi) |
KR (1) | KR0175299B1 (fi) |
CN (1) | CN1023534C (fi) |
AT (1) | ATE115790T1 (fi) |
AU (1) | AU633586B2 (fi) |
CA (1) | CA2019034C (fi) |
CS (1) | CS294790A3 (fi) |
DD (1) | DD295289A5 (fi) |
DE (1) | DE69015017T2 (fi) |
DK (1) | DK0404476T3 (fi) |
ES (1) | ES2064633T3 (fi) |
FI (1) | FI98016C (fi) |
MY (1) | MY105750A (fi) |
PT (1) | PT94404B (fi) |
TR (1) | TR24862A (fi) |
Families Citing this family (25)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB9014679D0 (en) * | 1990-07-02 | 1990-08-22 | Sarnoff David Res Center | Sequential successive approximation a/d converter |
US5272481A (en) * | 1991-07-02 | 1993-12-21 | David Sarnoff Research Center, Inc. | Successive approximation analog to digital converter employing plural feedback digital to analog converters |
US5600270A (en) * | 1993-06-18 | 1997-02-04 | Yozan Inc. | Computational circuit |
CN1108778A (zh) * | 1993-09-20 | 1995-09-20 | 株式会社鹰山 | 多极开关电路 |
US5471208A (en) * | 1994-05-20 | 1995-11-28 | David Sarnoff Research Center, Inc. | Reference ladder auto-calibration circuit for an analog to digital converter |
FR2722625B1 (fr) * | 1994-07-18 | 1996-10-04 | Thomson Consumer Electronics | Convertisseur a/n a comparaison multiple utilisant le principe d'interpolation |
US5572153A (en) * | 1995-03-03 | 1996-11-05 | Lucent Technologies Inc. | Low offset comparators based on current copiers |
US5760616A (en) * | 1995-09-05 | 1998-06-02 | Lucent Technologies, Inc. | Current copiers with improved accuracy |
JPH10256884A (ja) * | 1997-03-12 | 1998-09-25 | Mitsubishi Electric Corp | 電圧比較器及びa/dコンバータ |
WO1998057431A1 (de) * | 1997-06-09 | 1998-12-17 | Siemens Aktiengesellschaft | Integrierte schaltungsanordnung |
US6753705B1 (en) * | 2000-07-27 | 2004-06-22 | Sigmatel, Inc. | Edge sensitive detection circuit |
EP1393447B1 (en) * | 2001-02-09 | 2010-07-21 | Broadcom Corporation | Capacitive folding circuit for use in a folding/interpolating analog-to-digital converter |
WO2003014913A2 (en) | 2001-08-10 | 2003-02-20 | Shakti Systems, Inc. | Hybrid comparator and method |
US6573853B1 (en) * | 2002-05-24 | 2003-06-03 | Broadcom Corporation | High speed analog to digital converter |
US7019679B2 (en) * | 2002-05-31 | 2006-03-28 | Broadcom Corporation | Multiplexer with low parasitic capacitance effects |
US6972620B2 (en) | 2004-02-19 | 2005-12-06 | Optical Communication Products, Inc. | Post amplifier array integrated circuit |
EP1850039A4 (en) * | 2005-02-18 | 2011-07-20 | Nok Corp | SEALING STRUCTURE WITH SEAL |
US7773010B2 (en) * | 2006-01-31 | 2010-08-10 | Imec | A/D converter comprising a voltage comparator device |
CN101030771B (zh) * | 2006-02-28 | 2010-05-12 | 盛群半导体股份有限公司 | 一种迟滞型比较器 |
WO2010014094A1 (en) * | 2008-07-31 | 2010-02-04 | Georgia Tech Research Corporation | Multi-gigabit analog to digital converter |
US8248107B2 (en) * | 2010-03-11 | 2012-08-21 | Altera Corporation | High-speed differential comparator circuitry with accurately adjustable threshold |
US9160293B2 (en) | 2013-09-07 | 2015-10-13 | Robert C. Schober | Analog amplifiers and comparators |
DE102015002501B3 (de) * | 2015-02-27 | 2016-07-07 | Dialog Semiconductor (Uk) Limited | Anstiegsraten- und Einschaltstrom-Controller |
US11742843B2 (en) * | 2020-04-23 | 2023-08-29 | Silicon Laboratories Inc. | Apparatus for offset cancellation in comparators and associated methods |
US11764759B2 (en) | 2020-04-23 | 2023-09-19 | Silicon Laboratories Inc. | Apparatus for offset cancellation in comparators and associated methods |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5421102A (en) * | 1977-07-18 | 1979-02-17 | Toshiba Corp | Semiconductor device circuit |
JPS5544284A (en) * | 1978-09-25 | 1980-03-28 | Mitsubishi Electric Corp | Voltage comparison circuit |
JPS55118221A (en) * | 1979-03-06 | 1980-09-11 | Nec Corp | Comparison circuit |
US4262221A (en) * | 1979-03-09 | 1981-04-14 | Rca Corporation | Voltage comparator |
JPS55135418A (en) * | 1979-04-10 | 1980-10-22 | Sharp Corp | Comparator circuit |
DE3130391A1 (de) * | 1981-07-31 | 1983-02-24 | Siemens AG, 1000 Berlin und 8000 München | Monolithisch integrierbare komparatorschaltung |
JPS58170213A (ja) * | 1982-03-31 | 1983-10-06 | Toshiba Corp | 電圧比較回路 |
US4547683A (en) * | 1982-10-18 | 1985-10-15 | Intersil, Inc. | High speed charge balancing comparator |
US4598215A (en) * | 1983-11-03 | 1986-07-01 | Motorola, Inc. | Wide common mode range analog CMOS voltage comparator |
US4667180A (en) * | 1986-01-27 | 1987-05-19 | General Datacomm, Inc. | Continuous time domain analog-digital converter |
US4691189A (en) * | 1986-05-23 | 1987-09-01 | Rca Corporation | Comparator with cascaded latches |
-
1989
- 1989-06-19 US US07/367,836 patent/US4989003A/en not_active Expired - Lifetime
-
1990
- 1990-06-13 FI FI902963A patent/FI98016C/fi not_active IP Right Cessation
- 1990-06-14 CS CS902947A patent/CS294790A3/cs not_active IP Right Cessation
- 1990-06-14 TR TR90/0615A patent/TR24862A/xx unknown
- 1990-06-14 MY MYPI90000992A patent/MY105750A/en unknown
- 1990-06-14 AU AU57125/90A patent/AU633586B2/en not_active Ceased
- 1990-06-14 CA CA002019034A patent/CA2019034C/en not_active Expired - Lifetime
- 1990-06-15 KR KR1019900008784A patent/KR0175299B1/ko not_active IP Right Cessation
- 1990-06-18 EP EP90306607A patent/EP0404476B1/en not_active Expired - Lifetime
- 1990-06-18 CN CN90104908A patent/CN1023534C/zh not_active Expired - Fee Related
- 1990-06-18 DE DE69015017T patent/DE69015017T2/de not_active Expired - Fee Related
- 1990-06-18 DK DK90306607.4T patent/DK0404476T3/da active
- 1990-06-18 PT PT94404A patent/PT94404B/pt not_active IP Right Cessation
- 1990-06-18 AT AT90306607T patent/ATE115790T1/de active
- 1990-06-18 ES ES90306607T patent/ES2064633T3/es not_active Expired - Lifetime
- 1990-06-18 JP JP2161156A patent/JP2871809B2/ja not_active Expired - Fee Related
- 1990-06-18 DD DD90341736A patent/DD295289A5/de not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
DE69015017D1 (de) | 1995-01-26 |
KR0175299B1 (ko) | 1999-04-01 |
AU633586B2 (en) | 1993-02-04 |
AU5712590A (en) | 1990-12-20 |
EP0404476A2 (en) | 1990-12-27 |
CA2019034C (en) | 2000-05-23 |
ATE115790T1 (de) | 1994-12-15 |
EP0404476A3 (en) | 1991-01-23 |
TR24862A (tr) | 1992-07-01 |
CS275692B6 (en) | 1992-03-18 |
DD295289A5 (de) | 1991-10-24 |
DK0404476T3 (da) | 1995-01-23 |
MY105750A (en) | 1994-11-30 |
JPH0332109A (ja) | 1991-02-12 |
JP2871809B2 (ja) | 1999-03-17 |
PT94404B (pt) | 1997-05-28 |
ES2064633T3 (es) | 1995-02-01 |
PT94404A (pt) | 1992-02-28 |
CN1023534C (zh) | 1994-01-12 |
CS294790A3 (en) | 1992-03-18 |
EP0404476B1 (en) | 1994-12-14 |
US4989003A (en) | 1991-01-29 |
CN1050478A (zh) | 1991-04-03 |
FI902963A0 (fi) | 1990-06-13 |
KR910002139A (ko) | 1991-01-31 |
DE69015017T2 (de) | 1995-06-29 |
CA2019034A1 (en) | 1990-12-19 |
FI98016B (fi) | 1996-12-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
FI98016C (fi) | Kanavatransistori-vertailupiiri | |
US6911864B2 (en) | Circuit, including feedback, for reducing DC-offset and noise produced by an amplifier | |
US5410195A (en) | Ripple-free phase detector using two sample-and-hold circuits | |
US5644257A (en) | Sampling circuit charge management | |
US4404525A (en) | Switched capacitor gain stage with offset and switch feedthrough cancellation scheme | |
US4543534A (en) | Offset compensated switched capacitor circuits | |
US9716510B2 (en) | Comparator circuits with constant input capacitance for a column-parallel single-slope ADC | |
US3819953A (en) | Differential bucket-brigade circuit | |
US6072355A (en) | Bootstrapped CMOS sample and hold circuitry and method | |
KR0142565B1 (ko) | 전압 비교기 및 그 동작 방법 | |
US5500612A (en) | Constant impedance sampling switch for an analog to digital converter | |
US4528684A (en) | Charge-coupled device output circuit | |
JP2762868B2 (ja) | 電圧比較回路 | |
JPH098604A (ja) | スイッチドキャパシタ利得段 | |
JPH10312698A (ja) | Mosサンプル・アンド・ホールド回路 | |
US6194946B1 (en) | Method and circuit for compensating the non-linearity of capacitors | |
US5565800A (en) | Comparator circuit and method of controlling comparator circuit | |
US11647312B2 (en) | Methods and apparatus for a track and hold amplifier | |
US5148054A (en) | High accuracy MOSFET-switched sampling circuit | |
JP2666522B2 (ja) | 電荷転送装置 | |
JPH04298176A (ja) | 固体撮像装置 | |
JP2002057581A (ja) | サンプリング処理装置及びこれを用いた撮像装置 | |
JP3108281B2 (ja) | デルタシグマ型ad変換回路 | |
US4083045A (en) | Mos analog to digital converter | |
JP2597749B2 (ja) | ピークホールド回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
BB | Publication of examined application | ||
MM | Patent lapsed |
Owner name: RCA LICENSING CORPORATION |