DE3139069A1 - Verfahren zum herstellen von strukturierten schichten auf der oberflaeche eines halbleiterkoerpers - Google Patents
Verfahren zum herstellen von strukturierten schichten auf der oberflaeche eines halbleiterkoerpersInfo
- Publication number
- DE3139069A1 DE3139069A1 DE19813139069 DE3139069A DE3139069A1 DE 3139069 A1 DE3139069 A1 DE 3139069A1 DE 19813139069 DE19813139069 DE 19813139069 DE 3139069 A DE3139069 A DE 3139069A DE 3139069 A1 DE3139069 A1 DE 3139069A1
- Authority
- DE
- Germany
- Prior art keywords
- layer
- semiconductor
- carbon
- mask
- semiconductor surface
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 50
- 238000000034 method Methods 0.000 title claims description 22
- 229910052751 metal Inorganic materials 0.000 claims abstract description 30
- 239000002184 metal Substances 0.000 claims abstract description 30
- 239000004071 soot Substances 0.000 claims abstract description 22
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 claims abstract description 13
- 229910052799 carbon Inorganic materials 0.000 claims abstract description 13
- 239000000463 material Substances 0.000 claims abstract description 6
- 238000004519 manufacturing process Methods 0.000 claims description 13
- CSCPPACGZOOCGX-UHFFFAOYSA-N Acetone Chemical compound CC(C)=O CSCPPACGZOOCGX-UHFFFAOYSA-N 0.000 claims description 6
- 229910052782 aluminium Inorganic materials 0.000 claims description 4
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 claims description 4
- 150000002430 hydrocarbons Chemical class 0.000 claims description 3
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 3
- 238000002485 combustion reaction Methods 0.000 claims description 2
- 229910021421 monocrystalline silicon Inorganic materials 0.000 claims description 2
- 229920002120 photoresistant polymer Polymers 0.000 description 6
- 230000005291 magnetic effect Effects 0.000 description 4
- UHOVQNZJYSORNB-UHFFFAOYSA-N Benzene Chemical compound C1=CC=CC=C1 UHOVQNZJYSORNB-UHFFFAOYSA-N 0.000 description 3
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 3
- 230000000873 masking effect Effects 0.000 description 3
- 229910052710 silicon Inorganic materials 0.000 description 3
- 239000010703 silicon Substances 0.000 description 3
- 238000007740 vapor deposition Methods 0.000 description 3
- 239000003302 ferromagnetic material Substances 0.000 description 2
- 239000002904 solvent Substances 0.000 description 2
- 239000000126 substance Substances 0.000 description 2
- 229910003481 amorphous carbon Inorganic materials 0.000 description 1
- 238000004140 cleaning Methods 0.000 description 1
- 230000001427 coherent effect Effects 0.000 description 1
- 238000005530 etching Methods 0.000 description 1
- 230000008020 evaporation Effects 0.000 description 1
- 238000001704 evaporation Methods 0.000 description 1
- 230000005294 ferromagnetic effect Effects 0.000 description 1
- 229930195733 hydrocarbon Natural products 0.000 description 1
- 229910001092 metal group alloy Inorganic materials 0.000 description 1
- 238000005019 vapor deposition process Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10F—INORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
- H10F71/00—Manufacture or treatment of devices covered by this subclass
- H10F71/121—The active layers comprising only Group IV materials
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/027—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
- H01L21/033—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02E—REDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
- Y02E10/00—Energy generation through renewable energy sources
- Y02E10/50—Photovoltaic [PV] energy
- Y02E10/547—Monocrystalline silicon PV cells
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02P—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
- Y02P70/00—Climate change mitigation technologies in the production process for final industrial or consumer products
- Y02P70/50—Manufacturing or production processes characterised by the final manufactured product
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Inorganic Chemistry (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Photovoltaic Devices (AREA)
Description
- Verfahren zum Herstellen von strukturierten Schichten auf
- der Oberfläche eines Halbleiterkörpers Die Erfindung betrifft ein Verfahren zum Herstellen von strukturierten Schichten auf der Oberfläche eines Halbleiterkörpers, bei dem auf die Halbleiteroberfläche eine Maske aufgebracht, danach die Halbleiteroberfläche mit einer Schicht bedeckt wird und schließlich die Maske zusammen mit den darauf befindlichen Teilen der Schicht wieder entfernt wird.
- Es ist ein Verfahren bekannt, bei dem eine Photolackschicht auf die Oberfläche eines Halbleiterkörpers aufgebracht wird. Diese Photolackschicht wird mit Hilfe der bekannten photolithographischen Belichtungs- und Entwicklungstechnik strukturiert. Sodann wird auf die Halbleiteroberfläche beispielsweise eine Metallschicht aufgebracht, die in den Öffnungen der Photolackschicht auf der Halbleiteroberfläche gut haftet. Die auf der Photolackschicht befindlichen Teile der Metallschicht werden zusammen mit der Photolackschicht in einem chemischen Lösungsmittel wieder abgetragen.
- Das bekannte Verfahren hat den Nachteil, daß ein aufwendiger Belichtungs- und Entwicklungsprozeß notwendig ist und daß die entwickelte Photolackschicht in einem aggressiven Lösungsmittel zusammen mit den darauf befindlichen Teilen der Metallschicht wieder entfernt werden muß.
- Ferner ist beispielsweise bei der Herstellung von Siliziumsolarzellen ein Verfahren bekannt, bei dem eine Negativ-Metallmaske auf die Halbleiterscheibe aufgelegt und die Leitbahnstruktur für die Solarzelle durch diese Maske hindurch auf die Halbleiteroerfläche aufgedampft wird. Dieses Verfahren hat den Nachteil, daß die Masken für den Aufdampfvorgang an der Halbleiteroberfläche befestigt werden müssen. Dies geschieht beispielsweise mit Hilfe von Magneten, die auf der Rückseite der Halbleiterscheibe angeordnet werden, so daß durch das Halbleitermaterial hindurch ein Magnetschluß zustande kommt. Diese Magnete müssen mit in den Aufdampfraum eingebracht werden und nehmen dort einen erheblichen Raumbedarf in Anspruch. Außerdem stört das große Gewicht der Magnete. Dieses Verfahren macht es erforderlich, daß das Maskenmaterial aus ferromagnetischem Stoff besteht. Die Masken selbst sind nur begrenzt wiederverwendbar, da die schmalen Maskenöffnungen nach wenigen Aufdampfprozessen zugewachsen sind. Durch die Negativ-Metallmasken ist auch der Gestaltungsspielraum für die Leitbahnstrukturen begrenzt. Daher verlaufen bei Siliziumsolarzellen die stromabführenden Leitbahnen im wesentlichen parallel zueinander, während zusätzliche Querleitbahnen technisch nicht realisiert werden können.
- Der Erfindung liegt die Aufgabe zugrunde, ein Verfahren zum Herstellen von strukturierten Schichten auf der Oberfläche eines Halbleiterkörpers anzugeben, das sehr einfach und kostengünstig ist. Der Gestaltungsspielraum für Leitbahnstrukturen soll gegenüber den Möglichkeiten bei der Verwendung von Negativ-Metallmasken erweitert werden. Diese Aufgabe wird bei einem Verfahren der eingangs erwähnten Art erfindungsgemäß dadurch gelöst, daß die aufgebrachte Schicht im wesentlichen aus Kohlenstoff besteht.
- Die genannte Schicht besteht vorzugsweise aus amorphem, auf der Halbleiteroberfläche schlecht haftendem Kohlenstoff, der daher auch wieder leicht entfernt werden kann. Die Kohlenstoffschicht läßt sich einerseits leicht herstellen, beispielsweise durch die Verbrennung von Kohlenwasserstoffen, und kann zum anderen leicht abgeblasen oder abgewaschen werden. So hat sich gezeigt, daß die Kohlenstoffschicht mit Druckluft abgeblasen werden kann. Die Kohlenstoffschicht läßt sich sehr vorteilhaft auch im Aceton-Ultraschallbad entfernen.
- Bei dem erfindungsgemäßen Verfahren werden die Leitbahnsysteme von Solarzellen oder anderen Halbleiterbauelementen in Aufdampfanlagen aufgebracht, wobei die früher erforderliche Halterung der Masken mit Hilfe von Magneten entfällt, da nunmehr die auf der Halbleiteroberfläche befindliche Rußschicht als Negativ-Maske dient.
- Die Rußschicht-Maske selbst wird unter Verwendung einer Positiv-Metallmaske hergestellt. Diese Positiv-Metallmaske wird vorzugsweise durch Ätzen erzeugt. Da diese Maske mit der herzustellenden Leitbahnstruktur übereinstimmt, ist die Gestaltungsfreiheit nunmehr erheblich erweitert.
- Durch die zusammenhängende Leitbahngeometrie sind beispielsweise auch gitterförmige Strukturen realisierbar.
- Da die Rußschicht auf der Positiv-Maske ebenfalls schlecht haftet, kann die Positiv-Maske nach einer kurzen Säuberung nahezu unbegrenzt wiederverwendet werden.
- Das erfindungsgemäße Verfahren eignet sich insbesondere zur Herstellung von Solarzellen, die aus einkristallinem oder polykristallinem Silizium oder aus anderen Halbl#eitermaterialien bestehen.
- Die Erfindung und ihre weitere vorteilhafte Ausgestaltung soll nachstehend noch anhand eines Ausführungsbeispieles näher erläutert werden.
- Die Schnittdarstellungen in den Figuren la bis le zeigen verschiedene Fertigungsstadien zur Vorderseiten-Kontaktierung einer Solarzelle.
- In Figur 2 ist in einer perspektivischen Anschicht die Solarzelle in dem Fertigungsstadium dargestellt, wo eine Oberflächenseite des Halbleiterkörpers mit einer Metallmaske und einer Rußschicht bedeckt ist.
- Gemäß Figur la wird eine Halbleiterscheibe 1, die beispielsweise aus polykristallinem Silizium besteht und einen p/n-Übergang 8 enthält, mit ihrem Rückseiten-Kontakt 9 auf eine Magnetplatte 2 aufgelegt. Auf die Vorderseite der Halbleiterscheibe 1 wird eine Positiv-Metallmaske 3 aufgelegt, die der herzustellenden Leitbahnstruktur entspricht. Der herzustellende Vorderseitenkontakt soll eine optimale Stromabführung ermöglichen und gleichzeitig einen möglichst geringen Teil der für den Lichteinfall vorgesehenen Oberflächenseite der Halbleiterscheibe bedecken. Diese Positiv-Metallmaske 3 besteht aus ferromagnetischem Material, so daß sie durch das von der Magnetplatte 2 ausgehende Magnetfeld gegen die Halbleiteroberfläche gepresst wird.
- Nach Figur lb wird die mit der Positiv-Metallmaske 3 versehene Oberflächenseite der Halbleiteranordnung mit einer Schicht 4 bedeckt, die im wesentlichen aus amorphem Kohlenstoff und damit aus Ruß besteht. Diese Schicht 4 wird beispielsweise dadurch gewonnen, daß unter Rußerzeugung kohlenwasserstoffhaltige Stoffe verbrannt werden. Hierfür eignet sich z. B. die Verbrennung von Benzol. Die Rußschicht hat beispielsweise eine Dicke von wenigen um. Nach der Berußung der Halbleiteroberfläche wird der Magnet 2 und die Positiv-Maske 3 von der Halbleiterscheibe 1 entfernt. Dadurch erhält man eine Anordnung gemäß Figur lc, bei der die Halbleiteroberfläche mit einer strukturierten Rußschicht 4 versehen ist, die dort Öffnungen 5 aufweist, wo die Leitbahnen auf der Halbleiteroberfläche verlaufen sollen. Die Rußschicht 4 ist leicht verwischbar, sodaß Berührungen der Halbleiteroberfläche möglichst zu vermeiden sind.
- Die Halbleiterscheibe gemäß der Figur lc wird in eine Bedampfungsanlage eingebracht, in der vorzugsweise gleichzeitig Metallschichten auf die mit der Rußschicht bedeckte Oberflächenseite aufgedampft werden. Die Metallschicht 6 gemäß der Figur ld kann aus elementarem Metall, aus Metallegierungen oder aus mehreren Teilschichten bestehen. Für die Herstellung von Siliziumsolarzellen eignet sich beispielsweise Aluminium als Kontaktmaterial für flach eindiffundierte, n-leitende Oberflächenzonen. Diese Aluminiumschicht 6 hat eine Dicke von ca. 1 - 10 um. Die Aluminiumschicht 6 haftet an der Halbleiteroberfläche im Bereich der Öffnungen 5 in der Rußmaske 4 sehr gut, während die restlichen Teile der Metallschicht zusammen mit der sehr schlecht an der Halbleiteroberfläche haftenden Rußschicht wieder entfernt werden. Die Rußschicht kann mit dem darauf befindlichen Metall abgewaschen, abgewischt oder - wie bereits erwähnt - mit Druckluft abgeblasen werden. Besonders leicht läßt sich die Rußschicht im Aceton-Ultraschallbad entfernen. Dabei erhält man eine saubere Halbleiteroberfläche gemäß der Figur le, auf der nur der kamm- oder gitterförmige Vorderseitenkontakt 7 verbleibt. Zur Herstellung des Rückseiten-Kontaktes 9 einer Solarzelle ist die beschriebene Rußmaskierung ebenfalls verwendbar, da dadurch Kurzschlüsse zwischen dem Vorderseiten-Kontakt und dem Rückseiten-Kontakt sicher vermieden werden.
- In der Figur 2 ist die Halbleiteranordnung noch im Fertigungsstadium der Figur lb perspektivisch dargestellt. Auf der Halbleiterscheibe 1 befindet sich eine gitterförmige Positiv-Metallmaske 3, deren Form identisch ist mit der herzustellenden Leitbahnstruktur. Im oberen Teil der Darstellung ist noch die Rußschicht 4 gepunktet angedeutet. Die ferromagnetische Metallmaske 3 wird mit Hilfe des Magneten 2 fest gegen die Halbleiteroberfläche gepresst, so daß unerwünschte Verschiebungen der Metallmaske sicher vermieden werden.
- Die Anwendung des erfindungsgemäßen Maskierungsprinzips auf großflächige Halbleiterbauelemente anderer Art ist nicht ausgeschlossen. Dies gilt insbesondere für Leistungstransistoren oder andere Leistungsbauelemente mit großflächigen und strukturierten Metallanschluß elektroden. Das Verfahren ist äußerst kostengünstig und eignet sich auch sehr gut für eine vollautomatische Fertigung Ferner können die durch das erfindungsgemäße Maskierungsverfahren hergestellten Metallschichten nicht nur aufgedampft, sondern auch galvanisch oder stromlos oder durch ähnliche Verfahren abgeschieden werden.
- Leerseite
Claims (9)
- Patentansprüche Verfahren zum Herstellen von strukturierten Schichten auf der Oberfläche eines Halbleiterkörpers (1), bei dem auf die Halbleiteroberfläche eine Maske (3) aufgebracht, danach die-Halbleiteroberfläche mit einer Schicht (4) bedeckt wird und schließlich die Maske zusammen mit den darauf befindlichen Teilen der Schicht wieder entfernt wird, dadurch gekennzeichnet, daß die aufgebrachte Schicht (4) im wesentlichen aus Kohlenstoff besteht.
- 2) Verfahren nach Anspruch 1, dadurch gekennzeichnet, daß die Schicht (4) im wesentlichen aus amorphem, auf der Halbleiteroberfläche schlecht haftendem Kohlenstoff besteht.
- 3) Verfahren nach Anspruch 1 oder 2, dadurch gekennzeichnet, daß auf eine Oberflächenseite eines Halbleiterkörpers (1) eine Positiv-Metallmaske (3) aufgelegt wird, daß danach diese Oberflächenseite mit einer im wesentlichen aus Kohlenstoff bestehenden Schicht (4) bedeckt wird, daß die Metallmaske wieder entfernt wird, daß danach die mit der strukurierten Kohlenstoff-Schicht (4) maskierte Halbleiteroberfläche mit einer Metallschicht (6) bedeckt wird, die an Halbleiteroberfläche fest haftet und von den übrigen Teilen der Oberfläche zusammen mit der schlecht haftenden Kohlenstoff-Schicht (4) wieder entfernt wird.
- 4) Verfahren nach einem der vorangehenden Ansprüche, dadurch gekennzeichnet, daß die im wesentlichen aus Kohlenstoff bestehende Schicht (4) durch die Verbrennung von Kohlenwasserstoff-Verbindungen gewonnen wird.
- 5) Verwendung des Verfahrens nach einem der vorangehenden Ansprüche zur Herstellung von Solarzellen.
- 6) Verwendung des Verfahrens nach einem der Ansprüche 1 bis 4 zum Herstellen des strukturierten Kontaktes auf der Oberfläche einer eine Solarzelle bildenden Halbleiterscheibe aus einkristallinem oder polykristallinem Silizium.
- 7) Verfahren nach einem der vorangehenden Ansprüche, dadurch gekennzeichnet, daß die durch Verbrennung von Kohlewasserstoff-Verbindungen gewonnene, im wesentlichen aus Kohlenstoff bestehende Rußschicht (4) auf der Halbleiteroberfläche zusammen mit der darauf befindlichen Metallschicht (6) abgeblasen, abgewaschen oder abgewischt wird.
- 8) Verfahren nach Anspruch 7, dadurch gekennzeichnet, daß die Rußschicht (4) in einem Aceton enthaltenden Ultraschallbad entfernt wird.
- 9) Verfahren nach einem der vorangehenden Ansprüche, dadurch gekennzeichnet, daß die Metallschicht (6) aus Aluminium besteht.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE19813139069 DE3139069A1 (de) | 1981-10-01 | 1981-10-01 | Verfahren zum herstellen von strukturierten schichten auf der oberflaeche eines halbleiterkoerpers |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE19813139069 DE3139069A1 (de) | 1981-10-01 | 1981-10-01 | Verfahren zum herstellen von strukturierten schichten auf der oberflaeche eines halbleiterkoerpers |
Publications (1)
Publication Number | Publication Date |
---|---|
DE3139069A1 true DE3139069A1 (de) | 1983-04-14 |
Family
ID=6143159
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE19813139069 Withdrawn DE3139069A1 (de) | 1981-10-01 | 1981-10-01 | Verfahren zum herstellen von strukturierten schichten auf der oberflaeche eines halbleiterkoerpers |
Country Status (1)
Country | Link |
---|---|
DE (1) | DE3139069A1 (de) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2855530A3 (fr) * | 2003-05-28 | 2004-12-03 | Tecmachine | Procede de masquage par pochoir pour la realisation de depots sous vide sur un substrat |
DE102005030466A1 (de) * | 2005-06-28 | 2007-01-04 | Infineon Technologies Ag | Halbleiterwafer mit Verdrahtungsstruktur und Halbleiterbauelement sowie Verfahren zur Herstellung derselben |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE1521287B (de) * | Hitachi Ltd., Tokio | Verfahren zum Kontaktieren von Halbleiterunterlagen durch Aufdampfen von Metall unter Verwendung einer lichtempfindlichen Schicht als Maske | ||
DE631002C (de) * | 1931-11-21 | 1936-06-11 | Siemens & Halske Akt Ges | Verfahren zur Herstellung von rasterartigen Elektroden auf einer isolierenden Unterlage fuer lichtempfindliche Zellen |
US3088852A (en) * | 1959-10-20 | 1963-05-07 | Texas Instruments Inc | Masking and fabrication technique |
GB1092740A (en) * | 1966-07-15 | 1967-11-29 | Standard Telephones Cables Ltd | A method of masking the surface of a substrate |
CH489910A (de) * | 1968-05-07 | 1970-04-30 | Siemens Ag | Verfahren zum Herstellen von Mikro-Germaniumplanartransistoren für hohe Frequenzen |
DE2247579B2 (de) * | 1972-09-28 | 1978-08-17 | Licentia Patent-Verwaltungs-Gmbh, 6000 Frankfurt | Verfahren zum Befestigen von Aufdampfmasken auf Halbleiterscheiben für Solarzellen |
DE2945450A1 (de) * | 1979-11-10 | 1981-05-14 | Licentia Patent-Verwaltungs-Gmbh, 6000 Frankfurt | Verfahren zum herstellen von elektrischen kontakten an solarzellen |
DE3041839A1 (de) * | 1979-11-09 | 1981-05-27 | Japan Electronic Industry Development Association, Tokyo | Verfahren zur bildung eines fuennfilmschemas |
-
1981
- 1981-10-01 DE DE19813139069 patent/DE3139069A1/de not_active Withdrawn
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE1521287B (de) * | Hitachi Ltd., Tokio | Verfahren zum Kontaktieren von Halbleiterunterlagen durch Aufdampfen von Metall unter Verwendung einer lichtempfindlichen Schicht als Maske | ||
DE631002C (de) * | 1931-11-21 | 1936-06-11 | Siemens & Halske Akt Ges | Verfahren zur Herstellung von rasterartigen Elektroden auf einer isolierenden Unterlage fuer lichtempfindliche Zellen |
US3088852A (en) * | 1959-10-20 | 1963-05-07 | Texas Instruments Inc | Masking and fabrication technique |
GB1092740A (en) * | 1966-07-15 | 1967-11-29 | Standard Telephones Cables Ltd | A method of masking the surface of a substrate |
CH489910A (de) * | 1968-05-07 | 1970-04-30 | Siemens Ag | Verfahren zum Herstellen von Mikro-Germaniumplanartransistoren für hohe Frequenzen |
DE2247579B2 (de) * | 1972-09-28 | 1978-08-17 | Licentia Patent-Verwaltungs-Gmbh, 6000 Frankfurt | Verfahren zum Befestigen von Aufdampfmasken auf Halbleiterscheiben für Solarzellen |
DE3041839A1 (de) * | 1979-11-09 | 1981-05-27 | Japan Electronic Industry Development Association, Tokyo | Verfahren zur bildung eines fuennfilmschemas |
DE2945450A1 (de) * | 1979-11-10 | 1981-05-14 | Licentia Patent-Verwaltungs-Gmbh, 6000 Frankfurt | Verfahren zum herstellen von elektrischen kontakten an solarzellen |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2855530A3 (fr) * | 2003-05-28 | 2004-12-03 | Tecmachine | Procede de masquage par pochoir pour la realisation de depots sous vide sur un substrat |
DE102005030466A1 (de) * | 2005-06-28 | 2007-01-04 | Infineon Technologies Ag | Halbleiterwafer mit Verdrahtungsstruktur und Halbleiterbauelement sowie Verfahren zur Herstellung derselben |
US7344936B2 (en) | 2005-06-28 | 2008-03-18 | Infineon Technologies Ag | Semiconductor wafer with a wiring structure, a semiconductor component, and methods for their production |
DE102005030466B4 (de) * | 2005-06-28 | 2012-10-25 | Infineon Technologies Ag | Halbleiterwafer mit Verdrahtungsstrukturen und Halbleiterbauelement sowie Verfahren zur Herstellung desselben |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE2460988C2 (de) | Verfahren zum Niederschlagen eines Musters aus einem dünnen Film auf einem anorganischen Substrat | |
EP0254103B1 (de) | Mikrofilterfolie aus anorganischem Material, insbesondere Metall, und Verfahren zu seiner Herstellung | |
DE2424338C2 (de) | Verfahren zum Aufbringen von Mustern dünner Filme auf einem Substrat | |
EP0002795B1 (de) | Verfahren zum Erzeugen von Masken für lithographische Prozesse unter Verwendung von Photolack | |
DE19525745B4 (de) | Verfahren zur Bildung eines Abdeckungsmusters | |
DE2624832C3 (de) | Verfahren zum Herstellen von Lackmustern | |
DE2448535C2 (de) | Verfahren zum Niederschlagen dünner leitfähiger Filme auf einem anorganischen Substrat | |
DE3940087A1 (de) | Verfahren zur herstellung eines gemusterten gegenstands und danach hergestellter gegenstand | |
DE4230338B4 (de) | Verfahren zur Herstellung von Solarzellen aus amorphem Silizium mittels Naßätzen von Löchern oder Gräben durch Rückseitenelektroden und amorphes Silizium | |
EP0526867A1 (de) | Verfahren zur Herstellung eines walzenförmigen Prägewerkzeugs | |
EP0222738A2 (de) | Verfahren zur Herstellung einer Transmissionsmaske | |
DE2425464A1 (de) | Verfahren zur herstellung von duennschicht-aperturblenden fuer korpuskularstrahlgeraete | |
EP0001038B1 (de) | Herstellung einer Siliciummaske und ihre Verwendung | |
DE3139069A1 (de) | Verfahren zum herstellen von strukturierten schichten auf der oberflaeche eines halbleiterkoerpers | |
DE2050285C3 (de) | Verfahren zum Herstellen von Siebdruckschablonen aus Metall | |
DE2102421B2 (de) | Verfahren zur Herstellung einer strukturierten metallischen Schicht auf einem keramischen Grundkörper | |
DE2401413A1 (de) | Matrize zum ausbilden eines geflechts | |
DE2015841C3 (de) | Verfahren zur Herstellung einer strukturierten, vorzugsweise metallischen Schicht auf einem Grundkörper | |
DE69219183T2 (de) | Herstellungsmethode für abgeschrägte Oberfläche mit vorbestimmter Neigung | |
DE1166935B (de) | Verfahren zum Erzeugen von Masken auf Halbleiterkoerpern | |
EP0249834A2 (de) | Herstellung von Feinstrukturen für die Halbleiterkontaktierung | |
DE3401963C2 (de) | ||
EP0957509A3 (de) | Verfahren zur Herstellung eines Bauteils, das eine mikrostrukturierte Schicht enthält | |
DE2259182A1 (de) | Verfahren zum herstellen einer matrix zur verwendung in der galvanoformung | |
DE2645081A1 (de) | Verfahren zum abloesen von schichten |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
OM8 | Search report available as to paragraph 43 lit. 1 sentence 1 patent law | ||
8139 | Disposal/non-payment of the annual fee |