[go: up one dir, main page]

CN206505923U - 一种薄膜晶体管及显示器面板 - Google Patents

一种薄膜晶体管及显示器面板 Download PDF

Info

Publication number
CN206505923U
CN206505923U CN201621191798.3U CN201621191798U CN206505923U CN 206505923 U CN206505923 U CN 206505923U CN 201621191798 U CN201621191798 U CN 201621191798U CN 206505923 U CN206505923 U CN 206505923U
Authority
CN
China
Prior art keywords
electrode
thin film
film transistor
active layer
region
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201621191798.3U
Other languages
English (en)
Inventor
陆磊
王文
郭海成
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Individual
Original Assignee
Individual
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Individual filed Critical Individual
Application granted granted Critical
Publication of CN206505923U publication Critical patent/CN206505923U/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D86/00Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/324Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/702Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof of thick-or thin-film circuits or parts thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/702Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof of thick-or thin-film circuits or parts thereof
    • H01L21/707Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof of thick-or thin-film circuits or parts thereof of thin-film circuits or parts thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/031Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/67Thin-film transistors [TFT]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/124Shapes, relative sizes or dispositions of the regions of semiconductor bodies or of junctions between the regions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/13Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
    • H10D62/149Source or drain regions of field-effect devices
    • H10D62/151Source or drain regions of field-effect devices of IGFETs 
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/17Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
    • H10D62/213Channel regions of field-effect devices
    • H10D62/221Channel regions of field-effect devices of FETs
    • H10D62/235Channel regions of field-effect devices of FETs of IGFETs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0163Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including enhancement-mode IGFETs and depletion-mode IGFETs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/02Manufacture or treatment characterised by using material-based technologies
    • H10D84/03Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
    • H10D84/038Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D86/00Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
    • H10D86/01Manufacture or treatment
    • H10D86/021Manufacture or treatment of multiple TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D86/00Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
    • H10D86/40Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D86/00Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
    • H10D86/40Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
    • H10D86/421Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs having a particular composition, shape or crystalline structure of the active layer
    • H10D86/423Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs having a particular composition, shape or crystalline structure of the active layer comprising semiconductor materials not belonging to the Group IV, e.g. InGaZnO
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D86/00Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
    • H10D86/40Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
    • H10D86/471Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs having different architectures, e.g. having both top-gate and bottom-gate TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D86/00Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
    • H10D86/40Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
    • H10D86/60Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs wherein the TFTs are in active matrices

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Thin Film Transistor (AREA)

Abstract

一种薄膜晶体管,包括:衬底和设置在所述衬底上的由金属氧化物构成的有源层,所述有源层与栅极叠层相毗邻,所述有源层部分区域上覆盖有电极,所述电极与所述有源层之间还包括绝缘层,所述有源层在所述电极覆盖下的区域分别形成源区、漏区,非所述电极覆盖下的区域形成沟道区。本实用新型还涉及具有上述薄膜晶体管的显示器面板。上述薄膜晶体管既具有传统背沟道刻蚀结构晶体管的小尺寸,又具有比传统刻蚀阻挡层结构晶体管的更优越的性能,包括低的源漏寄生电阻、更好的开态和关态性能、增强的可靠性。具有上述薄膜晶体管的显示器面板兼具高性能、高可靠性、低成本等优点,更符合显示器面板的发展趋势。

Description

一种薄膜晶体管及显示器面板
技术领域
本实用新型涉及一种金属氧化物薄膜晶体管结构,尤其是用于显示器面板中的薄膜晶体管结构。
背景技术
传统的金属氧化物薄膜晶体管通过在有源层上淀积金属来作为电极。在电极和有源层的接触界面处通常会形成肖特基势垒,使得接触界面的电阻值很高,进而增大了薄膜晶体管的寄生接触电阻,同时本征态的金属氧化物半导体通常是高电阻率的,这会带来高电阻率的源漏电阻的问题。现有的解决办法是通过对源区、漏区进行掺杂来降低源区、漏区的电阻率,但这通常以牺牲工艺稳定性和增加制备成本为代价。例如,源漏区域通过等离子处理将氢离子掺杂到源区、漏区中,但整个过程并不稳定。其他掺杂物,例如硼和磷,则需要极为昂贵的离子注入设备以及额外的激活过程。为此,在薄膜晶体管制造行业急需要一种成本低廉、制造工艺简单的方法来降低金属氧化物源漏区域的电阻率。
另一方面,背沟道刻蚀(back-channel etched BCE)结构和刻蚀阻挡层 (etch-stop ES)结构是背栅金属氧化物薄膜晶体管的两种主流结构。在传统背沟道刻蚀结构的薄膜晶体管中,暴露的沟道上界面会在刻蚀电极的时候受到损害,进而影响到器件的性能。虽然通过在沟道区上添加一层刻蚀阻挡层能避免这样的损害,但是这样不仅会增加一步额外的光刻过程、从而增加制备成本,更重要的是刻蚀阻挡层器件结构需要延长沟道长度和栅极电极的长度,这样会扩大薄膜晶体管的面积、进而极大地限制显示器的分辨率的进一步提升,背离了显示器的高分辨率发展趋势。归纳而言,背沟道刻蚀的器件结构的优势在于提供了简单的工艺过程、较低的制备成本和较小的器件尺寸,而刻蚀阻挡层的器件结构提供了更优的器件性能和改善的器件稳定性,但扩大了器件的面积,增加了制造成本。为此,金属氧化物薄膜晶体管制造业急需一种新型的薄膜晶体管结构,能够同时满足低成本、高性能、小尺寸等多重要求。
实用新型内容
本实用新型所要解决的技术问题在于克服上述现有技术之不足,首先提供一种源漏区域电阻率小,但制造成本低廉的高性能金属氧化物薄膜晶体管结构。
本实用新型提供的一种薄膜晶体管,包括:衬底和设置在所述衬底上的由金属氧化物构成的有源层;所述有源层与栅极叠层相毗邻,所述有源层部分区域上覆盖有电极,所述电极的厚度大于含氧元素的物质在所述电极中的扩散长度,所述电极与所述有源层之间还包括绝缘层,所述绝缘层在非所述电极覆盖下的部分为第一绝缘层,所述第一绝缘层的厚度小于所述含氧元素的物质在所述第一绝缘层中的扩散长度;所述有源层在所述电极覆盖下的区域分别形成源区和漏区,非所述电极覆盖下的区域形成沟道区;所述源区、所述漏区与所述沟道区相互连接,且分别位于所述沟道区的两端,所述沟道区与所述栅极叠层相毗邻,所述源区、所述漏区与所述沟道区之间的连接面自对准于所述电极在所述有源层投影面积之内的边界的铅垂面;所述源区、所述漏区的电阻率小于所述沟道区的电阻率。
所述源区、所述漏区与所述沟道区之间是通过退火形成的所述连接面,该连接面与所述电极在所述有源层投影面积之内的边界的铅垂面的间距小于所述有源层厚度的100倍。
所述沟道区与所述源区、所述漏区的电阻率比值大于1000倍。
所述电极的厚度为所述含氧元素的物质在所述电极中扩散长度的2至100 倍之间。
所述有源层的不同区域上方分别覆盖有第二绝缘层和所述第一绝缘层,所述第一绝缘层的厚度为10至3000纳米;所述第二绝缘层为氧化硅或氮氧化硅形成的绝缘层,所述第二绝缘层的厚度为10至3000纳米;所述电极是由钼、铝、铜或钛形成的电极,所述电极的厚度为10至3000纳米。
所述栅极叠层设置在所述有源层与所述衬底之间;
或者,所述有源层设置在所述栅极叠层和所述衬底之间。进一步地,所述栅极叠层包括栅极电极和栅极绝缘层,所述栅极电极的厚度小于所述含氧元素的物质在所述栅极电极中的扩散长度,所述栅极绝缘层的厚度小于所述含氧元素的物质在所述栅极绝缘层中的扩散长度。所述栅极电极是由氧化铟锡、氧化铝锌或氧化铟锌形成的电极,所述栅极电极的厚度为10至3000纳米;所述栅极绝缘层是由氧化硅或氮氧化硅形成的绝缘层,所述栅极绝缘层的厚度为10 至3000纳米。
所述源区、漏区的电阻率小于10欧姆厘米,所述沟道区的电阻率大于10 欧姆厘米。
本实用新型还提供了一种显示器面板,包括多组显示模块,所述显示模块包含上述所述的薄膜晶体管。
相对于传统的薄膜晶体管结构,本实用新型具有以下优点:首先,本方案直接通过退火在有源层中形成了源区、漏区,既保持了和背沟道刻蚀结构一样的器件尺寸,又实现了刻蚀阻挡层结构器件的高性能。同时兼顾了高性能和小尺寸的优点,非常符合目前显示器的发展趋势,特别是在增强现实、虚拟现实方面的发展应用。其次,退火减小了源漏区域的电阻率,进而降低了电极与有源层之间的寄生接触电阻,显著提升了薄膜晶体管的开态性能。同时,由于退火还保持甚至提高了沟道区的高电阻率,从而显著地降低了薄膜晶体管的关态电流。更重要的是,退火会在很大程度上消除沟道区中的缺陷密度,极大地提升器件的可靠性。自然引入的沟道区上方的第一绝缘层保护薄膜晶体管的沟道区免受外界环境的影响,器件的环境可靠性能得到进一步加强。本实用新型直接以电极覆盖部分有源层区域,通过退火来降低电极覆盖下的源区、漏区的电阻率,在省略了传统半导体工艺中的掺杂步骤和光刻步骤,节省了制备成本的同时,保证了源漏区域的低电阻率的稳定性。因此,本实用新型,兼具高性能、小尺寸、高可靠性、低成本等优点。
附图说明
图1为传统背沟道刻蚀结构背栅薄膜晶体管的剖视图
图2为传统刻蚀阻挡层结构背栅薄膜晶体管的剖视图
图3为本实用新型中薄膜晶体管结构第一种实施例的剖视图。
图4为本实用新型中薄膜晶体管结构第二种实施例的剖视图。
图5为本实用新型中薄膜晶体管结构第三种实施例的剖视图。
图6为本实用新型中薄膜晶体管结构第四种实施例的剖视图。
图7为本实用新型中显示面板中第一种显示模块结构的示意图。
图8为本实用新型中显示面板中第二种显示模块结构的示意图。
具体实施方式
参照图1,图1为传统背沟道刻蚀结构背栅薄膜晶体管的剖视图。其中,薄膜晶体管包括:衬底1a、设置在衬底1a上的有源层2a。有源层2a与衬底 1a之间还设置有栅极叠层3a。栅极叠层3a包括栅极电极31a和设置在栅极电极31a和有源层2a之间的栅极绝缘层32a。有源层2a之上覆盖有电极4a。有源层2a与电极4a相接触的区域分别形成源区21a、漏区23a,有源层2a与非电极4a相接触的区域形成沟道区22a。其中,沟道区22a与栅极叠层3a相毗邻,而源区21a、漏区23a分别位于沟道区22a的两端,并与沟道区22a相连接。在薄膜晶体管工作过程中,通过对栅极电极施加一定的电压,能够改变沟道区的电阻率,进而控制通过沟道区的电流,从而实现薄膜晶体管的开关。薄膜晶体管的关态电流很大程度上取决于沟道区的电阻率和缺陷密度,更高的电阻率和更少的缺陷密度带来更低的关态电流和更好的器件性能。薄膜晶体管的开态电流受限于源区、漏区的电阻率,更低的源区、漏区的电阻率有利于降低寄生电阻,提高开态电流。对于背沟道刻蚀结构背栅薄膜晶体管,其沟道区22a 在刻蚀电极4a的过程中会受到损害,产生大量缺陷密度,大大降低器件的性能。产生的缺陷密度包括导电类缺陷密度,其会降低沟道区22a的电阻率,从而极大了晶体管工作电流的关态电流。另一方面,本征高电阻率的源区21a、漏区 23a也会降低薄膜晶体管的开态电流。
参照图2,图2为传统刻蚀阻挡层结构背栅薄膜晶体管的剖视图。其中,薄膜晶体管包括:衬底1b、设置在衬底1b上的有源层2b。有源层2b与衬底 1b之间还设置有栅极叠层3b。栅极叠层3b包括栅极电极31b和设置在栅极电极31b和有源层2b之间的栅极绝缘层32b。在有源层2b上设置有刻蚀阻挡层5。刻蚀阻挡层5和有源层2b之上覆盖有电极4b。有源层2b与电极4b相接触的区域分别形成源区21b、漏区23b,有源层2b与非电极4b相接触的区域形成沟道区22b。其中,沟道区22b与栅极叠层3b相毗邻,而源区21b、漏区23b分别位于沟道区22b的两端,并与沟道区22b相连接。通过刻蚀阻挡层5保护沟道区22b免受电极4b刻蚀过程所带来的损害,从而避免在沟道区22b引入缺陷密度和降低电阻率。但是因为刻蚀阻挡层5的引入,沟道区22b和栅极电极31b 相应地要有所延长,以保证沟道区22b依然通过源区21b、漏区23b和电极4b 相连接。这样极大地增加了薄膜晶体管的面积,背离了薄膜晶体管小型化的发展趋势。同时,因需要额外的一步光刻步骤来图形化刻蚀阻挡层5,制备成本也会增加。同样地,在刻蚀阻挡层结构薄膜晶体管中本征高电阻率的源区21b、漏区23b也会降低薄膜晶体管的开态电流,影响器件性能。
下面结合附图及实施例详细描述本实用新型。应当理解,此处所描述的具体实施例为非限制性示例实施例,且附图示出的特征不是必须按比例绘制。所给出的示例仅旨在有利于解释本实用新型,不应被理解为对本实用新型的限定。
参照图3,图3为本实用新型中薄膜晶体管结构第一种实施例的剖视图。本实施例中薄膜晶体管采用背栅结构。其中,薄膜晶体管包括:衬底1;设置在衬底1上的有源层2;有源层2与衬底1之间还设置有栅极叠层3,栅极叠层 3则包括栅极电极31和设置在栅极电极31和有源层2之间的栅极绝缘层32;有源层2的上方覆盖有绝缘层6,绝缘层6上形成有深至有源层2的通孔,所述通孔内淀积有导体,从而由所述通孔中引出电极4,电极4分别与有源层2 的部分区域相电连接。
参照图3,衬底1包括但不限于以下材料:玻璃、聚合物衬底、柔性材料等。
参照图3,有源层2包括以下材料中的一种或多种的组合:氧化锌、氮氧化锌、氧化锡、氧化铟、氧化镓、氧化铜、氧化铋、氧化铟锌、氧化锌锡、氧化铝锡、氧化铟锡、氧化铟镓锌、氧化铟锡锌、氧化铝铟锡锌、硫化锌、钛酸钡、钛酸锶或铌酸锂。
本实用新型中,当绝缘层或导体层的厚度小于含氧元素的物质在该绝缘层或导体层中的扩散长度时,含氧元素的物质能在退火处理中透过该绝缘层或导体层进入金属氧化物有源层,从而保持、甚至提高金属氧化物的电阻率,此时该绝缘层或导体层是透氧层;当一个绝缘层或导体层的厚度大于含氧元素的物质在该绝缘层中的扩散长度时,该绝缘层或导体层能阻挡含氧元素的物质,从而降低金属氧化物的电阻率,此时该绝缘层或导体层是不透氧层。
所述含氧元素的物质包括:氧气、臭氧、一氧化二氮、水、双氧水、二氧化碳和上述物质的等离子体。
参照图3,绝缘层6的厚度小于所述含氧元素的物质在绝缘层6中的扩散长度,所述含氧元素的物质在退火处理中能够透过绝缘层6,因而绝缘层6是透氧层。绝缘层6包括以下材料中的一种或多种的组合:氧化硅、氮氧化硅,其中,所述氮氧化硅中氮化硅的比例小于20%。绝缘层6的厚度为10至3000 纳米。优选地,绝缘层6的厚度在200纳米到500纳米之间。
参照图3,电极4的厚度大于所述含氧元素的物质在电极4中的扩散长度,电极4能阻挡所述含氧元素的物质,因而电极4是不透氧层。优选地,电极4 的厚度为所述含氧元素的物质在电极4中扩散长度的2至100倍之间。电极4 包括以下材料中的一种或多种的组合:钛、钼、铝、铜、银、金、镍、钨、铬、铪、铂、铁、钛钨合金、钼铝合金、钼铜合金或铜铝合金。电极4的厚度为10 至3000纳米。优选地,电极4的厚度在200纳米到500纳米之间。
参照图3,退火处理中,电极4阻挡了所述含氧元素的物质,有源层2在电极4覆盖下的区域的电阻率得以降低,形成源区21、漏区23。降低了的源区 21、漏区23的电阻率有利于降低源区21、漏区23与电极4之间的接触电阻,从而提高薄膜晶体管的开态性能。与电极4的特性相反,退火处理中,所述含氧元素的物质能够透过绝缘层6进入有源层2,因此有源层2在非电极4覆盖下的区域的电阻率得到保持甚至提高,形成沟道区22。在沟道区22上方的绝缘层6还能提高沟道区22的电阻率、降低沟道区22的缺陷密度,从而改善薄膜晶体管的关态特性,并且绝缘层6还能保护沟道区22免受外界环境的影响,提高薄膜晶体管的稳定性和可靠性。
参照图3,本实用新型中,通过在有源层2部分区域上方覆盖电极4,继而用退火处理来降低源区21、漏区23的电阻率,同时保持、甚至提高沟道区 22的高电阻率。有源层2中的源区21、漏区23和沟道区22相互连接。其退火形成的连接面无需借助任何光刻对准工艺,而自动对准于覆盖有源层2的电极 4的边界,这类似于现有硅基场效应晶体管工艺中,掺杂形成的源区、漏区和沟道区的连接面自动对准于栅极电极边界。这种自对准通常都存在一定的偏差范围。本实用新型中,源区、漏区和沟道区的连接面自对准于电极在有源层投影面积之内的边界的铅垂面,其对准的偏差小于有源层厚度的100倍。
在本实用新型中,所述的投影面积为具体实施例中的附图所示的垂直方向的投影面积。
在本实用新型中,所述退火处理包括利用热、光、激光、微波进行加热。所述退火处理是在氧化气氛下,持续10秒至10小时,温度在100℃和600℃之间。所述氧化气氛包括:氧气、臭氧、一氧化二氮、水、二氧化碳和上述物质的等离子体。
相对于传统的通过对源区和漏区进行掺杂的方式来降低源区、漏区的电阻率,本实用新型中退火所得的源区、漏区的电阻率比掺杂所得的电阻率更低,且电极保护下的源区、漏区的低电阻率更稳定。相对于传统掺杂方式,本实用新型的工艺更简单、成本也更低。但本实用新型不限制掺杂,有源层中可以掺入以下一种或多种杂质:氢、氮、氟、硼、磷、砷、硅、铟、铝或锑。这不妨碍器件的源区、沟道区和漏区的形成。也因此,本实用新型和现有掺杂工艺完全兼容,具有高扩展性。
相对于传统薄膜晶体管的方法,本实用新型中退火处理还保证了、甚至提高了沟道区的高电阻率,从而极大地降低了薄膜晶体管的关态电流,远低于目前主流的10-13安每微米,甚至降低到极低的10-18安每微米。更重要的是,退火还在很大程度上消除了沟道区中的缺陷密度,比如,氧空位缺陷密度、金属填隙缺陷密度等,这些缺陷密度广泛地存在于金属氧化物中,被认为是降低薄膜晶体管的性能和可靠性的重要因素,但在传统的器件结构中又很难彻底地消除。因为消除了这些缺陷密度,本实用新型中所公开的薄膜晶体管结构极大地增强了薄膜晶体管的性能和长期可靠性。比如,金属氧化物薄膜晶体管的电流开关比极大地提高、甚至高于1011;常见的回滞效应引起的阈值电压漂移被抑制到0.15V之内;栅极电极上施加一定的电压时所产生的阈值电压的漂移退化消除到0V左右。其次,沟道区上方覆盖的绝缘层不仅能够像刻蚀阻挡层一样完全保护沟道区免受电极刻蚀带来的损害,还能够很好地保护薄膜晶体管免受外界环境的影响、增强薄膜晶体管的环境稳定性。比如,在80摄氏度、80%相对湿度下保存10个小时所引起的阈值电压漂移等性能退化的问题,通过本实用新型中薄膜晶体管结构可以得到大大改善。
总结来说,本实用新型相较于传统薄膜晶体管结构拥有诸多优点,包括:更简单的制造工艺,更低的制备成本,更高的工艺扩展性,更优的器件性能,可靠性和环境稳定性。
参照图4,图4为本实用新型中薄膜晶体管结构第二种实施例的剖视图。本实施例中薄膜晶体管采用顶栅结构。同样地,薄膜晶体管包括:衬底1;设置在衬底1上的有源层2;有源层2之上设置有透氧栅极电极311和设置在透氧栅极电极311和有源层2之间的透氧栅极绝缘层321;有源层2、透氧栅极绝缘层321和透氧栅极电极311的上方覆盖有绝缘层6,绝缘层6上形成有深至有源层2的通孔,所述通孔内淀积有导体,从而由所述通孔中引出电极4,电极4分别与有源层2的部分区域相电连接。
参照图4,透氧栅极电极311的厚度小于所述含氧元素的物质在栅极电极 31中的扩散长度,所述含氧元素的物质在退火处理中能够透过透氧栅极电极 311,因而透氧栅极电极311是透氧层;透氧栅极电极311包含以下材料中的一种或多种的组合:氧化锌、氧化铟锡、氧化铝锌、氧化铟铝或氧化铟锌;透氧栅极电极311的厚度为10至3000纳米。优选地,透氧栅极电极311的厚度在 200纳米到500纳米之间。
参照图4,透氧栅极绝缘层321的厚度小于所述含氧元素的物质在透氧栅极绝缘层321中的扩散长度;所述含氧元素的物质在退火处理中能够透过透氧栅极绝缘层321,因而透氧栅极绝缘层321是透氧层;透氧栅极绝缘层321包含以下材料中的一种或多种的组合:氧化硅、氮氧化硅,其中所述氮氧化硅中氮化硅的比例小于20%;透氧栅极绝缘层321的厚度为10至3000纳米。优选地,透氧栅极绝缘层321的厚度在200纳米到500纳米之间。
参照图4,本实用新型中,退火处理中,电极4阻挡了所述含氧元素的物质,有源层2在电极4覆盖下的区域的电阻率得以降低,形成源区21、漏区23。降低了的源区21、漏区23的电阻率有利于降低源区21、漏区23与电极4之间的接触电阻,从而提高薄膜晶体管的开态性能。与电极4的特性相反,绝缘层6、透氧栅极电极311和透氧栅极绝缘层321是透氧层。退火处理中,所述含氧元素的物质能够透过绝缘层6、透氧栅极电极311和透氧栅极绝缘层321进入有源层2,因而有源层2在非电极4覆盖下的区域的电阻率得到保持甚至提高,形成沟道区22。在沟道区22上方的绝缘层6还能提高沟道区22的电阻率、降低沟道区22的缺陷密度,从而改善薄膜晶体管的关态特性,并且绝缘层6还能保护沟道区22免受外界环境的影响,提高薄膜晶体管的稳定性和可靠性。
参照图5,图5为本实用新型中薄膜晶体管结构第三种实施例的剖视图。本实施例中薄膜晶体管采用背栅结构。其中,薄膜晶体管包括:衬底1;设置在衬底1上的有源层2;有源层2与衬底1之间还设置有栅极叠层3,栅极叠层 3则包括栅极电极31和设置在栅极电极31和有源层2之间的栅极绝缘层32;有源层2的不同区域上方分别覆盖有第二绝缘层61和第一绝缘层62,第二绝缘层61上形成有深至有源层2的通孔,所述通孔内淀积有导体,从而由所述通孔中引出电极4,电极4分别与有源层2的部分区域相电连接。第二绝缘层61 的投影面积与电极4的投影面积完全重叠,第一绝缘层62在电极4的投影面积之外。
参照图5,第二绝缘层61的厚度大于所述含氧元素的物质在第二绝缘层 61中的扩散长度,其能阻挡所述含氧元素的物质,因而第二绝缘层61是不透氧层;优选地,第二绝缘层61的厚度为所述含氧元素的物质在第二绝缘层61 中扩散长度的2至100倍之间。第二绝缘层61由以下材料制成:氮化硅、氮氧化硅、氧化铝、氧化铪,其中氮氧化硅中的氮化硅比例大于20%。第二绝缘层 61的厚度为10至3000纳米。优选地,第二绝缘层61的厚度在200纳米到500 纳米之间。
参照图5,本实用新型中,第一绝缘层62的厚度小于所述含氧元素的物质在第一绝缘层62中的扩散长度,所述含氧元素的物质在退火处理中能透过第一绝缘层62,因而第一绝缘层62是透氧层。第一绝缘层62包括以下材料中的一种或多种的组合:氧化硅、氮氧化硅,其中,所述氮氧化硅中氮化硅的比例小于20%。第一绝缘层62的厚度为10至3000纳米。优选地,第一绝缘层62的厚度在200纳米到500纳米之间。
参照图5,在退火处理中,电极4和第二绝缘层61共同阻挡所述含氧元素的物质,有源层2在电极4和第二绝缘层61覆盖下的区域的电阻率得以降低,形成源区21、漏区23。降低了的源区21、漏区23的电阻率有利于降低源区21、漏区23与电极4之间的接触电阻,从而提高薄膜晶体管的开态性能。与电极4 和第二绝缘层61的特性相反,在退火处理中,所述含氧元素的物质能够透过第一绝缘层62进入有源层2,因而有源层2在非电极4和第二绝缘层61覆盖下的区域的电阻率得到保持甚至提高,形成沟道区22。在沟道区22上方的第一绝缘层62还能提高沟道区22的电阻率、降低沟道区22的缺陷密度,从而改善薄膜晶体管的关态特性,并且第一绝缘层62还能保护沟道区22免受外界环境的影响,提高薄膜晶体管的稳定性和可靠性。
参照图6,图6为本实用新型中的薄膜晶体管结构第四种实施例的剖视图。本实施例中薄膜晶体管采用背栅结构。其中,薄膜晶体管包括:衬底1;设置在衬底1上的有源层2;有源层2与衬底1之间还设置有栅极叠层3,栅极叠层 3则包括栅极电极31和设置在栅极电极31和有源层2之间的栅极绝缘层32;有源层2的不同区域上方分别覆盖有第二绝缘层61和第一绝缘层62,第二绝缘层61上形成有深至有源层2的通孔,所述通孔内淀积有导体,从而由所述通孔中引出电极4,电极4分别与有源层2的部分区域相电连接。第二绝缘层61 的投影面积与电极4的投影面积完全重叠,第一绝缘层62在电极4的投影面积之外。在电极4、第二绝缘层61和第一绝缘层62之上还覆盖有第三绝缘层7。第二绝缘层61的投影面积、电极4的投影面积和第三绝缘层7的投影面积完全重叠,第一绝缘层62在电极4的投影面积之外。
参照图6,在退火处理中,第三绝缘层7、电极4和第二绝缘层61共同阻挡所述含氧元素的物质,有源层2在第三绝缘层7、电极4和第二绝缘层61覆盖下的区域的电阻率得以降低,形成源区21、漏区23。降低了的源区21、漏区23的电阻率有利于降低源区21、漏区23与电极4之间的接触电阻,从而提高薄膜晶体管的开态性能。与电极4的特性相反,退火处理中,所述含氧元素的物质能够透过第一绝缘层62进入有源层2,因而有源层2在非第三绝缘层7、电极4和第二绝缘层61覆盖下的区域的电阻率得到保持甚至提高,形成沟道区 22。在沟道区22上方的第一绝缘层62还能提高沟道区22的电阻率、降低沟道区22的缺陷密度,从而改善薄膜晶体管的关态特性,并且第一绝缘层62还能保护沟道区22免受外界环境的影响,提高薄膜晶体管的稳定性和可靠性。
参照图7,图7为本实用新型中显示面板中第一种显示模块结构的示意图,显示器面板由多个显示模块组成。显示模块中包括薄膜晶体管、中间绝缘层8、像素电极9、光电材料10和公共电极11。像素电极9与所述薄膜晶体管的电极 4通过中间绝缘层8上的通孔相电连接。光电材料10包括但不限于:液晶、发光二极管、有机发光二极管、量子点发光二极管。在本实施例的显示面板中,所述薄膜晶体管为图3所述薄膜晶体管。所述薄膜晶体管还可以用于构成电路,比如显示面板中的驱动电路。
参照图8,图8为本实用新型中显示面板中第二种显示模块结构的示意图,显示器面板由多个显示模块组成。显示模块中包括薄膜晶体管、中间绝缘层8、像素电极9、光电材料10和公共电极11。像素电极9与所述薄膜晶体管的电极 4通过中间绝缘层8上的通孔相电连接。在本实施例的显示面板中,所述薄膜晶体管为图6所述薄膜晶体管。所述薄膜晶体管还可以用于构成电路,比如显示面板中的驱动电路。
最后应当说明的是,以上实施例仅为本实用新型的较佳实施例而已,而非对本实用新型保护范围的限制,本领域的普通技术人员应当理解,凡在本实用新型的精神和原则之内所作的任何修改、等同替换或改进等,均应包含在本实用新型的保护范围之内。

Claims (11)

1.一种薄膜晶体管,其特征在于,包括:衬底和设置在所述衬底上的由金属氧化物构成的有源层;所述有源层与栅极叠层相毗邻,所述有源层部分区域上覆盖有电极,所述电极的厚度大于含氧元素的物质在所述电极中的扩散长度,所述电极与所述有源层之间还包括绝缘层,所述绝缘层在非所述电极覆盖下的部分为第一绝缘层,所述第一绝缘层的厚度小于所述含氧元素的物质在所述第一绝缘层中的扩散长度;所述有源层在所述电极覆盖下的区域分别形成源区和漏区,非所述电极覆盖下的区域形成沟道区;所述源区、所述漏区与所述沟道区相互连接,且分别位于所述沟道区的两端,所述沟道区与所述栅极叠层相毗邻,所述源区、所述漏区与所述沟道区之间的连接面自对准于所述电极在所述有源层投影面积之内的边界的铅垂面;所述源区、所述漏区的电阻率小于所述沟道区的电阻率。
2.根据权利要求1所述的一种薄膜晶体管,其特征在于,所述源区、所述漏区与所述沟道区之间是通过退火形成的所述连接面,该连接面与所述电极在所述有源层投影面积之内的边界的铅垂面的间距小于所述有源层厚度的100倍。
3.根据权利要求1所述的一种薄膜晶体管,其特征在于,所述沟道区与所述源区、所述漏区的电阻率比值大于1000倍。
4.根据权利要求1所述的一种薄膜晶体管,其特征在于,所述电极的厚度为所述含氧元素的物质在所述电极中扩散长度的2至100倍之间。
5.根据权利要求1所述的一种薄膜晶体管,其特征在于,所述有源层的不同区域上方分别覆盖有第二绝缘层和所述第一绝缘层,所述第一绝缘层的厚度为10至3000纳米;所述第二绝缘层为氧化硅或氮氧化硅形成的绝缘层,所述第二绝缘层的厚度为10至3000纳米;所述电极是由钼、铝、铜或钛形成的电极,所述电极的厚度为10至3000纳米。
6.根据权利要求1所述的一种薄膜晶体管,其特征在于,所述栅极叠层设置在所述有源层与所述衬底之间。
7.根据权利要求1所述的一种薄膜晶体管,其特征在于,所述有源层设置在所述栅极叠层和所述衬底之间。
8.根据权利要求7所述的一种薄膜晶体管,其特征在于,所述栅极叠层包括栅极电极和栅极绝缘层,所述栅极电极的厚度小于所述含氧元素的物质在所述栅极电极中的扩散长度,所述栅极绝缘层的厚度小于所述含氧元素的物质在所述栅极绝缘层中的扩散长度。
9.根据权利要求8所述的一种薄膜晶体管,其特征在于,所述栅极电极是由氧化铟锡、氧化铝锌或氧化铟锌形成的电极,所述栅极电极的厚度为10至3000纳米;所述栅极绝缘层是由氧化硅或氮氧化硅形成的绝缘层,所述栅极绝缘层的厚度为10至3000纳米。
10.根据权利要求1所述的一种薄膜晶体管,其特征在于,所述源区、漏区的电阻率小于10欧姆厘米,所述沟道区的电阻率大于10欧姆厘米。
11.一种显示器面板,包括多组显示模块,其特征在于,所述显示模块包含权利要求1至10任一项所述的薄膜晶体管。
CN201621191798.3U 2015-10-29 2016-10-28 一种薄膜晶体管及显示器面板 Expired - Fee Related CN206505923U (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US201562285436P 2015-10-29 2015-10-29
US62/285,436 2015-10-29

Publications (1)

Publication Number Publication Date
CN206505923U true CN206505923U (zh) 2017-09-19

Family

ID=57956711

Family Applications (6)

Application Number Title Priority Date Filing Date
CN201610964470.9A Expired - Fee Related CN106449763B (zh) 2015-10-29 2016-10-28 一种薄膜晶体管及制造方法和显示器面板
CN201610967201.8A Expired - Fee Related CN106384735B (zh) 2015-10-29 2016-10-28 一种显示器面板及制造方法
CN201610967203.7A Expired - Fee Related CN106449732B (zh) 2015-10-29 2016-10-28 一种薄膜晶体管及制造方法和显示器面板
CN201610964428.7A Expired - Fee Related CN106409841B (zh) 2015-10-29 2016-10-28 一种电路结构及制作方法和显示器面板
CN201621191798.3U Expired - Fee Related CN206505923U (zh) 2015-10-29 2016-10-28 一种薄膜晶体管及显示器面板
CN201610967204.1A Expired - Fee Related CN106486499B (zh) 2015-10-29 2016-10-28 一种电路结构及制造方法和显示器面板

Family Applications Before (4)

Application Number Title Priority Date Filing Date
CN201610964470.9A Expired - Fee Related CN106449763B (zh) 2015-10-29 2016-10-28 一种薄膜晶体管及制造方法和显示器面板
CN201610967201.8A Expired - Fee Related CN106384735B (zh) 2015-10-29 2016-10-28 一种显示器面板及制造方法
CN201610967203.7A Expired - Fee Related CN106449732B (zh) 2015-10-29 2016-10-28 一种薄膜晶体管及制造方法和显示器面板
CN201610964428.7A Expired - Fee Related CN106409841B (zh) 2015-10-29 2016-10-28 一种电路结构及制作方法和显示器面板

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN201610967204.1A Expired - Fee Related CN106486499B (zh) 2015-10-29 2016-10-28 一种电路结构及制造方法和显示器面板

Country Status (2)

Country Link
CN (6) CN106449763B (zh)
WO (5) WO2017071658A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113745156A (zh) * 2021-08-23 2021-12-03 Tcl华星光电技术有限公司 显示面板及其制备方法

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107425049A (zh) * 2017-05-23 2017-12-01 华南理工大学 一种类岛状电子传输的薄膜晶体管及制备方法
CN107546259A (zh) * 2017-09-06 2018-01-05 深圳市华星光电技术有限公司 Igzo薄膜晶体管及其制作方法
CN109273352B (zh) * 2018-10-25 2021-03-30 山东大学 一种高性能多元非晶金属氧化物薄膜晶体管的制备方法
CN109817723B (zh) * 2019-01-24 2022-07-05 北京京东方技术开发有限公司 一种薄膜晶体管及其制备方法、阵列基板和显示装置
CN110161761A (zh) * 2019-05-10 2019-08-23 香港科技大学 液晶显示面板及其制作方法以及显示设备
CN112802904A (zh) * 2020-12-29 2021-05-14 重庆先进光电显示技术研究院 薄膜晶体管器件的制作方法、薄膜晶体管器件及显示装置
CN113707724B (zh) * 2021-07-14 2024-03-26 山东师范大学 一种氧化物薄膜晶体管及其制备方法与应用
CN113555410A (zh) * 2021-07-22 2021-10-26 京东方科技集团股份有限公司 显示基板及显示装置

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1155095A (zh) * 1989-11-29 1997-07-23 纳幕尔杜邦公司 电-光调制器
JP2000311992A (ja) * 1999-04-26 2000-11-07 Toshiba Corp 不揮発性半導体記憶装置およびその製造方法
US6531365B2 (en) * 2001-06-22 2003-03-11 International Business Machines Corporation Anti-spacer structure for self-aligned independent gate implantation
KR100845557B1 (ko) * 2002-02-20 2008-07-10 삼성전자주식회사 액티브 매트릭스형 유기전계발광 표시장치 및 그 제조방법
KR100659759B1 (ko) * 2004-10-06 2006-12-19 삼성에스디아이 주식회사 바텀 게이트형 박막트랜지스터, 그를 구비하는평판표시장치 및 박막트랜지스터의 제조방법
US8222646B2 (en) * 2005-07-08 2012-07-17 The Hong Kong University Of Science And Technology Thin-film transistors with metal source and drain and methods of fabrication
KR101236427B1 (ko) * 2006-05-10 2013-02-22 삼성디스플레이 주식회사 박막 트랜지스터용 게이트 절연막의 제조방법 및 이를이용한 박막 트랜지스터의 제조방법
JP5127183B2 (ja) * 2006-08-23 2013-01-23 キヤノン株式会社 アモルファス酸化物半導体膜を用いた薄膜トランジスタの製造方法
CN101217112A (zh) * 2007-01-04 2008-07-09 中国科学院微电子研究所 一种纳米尺度W/TiN复合难熔金属栅制备方法
JP5213422B2 (ja) * 2007-12-04 2013-06-19 キヤノン株式会社 絶縁層を有する酸化物半導体素子およびそれを用いた表示装置
KR101490112B1 (ko) * 2008-03-28 2015-02-05 삼성전자주식회사 인버터 및 그를 포함하는 논리회로
JP5331382B2 (ja) * 2008-05-30 2013-10-30 富士フイルム株式会社 半導体素子の製造方法
KR100958006B1 (ko) * 2008-06-18 2010-05-17 삼성모바일디스플레이주식회사 박막 트랜지스터, 그의 제조 방법 및 박막 트랜지스터를구비하는 평판 표시 장치
US8492756B2 (en) * 2009-01-23 2013-07-23 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
CN101478005B (zh) * 2009-02-13 2010-06-09 北京大学深圳研究生院 一种金属氧化物薄膜晶体管及其制作方法
KR101608887B1 (ko) * 2009-04-17 2016-04-05 삼성전자주식회사 인버터와 그 제조방법 및 인버터를 포함하는 논리회로
WO2011034012A1 (en) * 2009-09-16 2011-03-24 Semiconductor Energy Laboratory Co., Ltd. Logic circuit, light emitting device, semiconductor device, and electronic device
WO2011039853A1 (ja) * 2009-09-30 2011-04-07 キヤノン株式会社 薄膜トランジスタ
KR20110093113A (ko) * 2010-02-11 2011-08-18 삼성전자주식회사 박막 트랜지스터 기판 및 이의 제조 방법
US9093539B2 (en) * 2011-05-13 2015-07-28 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
CN102646683B (zh) * 2012-02-02 2014-09-24 京东方科技集团股份有限公司 一种阵列基板及其制造方法
CN102683423A (zh) * 2012-05-08 2012-09-19 东莞彩显有机发光科技有限公司 一种顶栅结构金属氧化物薄膜晶体管及其制作方法
CN104934481B (zh) * 2014-03-21 2017-10-13 北京大学深圳研究生院 一种薄膜晶体管及其制备方法
CN104157699B (zh) * 2014-08-06 2019-02-01 北京大学深圳研究生院 一种背沟道刻蚀型薄膜晶体管及其制备方法
CN104851809A (zh) * 2015-04-09 2015-08-19 信利(惠州)智能显示有限公司 薄膜晶体管及其制作方法、以及阵列基板与显示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113745156A (zh) * 2021-08-23 2021-12-03 Tcl华星光电技术有限公司 显示面板及其制备方法

Also Published As

Publication number Publication date
WO2017071660A1 (zh) 2017-05-04
WO2017071661A1 (zh) 2017-05-04
CN106486499B (zh) 2019-08-06
CN106409841A (zh) 2017-02-15
CN106486499A (zh) 2017-03-08
CN106449732B (zh) 2020-04-21
CN106449763A (zh) 2017-02-22
CN106384735A (zh) 2017-02-08
WO2017071659A1 (zh) 2017-05-04
WO2017071658A1 (zh) 2017-05-04
WO2017071662A1 (zh) 2017-05-04
CN106384735B (zh) 2020-04-21
CN106449763B (zh) 2019-06-25
CN106449732A (zh) 2017-02-22
CN106409841B (zh) 2019-06-25

Similar Documents

Publication Publication Date Title
CN206505923U (zh) 一种薄膜晶体管及显示器面板
US10403757B2 (en) Top-gate self-aligned metal oxide semiconductor TFT and method of making the same
US9093540B2 (en) Oxide semicondutor thin film transistor
TWI535034B (zh) 畫素結構及其製作方法
TW201721720A (zh) 陣列基板、顯示裝置及陣列基板的製備方法陣列基板
JP6827270B2 (ja) 半導体装置の作製方法
JP2017126693A (ja) 半導体装置
CN104124277B (zh) 一种薄膜晶体管及其制作方法和阵列基板
TWI569421B (zh) 畫素結構及其製作方法
CN105589276A (zh) 阵列基板、液晶显示面板及液晶显示装置
CN103531637A (zh) 晶体管与其制造方法
CN104253158B (zh) 薄膜晶体管及其制造方法
US9793302B1 (en) Active device
TWI506797B (zh) 薄膜晶體管及其製造方法
CN207517701U (zh) 一种薄膜晶体管及显示器面板
TWI422035B (zh) 半導體元件結構及其製造方法
CN114203726B (zh) 显示面板及其制备方法
CN104716193A (zh) 一种薄膜晶体管及其制备方法和应用
CN114823914A (zh) 阵列基板及其制作方法、显示面板
CN206259354U (zh) 一种薄膜晶体管及显示器面板
US11081586B2 (en) Thin film transistor and method for manufacturing the same
CN115411054A (zh) 阵列基板及其制备方法和显示装置
CN101789449A (zh) 半导体组件结构及其制造方法
CN114420764A (zh) 金属氧化物薄膜晶体管、显示面板及其制备方法
CN110161761A (zh) 液晶显示面板及其制作方法以及显示设备

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20170919

Termination date: 20211028