[go: up one dir, main page]

CN1287714A - 一种可用于可变低电压信号转换的电压转换器电路 - Google Patents

一种可用于可变低电压信号转换的电压转换器电路 Download PDF

Info

Publication number
CN1287714A
CN1287714A CN99801835A CN99801835A CN1287714A CN 1287714 A CN1287714 A CN 1287714A CN 99801835 A CN99801835 A CN 99801835A CN 99801835 A CN99801835 A CN 99801835A CN 1287714 A CN1287714 A CN 1287714A
Authority
CN
China
Prior art keywords
low voltage
driver
voltage signal
variable low
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN99801835A
Other languages
English (en)
Inventor
保罗·巴尔纳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Microchip Technology Inc
Original Assignee
Microchip Technology Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Microchip Technology Inc filed Critical Microchip Technology Inc
Publication of CN1287714A publication Critical patent/CN1287714A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements
    • H03K19/017509Interface arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Logic Circuits (AREA)

Abstract

一种可变低电压信号转换器,使用一驱动器(12)以输出转换的低电压信号。控制电路(18)连接到驱动器(12)以便使能或废能驱动器(12),其中控制电路(18)的一个输入端耦合到需转换的信号。上拉电阻(14)的一端连接到驱动器(12)的输出端。上拉电阻(14)的另一端连接到电压源(16),该电压源(16)提供可变低电压信号转换器的低电压电平。

Description

一种可用于可变低电压信号 转换的电压转换器电路
                      本发明的背景
                        发明的领域
本发明一般涉及电压转换器电路,更具体地说,涉及一种利用三态缓冲器作为集电极开路的(open collector)驱动器以实现可变低电压信号高速转换的电压转换器电路。
                      背景技术介绍
目前数据总线的低电压信号转换使用标准的缓冲器器件。使用缓冲器以便将在数据总线上的约5伏的高电压的数据位转换为约3.3伏的低电压。而当前的电压转换器电路工作时,转换器的低电压侧的电压总是固定的,或者最好也不过是被限定的。
因此,需要提供一种改进的电压转换器电路。该改进的电压转换器电路必须使改进的电压转换器电路的低电压侧的电压是可变的。该改进的电压转换器电路还必须使在电压转换器电路的低电压侧可得到比利用标准缓冲器器件当前可得到的更低的电压电平。改进的电压转换器电路必须也按与当前电路可比的速度工作。
                      本发明的概述
根据本发明的一个实施例,本发明的一个目的是提供一种改进的电压转换器电路。
本发明的另一个目的是提供一种改进的电压转换器电路,其使改进的电压转换器电路的低电压侧的电压是可变的。
本发明的再一个目的是提供一种改进的电压转换器电路,其使在该电压转换器电路的低电压侧可得到更低的电压电平。
本发明的再一个目的是提供一种改进的电压转换器电路,其维持在与当前的电压被限定的或固定的电压电路可比较的速度。
                  优选实施例的简要描述
根据本发明的一个实施例,公开一种可变低电压信号转换器。该可变低电压信号转换器具有一驱动器电路。一控制电路连接到驱动器电路并用于使能(enable)和废能(disable)该驱动器。该控制电路至少有一个输入端耦合到要由信号转换器转换的信号。一电阻的一端连接到驱动器电路的输出端,其第二端连接到电压源。该电压源用于提供可变低电压信号转换器的低电压电平。
根据本发明的一个实施例,公开一种用于数据总线的可变低电压信号转换器。该用于数据总线的可变低电压信号转换器利用一驱动器输出在所述数据总线上数据的转换的可变低电压信号。一控制电路连接到驱动器电路并用于使能和废能该驱动器。该控制电路的至少一个输入耦合到要转换的信号。一电阻的一端连接到驱动器电路的输出端,其第二端连接到电压源。该电压源用于提供可变低电压信号转换器的低电压电平。
根据如下的对如附图中所示的本发明的优选实施例的更具体的介绍,使本发明的上述和其它目的、特征和优点将变得更明显。
                    附图的简要说明
图1是本发明的电压转换器电路简化的功能方块图。
                优选实施例的的详细介绍
参阅图1,该图表示电压转换器电路10(下文称为电路10)。电路10用于实现数据信号的可变低电压的转换。在本发明的优选实施例中,电路10用于系统处理器地址和数据总线的低电压模拟。
电路10使用一输出驱动器12。在本发明的优选实施例中,输出驱动器12是用作集电极开路的驱动器的三态输出驱动器,以提供低(电平)有效(active)驱动的能力。输出驱动器12的输入端接地。输出驱动器12的输出端连接到上拉(pull-up)电阻14的第一端。上拉电阻14的第二端连接到电压源VDD16。电压源VDD16提供的电压等于所需转换的低电平电压。
输出驱动器12的输出使能(OE)连接到控制电路18。控制电路18被用于使能和废能输出驱动器12。在图1所示实施例中,控制电路18是或(OR)门。控制电路18有一或多个用于使能和废能输出驱动器12的输入端。在图1所示实施例中,控制电路18的第一输入端耦合到要转换的数据信号。在本发明的优选实施例中,控制电路18的第一输入端(SYSDATx)耦合到要转换的总线的数据位。控制电路18的第二输入端(NEOE)耦合到数据总线的输出使能信号线。在本发明的优选实施例中,第二输入端(NEOE)是一用于通知何时可将数据传输到数据总线上的低(电平)有效信号。控制电路18还有一第三输入端(NLOW-VOLT)。该第三输入端(NLOW-VOLT)用作一能够使能或废能输出驱动器12的控制方。在本发明的优选实施例中,该第三输入(NLOW-VOLT)是一低(电平)有效输入信号。
                      工作情况
利用上拉电阻14和电压源16实现低电压侧的高电平。输出驱动器12在程序存储器读取期间驱动数据位或者维持在三态以经过上拉电阻14提供高电平。
由于输出驱动器12的输入端接地,一旦输出驱动器12的输出使能(OE)被驱动为低(电平)以便使能,如果第一输入端(SYSDATx)为低,则输出驱动器12的输出端将输出低(电平)。相反,如果输出驱动器12的输出使能(OE)端被驱动为高(电平),则输出缓冲器12处于三态,上拉电阻14拉动输出驱动器12的输出端到所需转换的电压电平(即电压源VDD16的电压电平)。
在图1所示的实施例中,由3个信号控制输出驱动器12的输出使能(OE)。信号NLOW-VOLT用作使能或废能输出驱动器12的控制方。如果NLOW-VOLT为高(电平),输出驱动器12则被废能。如果NLOW-VOLT为低(电平),则另两个信号SYSDATx和NEOE的组合将决定输出驱动器12的输出。
电压转换器电路10正视了很多的电压转换器电路的最大的缺点,即速度不够。由于输出的缺省(default)状态是经过上拉电阻14的高电平,由于当NEOE是低(电平)时,该输出已经处在这种状态,基本上对一为高的数据位没有延迟,以及对于输出驱动低(电平)时,仅有很小的延迟。
虽然是参照本发明的优选实施例具体表示和介绍本发明的,但本技术领域的技术人员会理解,在不脱离本发明的构思和范围的情况下可以对其上述和其它形式和细节加以改变。

Claims (14)

1.一种可变低电压信号转换器,以组合方式包含:
驱动器;
控制电路,连接到所述驱动器,用于使能和废能所述驱动器,其中所述控制电路的一输入耦合到一要由所述信号转换器转换的信号;
电阻,连接到所述驱动器的输出端;和
电压源,连接到所述电阻。
2.根据权利要求1所述的可变低电压信号转换器,其中所述驱动器的一输入端接地。
3.根据权利要求1所述的可变低电压信号转换器,其中所述驱动器是可三态的缓冲器。
4.根据权利要求1所述的可变低电压信号转换器,其中所述控制电路是一逻辑门。
5.根据权利要求4所述的可变低电压信号转换器,其中所述逻辑门是一或门,其第一输入端耦合到要由所述信号转换器转换的所述信号,第二输入端耦合到一使能和废能所述驱动器的第二信号。
6.根据权利要求5所述的可变低电压信号转换器,其中所述或门的第三输入端耦合到一信号,所述信号指示数据何时要借用由所述信号转换器转换的所述信号驱动。
7.根据权利要求1所述的可变低电压信号转换器,其中所述电压源提供所述可变低电压信号转换器的低电压电平。
8.一种用于数据总线的可变低电压信号转换器,以组合方式包含:
驱动器;用于在所述数据总线上输出数据的转换的低电压信号;
控制电路,连接到所述驱动器,用于使能和废能所述驱动器,其中所述控制电路的一输入端连接到所述数据总线;
电阻,连接到所述驱动器的输出端;和
电压源,连接到所述电阻。
9.根据权利要求8所述的可变低电压信号转换器,其中所述驱动器的一输入端接地。
10.根据权利要求8所述的可变低电压信号转换器,其中所述驱动器是可三态的缓冲器。
11.根据权利要求8所述的可变低电压信号转换器,其中所述控制电路是一逻辑门。
12.根据权利要求11所述的可变低电压信号转换器,其中所述逻辑门是一或门,其第一输入端连接到所述数据总线,第二输入端耦合到一指示何时在所述数据总线上要驱动所述数据的处理器信号,及第二输入端耦合到使能和废能所述驱动器的第三信号。
13.根据权利要求8所述的可变低电压信号转换器,其中所述电压源提供所述可变低电压信号转换器的低电压电平。
14.一种用于数据总线的可变低电压信号转换器,以组合方式包含:
驱动器;用于输出所述数据总线的转换的低电压信号,其中所述驱动器的输入端接地及所述驱动器是一可三态的缓冲器;
控制电路,连接到所述驱动器,用于使能和废能所述驱动器,其中所述控制电路的一输入端连接到所述数据总线,其中所述逻辑门是一或门,其第一输入端连接到所述数据总线,第二输入端耦合到一指示何时在所述数据总线上要驱动所述数据的处理器信号,及第二输入端耦合到使能和废能所述驱动器的第三信号;
电阻,连接到所述驱动器的输出端;和
电压源,连接到所述电阻,其中所述电压源提供所述可变低电压信号转换器的低电压电平。
CN99801835A 1998-10-22 1999-10-20 一种可用于可变低电压信号转换的电压转换器电路 Pending CN1287714A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US09/177,462 1998-10-22
US09/177,462 US6160421A (en) 1998-10-22 1998-10-22 Voltage translator circuit which allows for variable low voltage signal translation

Publications (1)

Publication Number Publication Date
CN1287714A true CN1287714A (zh) 2001-03-14

Family

ID=22648695

Family Applications (1)

Application Number Title Priority Date Filing Date
CN99801835A Pending CN1287714A (zh) 1998-10-22 1999-10-20 一种可用于可变低电压信号转换的电压转换器电路

Country Status (5)

Country Link
US (1) US6160421A (zh)
EP (1) EP1042868A1 (zh)
CN (1) CN1287714A (zh)
TW (1) TW441179B (zh)
WO (1) WO2000024127A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100356358C (zh) * 2004-10-26 2007-12-19 华为技术有限公司 一种具有接收单元的电子设备

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7161513B2 (en) 1999-10-19 2007-01-09 Rambus Inc. Apparatus and method for improving resolution of a current mode driver
US6396329B1 (en) 1999-10-19 2002-05-28 Rambus, Inc Method and apparatus for receiving high speed signals with low latency
US7269212B1 (en) 2000-09-05 2007-09-11 Rambus Inc. Low-latency equalization in multi-level, multi-line communication systems
US7072415B2 (en) * 1999-10-19 2006-07-04 Rambus Inc. Method and apparatus for generating multi-level reference voltage in systems using equalization or crosstalk cancellation
US7124221B1 (en) 1999-10-19 2006-10-17 Rambus Inc. Low latency multi-level communication interface
GB2360405A (en) * 2000-03-14 2001-09-19 Sharp Kk A common-gate level-shifter exhibiting a high input impedance when disabled
US7075976B1 (en) * 2001-03-19 2006-07-11 Cisco Technology, Inc. Tri-state transmitter
US6600338B1 (en) 2001-05-04 2003-07-29 Rambus, Inc. Apparatus and method for level-shifting input receiver circuit from high external voltage to low internal supply voltage
US8861667B1 (en) 2002-07-12 2014-10-14 Rambus Inc. Clock data recovery circuit with equalizer clock calibration
US7292629B2 (en) * 2002-07-12 2007-11-06 Rambus Inc. Selectable-tap equalizer
US7362800B1 (en) 2002-07-12 2008-04-22 Rambus Inc. Auto-configured equalizer
US7290308B2 (en) 2003-01-03 2007-11-06 Panasonic Corporation Of North America Vacuum cleaner equipped with pivotally mounted agitator section
US7375575B1 (en) 2005-02-14 2008-05-20 Marvell Israel (Misl) Ltd. Method and apparatus for controlled voltage level shifting
US7619459B2 (en) * 2006-03-17 2009-11-17 Aeroflex Colorado Springs Inc. High speed voltage translator circuit
US7583108B2 (en) 2006-03-17 2009-09-01 Aeroflex Colorado Springs Inc. Current comparator using wide swing current mirrors

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04273717A (ja) * 1991-02-28 1992-09-29 Toshiba Corp インターフェース回路
US5331220A (en) * 1993-02-12 1994-07-19 Xilinx, Inc. Soft wakeup output buffer
US5581201A (en) * 1994-06-30 1996-12-03 Tandem Computers Incorporated Apparatus for unit control and presence detection
US5598110A (en) * 1994-11-01 1997-01-28 Acer Incorporated Detector circuit for use with tri-state logic devices
US5608341A (en) * 1995-05-09 1997-03-04 Level One Communications, Inc. Electrical circuit for setting internal chip functions without dedicated configuration pins

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100356358C (zh) * 2004-10-26 2007-12-19 华为技术有限公司 一种具有接收单元的电子设备

Also Published As

Publication number Publication date
TW441179B (en) 2001-06-16
US6160421A (en) 2000-12-12
EP1042868A1 (en) 2000-10-11
WO2000024127A9 (en) 2001-12-13
WO2000024127A1 (en) 2000-04-27

Similar Documents

Publication Publication Date Title
CN1287714A (zh) 一种可用于可变低电压信号转换的电压转换器电路
JP3251661B2 (ja) 制御されたスルー・レートを有するcmosバッファ回路
EP0220856B1 (en) Source follower CMOS input buffer
US3912947A (en) Mos data bus control circuitry
CN1841934A (zh) 用于串行通信的高速驱动器
CN112564689A (zh) 多协议io复用电路
US5859545A (en) Bidirectional buffer
CN1288290A (zh) 半导体集成电路的输入缓冲器
CN111726111B (zh) 具有控制电路的汇流排驱动器模块
CN1223089C (zh) 负载电容补偿缓冲器,其设备及方法
CN1679010A (zh) 使用共模预充电的高速差动预驱动器
JP4046822B2 (ja) データ・バスの動的終端ロジックのための方法および装置
CN1213223A (zh) 输出缓冲电路
CN1217609A (zh) 触发器的复位电路
CN1711684A (zh) 带关断功能的施密特触发器
US7378877B2 (en) Output buffer circuit
US5444400A (en) Logic output circuit with high transient pull-up current
CN212322111U (zh) 一种数字信号调理装置
US6366520B1 (en) Method and system for controlling the slew rate of signals generated by open drain driver circuits
CN1525648A (zh) 带有内置电压变换的触发器设计
CN115103032B (zh) 通信协议控制电路和芯片
CN1118936C (zh) 高速低噪声的输出缓冲器
CN1482738A (zh) 触发器、移位寄存器及其操作方法
CN213123732U (zh) 一种基于电平转换驱动显示的装置
CN2371599Y (zh) 可使一台计算机驱动多台打印机的控制器

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication
REG Reference to a national code

Ref country code: HK

Ref legal event code: GR

Ref document number: 1082646

Country of ref document: HK