[go: up one dir, main page]

CN108447447B - 适用于共阳极的自发光电流型像素单元电路、驱动电流的产生方法 - Google Patents

适用于共阳极的自发光电流型像素单元电路、驱动电流的产生方法 Download PDF

Info

Publication number
CN108447447B
CN108447447B CN201810517616.4A CN201810517616A CN108447447B CN 108447447 B CN108447447 B CN 108447447B CN 201810517616 A CN201810517616 A CN 201810517616A CN 108447447 B CN108447447 B CN 108447447B
Authority
CN
China
Prior art keywords
transistor
signal line
current
voltage signal
sample
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201810517616.4A
Other languages
English (en)
Other versions
CN108447447A (zh
Inventor
赵博华
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nanjing Weixin Huapu Information Technology Co ltd
Original Assignee
Nanjing Weixin Huapu Information Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nanjing Weixin Huapu Information Technology Co ltd filed Critical Nanjing Weixin Huapu Information Technology Co ltd
Priority to CN201810517616.4A priority Critical patent/CN108447447B/zh
Publication of CN108447447A publication Critical patent/CN108447447A/zh
Application granted granted Critical
Publication of CN108447447B publication Critical patent/CN108447447B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B20/00Energy efficient lighting technologies, e.g. halogen lamps or gas discharge lamps
    • Y02B20/30Semiconductor lamps, e.g. solid state lamps [SSL] light emitting diodes [LED] or organic LED [OLED]

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

本发明公开了一种适用于共阳极的自发光电流型像素单元电路,其特征在于它包括:第一晶体管M1、第二晶体管M2、第三晶体管M3、第四晶体管M4、采样保持电容C1、数据信号线IDATA、开关控制信号线SMP_HLD、第一输入电压信号线V1和第二输入电压信号线V2、地线GND、发光器件的阳极电源线VDDH、发光器件。本专利提出的新型共阳极电流型像素单元驱动电路,与共阴极结构相比,其不需要负电源电压,同时电流型驱动结构解决了像素阵列驱动管由于工艺偏差导致的性能差异,进而提高整个显示器的显示一致性。另外,本像素电路自带过压保护功能,能有效避免采样阶段晶体管的栅氧击穿问题。

Description

适用于共阳极的自发光电流型像素单元电路、驱动电流的产 生方法
技术领域
本发明涉及自发光显示的像素单元电路,尤其涉及OLED/LED微显示驱动的像素单元电路。
背景技术
近些年随着AR(Augmented Reality,增强现实)/VR((Virtual Reality,虚拟现实)技术的发展,与之紧密相关的微显示技术也得到了广泛的关注。微显示(Microdisplay)技术是显示技术领域的一个分支,一般将显示器对角线尺寸小于1英寸(2.54cm)或者指那些小到需要光学放大的显示器称为微显示器。目前常见的微显示技术有OLEDoS(OrganicLight-Emitting Diode on Silicon,硅基有机发光)、LEDoS(Light Emitting Diode onSilicon,硅基二极管发光)、LCoS(Liquid Crystal on Silicon,硅基液晶)和DMD(DigitalMicro mirror Device,数字微镜器件)四种,其中OLEDoS和LEDoS都属于主动发光,而LCoS和DMD则属于被动发光;同时,OLEDoS和LEDoS还具有低功耗、高对比度以及快速响应的优点,因此它们更适合应用于AR和VR技术中。
OLEDoS和LEDoS微显示器与常规的利用非晶硅、微晶硅或者低温多晶硅工艺不同,其是以单晶硅芯片为基板,也就是说其可以采用现有成熟的集成电路CMOS(ComplementaryMetal-Oxide-Semiconductor,互补金属氧化物半导体)工艺,因此其不但可以实现显示屏像素的有源寻址矩阵也可以实现扫描链电路、数字模拟转换电路、带隙基准等各种功能的驱动控制电路,从而大大减少了器件的外部连线,增加了可靠性,实现了轻量化。
OLEDoS和LEDoS的像素单元电路是微显示器显示阵列中实现每个像素点电流大小控制的电路,每个像素电流控制的精确程度直接影响整个微显示器的显示一致性;而目前传统的电压型像素单元电路由于制造工艺的偏差,会导致像素与像素之间驱动管参数的不一致,进而导致各个像素单元之间的电流存在一定的差异。同时,由于OLED器件的开启电压一般都在2V或者3V以上,而正常CMOS工艺的电源电压最高为3.3V左右,从而不可避免的会用到负电压,因此,像素单元电路的设计也需要考虑过压保护的问题。另外,不同结构的像素单元电路会影响整体驱动方案的设计,由此像素单元电路设计的合理性就显得至关重要。
现有的像素单元电容如图1所示,其属于电压型的像素单元电路,由最基本的2T1C(2个晶体管1个电容)构成。其基本的工作原理是:
(1)数据写入阶段:当WR为高电平的时候,M2管导通,输入的电压信号VDATA写入到M1管的栅极和电容C1上;
(2)发光阶段:WR变为低电平,M2管关断,存储到C1上的数据电压驱动M1管产生对应的驱动电流,驱动电流流过OLED或者LED器件并发光,发光的亮度大小与写入数据电压相对应。
现有技术方案存在的问题:
由于微显示器的分辨率一般在800×600或者以上(1280×1024甚至更高),因此像素单元电路的数量达到了几十万甚至百万级别。而现有的CMOS工艺由于在制造过程中会存在一定的工艺偏差,不同的像素单元电路中的M1管的阈值电压、栅氧厚度或者其他参数会存在一定的不同。因此,像素阵列中各个驱动管(M1)在将输入电压转换为输出电流时存在一定的差异,进而会影响显示的一致性。
此外,图1的像素电路中发光器件为共阴极设计,其不适用于共阳极的器件驱动。
发明内容
针对现有自发光微显示器采用的共阴极电压型像素单元电路存在的显示一致性问题,提供一种新型的共阳极电流型像素单元电路结构。
本发明首先公开了一种适用于共阳极的自发光电流型像素单元电路,它包括:第一晶体管M1、第二晶体管M2、第三晶体管M3、第四晶体管M4、采样保持电容C1、数据信号线IDATA、开关控制信号线SMP_HLD、第一输入电压信号线V1和第二输入电压信号线V2、地线GND、发光器件的阳极电源线VDDH、发光器件,
所述发光器件的阳极与电源线VDDH相连;
所述发光器件的阴极与第四晶体管M4的源极相连;
所述开关控制信号线SMP_HLD分别连接第二晶体管M2的栅极、第三晶体管M3的栅极、第四晶体管M4的栅极;
所述数据信号线IDATA分别连接第二晶体管M2的源极、第三晶体管M3的源极;
所述地线GND、第一输入电压信号线V1或第二输入电压信号线V2在采样保持电容C1的下极板切换,采样保持电容C1的上极板分别连接第一晶体管M1的栅极、第二晶体管M2的漏极;
所述第一晶体管M1的漏极、第三晶体管M3的漏极、第四晶体管M4的漏极彼此互联;
所述第一晶体管M1的源极连接地线GND;
第二输入电压信号线V2电压值>第一输入电压信号线V1电压值。
优选的,所述发光器件为OLED或LED。
优选的,所述发光器件为共阳极结构,与共阴极结构相比,不需要负电源电压。
优选的,第一晶体管M1、第二晶体管M2和第三晶体管M3均为NMOS管,第四晶体管M4为PMOS管。
本发明还公开了一种驱动电流的产生方法,基于所述的适用于共阳极的自发光电流型像素单元电路,包括两个工作模式:大电流工作模式和小电流工作模式,大电流工作模式下,采样保持电容C1的下极板直接与地线GND连接;小电流工作模式下,采样保持电容C1的下极板在不同的工作阶段分别与第一输入电压信号线V1或第二输入电压信号线V2连接。
具体的,所述大电流工作模式包括:
(1)数据采样阶段,开关控制信号线SMP_HLD处于高电平,第二晶体管M2和第三晶体管M3导通,第四晶体管M4截止,发光器件处于不发光状态;此时第一晶体管M1的栅极和第三晶体管M3的漏极短接在一起,第一晶体管M1构成一个二极管的连接形式;与此同时,第一晶体管M1的电流流过第二晶体管M2和第三晶体管M3,该电流与数据信号线IDATA的输入电流一致;最终数据信号线IDATA的电流转化为电压信号VDATA保存在采样保持电容C1的上极板即第一晶体管M1的栅极;采样保持电容C1的下极板与地线GND连接;
(2)发光阶段,开关控制信号线SMP_HLD处于低电平,第二晶体管M2和第三晶体管M3截止,第四晶体管M4导通,保持在采样保持电容C1的下极板的电压VDATA驱动第一晶体管M1生成驱动电流并流过第四晶体管M4、发光器件,发光器件发光;采样保持电容C1的下极板保持与地线GND连接。
具体的,所述小电流工作模式包括:
(1)数据采样阶段,开关控制信号线SMP_HLD处于高电平,第二晶体管M2和第三晶体管M3导通,第四晶体管M4截止,发光器件处于不发光状态;此时第一晶体管M1的栅极和第三晶体管M3的漏极短接在一起,第一晶体管M1构成一个二极管的连接形式;与此同时,第一晶体管M1的电流流过第二晶体管M2和第三晶体管M3,该电流与数据信号线IDATA的输入电流一致;最终数据信号线IDATA的电流转化为电压信号VDATA保存在采样保持电容C1的上极板即第一晶体管M1的栅极;采样保持电容C1的下极板保持与第一输入电压信号线V1连接;
(2)发光阶段,开关控制信号线SMP_HLD处于低电平,第二晶体管M2和第三晶体管M3截止,第四晶体管M4导通,将采样保持电容C1的上极板的连接信号线由第一输入电压信号线V1切换到第二输入电压信号线V2;此时采样保持电容C1的上极板处于悬空状态,故采样保持电容C1的上极板的电压信号VDATA变化为VDATA+(V2-V1),该电压信号驱动第一晶体管M1生成对应的驱动电流并流过第四晶体管M4、发光器件,发光器件发光;此过程中,第一晶体管M1的源极电压GND不变,第一晶体管M1的栅极电压VDATA+(V2-V1)增大,故第一晶体管M1的栅源极电压差减小,进而第一晶体管M1的驱动电流对应减小,从而实现了小电流的驱动。
本发明还公开了一种图像或者视频的显示方法,基于大电流工作模式所述的驱动电流的产生方法,在两个工作阶段的交替运行完成一帧帧的显示数据更新,进而完成图像或者视频的显示。
本发明还公开了一种图像或者视频的显示方法,基于小电流工作模式所述的驱动电流的产生方法,在两个工作阶段的交替运行完成一帧帧的显示数据更新,进而完成图像或者视频的显示。
本发明的有益效果
本专利提出的新型共阳极电流型像素单元驱动电路,与共阴极结构相比,其不需要负电源电压,同时电流型驱动结构解决了像素阵列驱动管由于工艺偏差导致的性能差异,进而提高整个显示器的显示一致性。另外,本像素电路自带过压保护功能,能有效避免采样阶段晶体管的栅氧击穿问题。
附图说明
图1为传统电压型像素单元电路
图2为本发明的电流型像素单元电路
图3为本发明的电流型像素单元电路大电流模式下的采样阶段
图4为本发明的电流型像素单元电路大电流模式下的发光阶段
图5为本发明的电流型像素单元电路小电流模式下的采样阶段
图6为本发明的电流型像素单元电路小电流模式下的发光阶段
图7为本发明的电流型像素单元电路在采样阶段过压保护示意图
图8为本发明的电流型像素单元电路工作时序图
具体实施方式
下面结合实施例对本发明作进一步说明,但本发明的保护范围不限于此:
结合图2,适用于共阳极的自发光电流型像素单元电路,它包括:第一晶体管M1、第二晶体管M2、第三晶体管M3、第四晶体管M4、采样保持电容C1、数据信号线IDATA、开关控制信号线SMP_HLD、第一输入电压信号线V1和第二输入电压信号线V2、地线GND、发光器件的阳极电源线VDDH、发光器件,
所述发光器件的阳极与电源线VDDH相连;
所述发光器件的阴极与第四晶体管M4的源极相连;
所述开关控制信号线SMP_HLD分别连接第二晶体管M2的栅极、第三晶体管M3的栅极、第四晶体管M4的栅极;
所述数据信号线IDATA分别连接第二晶体管M2的源极、第三晶体管M3的源极;
所述地线GND、第一输入电压信号线V1或第二输入电压信号线V2在采样保持电容C1的下极板切换,采样保持电容C1的上极板分别连接第一晶体管M1的栅极、第二晶体管M2的漏极;
所述第一晶体管M1的漏极、第三晶体管M3的漏极、第四晶体管M4的漏极彼此互联;
所述第一晶体管M1的源极连接地线GND;
第二输入电压信号线V2电压值>第一输入电压信号线V1电压值。
其中:所述发光器件可以为OLED或LED,所述发光器件为共阳极结构,与共阴极结构相比,不需要负电源电压。第一晶体管M1、第二晶体管M2和第三晶体管M3均为NMOS管,第四晶体管M4为PMOS管。
一种驱动电流的产生方法,基于所述的适用于共阳极的自发光电流型像素单元电路,包括两个工作模式:大电流工作模式和小电流工作模式,大电流工作模式下,采样保持电容C1的下极板直接与地线GND连接;小电流工作模式下,采样保持电容C1的下极板在不同的工作阶段分别与第一输入电压信号线V1或第二输入电压信号线V2连接。
具体的,所述大电流工作模式包括:
(1)数据采样阶段,结合图3,开关控制信号线SMP_HLD处于高电平,第二晶体管M2和第三晶体管M3导通,第四晶体管M4截止,发光器件处于不发光状态;此时第一晶体管M1的栅极和第三晶体管M3的漏极短接在一起,第一晶体管M1构成一个二极管的连接形式;与此同时,第一晶体管M1的电流流过第二晶体管M2和第三晶体管M3,该电流与数据信号线IDATA的输入电流一致;最终数据信号线IDATA的电流转化为电压信号VDATA保存在采样保持电容C1的上极板即第一晶体管M1的栅极;采样保持电容C1的下极板与地线GND连接;
(2)发光阶段,结合图4,开关控制信号线SMP_HLD处于低电平,第二晶体管M2和第三晶体管M3截止,第四晶体管M4导通,保持在采样保持电容C1的下极板的电压VDATA驱动第一晶体管M1生成驱动电流并流过第四晶体管M4、发光器件,发光器件发光;采样保持电容C1的下极板保持与地线GND连接。
具体的,所述小电流工作模式包括:
(1)数据采样阶段,结合图5,开关控制信号线SMP_HLD处于高电平,第二晶体管M2和第三晶体管M3导通,第四晶体管M4截止,发光器件处于不发光状态;此时第一晶体管M1的栅极和第三晶体管M3的漏极短接在一起,第一晶体管M1构成一个二极管的连接形式;与此同时,第一晶体管M1的电流流过第二晶体管M2和第三晶体管M3,该电流与数据信号线IDATA的输入电流一致;最终数据信号线IDATA的电流转化为电压信号VDATA保存在采样保持电容C1的上极板即第一晶体管M1的栅极;采样保持电容C1的下极板保持与第一输入电压信号线V1连接;
(2)发光阶段,结合图6,开关控制信号线SMP_HLD处于低电平,第二晶体管M2和第三晶体管M3截止,第四晶体管M4导通,将采样保持电容C1的上极板的连接信号线由第一输入电压信号线V1切换到第二输入电压信号线V2;此时采样保持电容C1的上极板处于悬空状态,故采样保持电容C1的上极板的电压信号VDATA变化为VDATA+(V2-V1),该电压信号驱动第一晶体管M1生成对应的驱动电流并流过第四晶体管M4、发光器件,发光器件发光;此过程中,第一晶体管M1的源极电压GND不变,第一晶体管M1的栅极电压VDATA+(V2-V1)增大,故第一晶体管M1的栅源极电压差减小,进而第一晶体管M1的驱动电流对应减小,从而实现了小电流的驱动。
上述驱动方案在将数据信号传递进像素单元电路的时候是电流信号,并且第一晶体管M1栅端的数据电压是通过输入的电流产生,因此其不受晶体管参数变化的影响;另外,由于输入的是电流信号,相对于电压信号来说其抗噪声干扰的能力更强,因此能提高显示器的整体显示效果。
此外,由于第四MOS管M4为PMOS管,当OLED/LED的器件的阴极电压为较高时,如图7所示,第四MOS管M4的衬底(一般都是接高电平)与发光器件的阴极之间寄生二极管导通,将阴极的电压拉到一个较低的水平,从而避免第四MOS管M4的栅极与源极之间存在一个较大的压差。因此,此电路还自带过压保护功能。
本发明还公开了一种图像或者视频的显示方法,基于大电流工作模式所述的驱动电流的产生方法,结合图8,在两个工作阶段的交替运行完成一帧帧的显示数据更新,进而完成图像或者视频的显示。
本发明还公开了一种图像或者视频的显示方法,基于小电流工作模式所述的驱动电流的产生方法,结合图8,在两个工作阶段的交替运行完成一帧帧的显示数据更新,进而完成图像或者视频的显示。
本文中所描述的具体实施例仅仅是对本发明精神做举例说明。本发明所属技术领域的技术人员可以对所描述的具体实施例做各种各样的修改或补充或采用类似的方式替代,但并不会偏离本发明的精神或者超越所附权利要求书所定义的范围。

Claims (5)

1.一种驱动电流的产生方法,基于一种适用于共阳极的自发光电流型像素单元电路,电路包括:第一晶体管M1、第二晶体管M2、第三晶体管M3、第四晶体管M4、采样保持电容C1、数据信号线IDATA、开关控制信号线SMP_HLD、第一输入电压信号线V1和第二输入电压信号线V2、地线GND、发光器件的阳极电源线VDDH、发光器件,
所述发光器件的阳极与电源线VDDH相连;
所述发光器件的阴极与第四晶体管M4的源极相连;
所述开关控制信号线SMP_HLD分别连接第二晶体管M2的栅极、第三晶体管M3的栅极、第四晶体管M4的栅极;
所述数据信号线IDATA分别连接第二晶体管M2的源极、第三晶体管M3的源极;
所述地线GND、第一输入电压信号线V1或第二输入电压信号线V2在采样保持电容C1的下极板切换,采样保持电容C1的上极板分别连接第一晶体管M1的栅极、第二晶体管M2的漏极;
所述第一晶体管M1的漏极、第三晶体管M3的漏极、第四晶体管M4的漏极彼此互联;
所述第一晶体管M1的源极连接地线GND;
第二输入电压信号线V2电压值>第一输入电压信号线V1电压值;
其特征在于方法包括两个工作模式:大电流工作模式和小电流工作模式,大电流工作模式下,采样保持电容C1的下极板直接与地线GND连接;小电流工作模式下,采样保持电容C1的下极板在不同的工作阶段分别与第一输入电压信号线V1或第二输入电压信号线V2连接。
2.根据权利要求1所述的方法,其特征在于所述大电流工作模式包括:
(1)数据采样阶段,开关控制信号线SMP_HLD处于高电平,第二晶体管M2和第三晶体管M3导通,第四晶体管M4截止,发光器件处于不发光状态;此时第一晶体管M1的栅极和第三晶体管M3的漏极短接在一起,第一晶体管M1构成一个二极管的连接形式;与此同时,第一晶体管M1的电流流过第二晶体管M2和第三晶体管M3,该电流与数据信号线IDATA的输入电流一致;最终数据信号线IDATA的电流转化为电压信号VDATA保存在采样保持电容C1的上极板即第一晶体管M1的栅极;采样保持电容C1的下极板与地线GND连接;
(2)发光阶段,开关控制信号线SMP_HLD处于低电平,第二晶体管M2和第三晶体管M3截止,第四晶体管M4导通,保持在采样保持电容C1的下极板的电压VDATA驱动第一晶体管M1生成驱动电流并流过第四晶体管M4、发光器件,发光器件发光;采样保持电容C1的下极板保持与地线GND连接。
3.根据权利要求1所述的方法,其特征在于所述小电流工作模式包括:
(1)数据采样阶段,开关控制信号线SMP_HLD处于高电平,第二晶体管M2和第三晶体管M3导通,第四晶体管M4截止,发光器件处于不发光状态;此时第一晶体管M1的栅极和第三晶体管M3的漏极短接在一起,第一晶体管M1构成一个二极管的连接形式;与此同时,第一晶体管M1的电流流过第二晶体管M2和第三晶体管M3,该电流与数据信号线IDATA的输入电流一致;最终数据信号线IDATA的电流转化为电压信号VDATA保存在采样保持电容C1的上极板即第一晶体管M1的栅极;采样保持电容C1的下极板保持与第一输入电压信号线V1连接;
(2)发光阶段,开关控制信号线SMP_HLD处于低电平,第二晶体管M2和第三晶体管M3截止,第四晶体管M4导通,将采样保持电容C1的上极板的连接信号线由第一输入电压信号线V1切换到第二输入电压信号线V2;此时采样保持电容C1的上极板处于悬空状态,故采样保持电容C1的上极板的电压信号VDATA变化为VDATA+(V2-V1),该电压信号驱动第一晶体管M1生成对应的驱动电流并流过第四晶体管M4、发光器件,发光器件发光。
4.一种图像或者视频的显示方法,基于权利要求2所述的驱动电流的产生方法,其特征在于在两个工作阶段的交替运行完成一帧帧的显示数据更新,进而完成图像或者视频的显示。
5.一种图像或者视频的显示方法,基于权利要求3所述的驱动电流的产生方法,其特征在于在两个工作阶段的交替运行完成一帧帧的显示数据更新,进而完成图像或者视频的显示。
CN201810517616.4A 2018-05-25 2018-05-25 适用于共阳极的自发光电流型像素单元电路、驱动电流的产生方法 Active CN108447447B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810517616.4A CN108447447B (zh) 2018-05-25 2018-05-25 适用于共阳极的自发光电流型像素单元电路、驱动电流的产生方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810517616.4A CN108447447B (zh) 2018-05-25 2018-05-25 适用于共阳极的自发光电流型像素单元电路、驱动电流的产生方法

Publications (2)

Publication Number Publication Date
CN108447447A CN108447447A (zh) 2018-08-24
CN108447447B true CN108447447B (zh) 2023-08-08

Family

ID=63205651

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810517616.4A Active CN108447447B (zh) 2018-05-25 2018-05-25 适用于共阳极的自发光电流型像素单元电路、驱动电流的产生方法

Country Status (1)

Country Link
CN (1) CN108447447B (zh)

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1741116A (zh) * 2005-09-16 2006-03-01 广辉电子股份有限公司 主动式可调变电流的薄膜晶体管电路结构
JP2006133542A (ja) * 2004-11-08 2006-05-25 Sony Corp 画素回路及び表示装置
CN102044213A (zh) * 2009-10-21 2011-05-04 京东方科技集团股份有限公司 电流驱动像素电路及其驱动方法、有机发光显示器件
CN104318902A (zh) * 2014-11-19 2015-01-28 上海天马有机发光显示技术有限公司 有机发光显示器的像素电路及驱动方法、有机发光显示器
CN104361857A (zh) * 2014-11-04 2015-02-18 深圳市华星光电技术有限公司 有机发光显示器像素驱动电路
CN104392690A (zh) * 2014-10-28 2015-03-04 中国电子科技集团公司第五十五研究所 应用于具有公共阳极的amoled像素单元电路
CN104620307A (zh) * 2012-05-01 2015-05-13 三星显示有限公司 电光学设备和驱动电光学设备的方法
CN208208304U (zh) * 2018-05-25 2018-12-07 南京微芯华谱信息科技有限公司 适用于共阳极的自发光电流型像素单元电路

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006133542A (ja) * 2004-11-08 2006-05-25 Sony Corp 画素回路及び表示装置
CN1741116A (zh) * 2005-09-16 2006-03-01 广辉电子股份有限公司 主动式可调变电流的薄膜晶体管电路结构
CN102044213A (zh) * 2009-10-21 2011-05-04 京东方科技集团股份有限公司 电流驱动像素电路及其驱动方法、有机发光显示器件
CN104620307A (zh) * 2012-05-01 2015-05-13 三星显示有限公司 电光学设备和驱动电光学设备的方法
CN104392690A (zh) * 2014-10-28 2015-03-04 中国电子科技集团公司第五十五研究所 应用于具有公共阳极的amoled像素单元电路
CN104361857A (zh) * 2014-11-04 2015-02-18 深圳市华星光电技术有限公司 有机发光显示器像素驱动电路
CN104318902A (zh) * 2014-11-19 2015-01-28 上海天马有机发光显示技术有限公司 有机发光显示器的像素电路及驱动方法、有机发光显示器
CN208208304U (zh) * 2018-05-25 2018-12-07 南京微芯华谱信息科技有限公司 适用于共阳极的自发光电流型像素单元电路

Also Published As

Publication number Publication date
CN108447447A (zh) 2018-08-24

Similar Documents

Publication Publication Date Title
US10796641B2 (en) Pixel unit circuit, pixel circuit, driving method and display device
US11227550B2 (en) Electronic panel, display device, and driving method
US10978002B2 (en) Pixel circuit and driving method thereof, and display panel
CN113838421A (zh) 像素电路及其驱动方法、显示面板
CN104680980B (zh) 像素驱动电路及其驱动方法、显示装置
US11227548B2 (en) Pixel circuit and display device
CN111613180A (zh) Amoled像素补偿驱动电路、方法及显示面板
WO2019201171A1 (zh) 像素电路、显示面板和显示装置及其驱动方法
WO2020001027A1 (zh) 像素驱动电路及方法、显示装置
CN109509433A (zh) 像素电路、显示装置和像素驱动方法
CN108538249B (zh) 像素驱动电路及方法、显示装置
CN116030764A (zh) 一种像素电路及其驱动方法、显示装置
CN108550344B (zh) 应用于自发光的电流型像素单元电路、驱动电流的产生方法、图像或者视频的显示方法
CN104933993A (zh) 像素驱动电路及其驱动方法、显示装置
US10424249B2 (en) Pixel driving circuit and driving method thereof, array substrate, and display device
CN108777131B (zh) Amoled像素驱动电路及驱动方法
CN103218970A (zh) Amoled像素单元及其驱动方法、显示装置
CN105448234B (zh) 像素电路及其驱动方法和有源矩阵有机发光显示器
CN104778915B (zh) 显示装置及其像素电路和显示驱动方法
CN108806591B (zh) 像素装置、像素装置的驱动方法以及显示设备
WO2019119616A1 (zh) 像素驱动电路及有机发光二极管显示器
CN107393477A (zh) 顶发射amoled像素电路及其驱动方法
CN113450712B (zh) 硅基发光单元的像素驱动装置及其方法、显示面板
CN208208302U (zh) 应用于自发光的电流型像素单元电路
CN208208304U (zh) 适用于共阳极的自发光电流型像素单元电路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant