CN108198866A - 一种沟槽型低势垒肖特基二极管及其制备方法 - Google Patents
一种沟槽型低势垒肖特基二极管及其制备方法 Download PDFInfo
- Publication number
- CN108198866A CN108198866A CN201711336864.0A CN201711336864A CN108198866A CN 108198866 A CN108198866 A CN 108198866A CN 201711336864 A CN201711336864 A CN 201711336864A CN 108198866 A CN108198866 A CN 108198866A
- Authority
- CN
- China
- Prior art keywords
- layer
- schottky diode
- groove
- region
- trench
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
- 230000004888 barrier function Effects 0.000 title claims abstract description 28
- 238000002360 preparation method Methods 0.000 title claims abstract description 17
- 238000005036 potential barrier Methods 0.000 claims abstract description 30
- 238000000034 method Methods 0.000 claims abstract description 22
- 239000002184 metal Substances 0.000 claims description 30
- 229910052751 metal Inorganic materials 0.000 claims description 30
- 238000000137 annealing Methods 0.000 claims description 23
- 238000000206 photolithography Methods 0.000 claims description 16
- 238000002513 implantation Methods 0.000 claims description 14
- 229910004298 SiO 2 Inorganic materials 0.000 claims description 12
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 claims description 12
- 238000005468 ion implantation Methods 0.000 claims description 12
- 238000005530 etching Methods 0.000 claims description 10
- 238000002161 passivation Methods 0.000 claims description 10
- 239000007943 implant Substances 0.000 claims description 9
- 150000002500 ions Chemical class 0.000 claims description 9
- 230000003647 oxidation Effects 0.000 claims description 8
- 238000007254 oxidation reaction Methods 0.000 claims description 8
- 230000004913 activation Effects 0.000 claims description 7
- 230000008569 process Effects 0.000 claims description 7
- 229910052681 coesite Inorganic materials 0.000 claims description 6
- 229910052906 cristobalite Inorganic materials 0.000 claims description 6
- 238000000151 deposition Methods 0.000 claims description 6
- 239000002019 doping agent Substances 0.000 claims description 6
- 238000001020 plasma etching Methods 0.000 claims description 6
- 238000000623 plasma-assisted chemical vapour deposition Methods 0.000 claims description 6
- 239000000377 silicon dioxide Substances 0.000 claims description 6
- 235000012239 silicon dioxide Nutrition 0.000 claims description 6
- 229910052682 stishovite Inorganic materials 0.000 claims description 6
- 229910052905 tridymite Inorganic materials 0.000 claims description 6
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 claims description 5
- 229910002804 graphite Inorganic materials 0.000 claims description 5
- 239000010439 graphite Substances 0.000 claims description 5
- 229910052802 copper Inorganic materials 0.000 claims description 4
- 239000000463 material Substances 0.000 claims description 4
- 238000004518 low pressure chemical vapour deposition Methods 0.000 claims description 3
- 238000001883 metal evaporation Methods 0.000 claims description 3
- 238000000059 patterning Methods 0.000 claims description 3
- 229920002120 photoresistant polymer Polymers 0.000 claims description 3
- 229910052710 silicon Inorganic materials 0.000 claims description 3
- 238000005260 corrosion Methods 0.000 claims description 2
- 230000007797 corrosion Effects 0.000 claims description 2
- 239000010410 layer Substances 0.000 description 53
- HBMJWWWQQXIZIP-UHFFFAOYSA-N silicon carbide Chemical compound [Si+]#[C-] HBMJWWWQQXIZIP-UHFFFAOYSA-N 0.000 description 11
- 229910010271 silicon carbide Inorganic materials 0.000 description 10
- 238000010586 diagram Methods 0.000 description 8
- 239000002344 surface layer Substances 0.000 description 3
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 2
- 230000012010 growth Effects 0.000 description 2
- 229910052760 oxygen Inorganic materials 0.000 description 2
- 239000001301 oxygen Substances 0.000 description 2
- 238000011084 recovery Methods 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 239000004642 Polyimide Substances 0.000 description 1
- 229910020286 SiOxNy Inorganic materials 0.000 description 1
- 229910010038 TiAl Inorganic materials 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 238000005229 chemical vapour deposition Methods 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000002347 injection Methods 0.000 description 1
- 239000007924 injection Substances 0.000 description 1
- 239000007769 metal material Substances 0.000 description 1
- 238000006263 metalation reaction Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 229910052750 molybdenum Inorganic materials 0.000 description 1
- 229910052759 nickel Inorganic materials 0.000 description 1
- -1 or Si 3 N 4 Inorganic materials 0.000 description 1
- 229910052697 platinum Inorganic materials 0.000 description 1
- 229920001721 polyimide Polymers 0.000 description 1
- 230000007420 reactivation Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 229910052709 silver Inorganic materials 0.000 description 1
- 239000000243 solution Substances 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D8/00—Diodes
- H10D8/60—Schottky-barrier diodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/124—Shapes, relative sizes or dispositions of the regions of semiconductor bodies or of junctions between the regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/83—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge
- H10D62/832—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge being Group IV materials comprising two or more elements, e.g. SiGe
- H10D62/8325—Silicon carbide
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/60—Electrodes characterised by their materials
- H10D64/62—Electrodes ohmically coupled to a semiconductor
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/60—Electrodes characterised by their materials
- H10D64/64—Electrodes comprising a Schottky barrier to a semiconductor
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D8/00—Diodes
- H10D8/01—Manufacture or treatment
- H10D8/051—Manufacture or treatment of Schottky diodes
Landscapes
- Electrodes Of Semiconductors (AREA)
Abstract
本发明公开了一种沟槽型低势垒肖特基二极管及其制备方法,该肖特基二极管的有源区为沟槽结构,台面的顶部为肖特基接触,台面的侧壁和沟槽底部为电联通的高掺杂的p型区,并且沟槽底部形成p型欧姆接触;凹槽的深度为dt,宽度为Wt;台面宽度为Wm,所述p型区的结深为dp;Wt大于1μm,Wm大于0.5μm,dt大于0.5μm,dp大于0.5μm。本发明利用镜像力势垒降低的方法在台面上形成低势垒肖特基接触。台面侧壁和沟槽底部进行p+掺杂并进行欧姆接触,形成并联的pn二极管,增强器件的浪涌能力,同时屏蔽肖特基导电沟道,增加器件的耐压能力和耐高温能力。本发明的肖特基二极管能够降低器件的势垒,同时保持优越的耐高压、高温特性和浪涌能力。
Description
技术领域
本发明涉及半导体领域,具体涉及一种沟槽型低势垒肖特基二极管及其制备方法。
背景技术
肖特基二极管由于是单极型器件,几乎无反向恢复电流,比pn二极管具有更好的反向恢复特性。宽禁带半导体碳化硅(SiC)的肖特基二极管可以做到耐压3300V以上,在高压、高频开关电路中具有更好的优势。但是,同样由于碳化硅材料的宽带隙特性,SiC肖特基二极管的势垒一般都比较高,如工业界经常用的Ti、MO势垒在1.2-1.3eV之间,而Ni、Pt的势垒则大于1.6eV。势垒高可以使器件承受更高的耐压,以及耐高温的应用能力,但是高势垒使得二极管的正向压降升高,导通损耗增加。特别是在肖特基势垒上的损耗会成为主要部分。如对于常规10A的器件,正向压降为1.5V,而势垒上的压降达到0.9V,成为损耗的主要部分。因此,研究低势垒SiC肖特基二极管可进一步降低导通损耗。但是势垒降低后反偏漏电流也会增加,如何在降低势垒的同时维持耐高压、高温特性是研究的关键。
发明内容
针对现有技术中存在的问题,本发明的目的在于提供一种沟槽型低势垒肖特基二极管,其通过改进器件结构和工艺,在不改变肖特基接触金属的前提下,降低器件的肖特基接触势垒,最终降低器件的正向压降和导通损耗。本发明的另一目的在于提供一种沟槽型低势垒肖特基二极管的制备方法。
为实现上述目的,本发明采用以下技术方案:
一种沟槽型低势垒肖特基二极管,所述肖特基二极管的有源区为沟槽结构,台面的顶部为肖特基接触,台面的侧壁和沟槽底部为电联通的高掺杂的p型区,并且沟槽底部形成p型欧姆接触;凹槽的深度为dt,宽度为Wt;台面宽度为Wm,所述p型区的结深为dp;其中,Wt大于1μm,Wm大于0.5μm,dt大于0.5μm,dp大于0.5μm。
进一步,所述肖特基二极管的缓冲层的厚度为0.5-2μm,浓度为1E18cm-3;漂移层的浓度在1E14cm-3-5E16cm-3之间,厚度在5-200μm之间;沟道层的浓度在1E16-1E17cm-3之间,厚度为大于0.5μm;势垒调制层的浓度大于所述沟道层的浓度,厚度小于0.2μm。
一种沟槽型低势垒肖特基二极管的制备方法,所述方法包括如下步骤:
1)取已经生长有势垒调制层的外延片,或者在没有势垒调制层的外延片上用离子注入的方式形成势垒调制层,对n型材料注入N、P离子;然后在外延片做上光刻标记,采用PECVD或LPCVD方法淀积SiO2层,并进行光刻后刻蚀,形成SiC刻蚀的掩膜图形;用ICP或RIE的等离子体刻蚀方法,以SiO2层为掩膜,刻蚀SiC,形成凹槽;
2)用光刻胶保护结终端区,结合步骤1)中剩下的SiO2层为掩膜进行离子注入,注入的为p型掺杂离子,多次注入在凹槽底部、侧壁形成一个p型掺杂区,注入完成后去除掩膜;再用光刻方法形成结终端区注入的掩膜,进行结终端区离子注入,同样注入p型掺杂离子;
3)在器件表面淀积一薄层石墨层作为保护,之后进行激活退火;
4)去除所述石墨层,对SiC表面进行清洗;之后进行牺牲氧化工艺,用热氧化的方法生长一层氧化层,再用HF或BOE腐蚀掉所述氧化层;
5)再进行热氧化生长SiO2钝化层,用PECVD或CVD方法生长场介质层,用光刻、刻蚀或BOE腐蚀的方法去掉有源区内的介质,保留结终端区的介质,形成介质对终端区的保护;
6)用光刻、蒸发金属和剥离的方法在凹槽底部p区做上欧姆接触金属,背面淀积金属,进行快速退火形成欧姆接触;
7)在表面淀积金属,分别在有源区的台面顶部、凹槽侧壁形成肖特基接触;然后进行退火处理,以改善n型表面的肖特基接触;
8)淀积并形成电极金属,淀积钝化介质;并进行图形化和选择刻蚀,露出电极的金属;进行烘烤固化;最后,在背面淀积电极金属。
进一步,步骤2)中多次注入分为部分,第一部分是垂直注入,在凹槽底部注入结深大于0.5μm,浓度大于1E17cm-3的P+区;第二部分是垂直加倾斜注入,同时在凹槽底部的表面和凹槽侧壁形成浓度大于1E19cm-3的P+区。
进一步,步骤3)中的激活退火的温度大于1500℃,时间大于3分钟。
进一步,步骤4)中氧化层的厚度为10nm-50nm。
进一步,步骤5)中所述SiO2钝化层的厚度为10nm-50nm,所述场介质层的厚度大于200nm。
进一步,步骤6)中快速退火的温度为950-1050℃,时间为2-5分钟。
进一步,步骤7)中退火处理的退火温度为400-800℃。
进一步,步骤8)中所述电极金属为Al,或者掺Si、Cu的Al,电极金属的厚度大于3μm。
本发明具有以下有益技术效果:
本发明利用镜像力势垒降低的方法在台面上形成低势垒肖特基接触。台面侧壁和沟槽底部进行p+掺杂并进行欧姆接触,形成并联的pn二极管,增强器件的浪涌能力,同时屏蔽肖特基导电沟道,增加器件的耐压能力和耐高温能力。本发明的肖特基二极管能够降低器件的势垒,同时保持优越的耐高压、高温特性和浪涌能力。
附图说明
图1为本发明实施例肖特基二极管的截面结构示意图;
图2为本发明实施例肖特基二极管制备过程中凹槽刻蚀后的截面结构示意图;
图3为本发明实施例肖特基二极管制备过程中离子注入后的截面结构示意图;
图4为本发明实施例肖特基二极管制备过程中激活退火后的截面结构示意图;
图5为本发明实施例肖特基二极管制备过程中场介质工艺后的截面结构示意图;
图6为本发明实施例肖特基二极管制备过程中欧姆接触后的截面结构示意图;
图7为本发明实施例肖特基二极管制备过程中肖特基接触后的截面结构示意图;
图8为本发明实施例肖特基二极管制备过程中电极金属及钝化保护后的截面结构示意图。
具体实施方式
下面,参考附图,对本发明进行更全面的说明,附图中示出了本发明的示例性实施例。然而,本发明可以体现为多种不同形式,并不应理解为局限于这里叙述的示例性实施例。而是,提供这些实施例,从而使本发明全面和完整,并将本发明的范围完全地传达给本领域的普通技术人员。
本发明通过改进器件结构和工艺,在不改变肖特基接触金属的前提下,降低器件的肖特基接触势垒,最终降低器件的正向压降和导通损耗。
在第一导电类型的SiC衬底上,外延第一导电类型缓冲层,缓冲层的厚度为0.5-2μm之间,浓度为1E18cm-3左右;外延第一导电类型漂移层,漂移层的浓度在1E14cm-3-5E16cm-3之间,厚度在5-200μm之间,漂移层的浓度、厚度根据设计器件的耐压而定;外延生长第一导电类型沟道层,沟道层的浓度比漂移层稍高,为了降低沟道的导通电阻,浓度为1E16-1E17cm-3之间,厚度为大于0.5μm;外延生长第一导电类型的势垒调制层,浓度比沟道层更高,为了形成势垒更低的肖特基接触,厚度小于0.2μm。势垒调制层的浓度、厚度根据设计的势垒而定。势垒调制层也可以通过离子注入再激活退火的方法形成。第一导电类型可以为n型或p型,原理一致,以下以n型来说明。
根据镜像力势垒降低原理,如果在表面形成高浓度的掺杂,表面层的剂量远大于漂移区零偏时的耗尽区电荷,那么与金属和漂移区接触形成的势垒相比,势垒降低△φ,
△φ=q/ε*sqrt(a*Ns/(4*π))
a*Ns即为表面高掺杂层的剂量,其中a为厚度,Ns为浓度。亦即增加表面层的剂量,可以有效降低肖特基势垒。一般地表面层剂量大于9E11cm-2,势垒降低0.05eV以上。如表面0.1μm厚的掺杂浓度为4E17cm-3,则Ns为4E12cm-2,△φ等于0.1eV,即势垒降低0.1eV。因此可以通过表面薄层的高剂量控制,调整势垒高度。
如图1所示,本发明的沟槽型低势垒肖特基二极管主要分为中间的有源区和周边的结终端区。有源区为沟槽结构,台面顶部为肖特基接触1,侧壁和沟槽底部为电联通的高掺杂的p型区,并且沟槽底部形成p型欧姆接触金属2。沟槽底部和侧壁的p+型掺杂由多次的垂直注入和倾斜注入形成。结终端可以是场限环、JTE、以及两者的结合等多种形式。有源区台面顶部的n层浓度高于沟道和漂移层,浓度、厚度由设计的势垒而定,如对于△φ等于0.1eV,浓度可以为7E17cm-3,厚度为50nm,或者浓度为1.75E18cm-3,厚度为20nm。凹槽的深度为dt,宽度为Wt,台面宽度为Wm,p+区的结深为dp。在电流密度为Jf的电流流过沟道时,沟道6的顶部和pn结底部区域会形成电势差△V,△V=Jf*ρ*(dt+dp),其中ρ为沟道的电阻率,与沟道的掺杂浓度关系为ρ=1/q*μ*Nd,Nd为掺杂浓度。当△V等于pn结与肖特基势垒差时,沟道底部的pn二极管将开启,大量的少子注入进行电导率的调制,从而进一步提升浪涌电流能力。一般情况下,Wm大于1μm,Wm大于0.5μm,dt大于0.5μm,dp大于0.5μm。本发明的沟槽型低势垒肖特基二极管还包括势垒调制层3、场介质层4和钝化层5。
本发明的沟槽型低势垒肖特基二极管制备方法如下:
如图2所示,取已经生长有势垒调制层的外延片,或者在没有势垒调制层的外延片上用离子注入的方式形成势垒调制层3,对n型材料注入N、P离子。首先做上光刻标记。PECVD或LPCVD方法淀积SiO2层7,并进行光刻后刻蚀,形成SiC刻蚀的掩膜图形。SiO2层7的厚度大于500nm,由刻蚀SiC凹槽所需的厚度决定。用ICP或RIE的等离子体刻蚀方法,以SiO2层7为掩膜,刻蚀SiC,形成凹槽,并剩余足够的SiO2厚度以用于下一步工艺的离子注入掩膜。
如图3所示,进行光刻工艺,用光刻胶保护结终端区,结合剩下的SiO2层7,形成掩膜,进行离子注入,注入的为p型掺杂离子,如Al、B等离子,多次注入在凹槽底部、侧壁形成一个p型掺杂区。注入分为部分,第一部分是垂直注入,在底部注入结深大于0.5μm,浓度大于1E17cm-3的P+区。第二部分是垂直加倾斜注入,同时在底部的表面和侧壁形成浓度大于1E19cm-3的P+区。注入完成后去除掩膜。再用光刻方法形成结终端区注入的掩膜,进行结终端区离子注入,同样注入p型掺杂离子,如Al、B等离子。
如图4所示,在表面淀积一薄层石墨层8作为保护进行激活退火,激活退火的温度大于1500℃,时间大于3分钟。
如图5所示,再进行热氧化生长SiO2钝化层,厚度可以是10nm-50nm,可以是湿氧或干氧生长方法。控制两次热氧化生长的厚度,使得剩下的表面高掺杂的势垒调制层的厚度、浓度满足设计要求。用PECVD或其他CVD方法生长场介质层4,介质可以是SiO2,或Si3N4,或SiO2/Si3N4,SiOxNy等,厚度大于200nm,用光刻、刻蚀、BOE腐蚀的方法去掉有源区内的介质,保留结终端区的介质。形成介质对终端区的保护。
如图6所示。用光刻、蒸发金属和剥离的方法在凹槽底部p区做上欧姆接触金属2。背面淀积金属,进行快速退火形成欧姆接触9。P型欧姆接触金属可以是TiAl等,背面金属为Ni,进行950-1050℃,2-5分钟的快速退火,形成欧姆接触。
如图7所示。在表面淀积金属,分别在有源区的台面顶部、凹槽侧壁形成肖特基接触1。进行退火处理改善n型表面的肖特基接触。如,金属材料可以是Ti、Mo,退火温度为400-800℃。退火处理后由于凹槽侧壁的掺杂非常高,会形成欧姆接触。
如图8所示。淀积并形成电极金属10,如Al,或掺Si或Cu的Al,大于3μm厚,或者是Ag或Cu,厚度大于2μm。淀积钝化层5,如SiO2/Si3N4,厚度分别可以为500nm和300nm。并进行图形化和选择刻蚀,露出电极的金属。涂布聚酰亚胺,进行图形化,露出电极的金属。进行烘烤固化。最后,在背面淀积电极金属,如TiNiAg,总厚度大于1μm。
上面所述只是为了说明本发明,应该理解为本发明并不局限于以上实施例,符合本发明思想的各种变通形式均在本发明的保护范围之内。
Claims (10)
1.一种沟槽型低势垒肖特基二极管,其特征在于,所述肖特基二极管的有源区为沟槽结构,台面的顶部为肖特基接触,台面的侧壁和沟槽底部为电联通的高掺杂的p型区,并且沟槽底部形成p型欧姆接触;凹槽的深度为dt,宽度为Wt;台面宽度为Wm,所述p型区的结深为dp;其中,Wt大于1μm,Wm大于0.5μm,dt大于0.5μm,dp大于0.5μm。
2.根据权利要求1所述的沟槽型低势垒肖特基二极管,其特征在于,所述肖特基二极管的缓冲层的厚度为0.5-2μm,浓度为1E18cm-3;漂移层的浓度在1E14cm-3-5E16cm-3之间,厚度在5-200μm之间;沟道层的浓度在1E16-1E17cm-3之间,厚度为大于0.5μm;势垒调制层的浓度大于所述沟道层的浓度,厚度小于0.2μm。
3.一种权利要求1-2任一所述的沟槽型低势垒肖特基二极管的制备方法,其特征在于,所述方法包括如下步骤:
1)取已经生长有势垒调制层的外延片,或者在没有势垒调制层的外延片上用离子注入的方式形成势垒调制层,对n型材料注入N、P离子;然后在外延片做上光刻标记,采用PECVD或LPCVD方法淀积SiO2层,并进行光刻后刻蚀,形成SiC刻蚀的掩膜图形;用ICP或RIE的等离子体刻蚀方法,以SiO2层为掩膜,刻蚀SiC,形成凹槽;
2)用光刻胶保护结终端区,结合步骤1)中剩下的SiO2层为掩膜进行离子注入,注入的为p型掺杂离子,多次注入在凹槽底部、侧壁形成一个p型掺杂区,注入完成后去除掩膜;再用光刻方法形成结终端区注入的掩膜,进行结终端区离子注入,同样注入p型掺杂离子;
3)在器件表面淀积一薄层石墨层作为保护,之后进行激活退火;
4)去除所述石墨层,对SiC表面进行清洗;之后进行牺牲氧化工艺,用热氧化的方法生长一层氧化层,再用HF或BOE腐蚀掉所述氧化层;
5)再进行热氧化生长SiO2钝化层,用PECVD或CVD方法生长场介质层,用光刻、刻蚀或BOE腐蚀的方法去掉有源区内的介质,保留结终端区的介质,形成介质对终端区的保护;
6)用光刻、蒸发金属和剥离的方法在凹槽底部p区做上欧姆接触金属,背面淀积金属,进行快速退火形成欧姆接触;
7)在表面淀积金属,分别在有源区的台面顶部、凹槽侧壁形成肖特基接触;然后进行退火处理,以改善n型表面的肖特基接触;
8)淀积并形成电极金属,淀积钝化介质;并进行图形化和选择刻蚀,露出电极的金属;进行烘烤固化;最后,在背面淀积电极金属。
4.根据权利要求3所述的沟槽型低势垒肖特基二极管的制备方法,其特征在于,步骤2)中多次注入分为部分,第一部分是垂直注入,在凹槽底部注入结深大于0.5μm,浓度大于1E17cm-3的P+区;第二部分是垂直加倾斜注入,同时在凹槽底部的表面和凹槽侧壁形成浓度大于1E19cm-3的P+区。
5.根据权利要求3所述的沟槽型低势垒肖特基二极管的制备方法,其特征在于,步骤3)中的激活退火的温度大于1500℃,时间大于3分钟。
6.根据权利要求3所述的沟槽型低势垒肖特基二极管的制备方法,其特征在于,步骤4)中氧化层的厚度为10nm-50nm。
7.根据权利要求3所述的沟槽型低势垒肖特基二极管的制备方法,其特征在于,步骤5)中所述SiO2钝化层的厚度为10nm-50nm,所述场介质层的厚度大于200nm。
8.根据权利要求3所述的沟槽型低势垒肖特基二极管的制备方法,其特征在于,步骤6)中快速退火的温度为950-1050℃,时间为2-5分钟。
9.根据权利要求3所述的沟槽型低势垒肖特基二极管的制备方法,其特征在于,步骤7)中退火处理的退火温度为400-800℃。
10.根据权利要求3所述的沟槽型低势垒肖特基二极管的制备方法,其特征在于,步骤8)中所述电极金属为Al,或者掺Si、Cu的Al,电极金属的厚度大于3μm。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201711336864.0A CN108198866A (zh) | 2017-12-14 | 2017-12-14 | 一种沟槽型低势垒肖特基二极管及其制备方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201711336864.0A CN108198866A (zh) | 2017-12-14 | 2017-12-14 | 一种沟槽型低势垒肖特基二极管及其制备方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN108198866A true CN108198866A (zh) | 2018-06-22 |
Family
ID=62574168
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201711336864.0A Withdrawn CN108198866A (zh) | 2017-12-14 | 2017-12-14 | 一种沟槽型低势垒肖特基二极管及其制备方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN108198866A (zh) |
Cited By (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108682695A (zh) * | 2018-08-07 | 2018-10-19 | 济南晶恒电子有限责任公司 | 一种大电流低正向压降碳化硅肖特基二极管芯片及其制备方法 |
CN109065533A (zh) * | 2018-08-07 | 2018-12-21 | 深圳市南硕明泰科技有限公司 | 一种半导体器件及其制造方法 |
CN109473484A (zh) * | 2018-11-21 | 2019-03-15 | 中国电子科技集团公司第十三研究所 | 一种碳化硅肖特基二极管 |
CN110190117A (zh) * | 2019-05-29 | 2019-08-30 | 西安电子科技大学 | 一种改善正向特性的槽型混合PiN肖特基二极管 |
CN110197852A (zh) * | 2019-05-29 | 2019-09-03 | 西安电子科技大学 | 一种半沟槽离子注入的混合PiN肖特基二极管 |
CN110212021A (zh) * | 2019-05-29 | 2019-09-06 | 西安电子科技大学 | 一种集成金属氧化物半导体的混合PiN肖特基二极管 |
CN110473915A (zh) * | 2019-09-18 | 2019-11-19 | 深圳爱仕特科技有限公司 | 一种集成低势垒JBS的SiC-MOS器件的制备方法 |
CN111354632A (zh) * | 2020-05-21 | 2020-06-30 | 江苏长晶科技有限公司 | 一种碳化硅元器件的掺杂方法及其制备方式 |
CN111799338A (zh) * | 2020-07-27 | 2020-10-20 | 西安电子科技大学 | 一种沟槽型SiC JBS二极管器件及其制备方法 |
CN112201697A (zh) * | 2020-09-24 | 2021-01-08 | 芜湖启源微电子科技合伙企业(有限合伙) | 肖特基二极管以及制备该肖特基二极管的方法 |
CN113410137A (zh) * | 2021-06-15 | 2021-09-17 | 西安微电子技术研究所 | 一种高可靠SiC肖特基二极管及其制作方法 |
CN114038905A (zh) * | 2021-12-07 | 2022-02-11 | 广微集成技术(深圳)有限公司 | 一种肖特基二极管及其制作方法 |
CN114220869A (zh) * | 2021-11-24 | 2022-03-22 | 山东大学 | 一种具有沟槽结构的垂直型氮化镓肖特基二极管及其制备方法 |
CN116454119A (zh) * | 2023-06-15 | 2023-07-18 | 广东巨风半导体有限公司 | 一种快恢复二极管及其制备方法 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102738213A (zh) * | 2011-04-06 | 2012-10-17 | 罗姆股份有限公司 | 半导体装置 |
CN104425630A (zh) * | 2013-09-10 | 2015-03-18 | 现代自动车株式会社 | 肖特基势垒二极管和用于制造肖特基势垒二极管的方法 |
JP2015207723A (ja) * | 2014-04-23 | 2015-11-19 | 三菱電機株式会社 | 炭化珪素半導体装置およびその製造方法 |
CN105206681A (zh) * | 2014-06-20 | 2015-12-30 | 意法半导体股份有限公司 | 宽带隙高密度半导体开关器件及其制造方法 |
CN106992117A (zh) * | 2017-03-30 | 2017-07-28 | 北京燕东微电子有限公司 | 一种SiC结势垒肖特基二极管的制作方法 |
-
2017
- 2017-12-14 CN CN201711336864.0A patent/CN108198866A/zh not_active Withdrawn
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102738213A (zh) * | 2011-04-06 | 2012-10-17 | 罗姆股份有限公司 | 半导体装置 |
CN104425630A (zh) * | 2013-09-10 | 2015-03-18 | 现代自动车株式会社 | 肖特基势垒二极管和用于制造肖特基势垒二极管的方法 |
JP2015207723A (ja) * | 2014-04-23 | 2015-11-19 | 三菱電機株式会社 | 炭化珪素半導体装置およびその製造方法 |
CN105206681A (zh) * | 2014-06-20 | 2015-12-30 | 意法半导体股份有限公司 | 宽带隙高密度半导体开关器件及其制造方法 |
CN106992117A (zh) * | 2017-03-30 | 2017-07-28 | 北京燕东微电子有限公司 | 一种SiC结势垒肖特基二极管的制作方法 |
Cited By (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108682695A (zh) * | 2018-08-07 | 2018-10-19 | 济南晶恒电子有限责任公司 | 一种大电流低正向压降碳化硅肖特基二极管芯片及其制备方法 |
CN109065533A (zh) * | 2018-08-07 | 2018-12-21 | 深圳市南硕明泰科技有限公司 | 一种半导体器件及其制造方法 |
CN108682695B (zh) * | 2018-08-07 | 2023-12-22 | 济南晶恒电子有限责任公司 | 一种大电流低正向压降碳化硅肖特基二极管芯片及其制备方法 |
CN109065533B (zh) * | 2018-08-07 | 2020-09-01 | 南京溧水高新创业投资管理有限公司 | 一种半导体器件及其制造方法 |
CN109473484A (zh) * | 2018-11-21 | 2019-03-15 | 中国电子科技集团公司第十三研究所 | 一种碳化硅肖特基二极管 |
CN110190117A (zh) * | 2019-05-29 | 2019-08-30 | 西安电子科技大学 | 一种改善正向特性的槽型混合PiN肖特基二极管 |
CN110197852A (zh) * | 2019-05-29 | 2019-09-03 | 西安电子科技大学 | 一种半沟槽离子注入的混合PiN肖特基二极管 |
CN110212021A (zh) * | 2019-05-29 | 2019-09-06 | 西安电子科技大学 | 一种集成金属氧化物半导体的混合PiN肖特基二极管 |
CN110197852B (zh) * | 2019-05-29 | 2021-07-09 | 西安电子科技大学 | 一种半沟槽离子注入的混合PiN肖特基二极管 |
CN110473915A (zh) * | 2019-09-18 | 2019-11-19 | 深圳爱仕特科技有限公司 | 一种集成低势垒JBS的SiC-MOS器件的制备方法 |
CN111354632A (zh) * | 2020-05-21 | 2020-06-30 | 江苏长晶科技有限公司 | 一种碳化硅元器件的掺杂方法及其制备方式 |
CN111799338A (zh) * | 2020-07-27 | 2020-10-20 | 西安电子科技大学 | 一种沟槽型SiC JBS二极管器件及其制备方法 |
CN111799338B (zh) * | 2020-07-27 | 2021-09-24 | 西安电子科技大学 | 一种沟槽型SiC JBS二极管器件及其制备方法 |
CN112201697A (zh) * | 2020-09-24 | 2021-01-08 | 芜湖启源微电子科技合伙企业(有限合伙) | 肖特基二极管以及制备该肖特基二极管的方法 |
CN113410137B (zh) * | 2021-06-15 | 2023-06-20 | 西安微电子技术研究所 | 一种高可靠SiC肖特基二极管及其制作方法 |
CN113410137A (zh) * | 2021-06-15 | 2021-09-17 | 西安微电子技术研究所 | 一种高可靠SiC肖特基二极管及其制作方法 |
CN114220869A (zh) * | 2021-11-24 | 2022-03-22 | 山东大学 | 一种具有沟槽结构的垂直型氮化镓肖特基二极管及其制备方法 |
CN114220869B (zh) * | 2021-11-24 | 2023-11-07 | 山东大学 | 一种具有沟槽结构的垂直型氮化镓肖特基二极管及其制备方法 |
CN114038905A (zh) * | 2021-12-07 | 2022-02-11 | 广微集成技术(深圳)有限公司 | 一种肖特基二极管及其制作方法 |
CN116454119A (zh) * | 2023-06-15 | 2023-07-18 | 广东巨风半导体有限公司 | 一种快恢复二极管及其制备方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108198866A (zh) | 一种沟槽型低势垒肖特基二极管及其制备方法 | |
CN108122995A (zh) | 一种沟槽型双势垒肖特基二极管及其制备方法 | |
CN108063090A (zh) | 一种低势垒肖特基二极管及其制备方法 | |
CN107331616B (zh) | 一种沟槽结势垒肖特基二极管及其制作方法 | |
CN101221989B (zh) | SiC肖特基势垒半导体器件 | |
US20210005721A1 (en) | Heterojunction devices and methods for fabricating the same | |
CN103606551B (zh) | 碳化硅沟槽型半导体器件及其制作方法 | |
CN112201697B (zh) | 肖特基二极管以及制备该肖特基二极管的方法 | |
CN108682695A (zh) | 一种大电流低正向压降碳化硅肖特基二极管芯片及其制备方法 | |
JP2016537809A (ja) | 高エネルギードーパント注入技術を用いた半導体構造 | |
US8956963B2 (en) | Schottky barrier diode and fabricating method thereof | |
CN108346688A (zh) | 具有CSL输运层的SiC沟槽结势垒肖特基二极管及其制作方法 | |
JP4972090B2 (ja) | 半導体装置およびその製造方法 | |
CN104981909A (zh) | 具有改进的沟槽保护的基于沟槽的器件 | |
CN109755325A (zh) | 一种新型双槽型金属氧化物半导体势垒肖特基二极管结构及实现方法 | |
CN117059673B (zh) | 半导体结构、半导体结构的制作方法以及半导体器件 | |
CN113972261A (zh) | 碳化硅半导体器件及制备方法 | |
US20240063311A1 (en) | Gan-based trench metal oxide schottky barrier diode and preparation method therefor | |
CN116613187A (zh) | 一种碳化硅功率二极管器件及其制备方法 | |
CN108565295A (zh) | 一种碳化硅肖特基二极管及其制备方法 | |
CN104900719A (zh) | 一种沟槽肖特基二极管终端结构及其制备方法 | |
CN116487445A (zh) | 一种用n-区包围p+渐变环的碳化硅功率器件及其制备方法 | |
CN105931950A (zh) | 一种碳化硅高压mps二极管的制造方法 | |
CN112086507A (zh) | 一种SiC MOSFET器件元胞及其制造方法 | |
CN118693160B (zh) | 具有栅氧保护结构的碳化硅mosfet器件及制备方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
WW01 | Invention patent application withdrawn after publication | ||
WW01 | Invention patent application withdrawn after publication |
Application publication date: 20180622 |