CN107039284A - 一种制作低温多晶硅薄膜晶体管的方法 - Google Patents
一种制作低温多晶硅薄膜晶体管的方法 Download PDFInfo
- Publication number
- CN107039284A CN107039284A CN201710249455.0A CN201710249455A CN107039284A CN 107039284 A CN107039284 A CN 107039284A CN 201710249455 A CN201710249455 A CN 201710249455A CN 107039284 A CN107039284 A CN 107039284A
- Authority
- CN
- China
- Prior art keywords
- layer
- forming
- source
- contact layer
- depositing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 83
- 229910021420 polycrystalline silicon Inorganic materials 0.000 title claims abstract description 29
- 229920005591 polysilicon Polymers 0.000 title claims abstract description 28
- 230000008569 process Effects 0.000 claims abstract description 50
- 239000000758 substrate Substances 0.000 claims abstract description 23
- 238000000623 plasma-assisted chemical vapour deposition Methods 0.000 claims abstract description 8
- 239000010410 layer Substances 0.000 claims abstract 42
- 239000011241 protective layer Substances 0.000 claims abstract 2
- 239000010409 thin film Substances 0.000 claims description 19
- 229910052751 metal Inorganic materials 0.000 claims description 18
- 239000002184 metal Substances 0.000 claims description 18
- 238000000151 deposition Methods 0.000 claims description 17
- 229910021417 amorphous silicon Inorganic materials 0.000 claims description 15
- 239000000463 material Substances 0.000 claims description 13
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 claims description 12
- 229910052814 silicon oxide Inorganic materials 0.000 claims description 12
- 229910052581 Si3N4 Inorganic materials 0.000 claims description 11
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 claims description 11
- 239000012495 reaction gas Substances 0.000 claims description 9
- 238000005530 etching Methods 0.000 claims description 7
- 238000005224 laser annealing Methods 0.000 claims description 7
- 238000000059 patterning Methods 0.000 claims description 7
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 claims description 6
- 229910052750 molybdenum Inorganic materials 0.000 claims description 6
- 239000011733 molybdenum Substances 0.000 claims description 6
- 229910052782 aluminium Inorganic materials 0.000 claims description 5
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 claims description 5
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 claims description 4
- BLRPTPMANUNPDV-UHFFFAOYSA-N Silane Chemical compound [SiH4] BLRPTPMANUNPDV-UHFFFAOYSA-N 0.000 claims description 4
- 238000010438 heat treatment Methods 0.000 claims description 4
- 239000001257 hydrogen Substances 0.000 claims description 4
- 229910052739 hydrogen Inorganic materials 0.000 claims description 4
- 229910000077 silane Inorganic materials 0.000 claims description 4
- 229910052715 tantalum Inorganic materials 0.000 claims description 3
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 claims description 3
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 claims description 3
- 229910052721 tungsten Inorganic materials 0.000 claims description 3
- 239000010937 tungsten Substances 0.000 claims description 3
- 238000005984 hydrogenation reaction Methods 0.000 claims description 2
- 230000001131 transforming effect Effects 0.000 claims description 2
- 238000004519 manufacturing process Methods 0.000 abstract description 16
- 229910052796 boron Inorganic materials 0.000 abstract description 15
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 abstract description 8
- 238000005468 ion implantation Methods 0.000 abstract description 7
- 230000006872 improvement Effects 0.000 description 6
- -1 boron ions Chemical class 0.000 description 5
- 230000004888 barrier function Effects 0.000 description 4
- 238000001259 photo etching Methods 0.000 description 4
- 238000000137 annealing Methods 0.000 description 3
- 239000007789 gas Substances 0.000 description 3
- 150000002500 ions Chemical class 0.000 description 2
- 229910021645 metal ion Inorganic materials 0.000 description 2
- 230000004913 activation Effects 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 239000007943 implant Substances 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 239000007769 metal material Substances 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 229920002120 photoresistant polymer Polymers 0.000 description 1
- 125000006850 spacer group Chemical group 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/02587—Structure
- H01L21/0259—Microstructure
- H01L21/02595—Microstructure polycrystalline
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/02521—Materials
- H01L21/02524—Group 14 semiconducting materials
- H01L21/02532—Silicon, silicon germanium, germanium
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02656—Special treatments
- H01L21/02664—Aftertreatments
- H01L21/02667—Crystallisation or recrystallisation of non-monocrystalline semiconductor materials, e.g. regrowth
- H01L21/02669—Crystallisation or recrystallisation of non-monocrystalline semiconductor materials, e.g. regrowth using crystallisation inhibiting elements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02656—Special treatments
- H01L21/02664—Aftertreatments
- H01L21/02667—Crystallisation or recrystallisation of non-monocrystalline semiconductor materials, e.g. regrowth
- H01L21/02675—Crystallisation or recrystallisation of non-monocrystalline semiconductor materials, e.g. regrowth using laser beams
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/28—Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
- H01L21/283—Deposition of conductive or insulating materials for electrodes conducting electric current
- H01L21/285—Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation
- H01L21/28506—Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers
- H01L21/28512—Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table
- H01L21/28556—Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table by chemical means, e.g. CVD, LPCVD, PECVD, laser CVD
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/031—Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT]
- H10D30/0312—Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT] characterised by the gate electrodes
- H10D30/0316—Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT] characterised by the gate electrodes of lateral bottom-gate TFTs comprising only a single gate
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/031—Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT]
- H10D30/0321—Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT] comprising silicon, e.g. amorphous silicon or polysilicon
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/6729—Thin-film transistors [TFT] characterised by the electrodes
- H10D30/673—Thin-film transistors [TFT] characterised by the electrodes characterised by the shapes, relative sizes or dispositions of the gate electrodes
- H10D30/6732—Bottom-gate only TFTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/6729—Thin-film transistors [TFT] characterised by the electrodes
- H10D30/6737—Thin-film transistors [TFT] characterised by the electrodes characterised by the electrode materials
- H10D30/6739—Conductor-insulator-semiconductor electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/674—Thin-film transistors [TFT] characterised by the active materials
- H10D30/6741—Group IV materials, e.g. germanium or silicon carbide
- H10D30/6743—Silicon
- H10D30/6745—Polycrystalline or microcrystalline silicon
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Chemical & Material Sciences (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Crystallography & Structural Chemistry (AREA)
- Chemical Kinetics & Catalysis (AREA)
- General Chemical & Material Sciences (AREA)
- Optics & Photonics (AREA)
- Thin Film Transistor (AREA)
Abstract
本发明属于显示面板技术领域。本发明公开了一种制作低温多晶硅薄膜晶体管的方法,包括:依次在衬底基板上形成栅极层、有源层、源漏极接触层和源漏电极。形成源漏极接触层的过程包括:形成沟道保护层;使用包含乙硼烷的反应气体,通过等离子体增强化学气相沉积的方法沉积欧姆接触层,并对其进行构图,形成源漏极接触层。在沉积欧姆接触层的过程中,硼离子会进入源漏极接触层中。此种方法不再需要采用掩膜定义硼离子植入区域,省去了硼离子植入的过程,简化了工艺流程,降低了制造成本。
Description
技术领域
本发明涉及显示面板技术领域,尤其涉及一种制作低温多晶硅薄膜晶体管的方法。
背景技术
在各种显示装置的像素单元中,通过施加驱动电压来驱动显示装置的薄膜晶体管(Thin Film Transistor,TFT)被大量应用。在TFT的有源层一直使用稳定性和加工向较好的非晶硅(a-Si)材料,但是a-Si材料的载流子迁移率较低,不能满足大尺寸、高分辨率显示器件的要求,特别是不能满足下一代有源矩阵式有机发光显示器件的要求。
与非晶硅相比,低温多晶硅(Low Temperature Poly-silicon,LTPS)由于电子迁移率高、亚阈值摆幅好、开关态电流比大、耗电低,同时可以制作高密度像素,且可以应用在柔性有机发光二极管(OLED)基板上等特点,近几年引起了广泛的关注。但是,在制作低温多晶硅薄膜晶体管(LTPS-PTFT)的过程中,需要用掩膜定义源漏极接触区域,然后利用离子植入机植入硼,再进行高温快速退火活化后形成源漏极接触区,其制作工艺流程复杂、制作成本高。因此,如何减少低温多晶硅薄膜晶体管的制作工艺流程并降低制作成本成为亟待解决的问题。
发明内容
针对现有技术中的如何减少低温多晶硅薄膜晶体管的制作工艺流程并降低其制作成本的问题,本发明提出了一种制作低温多晶硅薄膜晶体管的方法。
本发明提出的制作低温多晶硅薄膜晶体管的方法,其特征在于,所述方法包括以下步骤:
S11:在衬底基板上形成栅极层的过程;
S12:形成有源层的过程;
S13:形成源漏极接触层的过程;
S14:形成源漏电极的过程,
其中,形成所述源漏极接触层的过程包括:形成沟道保护层,并通过等离子体增强化学气相沉积的方法沉积欧姆接触层,其中使用的反应气体包含乙硼烷,然后,对所述欧姆接触层进行图形化处理,形成所述源漏极接触层。
采用上述方法形成源漏极接触层,由于使用的反应气体中包含有乙硼烷,在采用等离子体增强化学气相沉积(PECVD)的方法沉积欧姆接触层的过程中,硼离子会进入欧姆接触层中,使得形成的源漏极接触层中包含有硼离子,从而降低了源漏极接触层的阻抗,使之与源漏极的接触阻抗减小。此种方法不再需要采用掩膜定义硼离子植入区域,同时省去了硼离子植入的过程,简化了工艺流程,降低了制造成本。
作为对本发明的进一步改进,所述反应气体还包括硅烷和氢气。此时,反应气体为硅烷、氢气和乙硼烷的混合气体。
进一步,沉积所述欧姆接触层使用的材料包括P+a-Si。
作为对本发明的进一步改进,形成所述沟道保护层的过程包括:在所述有源层上沉积蚀刻阻挡层,然后对所述蚀刻阻挡层依次进行加热氢化处理和图形化处理,形成所述沟道保护层。
进一步,所述蚀刻阻挡层包括氧化硅层或氮化硅层中的至少一种。蚀刻阻挡层可以为氧化硅层或氮化硅层,也可以为氧化硅层和氮化硅层的叠加层。
作为对本发明的进一步改进,形成所述有源层的过程包括:在衬底基板全表面沉积栅极绝缘层,然后沉积非晶硅层,通过准分子激光退火工艺使所述非晶硅层转变为多晶硅层,对所述多晶硅层进行图形化处理,形成所述有源层。
通过准分子激光退火工艺实现多晶硅层和离子激活,避免了采用热退火工艺导致的衬底基板整体受热影响柔性显示装置的问题,有利于实现柔性显示。此外,准分子激光退火工艺的局部高温还可以提高多晶硅的晶格完整性,从而提高了TFT的性能。
作为对本发明的进一步改进,形成所述栅极层的过程包括:在衬底基板全表面沉积第一金属层,对所述第一金属层进行图形化处理,形成所述栅极层。进一步,在沉积所述第一金属层之前,在衬底基板全表面制作缓冲层。所述缓冲层包括氮化硅层或氧化硅层中的至少一种。
缓冲层可以提高栅极层与衬底基板之间的附着程度。同时,还可以防止衬底基板中的金属离子扩散至栅极层,减少漏电流的产生。
作为对栅极层的进一步改进,所述栅极层的材料包括钼、钽、铝、钨中的至少一种。这些金属均为TFT制作过程中常用的金属材料,方便使用。
作为对本发明的进一步改进,形成源漏电极层的过程包括沉积第二金属层,对所述第二金属层进行图形化处理,形成所述源漏电极层。形成第二金属层的金属包括钼、铝中的至少一种。
本发明同时提出了一种低温多晶硅薄膜晶体管,该低温多晶硅薄膜晶体管采用上述方法制作而成。
综上所述,本发明提出的制作低温多晶硅薄膜晶体管的方法,在形成源漏极接触层的过程中,采用PECVD的方法沉积一层欧姆接触层,同时使用的反应气体中包含有乙硼烷。从而,在沉积欧姆接触层的过程中,硼离子会进入其中,从而降低了源漏极接触层的阻抗,使之与源漏极的接触阻抗减小。这种形成源漏极接触层的方法,不再需要采用掩膜定义硼离子植入区域,同时省去了硼离子植入的过程,简化了工艺流程,降低了制造成本。本发明提出的低温多晶硅薄膜晶体管由于采用本发明提出的方法制成,从而降低了制造成本。
附图说明
在下文中将基于实施例并参考附图来对本发明进行更详细的描述。其中:
图1为本发明的制作低温多晶硅薄膜晶体管的方法示意图;
图2为形成栅极层的结构示意图;
图3为形成有源层后的结构示意图;
图4为形成源漏极接触层后的结构示意图;
图5为形成源漏电极层后的结构示意图;
图6为包含有本发明的低温多晶硅薄膜晶体管的阵列基板的结构示意图。
在附图中,相同的部件使用相同的附图标记。附图并未按照实际的比例。
具体实施方式
以下将结合附图对本发明的内容作出详细的说明,下文中的“上”“下”“左”“右”均为相对于图示方向,不应理解为对本发明的限制。
图1示出了本实施例中的制作低温多晶硅薄膜晶体管的方法,主要包括以下步骤:
S11:在衬底基板上形成栅极层的过程;
S12:形成有源层的过程;
S13:形成源漏极接触层的过程;
S14:形成源漏电极层的过程。
下面将对各个过程进行更加详细的说明。
S11:在衬底基板上形成栅极层的过程。如图2所示,首先,在衬底基板111的全表面上制作缓冲层112,缓冲层112包括氮化硅层1121和氧化硅层1122。当然,在其他实施例中,缓冲层112也可以只包括氮化硅层1121或氧化硅层1122。然后,在缓冲层112上沉积第一金属层,优选地,构成该第一金属层的材料为钼。在其他实施例中,该第一金属层的材料可以为钼、钽、铝、钨中的至少一种。采用照相蚀刻技术对第一金属层进行构图,形成栅极层113。
缓冲层112能够提高栅极层113与衬底基板111之间的附着程度,同时,还可以防止衬底基板111中的金属离子扩散至栅极层113,减少漏电流的产生。
当然,在其他实施例中,在形成栅极层113的过程中,不含有形成缓冲层的过程。
S12:形成有源层的过程。如图3所示,在栅极层113的上方沉积栅极绝缘层121,优选地,栅极绝缘层121的材料为氧化硅。接着,在栅极绝缘层121上方沉积非晶硅层,采用准分子激光退火工艺对非晶硅层进行处理,使之转变为多晶硅层。然后,对多晶硅层进行构图,形成有源层122。
在此过程中,通过准分子激光退火工艺实现多晶硅层,避免了采用热退火工艺导致的衬底基板整体受热影响柔性显示的问题,有利于实现柔性显示。此外,准分子激光退火工艺的局部高温还可以提高多晶硅的晶格完整性,从而提高了TFT的性能。
S13:形成源漏极接触层的过程。如图4所示,在衬底基板111的有源层122上方的全表面沉积蚀刻阻挡层,优选地,该蚀刻阻挡层包括氧化硅层和氮化硅层。在其他实施例中,蚀刻阻挡层也可仅包括氧化硅层或氮化硅层。对蚀刻阻挡层进行加热氢化处理,并采用照相蚀刻技术对其进行构图,形成沟道保护层131。由于该实施例中的蚀刻阻挡层包括氧化硅层和氮化硅层,所以,这里的沟道保护层131包括第一沟道保护层1311和第二沟道保护层1312。
在沟道保护层131上方,使用包含乙硼烷的反应气体,通过PECVD的方法沉积欧姆接触层。该欧姆接触层的材料优选为P+a-Si,反应气体优选为为硅烷、氢气和乙硼烷的混合气体。在这里,同样采用照相蚀刻技术对该欧姆接触层进行构图,形成源漏极接触层132。当使用的反应气体包含乙硼烷时,在采用PECVD的方法沉积欧姆接触层中,硼离子会进入欧姆接触层中,使得形成的源漏极接触层132中包含有硼离子,从而降低了源漏极接触层132的阻抗,使之与源漏极的接触阻抗减小。此种方法不再需要采用掩膜定义硼离子植入区域,同时省去了硼离子植入的过程,简化了工艺流程,降低了制造成本。
当欧姆接触层的材料为P+a-Si时,制作出的薄膜晶体管为P型。当然,欧姆接触层的材料也可以为N+a-Si,此时制作出的薄膜晶体管为N型。
S14:形成源漏电极层的过程。如图5所示,在源漏极接触层132的上方,沉积第二金属层,优选地,该第二金属层的材料包括钼、铝中的至少一种。采用照相蚀刻技术对第二金属层进行构图,形成源漏电极层141。
本发明提出的低温多晶硅薄膜晶体管,采用上述方法制作而成。
实施例二:
在制作包含有以上述方法制作的低温多晶硅薄膜晶体管的阵列基板时,除了包括实施例一总的制作步骤外,还包括步骤S15。如图6所示,在源漏电极层141上方制作有机光阻平坦绝缘层151,接着制作Anode电极层152。然后制作像素定义层(PDL)和隔离柱(PS)层。
最后说明的是,以上实施例仅用于说明本发明的技术方案而非限制,尽管参照较佳实施例对本发明进行了详细说明,本领域的普通技术人员应当理解,可以对本发明的技术方案进行修改或者等同替换。尤其是,只要不存在结构上的冲突,各实施例中的特征均可相互结合起来,所形成的组合式特征仍属于本发明的范围内。只要不脱离本发明技术方案的宗旨和范围,其均应涵盖在本发明的权利要求范围当中。
Claims (10)
1.一种制作低温多晶硅薄膜晶体管的方法,其特征在于,所述方法包括以下步骤:
S11:在衬底基板上形成栅极层的过程;
S12:形成有源层的过程;
S13:形成源漏极接触层的过程;
S14:形成源漏电极层的过程,
其中,形成所述源漏极接触层的过程包括:
形成沟道保护层,并通过等离子体增强化学气相沉积的方法沉积欧姆接触层,其中使用的反应气体包含乙硼烷,然后,对所述欧姆接触层进行图形化处理,形成所述源漏极接触层。
2.根据权利要求1所述的方法,其特征在于,所述反应气体还包括硅烷和氢气。
3.根据权利要求1或2所述的方法,其特征在于,沉积所述欧姆接触层使用的材料包括P+a-Si。
4.根据权利要求1或2所述的方法,其特征在于,形成所述沟道保护层的过程包括:在所述有源层上沉积蚀刻阻挡层,然后对所述蚀刻阻挡层依次进行加热氢化处理和图形化处理,形成所述沟道保护层。
5.根据权利要求4所述的方法,其特征在于,所述蚀刻阻挡层包括氧化硅层或氮化硅层中的至少一种。
6.根据权利要求1所述的方法,其特征在于,形成所述有源层的过程包括:在衬底基板全表面沉积栅极绝缘层,然后沉积非晶硅层,通过准分子激光退火工艺使所述非晶硅层转变为多晶硅层,对所述多晶硅层进行图形化处理,形成所述有源层。
7.根据权利要求1所述的方法,其特征在于,形成所述栅极层的过程包括:在衬底基板全表面沉积第一金属层,对所述第一金属层进行图形化处理,形成所述栅极层。
8.根据权利要求7所述的方法,其特征在于,在沉积所述第一金属层之前,在衬底基板全表面制作缓冲层。
9.根据权利要求8所述的方法,其特征在于,所述缓冲层包括氮化硅层或氧化硅层中的至少一种。
10.根据权利要求7至9中任意一项所述的方法,其特征在于,所述栅极层的材料包括钼、钽、铝、钨中的至少一种。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710249455.0A CN107039284A (zh) | 2017-04-17 | 2017-04-17 | 一种制作低温多晶硅薄膜晶体管的方法 |
PCT/CN2017/083060 WO2018192009A1 (zh) | 2017-04-17 | 2017-05-04 | 一种制作低温多晶硅薄膜晶体管的方法 |
US15/539,962 US20190096670A1 (en) | 2017-04-17 | 2017-05-04 | Method for manufacturing low-temperature poly-silicon thin film transistor |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710249455.0A CN107039284A (zh) | 2017-04-17 | 2017-04-17 | 一种制作低温多晶硅薄膜晶体管的方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN107039284A true CN107039284A (zh) | 2017-08-11 |
Family
ID=59535356
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710249455.0A Pending CN107039284A (zh) | 2017-04-17 | 2017-04-17 | 一种制作低温多晶硅薄膜晶体管的方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20190096670A1 (zh) |
CN (1) | CN107039284A (zh) |
WO (1) | WO2018192009A1 (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108039352A (zh) * | 2017-12-18 | 2018-05-15 | 武汉华星光电半导体显示技术有限公司 | 阵列基板及其制造方法 |
CN109449182A (zh) * | 2018-10-30 | 2019-03-08 | 京东方科技集团股份有限公司 | 显示基板及其制造方法、显示装置 |
US10651257B2 (en) | 2017-12-18 | 2020-05-12 | Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | Array substrate and manufacturing method thereof |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102832169A (zh) * | 2012-08-28 | 2012-12-19 | 京东方科技集团股份有限公司 | 阵列基板及其制备方法、显示器件 |
CN104851809A (zh) * | 2015-04-09 | 2015-08-19 | 信利(惠州)智能显示有限公司 | 薄膜晶体管及其制作方法、以及阵列基板与显示装置 |
CN104867833A (zh) * | 2015-04-09 | 2015-08-26 | 信利(惠州)智能显示有限公司 | 薄膜晶体管及其制作方法、阵列基板以及显示装置 |
CN105070724A (zh) * | 2015-07-16 | 2015-11-18 | 深圳市华星光电技术有限公司 | Tft基板的制作方法及制得的tft基板 |
CN105789327A (zh) * | 2016-05-17 | 2016-07-20 | 京东方科技集团股份有限公司 | 一种薄膜晶体管及其制备方法、阵列基板、显示装置 |
CN105870203A (zh) * | 2016-06-24 | 2016-08-17 | 京东方科技集团股份有限公司 | 一种薄膜晶体管及其制备方法、阵列基板、显示装置 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW463068B (en) * | 1995-10-12 | 2001-11-11 | Toshiba Corp | Liquid crystal display device |
JP3516424B2 (ja) * | 1996-03-10 | 2004-04-05 | 株式会社半導体エネルギー研究所 | 薄膜半導体装置 |
TWI245426B (en) * | 2004-01-07 | 2005-12-11 | Hannstar Display Corp | Shielded-junction TFT structure |
US7629633B2 (en) * | 2004-05-20 | 2009-12-08 | Isaac Wing Tak Chan | Vertical thin film transistor with short-channel effect suppression |
KR100858088B1 (ko) * | 2007-02-28 | 2008-09-10 | 삼성전자주식회사 | 박막 트랜지스터 및 그 제조 방법 |
TWI339757B (en) * | 2007-10-22 | 2011-04-01 | Au Optronics Corp | Display device and method of manufacturing the same |
KR101486180B1 (ko) * | 2011-02-07 | 2015-01-23 | 샤프 가부시키가이샤 | 액티브 매트릭스 기판의 제조 방법, 표시 패널 및 표시 장치 |
JP2013055080A (ja) * | 2011-08-31 | 2013-03-21 | Japan Display East Co Ltd | 表示装置および表示装置の製造方法 |
JP6104775B2 (ja) * | 2013-09-24 | 2017-03-29 | 株式会社東芝 | 薄膜トランジスタ及びその製造方法 |
KR102145389B1 (ko) * | 2013-10-21 | 2020-08-19 | 삼성디스플레이 주식회사 | 표시 장치 |
CN105655353A (zh) * | 2016-01-21 | 2016-06-08 | 武汉华星光电技术有限公司 | Tft阵列基板结构及其制作方法 |
-
2017
- 2017-04-17 CN CN201710249455.0A patent/CN107039284A/zh active Pending
- 2017-05-04 WO PCT/CN2017/083060 patent/WO2018192009A1/zh active Application Filing
- 2017-05-04 US US15/539,962 patent/US20190096670A1/en not_active Abandoned
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102832169A (zh) * | 2012-08-28 | 2012-12-19 | 京东方科技集团股份有限公司 | 阵列基板及其制备方法、显示器件 |
CN104851809A (zh) * | 2015-04-09 | 2015-08-19 | 信利(惠州)智能显示有限公司 | 薄膜晶体管及其制作方法、以及阵列基板与显示装置 |
CN104867833A (zh) * | 2015-04-09 | 2015-08-26 | 信利(惠州)智能显示有限公司 | 薄膜晶体管及其制作方法、阵列基板以及显示装置 |
CN105070724A (zh) * | 2015-07-16 | 2015-11-18 | 深圳市华星光电技术有限公司 | Tft基板的制作方法及制得的tft基板 |
CN105789327A (zh) * | 2016-05-17 | 2016-07-20 | 京东方科技集团股份有限公司 | 一种薄膜晶体管及其制备方法、阵列基板、显示装置 |
CN105870203A (zh) * | 2016-06-24 | 2016-08-17 | 京东方科技集团股份有限公司 | 一种薄膜晶体管及其制备方法、阵列基板、显示装置 |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108039352A (zh) * | 2017-12-18 | 2018-05-15 | 武汉华星光电半导体显示技术有限公司 | 阵列基板及其制造方法 |
WO2019119584A1 (zh) * | 2017-12-18 | 2019-06-27 | 武汉华星光电半导体显示技术有限公司 | 阵列基板及其制造方法 |
US10651257B2 (en) | 2017-12-18 | 2020-05-12 | Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | Array substrate and manufacturing method thereof |
CN108039352B (zh) * | 2017-12-18 | 2020-06-05 | 武汉华星光电半导体显示技术有限公司 | 阵列基板及其制造方法 |
US10727289B1 (en) | 2017-12-18 | 2020-07-28 | Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | Array substrate and manufacturing method thereof |
CN109449182A (zh) * | 2018-10-30 | 2019-03-08 | 京东方科技集团股份有限公司 | 显示基板及其制造方法、显示装置 |
Also Published As
Publication number | Publication date |
---|---|
US20190096670A1 (en) | 2019-03-28 |
WO2018192009A1 (zh) | 2018-10-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105390451B (zh) | 低温多晶硅tft基板的制作方法 | |
US10068809B2 (en) | TFT backplane manufacturing method and TFT backplane | |
CN103700706B (zh) | 薄膜晶体管制备方法和阵列基板制备方法 | |
CN104538429B (zh) | Amoled背板的制作方法及其结构 | |
CN104659285A (zh) | 适用于amoled的tft背板制作方法及结构 | |
WO2016145967A1 (zh) | 多晶硅薄膜晶体管和阵列基板及制造方法与一种显示装置 | |
WO2015165164A1 (zh) | 低温多晶硅薄膜晶体管及其制作方法、阵列基板和显示装置 | |
CN106910748A (zh) | 一种阵列基板、显示装置及其制作方法 | |
CN104916584A (zh) | 一种制作方法、阵列基板及显示装置 | |
US9876040B1 (en) | Method for manufacturing TFT substrate | |
CN105304500A (zh) | N型tft的制作方法 | |
CN107275390A (zh) | 薄膜晶体管及其制作方法、阵列基板及显示装置 | |
US20120292628A1 (en) | Thin film transistor, array substrate and preparation method thereof | |
CN107170759A (zh) | 一种阵列基板及其制作方法、显示装置 | |
CN106098629B (zh) | Tft基板及其制作方法 | |
WO2017000335A1 (zh) | Tft背板的制作方法及其结构 | |
CN107039284A (zh) | 一种制作低温多晶硅薄膜晶体管的方法 | |
US10192903B2 (en) | Method for manufacturing TFT substrate | |
CN105655404A (zh) | 低温多晶硅薄膜晶体管及其制作方法 | |
US10297678B2 (en) | Method for manufacturing thin film transistor | |
CN104779300B (zh) | 一种多晶硅薄膜晶体管及其制作方法和显示装置 | |
CN104658898A (zh) | 低温多晶硅薄膜的制作方法 | |
CN106952963B (zh) | 一种薄膜晶体管及制作方法、阵列基板、显示装置 | |
CN107819012A (zh) | N型薄膜晶体管及其制备方法、oled显示面板及其制备方法 | |
CN104599973B (zh) | 低温多晶硅薄膜晶体管的制备方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
WD01 | Invention patent application deemed withdrawn after publication | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20170811 |