CN106959562B - 一种显示面板 - Google Patents
一种显示面板 Download PDFInfo
- Publication number
- CN106959562B CN106959562B CN201710320964.8A CN201710320964A CN106959562B CN 106959562 B CN106959562 B CN 106959562B CN 201710320964 A CN201710320964 A CN 201710320964A CN 106959562 B CN106959562 B CN 106959562B
- Authority
- CN
- China
- Prior art keywords
- film transistor
- thin film
- terminal
- type thin
- discharge unit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136204—Arrangements to prevent high voltage or static electricity failures
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D89/00—Aspects of integrated devices not covered by groups H10D84/00 - H10D88/00
- H10D89/60—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD]
- H10D89/601—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD] for devices having insulated gate electrodes, e.g. for IGFETs or IGBTs
- H10D89/811—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD] for devices having insulated gate electrodes, e.g. for IGFETs or IGBTs using FETs as protective elements
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D89/00—Aspects of integrated devices not covered by groups H10D84/00 - H10D88/00
- H10D89/60—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD]
- H10D89/601—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD] for devices having insulated gate electrodes, e.g. for IGFETs or IGBTs
- H10D89/931—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD] for devices having insulated gate electrodes, e.g. for IGFETs or IGBTs characterised by the dispositions of the protective arrangements
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F2202/00—Materials and properties
- G02F2202/22—Antistatic materials or arrangements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/04—Display protection
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Mathematical Physics (AREA)
- Optics & Photonics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal (AREA)
Abstract
本发明公开一种显示面板,包括:基板;静电放电电路,静电放电电路设置在基板上;静电放电电路包括与显示面板的元器件耦合的高电平接线端、低电平接线端、静电输入端以及公共端;以及第一放电单元:第一放电单元的输出端分别与高电平接线端和低电平接线端连接,第一放电单元的控制端和输入端与静电输入端连接;第二放电单元:第二放电单元的输入端与静电输入端连接,第二放电单元的输出端与公共端连接。本发明由于两个相连接的第一放电单元和第二放电单元共同作用,第二放电单元的另一端与公共端连接,增加ESD放电电流路径,泄流的速度和数量得以加大,实现对显示面板更好的保护效果,延长使用寿命。
Description
技术领域
本发明涉及显示技术领域,尤其涉及一种显示面板。
背景技术
液晶显示器具有机身薄、省电、无辐射等众多优点,得到了广泛的应用。现有市场上的液晶显示器大部分为背光型液晶显示器,其包括液晶面板及背光模组(backlightmodule)。液晶面板的工作原理是在两片平行的玻璃基板当中放置液晶分子,并在两片玻璃基板上施加驱动电压来控制液晶分子的旋转方向,以将背光模组的光线折射出来产生画面。
其中,薄膜晶体管液晶显示器(Thin Film Transistor-Liquid CrystalDisplay,TFT-LCD)由于具有低的功耗、优异的画面品质以及较高的生产良率等性能,目前已经逐渐占据了显示领域的主导地位。同样,薄膜晶体管液晶显示器包含液晶面板和背光模组,液晶面板包括彩膜基板(Color Filter Substrate,CF Substrate,也称彩色滤光片基板)、薄膜晶体管阵列基板(Thin Film Transistor Substrate,TFTSubstrate)和光罩(Mask),上述基板的相对内侧存在透明电极。两片基板之间夹一层液晶分子(LiquidCrystal,LC)。
然而,静电放电即Electrostatic Discharge,简称ESD,静电放电超过一定的电压可使集成电路芯片介质击穿,芯线熔断,漏电流增大加速老化,电性能参数改变等,因而ESD的防护相当重要。
发明内容
本发明所要解决的技术问题是提供一种保护电路可靠有效的的显示面板。
本发明的目的是通过以下技术方案来实现的:
一种显示面板,包括:
基板,设有多个像素区;
静电放电电路,所述静电放电电路设置在所述基板上;
所述静电放电电路包括与所述显示面板的元器件耦合的高电平接线端、低电平接线端、静电输入端以及公共端;以及
第一放电单元:所述第一放电单元的输出端分别与高电平接线端和低电平接线端连接,所述第一放电单元的控制端和输入端与所述静电输入端连接;
第二放电单元:所述第二放电单元的输入端与所述静电输入端连接,所述第二放电单元的输出端与所述公共端连接。
其中,所述第二放电单元包括一端与所述公共端连接的第一导电线,所述公共端接地连接。高电平接线端(VGH)与低电平接线端(VGL)之间的所用的导电线所需的线宽较小,这样相当于会有一个比较大的电阻所,相对的泄流电流也比较小,第一放电单元单独发挥泄流的能力可能不够。而第二导电线用于接地端(GND)连接,它的线宽都远远大于VGH、VGL的线宽,所以可以排泄掉的电流会比原本来的大,以达到更好的防护效果。
其中,所述第二放电单元包括一端与所述公共端连接的第一导电线,所述公共端与所述显示面板的公共电压端连接。高电平接线端(VGH)与低电平接线端(VGL)之间的所用的导电线所需的线宽较小,这样相当于会有一个比较大的电阻所,相对的泄流电流也比较小,第一放电单元单独发挥泄流的能力可能不够。而第二导电线用于公共电压端(VCOM)连接,它的线宽都远远大于VGH、VGL的线宽,所以可以排泄掉的电流会比原本来的大,以达到更好的防护效果。
其中,所述第二放电单元包括一个第三薄膜晶体管,所述第三薄膜晶体管的输入端和控制端与所述静电输入端连接,所述第三薄膜晶体管的输出端与所述公共端连接。第二放电单元通过第三薄膜晶体管泄流,设置简单,有效可靠。
其中,所述第二放电单元包括一个电容,所述电容的第一端与所述静电输入端连接,所述电容的第二端与所述第三薄膜晶体管的控制端连接。利用电容具有隔直流、通交流,通高频、阻低频的特性,电压笵围在VGL~VGH时,第二放电单元不参与作用。同时电压笵围不在VGL~VGH时,例如瞬间有个正的大电压时,第二放电单元能够正常工作,不产生经第二薄膜晶体管留下VGL的电流。
其中,所述第二放电单元包括一个第四薄膜晶体管,所述第四薄膜晶体管的输入端与所述电容的第二端连接,所述第四薄膜晶体管的控制端与所述高电平接线端连接,所述第四薄膜晶体管的输出端与所述低电平接线端连接,或者,所述第四薄膜晶体管的控制端与所述低电平接线端连接,所述第四薄膜晶体管的输出端与所述高电平接线端连接。第四薄膜晶体管的导通进一步完成第二放电单元的放电功用,同时将电容的第二端的电位拉到与公共端一致,这样当电压笵围在VGL~VGH时,第三薄膜晶体管不至于导通放电而影响保护电路的正常工作。
其中,所述第一放电单元包括一个第一N型薄膜晶体管和一个第二N型薄膜晶体管,所述第一N型薄膜晶体管的源极与所述高电平接线端连接,第一N型薄膜晶体管的栅极和漏极相连接并与所述第二N型薄膜晶体管的源极连接,所述第二N型薄膜晶体管的源极还与所述静电输入端连接,所述第二N型薄膜晶体管的栅极和漏极相连接并与所述低电平接线端连接;
所述第二放电单元包括一个第三N型薄膜晶体管、一个电容、一个第四N型薄膜晶体管,所述第三N型薄膜晶体管的源极与第一N型薄膜晶体管的栅极连接,所述第三N型薄膜晶体管的漏极与所述公共端连接,所述公共端接地连接,所述电容的第一端与所述静电输入端连接,所述电容的第二端与所述第三N型薄膜晶体管的栅极连接,所述第四N型薄膜晶体管的源极与所述电容的第二端连接,所述第四N型薄膜晶体管的栅极与所述高电平接线端连接,所述第四N型薄膜晶体管的漏极与所述低电平接线端连接。这里是保护电路的一个实施方式,明确具体采用的电元件以及连接关系。
其中,所述第一放电单元包括一个第一P型薄膜晶体管和一个第二P型薄膜晶体管,所述第一P型薄膜晶体管的栅极和漏极相连接并与所述高电平接线端连接,所述第一P型薄膜晶体管的源极与所述静电输入端连接,所述第二P型薄膜晶体管的栅极和漏极相连接并与所述第一P型薄膜晶体管的源极连接,所述第二P型薄膜晶体管的源极与所述低电平接线端连接;
所述第二放电单元包括一个第三N型薄膜晶体管、一个电容、一个第四N型薄膜晶体管,所述第三N型薄膜晶体管的源极与第一N型薄膜晶体管的栅极连接,所述第三N型薄膜晶体管的漏极与所述公共端连接,所述公共端接地连接,所述电容的第一端与所述静电输入端连接,所述电容的第二端与所述第三N型薄膜晶体管的栅极连接,所述第四N型薄膜晶体管的源极与所述电容的第二端连接,所述第四N型薄膜晶体管的栅极与所述高电平接线端连接,所述第四N型薄膜晶体管的漏极与所述低电平接线端连接。这里是保护电路的一个实施方式,明确具体采用的电元件以及连接关系。
其中,所述第一放电单元包括一个第一P型薄膜晶体管和一个第二P型薄膜晶体管,所述第一P型薄膜晶体管的栅极和漏极相连接并与所述高电平接线端连接,所述第一P型薄膜晶体管的源极与所述静电输入端连接,所述第二P型薄膜晶体管的栅极和漏极相连接并与所述第一P型薄膜晶体管的源极连接,所述第二P型薄膜晶体管的源极与所述低电平接线端连接;
所述第二放电单元包括一个第三P型薄膜晶体管、一个电容、一个第四P型薄膜晶体管,所述第三P型薄膜晶体管的源极与所述第二P型薄膜晶体管的栅极连接,所述第三P型薄膜晶体管的漏极与所述公共端连接,所述公共端接地连接,所述电容的第一端与所述静电输入端连接,所述电容的第二端与所述第三P型薄膜晶体管的栅极连接,所述第四P型薄膜晶体管的源极与所述电容的第二端连接,所述第四P型薄膜晶体管的栅极与所述低电平接线端连接,所述第四P型薄膜晶体管的漏极与所述高电平接线端连接。这里是保护电路的一个实施方式,明确具体采用的电元件以及连接关系。
其中,所述显示面板包括栅极集成电路,所述高电平接线端、所述低电平接线端分别于所述栅极集成电路的薄膜晶体管开启电压端和薄膜晶体管关闭电压端连接。具体VGH、VGL的连接。
与现有技术相比,本发明的技术效果是:
本发明由于两个相连接的第一放电单元和第二放电单元共同作用,第二放电单元的另一端与公共端连接,增加ESD放电电流路径,泄流的速度和数量得以加大,实现对显示面板更好的保护效果,延长使用寿命。
附图说明
所包括的附图用来提供对本申请实施例的进一步的理解,其构成了说明书的一部分,用于例示本申请的实施方式,并与文字描述一起来阐释本申请的原理。显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。在附图中:
图1是本发明实施例一种显示面板的保护电路的示意图;
图2是本发明实施例一种显示面板的保护电路的示意图;
图3是本发明实施例一种显示面板的保护电路的示意图;
图4是本发明实施例一种显示面板的保护电路的示意图;
图5是本发明实施例一种显示面板的保护电路的示意图;
图6是本发明实施例一种显示面板的保护电路的示意图;
图7是本发明实施例一种显示面板的保护电路的示意图;
图8是本发明实施例一种显示面板的保护电路的示意图;
图9是本发明实施例一种显示面板的结构示意图。
其中,1、高电平接线端(VGH);2、低电平接线端(VGL);3、公共端;4、静电输入端(PIN);51、第一N型薄膜晶体管;52、第二N型薄膜晶体管;53、第一P型薄膜晶体管;54、第二P型薄膜晶体管;6、第二放电单元;61、第三N型薄膜晶体管;62、第四N型薄膜晶体管;63、第三P型薄膜晶体管;64、第四P型薄膜晶体管;81、第一放电电流;82、第二放电电流;83、第三放电电流;10、基板;11、静电放电电路;12、栅极驱动电路;13、源极驱动电路;14、扫描线;15、数据线;16、像素区。
具体实施方式
这里所公开的具体结构和功能细节仅仅是代表性的,并且是用于描述本发明的示例性实施例的目的。但是本发明可以通过许多替换形式来具体实现,并且不应当被解释成仅仅受限于这里所阐述的实施例。
在本发明的描述中,需要理解的是,术语“中心”、“横向”、“上”、“下”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本发明的描述中,除非另有说明,“多个”的含义是两个或两个以上。另外,术语“包括”及其任何变形,意图在于覆盖不排他的包含。
在本发明的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本发明中的具体含义。
这里所使用的术语仅仅是为了描述具体实施例而不意图限制示例性实施例。除非上下文明确地另有所指,否则这里所使用的单数形式“一个”、“一项”还意图包括复数。还应当理解的是,这里所使用的术语“包括”和/或“包含”规定所陈述的特征、整数、步骤、操作、单元和/或组件的存在,而不排除存在或添加一个或更多其他特征、整数、步骤、操作、单元、组件和/或其组合。
下面结合附图和较佳的实施例对本发明作进一步详细说明。
作为本发明的一个实施例,如图1-2所示,所述显示面板包括:基板,设有多个像素区;静电放电电路,所述静电放电电路设置在所述基板上;所述静电放电电路包括与所述显示面板的元器件耦合的高电平接线端、低电平接线端、静电输入端以及公共端;以及第一放电单元:所述第一放电单元的输出端分别与高电平接线端和低电平接线端连接,所述第一放电单元的控制端和输入端与所述静电输入端连接;第二放电单元:所述第二放电单元的输入端与所述静电输入端连接,所述第二放电单元的输出端与所述公共端连接。其中,所述第一放电单元包括一个第一薄膜晶体管和一个第二薄膜晶体管,所述第一薄膜晶体管的输出端与所述高电平接线端连接,第一薄膜晶体管的输入端、所述第二薄膜晶体管的输出端与所述静电输入端连接,所述第二薄膜晶体管的输入端与所述低电平接线端连接。本发明由于两个相连接的第一放电单元和第二放电单元共同作用,第二放电单元的另一端与公共端连接,增加ESD放电电流路径,泄流的速度和数量得以加大,实现对显示面板更好的保护效果,延长使用寿命。如图9所示,所示基板上设置有静电放电电路、栅极驱动电路和源极驱动电路,水平设置的扫描线和竖直设置的数据线与其相对应的电路耦合连接,多条所述数据线与多条所述扫描线依次相交设置形成多个像素区。
具体的,所述第二放电单元包括一端与所述公共端连接的第一导电线,所述公共端接地连接。高电平接线端(VGH)与低电平接线端(VGL)之间的所用的导电线所需的线宽较小,这样相当于会有一个比较大的电阻所,相对的泄流电流也比较小,第一放电单元单独发挥泄流的能力可能不够。而第二导电线用于接地端(GND)连接,它的线宽都远远大于VGH、VGL的线宽,所以可以排泄掉的电流会比原本来的大,以达到更好的防护效果。所述第二放电单元包括一端与所述公共端连接的第一导电线,所述公共端与所述显示面板的公共电压端连接。而第二导电线用于公共电压端(VCOM)连接,它的线宽都远远大于VGH、VGL的线宽,所以可以排泄掉的电流会比原本来的大,以达到更好的防护效果。其中,所述显示面板包括栅极集成电路,所述高电平接线端、所述低电平接线端分别于所述栅极集成电路的薄膜晶体管开启电压端和薄膜晶体管关闭电压端连接。
作为本发明的又一个实施例,所述显示面板包括:基板,设有多个像素区;静电放电电路,所述静电放电电路设置在所述基板上;所述静电放电电路包括与所述显示面板的元器件耦合的高电平接线端、低电平接线端、静电输入端以及公共端;以及第一放电单元:所述第一放电单元的输出端分别与高电平接线端和低电平接线端连接,所述第一放电单元的控制端和输入端与所述静电输入端连接;第二放电单元:所述第二放电单元的输入端与所述静电输入端连接,所述第二放电单元的输出端与所述公共端连接。其中,所述第一放电单元包括一个第一薄膜晶体管和一个第二薄膜晶体管,所述第一薄膜晶体管的输出端与所述高电平接线端连接,第一薄膜晶体管的输入端、所述第二薄膜晶体管的输出端与所述静电输入端连接,所述第二薄膜晶体管的输入端与所述低电平接线端连接。两个相连接的第一放电单元和第二放电单元共同作用,第二放电单元的另一端与公共端连接,增加ESD放电电流路径,泄流的速度和数量得以加大,实现对显示面板更好的保护效果,延长使用寿命。所述第二放电单元包括一个第三薄膜晶体管、一个电容,所述第三薄膜晶体管的输入端和控制端与所述静电输入端连接,所述第三薄膜晶体管的输出端与所述公共端连接。第二放电单元通过第三薄膜晶体管泄流,设置简单,有效可靠。所述电容的第一端与所述静电输入端连接,所述电容的第二端与所述第三薄膜晶体管的控制端连接。利用电容具有隔直流、通交流,通高频、阻低频的特性,电压笵围在VGL~VGH时,第二放电单元不参与作用。同时电压笵围不在VGL~VGH时,例如瞬间有个正的大电压时,第二放电单元能够正常工作,不产生经第二薄膜晶体管留下VGL的电流。所以如果PIN的输入电压笵围在VGL~VGH间因为电容在直流电流中可视为开路,这个电容和薄膜晶体管是不会动作的。
具体的,如图3所示,所述第一薄膜晶体管、第二薄膜晶体管为N型薄膜晶体管:第一N型薄膜晶体管、第二N型薄膜晶体管,所述第一N型薄膜晶体管的源极与所述高电平接线端连接,第一N型薄膜晶体管的栅极和漏极相连接并与所述第二N型薄膜晶体管的源极连接,所述第二N型薄膜晶体管的源极还与所述静电输入端连接,所述第二N型薄膜晶体管的栅极和漏极相连接并与所述低电平接线端连接;所述第三N型薄膜晶体管的源极与第一N型薄膜晶体管的栅极连接,所述第三N型薄膜晶体管的漏极与所述公共端连接,所述公共端接地连接,所述电容的第一端与所述静电输入端连接,所述电容的第二端与所述第三N型薄膜晶体管的栅极连接。
当PIN瞬间有个正的大电压进来时,则第一N型薄膜晶体管导通,有第一放电电流产生。由于PIN电位瞬间变高,电容耦合特效下,电容的第二端与第三N型薄膜晶体管的栅极连接之间的点的电位也同时变大,则第三N型薄膜晶体管也导通,此时PIN的正的大电压可以往GND泄流。因为GND的走线通常比VGL粗,所以相对应的电阻值远小于VGL的,故第二放电电流大于第一放电电流。
当然,第一放电单元可以使用P型薄膜晶体管,或者N型薄膜晶体管和P型薄膜晶体管搭配使用。比如,所述第一薄膜晶体管、第二薄膜晶体管为P型薄膜晶体管:第一P型薄膜晶体管、第二P型薄膜晶体管,所述第一P型薄膜晶体管的栅极和漏极相连接并与所述高电平接线端连接,所述第一P型薄膜晶体管的源极与所述静电输入端连接,所述第二P型薄膜晶体管的栅极和漏极相连接并与所述第一P型薄膜晶体管的源极连接,所述第二P型薄膜晶体管的源极与所述低电平接线端连接。
作为本发明的又一个实施例,所述显示面板包括:基板,设有多个像素区;静电放电电路,所述静电放电电路设置在所述基板上;所述静电放电电路包括与所述显示面板的元器件耦合的高电平接线端、低电平接线端、静电输入端以及公共端;以及第一放电单元:所述第一放电单元的输出端分别与高电平接线端和低电平接线端连接,所述第一放电单元的控制端和输入端与所述静电输入端连接;第二放电单元:所述第二放电单元的输入端与所述静电输入端连接,所述第二放电单元的输出端与所述公共端连接。其中,所述第一放电单元包括一个第一薄膜晶体管和一个第二薄膜晶体管,所述第一薄膜晶体管的输出端与所述高电平接线端连接,第一薄膜晶体管的输入端、所述第二薄膜晶体管的输出端与所述静电输入端连接,所述第二薄膜晶体管的输入端与所述低电平接线端连接。两个相连接的第一放电单元和第二放电单元共同作用,第二放电单元的另一端与公共端连接,增加ESD放电电流路径,泄流的速度和数量得以加大,实现对显示面板更好的保护效果,延长使用寿命。所述第二放电单元包括一个第三薄膜晶体管、一个电容、一个第四薄膜晶体管,所述第三薄膜晶体管的输入端和控制端与所述静电输入端连接,所述第三薄膜晶体管的输出端与所述公共端连接。第二放电单元通过第三薄膜晶体管泄流,设置简单,有效可靠。所述电容的第一端与所述静电输入端连接,所述电容的第二端与所述第三薄膜晶体管的控制端连接。利用电容具有隔直流、通交流,通高频、阻低频的特性,电压笵围在VGL~VGH时,第二放电单元不参与作用。同时电压笵围不在VGL~VGH时,例如瞬间有个正的大电压时,第二放电单元能够正常工作,不产生经第二薄膜晶体管留下VGL的电流。所以如果PIN的输入电压笵围在VGL~VGH间因为电容在直流电流中可视为开路,这个电容和薄膜晶体管是不会动作的。所述第四薄膜晶体管的输入端与所述电容的第二端连接,所述第四薄膜晶体管的控制端与所述高电平接线端连接,所述第四薄膜晶体管的输出端与所述低电平接线端连接,或者,所述第四薄膜晶体管的控制端与所述低电平接线端连接,所述第四薄膜晶体管的输出端与所述高电平接线端连接。第四薄膜晶体管的导通进一步完成第二放电单元的放电功用,同时将电容的第二端的电位拉到与公共端一致,这样当电压笵围在VGL~VGH时,第三薄膜晶体管不至于导通放电而影响保护电路的正常工作。
具体的,如图4-5所示,图5可以看作图4的实际等效电路,所述第一薄膜晶体管、第二薄膜晶体管为N型薄膜晶体管:第一N型薄膜晶体管、第二N型薄膜晶体管,所述第一N型薄膜晶体管的源极与所述高电平接线端连接,第一N型薄膜晶体管的栅极和漏极相连接并与所述第二N型薄膜晶体管的源极连接,所述第二N型薄膜晶体管的源极还与所述静电输入端连接,所述第二N型薄膜晶体管的栅极和漏极相连接并与所述低电平接线端连接;所述第二放电单元包括一个第三N型薄膜晶体管、一个电容、一个第四N型薄膜晶体管,所述第三N型薄膜晶体管的源极与第一N型薄膜晶体管的栅极连接,所述第三N型薄膜晶体管的漏极与所述公共端连接,所述公共端接地连接,所述电容的第一端与所述静电输入端连接,所述电容的第二端与所述第三N型薄膜晶体管的栅极连接,所述第四N型薄膜晶体管的源极与所述电容的第二端连接,所述第四N型薄膜晶体管的栅极与所述高电平接线端连接,所述第四N型薄膜晶体管的漏极与所述低电平接线端连接。这里是保护电路的一个实施方式,明确具体采用的电元件以及连接关系。由于PIN电位瞬间变高,电容耦合特效下,电容的第二端与第三N型薄膜晶体管的栅极连接之间的点的电位也同时变大,则第三N型薄膜晶体管也导通,此时PIN的正的大电压可以往GND泄流。因为GND的走线通常比VGL粗,所以相对应的电阻值远小于VGL的,故第二放电电流大于第一放电电流。而第四N型薄膜晶体管也会同时把电容的第二端与第三N型薄膜晶体管的栅极连接之间的点的电位拉到GND。所以当PIN瞬间有个大的正电压进来时,泄掉的电流为第一放电电流、第二放电单元与第三放电电流的和值更大,相比第一放电单元的单独作用总的泄流电流较大,有更好的保护效果。
当然,第一放电单元可以使用P型薄膜晶体管,或者N型薄膜晶体管和P型薄膜晶体管搭配使用。比如,所述第一薄膜晶体管、第二薄膜晶体管为P型薄膜晶体管:第一P型薄膜晶体管、第二P型薄膜晶体管,所述第一P型薄膜晶体管的栅极和漏极相连接并与所述高电平接线端连接,所述第一P型薄膜晶体管的源极与所述静电输入端连接,所述第二P型薄膜晶体管的栅极和漏极相连接并与所述第一P型薄膜晶体管的源极连接,所述第二P型薄膜晶体管的源极与所述低电平接线端连接。
作为本发明的又一个实施例,如图2所示,所述显示面板包括:基板,设有多个像素区;静电放电电路,所述静电放电电路设置在所述基板上;所述静电放电电路包括与所述显示面板的元器件耦合的高电平接线端、低电平接线端、静电输入端以及公共端;以及第一放电单元:所述第一放电单元包括一个第一P型薄膜晶体管和一个第二P型薄膜晶体管,所述第一P型薄膜晶体管的栅极和漏极相连接并与所述高电平接线端连接,所述第一P型薄膜晶体管的源极与所述静电输入端连接,所述第二P型薄膜晶体管的栅极和漏极相连接并与所述第一P型薄膜晶体管的源极连接,所述第二P型薄膜晶体管的源极与所述低电平接线端连接;第二放电单元:所述第二放电单元的输入端与所述静电输入端连接,所述第二放电单元的输出端与所述公共端连接。本发明由于两个相连接的第一放电单元和第二放电单元共同作用,第二放电单元的另一端与公共端连接,增加ESD放电电流路径,泄流的速度和数量得以加大,实现对显示面板更好的保护效果,延长使用寿命。
具体的,所述第二放电单元包括一端与所述公共端连接的第一导电线,所述公共端接地连接。高电平接线端(VGH)与低电平接线端(VGL)之间的所用的导电线所需的线宽较小,这样相当于会有一个比较大的电阻所,相对的泄流电流也比较小,第一放电单元单独发挥泄流的能力可能不够。而第二导电线用于接地端(GND)连接,它的线宽都远远大于VGH、VGL的线宽,所以可以排泄掉的电流会比原本来的大,以达到更好的防护效果。所述第二放电单元包括一端与所述公共端连接的第一导电线,所述公共端与所述显示面板的公共电压端连接。而第二导电线用于公共电压端(VCOM)连接,它的线宽都远远大于VGH、VGL的线宽,所以可以排泄掉的电流会比原本来的大,以达到更好的防护效果。其中,所述显示面板包括栅极集成电路,所述高电平接线端、所述低电平接线端分别于所述栅极集成电路的薄膜晶体管开启电压端和薄膜晶体管关闭电压端连接。
作为本发明的又一个实施例,所述显示面板包括:基板,设有多个像素区;静电放电电路,所述静电放电电路设置在所述基板上;所述静电放电电路包括与所述显示面板的元器件耦合的高电平接线端、低电平接线端、静电输入端以及公共端;以及第一放电单元:所述第一放电单元包括一个第一P型薄膜晶体管和一个第二P型薄膜晶体管,所述第一P型薄膜晶体管的栅极和漏极相连接并与所述高电平接线端连接,所述第一P型薄膜晶体管的源极与所述静电输入端连接,所述第二P型薄膜晶体管的栅极和漏极相连接并与所述第一P型薄膜晶体管的源极连接,所述第二P型薄膜晶体管的源极与所述低电平接线端连接;第二放电单元:所述第二放电单元的输入端与所述静电输入端连接,所述第二放电单元的输出端与所述公共端连接。两个相连接的第一放电单元和第二放电单元共同作用,第二放电单元的另一端与公共端连接,增加ESD放电电流路径,泄流的速度和数量得以加大,实现对显示面板更好的保护效果,延长使用寿命。所述第二放电单元包括一个第三薄膜晶体管、一个电容,所述第三薄膜晶体管的输入端和控制端与所述静电输入端连接,所述第三薄膜晶体管的输出端与所述公共端连接。第二放电单元通过第三薄膜晶体管泄流,设置简单,有效可靠。所述第二放电单元包括,所述电容的第一端与所述静电输入端连接,所述电容的第二端与所述第三薄膜晶体管的控制端连接。利用电容具有隔直流、通交流,通高频、阻低频的特性,电压笵围在VGL~VGH时,第二放电单元不参与作用。同时电压笵围不在VGL~VGH时,例如瞬间有个正的大电压时,第二放电单元能够正常工作,不产生经第二薄膜晶体管留下VGL的电流。所以如果PIN的输入电压笵围在VGL~VGH间因为电容在直流电流中可视为开路,这个电容和薄膜晶体管是不会动作的。
具体的,如图6所示,所述第三薄膜晶体管为P型薄膜晶体管:第三P型薄膜晶体管,所述第三P型薄膜晶体管的源极与所述第二P型薄膜晶体管的栅极连接,所述第三P型薄膜晶体管的漏极与所述公共端连接,所述公共端接地连接,所述电容的第一端与所述静电输入端连接,所述电容的第二端与所述第三P型薄膜晶体管的栅极连接。由于PIN电位瞬间变高,电容耦合特效下,电容的第二端与第三N型薄膜晶体管的栅极连接之间的点的电位也同时变大,则第三N型薄膜晶体管也导通,此时PIN的正的大电压可以往GND泄流。因为GND的走线通常比VGL粗,所以相对应的电阻值远小于VGL的,故第二放电电流大于第一放电电流。
作为本发明的又一个实施例,所述显示面板包括:基板,设有多个像素区;静电放电电路,所述静电放电电路设置在所述基板上;所述静电放电电路包括与所述显示面板的元器件耦合的高电平接线端、低电平接线端、静电输入端以及公共端;以及第一放电单元:所述第一放电单元包括一个第一P型薄膜晶体管和一个第二P型薄膜晶体管,所述第一P型薄膜晶体管的栅极和漏极相连接并与所述高电平接线端连接,所述第一P型薄膜晶体管的源极与所述静电输入端连接,所述第二P型薄膜晶体管的栅极和漏极相连接并与所述第一P型薄膜晶体管的源极连接,所述第二P型薄膜晶体管的源极与所述低电平接线端连接;第二放电单元:所述第二放电单元的输入端与所述静电输入端连接,所述第二放电单元的输出端与所述公共端连接。两个相连接的第一放电单元和第二放电单元共同作用,第二放电单元的另一端与公共端连接,增加ESD放电电流路径,泄流的速度和数量得以加大,实现对显示面板更好的保护效果,延长使用寿命。所述第二放电单元包括一个第三薄膜晶体管、一个电容、一个第四薄膜晶体管,所述第三薄膜晶体管的输入端和控制端与所述静电输入端连接,所述第三薄膜晶体管的输出端与所述公共端连接。第二放电单元通过第三薄膜晶体管泄流,设置简单,有效可靠。所述第二放电单元包括,所述电容的第一端与所述静电输入端连接,所述电容的第二端与所述第三薄膜晶体管的控制端连接。利用电容具有隔直流、通交流,通高频、阻低频的特性,电压笵围在VGL~VGH时,第二放电单元不参与作用。同时电压笵围不在VGL~VGH时,例如瞬间有个正的大电压时,第二放电单元能够正常工作,不产生经第二薄膜晶体管留下VGL的电流。所以如果PIN的输入电压笵围在VGL~VGH间因为电容在直流电流中可视为开路,这个电容和薄膜晶体管是不会动作的。所述第四薄膜晶体管的控制端与所述低电平接线端连接,所述第四薄膜晶体管的输出端与所述高电平接线端连接。第四薄膜晶体管的导通进一步完成第二放电单元的放电功用,同时将电容的第二端的电位拉到与公共端一致,这样当电压笵围在VGL~VGH时,第三薄膜晶体管不至于导通放电而影响保护电路的正常工作。
具体的,如图7-8所示,图8可以看作图7的实际等效电路,所述第三薄膜晶体管、第四薄膜晶体管为P型薄膜晶体管:第三P型薄膜晶体管、第四P型薄膜晶体管,所述第三P型薄膜晶体管的源极与所述第二P型薄膜晶体管的栅极连接,所述第三P型薄膜晶体管的漏极与所述公共端连接,所述公共端接地连接,所述电容的第一端与所述静电输入端连接,所述电容的第二端与所述第三P型薄膜晶体管的栅极连接,所述第四P型薄膜晶体管的源极与所述电容的第二端连接,所述第四P型薄膜晶体管的栅极与所述低电平接线端连接,所述第四P型薄膜晶体管的漏极与所述高电平接线端连接。由于PIN电位瞬间变高,电容耦合特效下,电容的第二端与第三N型薄膜晶体管的栅极连接之间的点的电位也同时变大,则第三N型薄膜晶体管也导通,此时PIN的正的大电压可以往GND泄流。因为GND的走线通常比VGL粗,所以相对应的电阻值远小于VGL的,故第二放电电流大于第一放电电流。而第四N型薄膜晶体管也会同时把电容的第二端与第三N型薄膜晶体管的栅极连接之间的点的电位拉到GND。所以当PIN瞬间有个大的正电压进来时,泄掉的电流为第一放电电流、第二放电单元与第三放电电流的和值更大,相比第一放电单元的单独作用总的泄流电流较大,有更好的保护效果。
作为本发明的又一个实施例,本发明还公开了一种显示装置,所述显示装置包括背光模组和如上所述的显示面板。
需要说明的是,在上述实施例中,所述基板的材料可以选用玻璃、塑料等。
在上述实施例中,显示面板包括液晶面板、OLED(Organic Light-EmittingDiode)面板、曲面面板、等离子面板等,以液晶面板为例,液晶面板包括阵列基板(ThinFilm Transistor Substrate,TFT Substrate)和彩膜基板(Color Filter Substrate,CFSubstrate),所述阵列基板与彩膜基板相对设置,所述阵列基板与彩膜基板之间设有液晶和间隔单元(PS,photo spacer),所述阵列基板上设有薄膜晶体管(TFT,Thin FilmTransistor),彩膜基板上设有彩色滤光层。
在上述实施例中,彩膜基板可包括TFT阵列,彩膜及TFT阵列可形成于同一基板上,阵列基板可包括彩色滤光层。
在上述实施例中,本发明的显示面板可为曲面型面板。
以上内容是结合具体的优选实施方式对本发明所作的进一步详细说明,不能认定本发明的具体实施只局限于这些说明。对于本发明所属技术领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干简单推演或替换,都应当视为属于本发明的保护范围。
Claims (8)
1.一种显示面板,其特征在于,所述显示面板包括:
基板,设有多个像素区;
静电放电电路,所述静电放电电路设置在所述基板上;
所述静电放电电路包括与所述显示面板的元器件耦合的高电平接线端、低电平接线端、静电输入端以及公共端;以及
第一放电单元:所述第一放电单元的输出端分别与高电平接线端和低电平接线端连接,所述第一放电单元的控制端和输入端与所述静电输入端连接;
第二放电单元:所述第二放电单元的输入端与所述静电输入端连接,所述第二放电单元的输出端与所述公共端连接;
所述第二放电单元包括一个第三薄膜晶体管,所述第三薄膜晶体管的输入端和控制端与所述静电输入端连接,所述第三薄膜晶体管的输出端与所述公共端连接。
2.如权利要求1所述的显示面板,其特征在于,所述第二放电单元包括一端与所述公共端连接的第一导电线,所述公共端接地连接。
3.如权利要求1所述的显示面板,其特征在于,所述第二放电单元包括一端与所述公共端连接的第一导电线,所述公共端与所述显示面板的公共电压端连接。
4.如权利要求1所述的显示面板,其特征在于,所述第二放电单元包括一个电容,所述电容的第一端与所述静电输入端连接,所述电容的第二端与所述第三薄膜晶体管的控制端连接。
5.如权利要求4所述的显示面板,其特征在于,所述第二放电单元包括一个第四薄膜晶体管,所述第四薄膜晶体管的输入端与所述电容的第二端连接,所述第四薄膜晶体管的控制端与所述高电平接线端连接,所述第四薄膜晶体管的输出端与所述低电平接线端连接,或者,所述第四薄膜晶体管的控制端与所述低电平接线端连接,所述第四薄膜晶体管的输出端与所述高电平接线端连接。
6.如权利要求1所述的显示面板,其特征在于,所述第一放电单元包括一个第一N型薄膜晶体管和一个第二N型薄膜晶体管,所述第一N型薄膜晶体管的源极与所述高电平接线端连接,第一N型薄膜晶体管的栅极和漏极相连接并与所述第二N型薄膜晶体管的源极连接,所述第二N型薄膜晶体管的源极还与所述静电输入端连接,所述第二N型薄膜晶体管的栅极和漏极相连接并与所述低电平接线端连接;
所述第二放电单元包括一个第三N型薄膜晶体管、一个电容、一个第四N型薄膜晶体管,所述第三N型薄膜晶体管为所述第三薄膜晶体管,所述第三N型薄膜晶体管的源极与第一N型薄膜晶体管的栅极连接,所述第三N型薄膜晶体管的漏极与所述公共端连接,所述公共端接地连接,所述电容的第一端与所述静电输入端连接,所述电容的第二端与所述第三N型薄膜晶体管的栅极连接,所述第四N型薄膜晶体管的源极与所述电容的第二端连接,所述第四N型薄膜晶体管的栅极与所述高电平接线端连接,所述第四N型薄膜晶体管的漏极与所述低电平接线端连接。
7.如权利要求1所述的显示面板,其特征在于,所述第一放电单元包括一个第一P型薄膜晶体管和一个第二P型薄膜晶体管,所述第一P型薄膜晶体管的栅极和漏极相连接并与所述高电平接线端连接,所述第一P型薄膜晶体管的源极与所述静电输入端连接,所述第二P型薄膜晶体管的栅极和漏极相连接并与所述第一P型薄膜晶体管的源极连接,所述第二P型薄膜晶体管的源极与所述低电平接线端连接;
所述第二放电单元包括一个第三P型薄膜晶体管、一个电容、一个第四P型薄膜晶体管,所述第三P型薄膜晶体管为所述第三薄膜晶体管,所述第三P型薄膜晶体管的源极与所述第二P型薄膜晶体管的栅极连接,所述第三P型薄膜晶体管的漏极与所述公共端连接,所述公共端接地连接,所述电容的第一端与所述静电输入端连接,所述电容的第二端与所述第三P型薄膜晶体管的栅极连接,所述第四P型薄膜晶体管的源极与所述电容的第二端连接,所述第四P型薄膜晶体管的栅极与所述低电平接线端连接,所述第四P型薄膜晶体管的漏极与所述高电平接线端连接。
8.如权利要求1所述的显示面板,其特征在于,所述显示面板包括栅极集成电路,所述高电平接线端、所述低电平接线端分别于所述栅极集成电路的薄膜晶体管开启电压端和薄膜晶体管关闭电压端连接。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710320964.8A CN106959562B (zh) | 2017-05-09 | 2017-05-09 | 一种显示面板 |
US16/325,749 US10989970B2 (en) | 2017-05-09 | 2017-05-12 | Display panel having electrostatic discharge circuit and display device |
PCT/CN2017/084056 WO2018205238A1 (zh) | 2017-05-09 | 2017-05-12 | 一种显示面板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710320964.8A CN106959562B (zh) | 2017-05-09 | 2017-05-09 | 一种显示面板 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN106959562A CN106959562A (zh) | 2017-07-18 |
CN106959562B true CN106959562B (zh) | 2021-01-08 |
Family
ID=59482738
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710320964.8A Active CN106959562B (zh) | 2017-05-09 | 2017-05-09 | 一种显示面板 |
Country Status (3)
Country | Link |
---|---|
US (1) | US10989970B2 (zh) |
CN (1) | CN106959562B (zh) |
WO (1) | WO2018205238A1 (zh) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106997132B (zh) * | 2017-05-27 | 2019-03-15 | 京东方科技集团股份有限公司 | 一种显示基板及显示装置 |
CN107402464B (zh) * | 2017-07-21 | 2019-12-24 | 惠科股份有限公司 | 一种静电放电电路和显示面板 |
CN107544167B (zh) * | 2017-07-21 | 2019-06-18 | 惠科股份有限公司 | 一种静电放电电路和显示面板 |
CN107507827A (zh) * | 2017-09-01 | 2017-12-22 | 武汉华星光电技术有限公司 | 显示面板的静电保护电路及显示面板 |
CN107611952B (zh) * | 2017-09-14 | 2019-04-05 | 惠科股份有限公司 | 静电放电防护电路及其应用的显示装置 |
KR20220026172A (ko) * | 2020-08-25 | 2022-03-04 | 엘지디스플레이 주식회사 | 디스플레이 장치 |
CN114501967B (zh) * | 2022-01-20 | 2023-03-24 | 绵阳惠科光电科技有限公司 | 显示面板及电子设备 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106098684A (zh) * | 2016-08-16 | 2016-11-09 | 武汉华星光电技术有限公司 | 一种静电防护电路 |
CN206040646U (zh) * | 2016-04-26 | 2017-03-22 | 京东方科技集团股份有限公司 | 静电防护与测试复合单元、阵列基板以及显示装置 |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6043971A (en) * | 1998-11-04 | 2000-03-28 | L.G. Philips Lcd Co., Ltd. | Electrostatic discharge protection device for liquid crystal display using a COG package |
KR100658526B1 (ko) * | 2000-08-08 | 2006-12-15 | 엘지.필립스 엘시디 주식회사 | 액정 표시장치의 정전 손상 보호장치 |
JP2002270766A (ja) * | 2001-03-06 | 2002-09-20 | Ricoh Co Ltd | Esd保護回路 |
US20070246778A1 (en) * | 2006-04-21 | 2007-10-25 | Meng-Chi Liou | Electrostatic discharge panel protection structure |
TWI310675B (en) * | 2006-05-17 | 2009-06-01 | Wintek Corp | Flat panel display and display panel |
TWI336006B (en) * | 2006-08-16 | 2011-01-11 | Au Optronics Corp | Lcd sheet and the lcd panel thereof |
KR101331211B1 (ko) * | 2006-12-19 | 2013-11-20 | 삼성디스플레이 주식회사 | 액정 표시 장치 |
US8921857B2 (en) * | 2009-06-18 | 2014-12-30 | Sharp Kabushiki Kaisha | Semiconductor device |
CN102957973A (zh) | 2011-08-26 | 2013-03-06 | 北京国微集成技术有限公司 | 电视网关设备、电视数据处理系统和电视数据处理方法 |
CN102967973B (zh) * | 2012-11-08 | 2015-10-14 | 京东方科技集团股份有限公司 | 一种静电放电保护电路及驱动方法和显示面板 |
CN103943611B (zh) * | 2013-02-22 | 2016-11-23 | 上海天马微电子有限公司 | 一种阵列基板及面板 |
CN103944154A (zh) * | 2013-12-11 | 2014-07-23 | 厦门天马微电子有限公司 | 一种静电保护电路及液晶显示器 |
CN105366648A (zh) | 2014-08-31 | 2016-03-02 | 天津渤大硫酸工业有限公司 | 一种用于三氧化硫制备硫酸工艺中的三氧化硫治漏装置 |
CN105388648B (zh) * | 2015-12-25 | 2018-10-12 | 上海创功通讯技术有限公司 | 液晶显示器及其放电电路 |
CN106932987B (zh) * | 2017-05-09 | 2018-08-31 | 惠科股份有限公司 | 一种显示面板和显示装置 |
-
2017
- 2017-05-09 CN CN201710320964.8A patent/CN106959562B/zh active Active
- 2017-05-12 US US16/325,749 patent/US10989970B2/en active Active
- 2017-05-12 WO PCT/CN2017/084056 patent/WO2018205238A1/zh active Application Filing
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN206040646U (zh) * | 2016-04-26 | 2017-03-22 | 京东方科技集团股份有限公司 | 静电防护与测试复合单元、阵列基板以及显示装置 |
CN106098684A (zh) * | 2016-08-16 | 2016-11-09 | 武汉华星光电技术有限公司 | 一种静电防护电路 |
Also Published As
Publication number | Publication date |
---|---|
US10989970B2 (en) | 2021-04-27 |
WO2018205238A1 (zh) | 2018-11-15 |
CN106959562A (zh) | 2017-07-18 |
US20190204693A1 (en) | 2019-07-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106959562B (zh) | 一种显示面板 | |
WO2018205239A1 (zh) | 一种显示面板和显示装置 | |
TW550417B (en) | Liquid crystal display device | |
US6791632B2 (en) | Protection circuit and method from electrostatic discharge of TFT-LCD | |
US7154568B2 (en) | Liquid crystal display panel with static electricity prevention circuit | |
JP2010122675A (ja) | 表示基板及びこれを備える表示装置 | |
US20080165301A1 (en) | Liquid crystal display panel with an electrostatic discharge protection capability | |
CN101236338A (zh) | 阵列基板和具有该阵列基板的显示面板 | |
CN105679266B (zh) | 关机用电路、外围驱动装置和液晶面板 | |
CN106935222A (zh) | 保护电路、阵列基板以及显示装置 | |
TW200842471A (en) | Active device array substrate | |
WO2022087861A1 (zh) | 显示基板及其制备方法、显示装置 | |
CN107193168A (zh) | 一种阵列基板及显示面板 | |
CN1971910B (zh) | 液晶显示装置、像素阵列基板及防止显示面板闪烁的方法 | |
CN102338956A (zh) | 薄膜晶体管阵列基板 | |
CN107402464B (zh) | 一种静电放电电路和显示面板 | |
CN107561749B (zh) | 具有提高的静电放电容限的液晶显示设备 | |
CN101762912B (zh) | 液晶显示装置 | |
CN104102034A (zh) | 液晶显示器 | |
CN101776825A (zh) | 液晶显示器及其像素单元 | |
WO2020062371A1 (zh) | 一种显示面板的驱动电路和驱动方法 | |
WO2019015235A1 (zh) | 静电放电电路和显示面板 | |
CN114283757A (zh) | 驱动电路和显示装置 | |
JPH11233778A (ja) | 表示装置 | |
TWI434114B (zh) | 液晶顯示裝置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |