CN105336370A - 只读存储器 - Google Patents
只读存储器 Download PDFInfo
- Publication number
- CN105336370A CN105336370A CN201410289150.9A CN201410289150A CN105336370A CN 105336370 A CN105336370 A CN 105336370A CN 201410289150 A CN201410289150 A CN 201410289150A CN 105336370 A CN105336370 A CN 105336370A
- Authority
- CN
- China
- Prior art keywords
- transistor
- bit line
- read
- source electrode
- memory
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Read Only Memory (AREA)
Abstract
本发明公开了一种只读存储器。其中,该只读存储器包括:单元阵列,包括字线、位线,与字线和位线连接的晶体管;充电电路,位于单元阵列外部,与电源端和位线连接,用于在位线方向上对单元阵列进行充电。本发明解决了现有技术中需要预充电所导致的读取ROM的速度较慢的技术问题,达到了提高读取ROM的速度、且没有增加芯片的尺寸和没有影响平均有效电流的技术效果。
Description
技术领域
本发明涉及半导体领域,具体而言,涉及一种只读存储器(ReadOnlyMemory,ROM)。
背景技术
目前,相关技术中的只读存储器(ROM)的结构如图1所示,包括晶体管102至晶体管110,并通过反相器112连接输出端DOUT。在对该ROM进行读操作时需要对位线进行预充电,这样使得在前几个周期上出现错误,此外,由于每次需要进行预充电,使得只读存储器在执行读操作时出现严重的延时,导致读取ROM的速度较慢。
针对上述的问题,目前尚未提出有效的解决方案。
发明内容
本发明实施例提供了一种只读存储器,以至少现有技术中需要预充电所导致的读取ROM的速度较慢的技术问题。
根据本发明实施例的一个方面,提供了一种只读存储器,包括:单元阵列,包括字线、位线,与上述字线和上述位线连接的晶体管;充电电路,位于上述单元阵列外部,与电源端和上述位线连接,用于在上述位线方向上对上述单元阵列进行充电。
可选地,上述充电电路包括:第一晶体管和第二晶体管,其中,上述第一晶体管的栅极与接地端连接,上述第二晶体管的栅极与上述接地端或与控制输入端连接,上述第一晶体管的漏极与上述电源端连接,上述第一晶体管的源极与上述第二晶体管的漏极连接,上述第二晶体管的源极与上述位线连接。
可选地,在上述第二晶体管的栅极与上述控制输入端连接的情况下,上述第一晶体管为一个,上述第二晶体管为多个,多个上述第二晶体管中的每一个的栅极均与上述控制输入端连接,上述第一晶体管的源极与多个上述第二晶体管中的每一个的漏极连接,多个上述第二晶体管中的每一个的源极与上述位线连接。
可选地,上述位线为N条,上述第二晶体管为N个,其中,上述多个上述第二晶体管中的每一个的源极与上述位线连接包括:N个上述第二晶体管中的每一个的源极分别连接N条上述位线中的一条。
可选地,上述第一晶体管为低压晶体管,上述第二晶体管为高压晶体管。
可选地,上述第一晶体管和上述第二晶体管均为长沟道型晶体管。
可选地,上述位线通过使能部件与输出端连接,其中,上述使能部件用于使能上述充电电路在上述位线方向上对上述单元阵列进行自动充电。
可选地,上述使能部件包括:第三晶体管,上述第三晶体管的漏极与上述电源端连接,上述第三晶体管的栅极与第一使能控制端连接,上述第三晶体管的源极与上述输出端和上述位线连接。
可选地,上述第三晶体管的源极与上述位线连接包括:
上述第三晶体管的源极与第四晶体管的漏极连接,上述第四晶体管的栅极与第二使能控制端连接,上述第四晶体管的源极与第五晶体管的漏极连接,上述第五晶体管的栅极与第三使能控制端连接,上述第五晶体管的源极与上述位线连接。
可选地,每一条上述位线与一个上述使能部件连接。
在本发明实施例中,采用位于单元阵列外部的充电电路在位线方向上对单元阵列进行充电,解决了现有技术中需要预充电所导致的读取ROM的速度较慢的技术问题,达到了提高读取ROM的速度、且没有增加芯片的尺寸和没有影响平均有效电流的技术效果。
附图说明
此处所说明的附图用来提供对本发明的进一步理解,构成本申请的一部分,本发明的示意性实施例及其说明用于解释本发明,并不构成对本发明的不当限定。在附图中:
图1是根据现有技术的一种只读存储器的结构示意图;
图2是根据本发明实施例的一种可选的只读存储器的示意图;
图3是根据本发明实施例的另一种可选的只读存储器的示意图;以及
图4是根据本发明实施例的又一种可选的只读存储器的示意图。
具体实施方式
为了使本技术领域的人员更好地理解本发明方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分的实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本发明保护的范围。
需要说明的是,本发明的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本发明的实施例能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
根据本发明实施例,还提供了一种只读存储器,如图2所示,该装置包括:
1)单元阵列,包括字线、位线,与字线和位线连接的晶体管;
2)充电电路,位于单元阵列外部,与电源端和位线连接,用于在位线方向上对单元阵列进行充电。
可选地,如图2所示,单元阵列包括字线(WL,WordLine),位线(BL,BitLine),及与字线(WL)和位线(BL)连接的晶体管(Tr.,Transistor)。可选地,在本实施例中的字线(WL)和位线(BL)包括但不限于一条或多条,其中,字线(WL)和位线(BL)的编号为0至n+1中的任意一个数字。
可选地,在本实施例中充电电路包括但不限于:第一晶体管202和第二晶体管204
例如,如图2所示,单元阵列为图2左侧框中的电路组合WL<0>~WL<n+1>,充电电路位于单元阵列外部,电源VCC通过充电电路,将电流控制到预定阈值后,在位线(BL)方向上对单元阵列进行充电。
在本发明实施例中,采用位于单元阵列外部的充电电路在位线方向上对单元阵列进行充电,解决了现有技术中需要预充电所导致的读取ROM的速度较慢的技术问题,达到了提高读取ROM的速度、且没有增加芯片的尺寸和没有影响平均有效电流的技术效果。
可选地,如图3所示,充电电路包括:第一晶体管和第二晶体管,其中,第一晶体管的栅极与接地端连接,第二晶体管的栅极与接地端或与控制输入端连接,第一晶体管的漏极与电源端连接,第一晶体管的源极与第二晶体管的漏极连接,第二晶体管的源极与位线连接。
可选地,在本实施例中的第一晶体管和第二晶体管可以为一个或多个。
例如,如图3所示,充电电路中有一个第一晶体管202和一个第二晶体管204,所有位线(BL)均通过一个PMOS晶体管与充电电路连接,实现实时充电。其中,第一晶体管202的栅极(G极)与接地端连接,第二晶体管的栅极(G极)与接地端或与控制输入端连接,第一晶体管的漏极(D极)与电源端连接,第一晶体管的源极(S极)与第二晶体管的漏极(D极)连接,第二晶体管的源极(S极)与位线(WL)连接。
例如,如图3所示,充电电路中利用被选中的字线(WL)和位线(BL)的电平转换实现控制数据输出,或者没有选中位线(BL),实现保持电源VCC的电压。
在本发明实施例中,通过充电电路中的第一晶体管和第二晶体管实现连续供电,解决了现有技术中的读写延时,在不改变芯片尺寸,不影响有效电流的前提下,提高了只读存储器的读取速度。
可选地,在第二晶体管的栅极与控制输入端连接的情况下,第一晶体管为一个,第二晶体管为多个,多个第二晶体管中的每一个的栅极均与控制输入端连接,第一晶体管的源极与多个第二晶体管中的每一个的漏极连接,多个第二晶体管中的每一个的源极与位线连接。
可选地,在本实施例中的多个第二晶体管中的每一个可以但不限于与多条位线连接。例如,多个第二晶体管204中的每一个分别与一条位线(BL)连接,或者,多个第二晶体管204中的每一个分别与n条位线(BL)连接,其中,n为大于1的任意整数。
例如,充电电路中的第一晶体管202为一个,第二晶体管204可以为多个,将多个第二晶体管204的源极(S极)中的每一个与位线(BL)连接。在本发明实施例中,充电电路中的第一晶体管为一个,第二晶体管为多个,多个第二晶体管中的每一个的栅极均与控制输入端连接,多个第二晶体管中的每一个的源极与位线连接,实现连续供电,解决了现有技术中的读写延时,在不改变芯片大小的前提下,提高了只读存储器的读取速度。
可选地,如图4所示,位线为N条,第二晶体管为N个,其中,多个第二晶体管中的每一个的源极与位线连接包括:N个第二晶体管中的每一个的源极分别连接N条位线中的一条。
例如,如图4所示,第二晶体管204为N个,位线(BL)为N条,其中,每一个第二晶体管204的源极(S极)分别与N条位线(BL)中的一条连接,解决了现有技术中需要预充电所导致的读取ROM的速度较慢的技术问题,达到了提高读取ROM的速度、且没有增加芯片的尺寸和没有影响平均有效电流的技术效果。
可选地,第一晶体管为低压晶体管(LV,LowVoltageTransistor),第二晶体管为高压晶体管(HV,HighVoltageTransistor)。
可选地,第一晶体管和第二晶体管均为长沟道型晶体管。
可选地,位线通过使能部件与输出端连接,其中,使能部件用于使能充电电路在位线方向上对单元阵列进行自动充电。
可选地,在本实施例中的使能部件包括:多个使能端及多个晶体管。其中,使能端用于控制晶体管。
例如,如图2所示,使能控制端(RDEN)通过反相器206与数据输出DOUT连接,在本实施例中,通过控制使能控制端(RDEN)控制使能部件,实现在位线(BL)方向上对单元阵列进行自动充电。
可选地,使能部件包括:第三晶体管,第三晶体管的漏极与电源端连接,第三晶体管的栅极与第一使能控制端连接,第三晶体管的源极与输出端和位线连接。
例如,如图2所示,第三晶体管208的漏极(D极)与电源端VCC连接,第三晶体管208的栅极(G极)与第一使能控制端(RDEN)连接,第三晶体管208的源极(S极)与输出端DOUT和位线(BL)连接。在本实施例中,通过使能部件中的第三晶体管实现对数据输出的控制。
可选地,第三晶体管的源极与位线连接包括:第三晶体管的源极与第四晶体管的漏极连接,第四晶体管的栅极与第二使能控制端连接,第四晶体管的源极与第五晶体管的漏极连接,第五晶体管的栅极与第三使能控制端连接,第五晶体管的源极与位线连接。
例如,如图2所示,第三晶体管208的源极(S极)与位线(BL)连接包括:第三晶体管208的源极(S极)与第四晶体管210的漏极(D极)连接,第四晶体管210的栅极(G极)与第二使能控制端(YB)连接,第四晶体管的源极(S极)与第五晶体管212的漏极(D极)连接,第五晶体管212的栅极(G极)与第三使能控制端(YA)连接,第五晶体管212的源极(S极)与位线(BL)连接。
在本实施例中,通过使能部件中的第三晶体管、第四晶体管、第五晶体管、第二使能控制端、第三使能控制端,实现对位线的选择控制,进而实现提高只读存储器的读取速度。
可选地,每一条位线与一个使能部件连接。
上述本发明实施例序号仅仅为了描述,不代表实施例的优劣。
在本发明的上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
以上所述仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。
Claims (10)
1.一种只读存储器,其特征在于,包括:
单元阵列,包括字线、位线,与所述字线和所述位线连接的晶体管;
充电电路,位于所述单元阵列外部,与电源端和所述位线连接,用于在所述位线方向上对所述单元阵列进行充电。
2.根据权利要求1所述的只读存储器,其特征在于,所述充电电路包括:
第一晶体管和第二晶体管,其中,所述第一晶体管的栅极与接地端连接,所述第二晶体管的栅极与所述接地端或与控制输入端连接,所述第一晶体管的漏极与所述电源端连接,所述第一晶体管的源极与所述第二晶体管的漏极连接,所述第二晶体管的源极与所述位线连接。
3.根据权利要求2所述的只读存储器,其特征在于,在所述第二晶体管的栅极与所述控制输入端连接的情况下,所述第一晶体管为一个,所述第二晶体管为多个,多个所述第二晶体管中的每一个的栅极均与所述控制输入端连接,所述第一晶体管的源极与多个所述第二晶体管中的每一个的漏极连接,多个所述第二晶体管中的每一个的源极与所述位线连接。
4.根据权利要求3所述的只读存储器,其特征在于,所述位线为N条,所述第二晶体管为N个,其中,所述多个所述第二晶体管中的每一个的源极与所述位线连接包括:
N个所述第二晶体管中的每一个的源极分别连接N条所述位线中的一条。
5.根据权利要求2至4中任一项所述的只读存储器,其特征在于,所述第一晶体管为低压晶体管,所述第二晶体管为高压晶体管。
6.根据权利要求2至4中任一项所述的只读存储器,其特征在于,所述第一晶体管和所述第二晶体管均为长沟道型晶体管。
7.根据权利要求1至4中任一项所述的只读存储器,其特征在于,所述位线通过使能部件与输出端连接,其中,所述使能部件用于使能所述充电电路在所述位线方向上对所述单元阵列进行自动充电。
8.根据权利要求7所述的只读存储器,其特征在于,所述使能部件包括:
第三晶体管,所述第三晶体管的漏极与所述电源端连接,所述第三晶体管的栅极与第一使能控制端连接,所述第三晶体管的源极与所述输出端和所述位线连接。
9.根据权利要求8所述的只读存储器,其特征在于,所述第三晶体管的源极与所述位线连接包括:
所述第三晶体管的源极与第四晶体管的漏极连接,所述第四晶体管的栅极与第二使能控制端连接,所述第四晶体管的源极与第五晶体管的漏极连接,所述第五晶体管的栅极与第三使能控制端连接,所述第五晶体管的源极与所述位线连接。
10.根据权利要求7所述的只读存储器,其特征在于,每一条所述位线与一个所述使能部件连接。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410289150.9A CN105336370B (zh) | 2014-06-24 | 2014-06-24 | 只读存储器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410289150.9A CN105336370B (zh) | 2014-06-24 | 2014-06-24 | 只读存储器 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105336370A true CN105336370A (zh) | 2016-02-17 |
CN105336370B CN105336370B (zh) | 2019-07-16 |
Family
ID=55286839
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201410289150.9A Active CN105336370B (zh) | 2014-06-24 | 2014-06-24 | 只读存储器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN105336370B (zh) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07282593A (ja) * | 1994-04-08 | 1995-10-27 | Nippondenso Co Ltd | 半導体メモリ装置 |
CN1516189A (zh) * | 2002-12-19 | 2004-07-28 | 松下电器产业株式会社 | 半导体存储器件 |
-
2014
- 2014-06-24 CN CN201410289150.9A patent/CN105336370B/zh active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07282593A (ja) * | 1994-04-08 | 1995-10-27 | Nippondenso Co Ltd | 半導体メモリ装置 |
CN1516189A (zh) * | 2002-12-19 | 2004-07-28 | 松下电器产业株式会社 | 半导体存储器件 |
Also Published As
Publication number | Publication date |
---|---|
CN105336370B (zh) | 2019-07-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102385900A (zh) | 存储器和灵敏放大器 | |
CN102314946A (zh) | 电压开关电路和使用其的非易失性存储器件 | |
CN101763887B (zh) | 一种存储器单元读取装置及读取方法 | |
CN102280128B (zh) | 存储器 | |
CN102270491B (zh) | 带源线电压补偿的闪存写入电路 | |
CN103117085A (zh) | 行译码器的偏置电压产生电路及存储器 | |
CN102867544A (zh) | 测试存储阵列的方法及控制装置 | |
CN102426852A (zh) | 一种存储阵列单元信息读取方法及系统 | |
CN101986389A (zh) | 闪存单元、闪存装置及其编程方法 | |
CN104616691B (zh) | 字线电压产生电路以及存储器 | |
CN105336370A (zh) | 只读存储器 | |
CN106205675A (zh) | 半导体存储设备 | |
CN102568592A (zh) | 非易失性存储器及其数据读取方法 | |
CN102184745B (zh) | 闪存及其编程方法 | |
CN102290101B (zh) | 源线偏置电路及存储器 | |
CN103632713A (zh) | 静态随机存取存储器及其存储性能的改善方法 | |
CN104464803B (zh) | 一种读电压的产生装置、闪存存储系统 | |
CN103106921B (zh) | 用于行译码电路的电平位移器 | |
CN104299647B (zh) | 负压转换电路 | |
CN102044299A (zh) | 非易失性存储器及其读取电路 | |
CN102354520A (zh) | 低功耗读出放大器 | |
CN109102834A (zh) | 用于闪存页编程的数据锁存电路、页数据锁存器及方法 | |
CN105355232A (zh) | 静态随机存储器 | |
CN208637142U (zh) | 一种位线电压的控制电路及Nand Flash | |
CN102708918A (zh) | Sram的读出电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |