CN103323992A - 像素阵列基板及液晶显示面板 - Google Patents
像素阵列基板及液晶显示面板 Download PDFInfo
- Publication number
- CN103323992A CN103323992A CN2013102865938A CN201310286593A CN103323992A CN 103323992 A CN103323992 A CN 103323992A CN 2013102865938 A CN2013102865938 A CN 2013102865938A CN 201310286593 A CN201310286593 A CN 201310286593A CN 103323992 A CN103323992 A CN 103323992A
- Authority
- CN
- China
- Prior art keywords
- pixel electrode
- electrode
- branch
- slit
- pixel
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1343—Electrodes
- G02F1/134309—Electrodes characterised by their geometrical arrangement
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1337—Surface-induced orientation of the liquid crystal molecules, e.g. by alignment layers
- G02F1/133707—Structures for producing distorted electric fields, e.g. bumps, protrusions, recesses, slits in pixel electrodes
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136213—Storage capacitors associated with the pixel electrode
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/13624—Active matrix addressed cells having more than one switching element per pixel
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1343—Electrodes
- G02F1/134309—Electrodes characterised by their geometrical arrangement
- G02F1/134345—Subdivided pixels, e.g. for grey scale or redundancy
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F2201/00—Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
- G02F2201/12—Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
- G02F2201/123—Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode pixel
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- General Physics & Mathematics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Mathematical Physics (AREA)
- Optics & Photonics (AREA)
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Geometry (AREA)
- Spectroscopy & Molecular Physics (AREA)
- Liquid Crystal (AREA)
- Power Engineering (AREA)
Abstract
本发明提出一种具有全新像素结构的像素阵列基板以及具有该像素阵列基板的液晶显示面板,该像素阵列基板包含多条数据线、多条扫描线、以及多个像素,像素中每一个包含一第一像素电极、一第一连接线、一第二像素电极、以及一第二连接线,第一像素电极经由第一连接线电性连接至对应的数据线以及扫描线且具有一第一狭缝,第二像素电极经由第二连接线电性连接至对应的数据线以及扫描线,其中,第二连接线的至少一部分经由第一像素电极的第一狭缝暴露出来。本发明提出的像素阵列基板及液晶显示面板在解决广视角的侧视泛白(color washout)现象的前提之下,进一步改善显示器整体的液晶效率。
Description
技术领域
本发明涉及于一种基板,且特别涉及一种像素阵列基板。
背景技术
当今液晶显示面板因为具有低幅射、低消耗功率、轻薄等特点,已成为显示器中的主流商品并且发展出各种因应各项需求的技术,其中,广视角显示技术中的垂直配向(Vertical Alignment,VA)技术因为具有比扭曲向列(Twisted Nematic,TN)更大的视角表现,同时亦具有极佳的反应时间以及高对比度等特性,因此被广泛应用在广视角液晶显示面板中。
在公知的液晶显示器中,为了解决垂直配向(Vertical Alignment,VA)模式的液晶显示器的侧视泛白(Color Washout)问题,可将像素阵列基板上的像素分成两部分。图1绘示公知液晶显示器的像素俯视图,图2是图1所示的像素的等效电路图,请同时参考图1以及图2,像素100中包含主像素电极102、次像素电极104、第一连接线106、以及第二连接线108。其中主像素电极102通过第一连接线106以及开关元件T1电性连接至其对应的数据线DL1以及扫描线SL1,第二像素电极104通过第二连接线108以及开关元件T2亦电性连接至其对应的数据线DL1以及扫描线SL1,此外,像素100还包含开关元件T3、储存电容(CST1、CST2)、共同电极VCOM、液晶电容(CLC1、CLC2)以及电荷分享电容CS(包含CCSA以及CCSB)。实际上,开关元件T1、T2以及T3均可以薄膜晶体管(TFT)制作而成,而CLC1、CLC2代表各像素电极(即主像素电极102以及次像素电极104)与液晶显示器的对向基板的电极层(图未绘制),例如彩色滤光片的ITO层(亦具VCOM电位),之间所产生的电容。而CST1、CST2代表共同电极VCOM电位与显示面板中像素阵列基板的各像素电极(即主像素电极102以及次像素电极104)之间的电容;电荷分享电容CS则是以开关元件T3为枢纽延伸出去的部分,可与其它金属层(图未绘制)产生电容,CCSA则是主像素电极102与CS电容之间产生的电容,CCSB则是共同电极VCOM与CS电容之间所产生的电容。
以主像素电极102所对应的主显示区而言,开关元件T1电性连接于数据线DL1和主像素电极102之间,且开关元件T1亦电性连接于扫描线SL1,以扫描线SL1输入信号作为开关元件T1的开启/关闭控制,而储存电容CST1则电性连接于主像素电极102与共同电极VCOM之间,使得当开关元件T1开启时,数据线DL1上的数据信号经由开关元件T1传送至主像素电极102,储存电容CST1则充电至相对应的电位。
以次像素电极104所对应的次显示区而言,开关元件T2电性连接于数据线DL1和次像素电极104之间,且开关元件T2亦电性连接于扫描线SL1,以扫描线SL1输入信号作为开关元件T2的开启/关闭控制,而储存电容CST2则电性连接于次像素电极104与共同电极VCOM之间,当开关元件T2开启时,数据线DL1上的数据信号经由开关元件T2传送至次像素电极104,储存电容CST2则充电至相对应的电位。接着,为改善液晶显示器侧视泛白(colorwashout)的问题,可以电荷分享(charge sharing)的方式,即在扫描线SL1输入信号对主像素电极102和次像素电极104充电后的下一时序,以扫描线SL2输入信号开启开关元件T3,使得次像素电极104原来具有的一部分电位,可经由开关元件T3将其分享至电容CCSB以及将其另一部分电位分享至CCSA。也就是说,主像素电极102与次像素电极104之间经由电荷分享电容CS以电荷分享(charge sharing)的方式,使主像素电极102所具有的电压提升并使次像素电极104所具有的电压下降,即主像素电极102与次像素电极104两者之间会具有不同的电压,使得同一像素100内的第一像素电极102与次像素电极104所各自对应的液晶分子具有不同的倾倒角度,进而表现出不同的光穿透率导致亮度不同,据此改善液晶显示器侧视泛白(color washout)的问题。
然而,请继续同时参照图1以及图2,如图1中虚线部分所示,第二连接线108连接至次像素电极104的路径上,会有部分经过主像素电极102的下方,此种第二连接线108与主像素电极102在垂直方向上有重叠的结构,将造成额外的耦合电容Cx(如图2中虚线部分所示),当主像素电极102与次像素电极104之间具有此耦合电容Cx时,将会弱化电荷分享时次像素电极104电压下降以及主像素电极102电压提升的效果,使得拉开主像素电极102与次像素电极104两者之间的电压差变得不易,为了维持上述两者的电压差以确保其改善侧视泛白问题的效果,通常会采取的手段是通过提高电荷分享电容Cs的电容量,使次像素电极104分享出更多电荷使其电压进一步降低,此举虽可维持主像素电极102与次像素电极104之间具有一定压差而达到改善显示器侧视泛白的目的,却也带来了显示器整体的液晶效率降低的问题。
发明内容
本发明提供一种像素阵列基板,具有全新的像素结构设计,避免上述耦合电容Cx所带来的电荷分享效果弱化的问题,并且在解决广视角的侧视泛白(color washout)现象的前提之下,进一步改善显示器整体的液晶效率。
本发明的一方案提出一种像素阵列基板,包含多条数据线、多条扫描线、以及多个像素,其中,多条扫描线与多条数据线交错配置以定义多个像素区,多个像素分别配置于所述多个像素区内,像素中每一个包含一第一像素电极、一第一连接线、一第二像素电极、以及一第二连接线,第一像素电极电性连接至对应的数据线以及扫描线且具有一第一狭缝,第一像素电极经由第一连接线电性连接于对应的数据线,第二像素电极电性连接至对应的数据线以及扫描线且第二像素电极经由第二连接线电性连接于对应的数据线,其中,第二连接线的至少一部分经由第一像素电极的第一狭缝暴露出来。
在本发明的一实施例中,上述第一像素电极包含一第一次像素电极以及一第二次像素电极,其中第一狭缝实质上位于第一次像素电极以及第二次像素电极之间且该第一次像素电极以及该第二次像素电极相对于该第一狭缝而互为镜像对称结构。
在本发明的一实施例中,上述第一次像素电极包含一第一主干电极、一第二主干电极、多条第一分支、多条第二分支、多条第三分支、以及多条第四分支,第一主干电极与第二主干电极彼此电性连接且实质上呈正交排列以定义出一第一区、一第二区、一第三区以及一第四区,多条第一分支设置于第一区,多条第二分支设置于第二区,多条第三分支设置于第三区,多条第四分支设置于第四区,其中,第一分支、第二分支、第三分支以及分支与第一主干电极以及第二主干电极的其中一个电性连接,各第一分支彼此平行排列、各第二分支彼此平行排列、各第三分支彼此平行排列、各第四分支彼此平行排列,且各第一分支、各第二分支、各第三分支与各第四分支分别从第一主干电极或第二主干电极朝不同方向延伸,且第一次像素电极以及第二次像素电极相对于第一狭缝而互为镜像对称结构,其中第一主干电极实质上与第一狭缝平行,且第一主干电极与第一狭缝的距离大于第一主干电极与相邻数据线的距离。
本发明的另一方案提供另一种像素阵列基板,包含多条数据线、多条扫描线、以及多个像素,其中,各像素中每一个包含一第一像素电极电性连接至对应的数据线以及扫描线,第一像素电极包含一第一次像素电极、以及一第二次像素电极,第二次像素电极与第一次像素电极电性连接,其中第一次像素电极与第二次像素电极相对于一对称轴呈镜像对称,两相邻数据线相对于对称轴呈镜像对称。
在本发明的一实施例中,上述第一次像素电极包含一第一主干电极、一第二主干电极、多条第一分支、多条第二分支、多条第三分支、以及多条第四分支,其中第一主干电极与第二主干电极彼此电性连接且实质上呈正交排列以定义出一第一区、第二区、第三区、以及一第四区,多条第一分支设置于该第一区,多条第二分支设置于该第二区,多条第三分支设置于该第三区,以及多条第四分支,设置于该第四区,各第一分支、各第二分支、各第三分支以及各第四分支与第一主干电极以及第二主干电极的其中一个电性连接,各第一分支彼此平行排列、各第二分支彼此平行排列、各第三分支彼此平行排列、各第四分支彼此平行排列,且各第一分支、各第二分支、各第三分支与各第四分支分别从第一主干电极或第二主干电极朝不同方向延伸。
在本发明的一实施例中,上述第一主干电极实质上与对称轴平行,且第一主干电极与对称轴的距离大于第一主干电极与相邻数据线的距离。
在本发明的一实施例中,上述像素阵列基板进一步包含一第二像素电极以及一第二连接线,第二像素电极经由第二连接线电性连接于对应的数据线,其中第二连接线沿对称轴的方向设置,第一像素电极沿对称轴的方向具有一第一狭缝,使第二连接线的至少一部分由第一狭缝暴露出来。
本发明另提供一种液晶显示面板,包含前述中任一像素阵列基板、一对向基板以及一液晶层,其中对向基板设置于像素阵列基板上,而液晶层设置于像素阵列基板与对向基板之间。
为让本发明的上述特征和其他目的、特征和优点能更明显易懂,下文特举比较例与实施例,并配合所附图式作详细说明如下。
附图说明
本发明的上述和其他方案、特征及其他优点参照说明书内容并配合附加图式得到更清楚的了解,其中:
图1显示公知技术的像素阵列基板的局部俯视图。
图2显示图1的公知技术像素阵列基板所示的像素的等效电路图。
图3显示本发明一实施例的像素阵列基板的局部俯视图。
图4显示本发明另一实施例的像素阵列基板的局部俯视图。
图5显示本发明另一实施例的像素阵列基板的局部俯视图。
图6显示本发明另一实施例的像素阵列基板的局部俯视图。
图7显示本发明的像素设计对于液晶穿透率表现的模拟结果。
图8显示本发明另一实施例的像素阵列基板的局部俯视图。
图9显示本发明另一实施例的像素阵列基板的局部俯视图。
图10显示本发明另一实施例的像素阵列基板的局部俯视图。
图11显示本发明另一实施例的像素阵列基板的局部俯视图。
图12显示图11本发明另一实施例像素阵列基板的局部俯视图所示的像素的等效电路图。
图13显示具有本发明的像素阵列基板的液晶显示面板结构示意图。
其中,附图标记说明如下:
100:像素 102:第一像素电极
104:第二像素电极 106:第一连接线
108:第二连接线 300:像素
302:第一像素电极 304:第二像素电极
306:第一连接线 308:第二连接线
310:第一开关 312:第二开关
314:第一狭缝 316:第三开关
602:第一像素电极 600:像素
602b:第二次像素电极 602a:第一次像素电极
602aT2:第二主干电极 602aT1:第一主干电极
602aS2:第二分支 602aS1:第一分支
602aS4:第四分支 602aS3:第三分支
902:第一像素电极 900:像素
902b:第二次像素电极 902a:第一次像素电极
1100:像素 914:对称轴
1102:第三像素电极 1102a:第一次像素电极
1102b:第二次像素电极 1110:第四开关
1118:第三连接线 1114:第二狭缝
1300:液晶显示面板 1302:阵列基板
1304:对向基板 1306:液晶层
具体实施方式
本发明的目的及优点,通过下列实施例中伴随图式与元件符号的详细叙述后,将更为显著。
为了使本揭示内容的叙述更加详尽与完备,可参照附图及以下所述各种实施例,图式中相同的号码代表相同或相似的元件,并且为求清楚说明,元件的大小或厚度可能夸大显示,并未依照原尺寸作图。此外,为简化附图起见,一些结构与元件在附图中将以简单示意的方式绘示。然而,应了解到所提供的实施例并非用以限制本发明所涵盖的范围。这些实务上的细节不应用以限制本发明。也就是说,在本发明部分实施方式中,这些实务上的细节是非必要的。而结构运作的描述非用以限制其执行的顺序,任何由元件重新组合的结构,所产生具有均等功效的装置,皆为本发明所涵盖的范围。
请先参照图3,图3是本发明的一实施例的像素阵列基板的最小重复单元,本实施例的像素阵列基板包含多条数据线、多条扫描线、多个像素。其中,多条数据线与多条扫描线交错配置以定义出多个像素区,而多个像素分别配置于多个像素区内,即每一个像素区均被配置一个像素,如图3所示,相邻的两组扫描线SL1、SL2(图中上方一组扫描线SL1、SL2提供扫描信号予图式中像素,下方一组扫描线SL1、SL2提供扫描信号的像素为图式简洁则省略未绘出)与相邻的数据线DL1、DL2交错配置出一像素区,而一像素300配置于一像素区中。其中,像素300包含第一像素电极302、第一连接线306、第二像素电极304以及第二连接线308。第一像素电极302经由第一连接线306电性连接至数据线DL1,而第二像素电极304经由第二连接线308电性连接至数据线DL1。第一像素电极302与第二像素电极304的面积举例不同,本实施例及之后描述的图4至5以第二像素电极304的面积大于第一像素电极302为例,但不限于此,而其图案举例均包含鱼骨图案。本实施例的像素300的第一像素电极302与第二像素电极304是于同一时序下,由扫描线SL1输入信号同时开启第一开关310与第二开关312,使数据线DL1的电位同时对第一像素电极302与第二像素电极304充电,再于另一时序经由电荷分享(charge sharing)使第一像素电极302与第二像素电极304两者之间具有不同的电位,其中电荷分享的方式例如可以是像素中进一步包含第三开关T3以及电荷分享电容CS,而电荷分享电容CS一端电性连接第一像素电极302,而另一端经由第三开关电性连接第二像素电极304,由扫描线SL2输入信号以打开第三开关T3,使电荷由第二像素电极304流入分享电容CCSA与CCSB中,以达到第一像素电极302的电位升高而第二像素电极304的电位降低的效果,但不以此方式为限。值得注意的是,第一像素电极302具有第一狭缝314,使得将第二像素电极304电性连接至其对应的数据线DL1与扫描线SL1的第二连接线308得以由第一狭缝314中暴露出来,故如此使第二连接线308与第一主像素电极302在垂直方向上重叠的部分,较现有技术大为减少且使耦合电容Cx变得极小,如图3以及图4所示,第一狭缝314的形式可以是开放狭缝,如图3以及图4所示但不以此为限,亦可如图5所示的为封闭狭缝,如图5所示但亦不以此为限。据此,本实施例于第一像素电极302作为主像素电极、第二像素电极304作为次像素电极,经由电荷分享电容Cs以电荷分享(charge sharing)的方式,使第二像素电极304所具有的电压下降,而第一像素电极302所具有的电压提升的同时,因为耦合电容Cx变得极小,因此大幅减轻了现有技术中因为耦合电容Cx使两者之间的电压差不易拉大的问题,进而无须提高电荷分享电容Cs的电容量使第二像素电极304的电位进一步降低,即本实施例与图1所示的现有技术相比,第一像素电极302可较主像素电极102具有更高的电压、第二像素电极304亦可较次像素电极104具有更高的电压,而在第一像素电极302与第二像素电极304之间所具有的电压差约略等同于主像素电极102与次像素电极104之间所具有的电压差的情况下,不仅达到改善显示器侧视泛白的目的,同时亦提高了显示器整体的液晶效率。
请参照图6,图6是本发明的另一实施例的像素阵列基板的最小重复单元,本实施例的像素阵列包含多条扫描线、多条数据线、多个像素。其中,多条扫描线与多条数据线交错配置以定义出多个像素区,而多个像素分别配置于多个像素区内,即每一个像素区均被配置一个像素,如图6所示,相邻的两组扫描线SL1、SL2(图中上方一组扫描线SL1、SL2提供扫描信号予图式中像素,下方一组扫描线SL1、SL2提供扫描信号的像素为图式简洁则省略未绘出)与一对相邻的数据线DL1、DL2交错配置出一像素区,而一像素600配置于一像素区中。其中,像素600包含第一像素电极602、第一连接线306、第二像素电极304、以及第二连接线308。第一像素电极602与第二像素电极304的面积举例不同,本实施例以第二像素电极304的面积大于第一像素电极602为例,但不限于此。第二像素电极304的图案举例前述图3至5的第二像素电极304相同。第一像素电极602经由第一连接线306及第一开关310电性连接至数据线DL1以及扫描线SL1,而第二像素电极304经由第二连接线308及第二开关312电性连接至数据线DL1以及扫描线SL1,第一像素电极602具有第一狭缝314,使得将第二像素电极304电性连接至其对应的数据线DL1与扫描线SL1的第二连接线308得以由第一狭缝314中暴露出来,在此特别值得注意的是,第一像素电极602包含第一次像素电极602a以及第二次像素电极602b,而第一狭缝314实质上位于第一次像素电极602a以及第二次像素电极602b之间,而第一次像素电极602a与第二次像素电极602b相对于第一狭缝314而互为镜像对称结构。请继续参照图6所示,第一次像素电极602a包含第一主干电极602aT1、第二主干电极602aT2、多条第一分支602aS1、多条第二分支602aS2、多条第三分支602aS3、以及多条第四分支602aS4,其中第一主干电极602aT1与第二主干电极602aT2彼此电性连接且实质上呈正交排列以定义出第一区、第二区、第三区、以及第四区,多条第一分支602aS1、多条第二分支602aS2、多条第三分支602aS3、以及多条第四分支602aS4分别设置于第一区、第二区、第三区、以及第四区内,而多条第一分支602aS1、多条第二分支602aS2、多条第三分支602aS3、以及多条第四分支602aS4与第一主干电极602aT1或第二主干电极602aT2电性连接。其中,第一分支602aS1彼此平行排列、第二分支602aS2彼此平行排列、第三分支602aS3彼此平行排列、第四分支602aS4彼此平行排列,且各第一分支602aS1、各第二分支602aS2、各第三分支602aS3、各第四分支602aS4彼此分别从第一主干电极602aT1或第二主干电极602aT2朝不同方向延伸。更明确来说,以图6中多条第一分支602aS1为例,其中各第一分支602aS1与第一主干电极602aT1或是第二主干电极602aT2电性连接,且以S1为各第一分支602aS1延伸方向彼此平行排列并向外延伸。依此类推,多条第二分支602aS2、多条第三分支602aS3以及多条第四分支602aS4亦具有与前述多条第一分支602aS1类似的排列,仅是其各自的延伸方向不同,即各第二分支602aS2沿S2为延伸方向彼此平行排列并向外延伸、各第三分支602aS3沿S3为延伸方向彼此平行排列并向外延伸、以及各第四分支602aS4沿S4为延伸方向彼此平行排列并向外延伸。
在图6所示的本发明另一实施例中第一像素电极602形状的设计与图3所示实施例的第一像素电极302相比较,图6所示的第一像素电极602因为具有较多的主干电极(例如第一次像素电极602a中的第一主干电极602aT1与第二主干电极602aT2),因此能够提供更强的电场予各分支电极(例如第一次像素电极602a中的多条第一分支602aS1、多条第二分支602aS2、多条第三分支602aS3、以及多条第四分支602aS4)来控制对应于第一像素电极602的液晶分子的倾倒角度。
此外请参照图7所示,主干电极的电场通常较各分支电极的电场为强,而主干电极的电场却不若各分支电极的电场具有方向性,因此对应于主干电极的液晶分子即无特定方向的倾倒角度而通常不具光穿透率,故主干电极常为显示面板黑线的所在。
在图7(A)中(如图3至图5所示实施例的第一像素电极302),狭缝314可视为像素电极302的区域(domain)边界,位在像素电极区域(domain)边界的电位会与其邻近的数据线的电位产生冲突,因此整体像素电极的电场控制力较弱,故如图7(A)中垂直方向的显示黑线会随机出现于整体像素电极的任何区域,反观)图7(B)(如具有主干电极的第一次像素电极和第二次像素电极,类似于图6的第一像素电极),由于垂直方向上具有主干电极增强了整体像素电极的电场控制力,液晶会顺着次像素电极的分支间的缝隙(slits)倾倒,不会发生液晶倾倒方向冲突的状况,即可将垂直方向的显示黑线锁定于垂直方向的主干电极位置上,故相较于第7(A)图的设计(图3),具有主干电极的第一次像素电极和第二次像素电极的设计(图6)更能控制黑线所在的位置。
请继续参照图6,本实施例的第一主干电极602aT1实质上与第一狭缝314平行,第一主干电极602aT1与第一狭缝314之间的距离实质上大于第一主干电极602aT1与相邻数据线DL1之间的距离,第一主干电极602aT1实质上位于数据线DL1和第一狭缝314之间,即第一主干电极602aT1特意设置于像素区的边缘处,以垂直方向的主干电极将垂直方向的显示黑线锁定在像素区的边缘,藉此提升像素显示的开口率。综上所述,图6所示的本发明另一实施例,不仅具有如图3因为耦合电容Cx变得极小,因此大幅减轻因为耦合电容Cx的产生,使第一像素电极602与第二像素电极304之间的电压差不易拉大的问题,进而提高了显示器整体的液晶效率之外,尚有将显示黑线锁定在像素区的边缘来提升像素显示的开口率的特殊功效。
参照图8所示的本发明另一实施例的像素阵列基板的最小重复单元,各元件的连接关如上所述,在此不再重复,唯一不同在于其第一连接线306与第二连接线308电性连接于不同数据线,即第一连接线306经由第一开关310电性连接于数据线DL1、第二连接线308经由第二开关312电性连接于数据线DL2,藉此第一像素电极302与第二像素电极304于同一时序下,由同一扫描线SL1送入扫描信号以开启第一开关310与第二开关312时,第一像素电极602与第二像素电极304分别通过数据线DL1与DL2充电而可具有不同的电压。
请参照图9,图9是本发明的另一实施例的像素阵列基板的最小重复单元,本实施例的像素阵列包含多条扫描线、多条数据线、多个像素。其中,多条扫描线与多条数据线交错配置以定义出多个像素区,而多个像素分别配置于多个像素区内,即每一个像素区均被配置一个像素,如图9所示,一对相邻的扫描线SL1、SL2(图中上方一组扫描线SL1、SL2提供扫描信号予图式中像素,下方一组扫描线SL1、SL2提供扫描信号的像素为图式简洁则省略未绘出)与一对相邻的数据线DL1、DL2交错配置出一像素区,而一像素900配置于一像素区中。其中,像素900包含第一像素电极902、第一连接线306、第二像素电极304、以及第二连接线308。第一像素电极902经由第一连接线306及第一开关310电性连接至数据线DL1以及扫描线SL1,而第二像素电极304经由第二连接线308及第二开关312电性连接至数据线DL1以及扫描线SL1。值得注意的是,第一像素电极902包含第一次像素电极902a以及第二次像素电极902b,第一次像素电极902a与第二次像素电极902b相对于一对称轴914成镜像对称而两相邻数据线DL1、DL2亦相对于对称轴914成镜像对称,其中,对称轴914与数据线DL1之间的距离和对称轴914与数据线DL2之间的距离可实质上相同,此外,第一像素电极902可以如同图6所示,包含第一次像素电极902a以及第二次像素电极902b。对于第一次像素电极902a以及第二次像素电极902b的电极形状亦可参照图6搭配上述类推至本实施例中,在此不再重复描述,然而值得注意的是,图9所示的实施例与图6不同在于,图9中第一像素电极902并未如同图6中第一像素电极602具有第一狭缝314,即图9中第一像素电极902中的第一次像素电极902a以及第二次像素电极902b并非如同图6中第一像素电极602中的第一次像素电极602a以及第二次像素电极602b被大致位于第一狭缝314隔开相对两侧,而是由第一次像素电极902a以及第二次像素电极902b的各一部分分支电极,于第一像素电极902的所在平面上整片相连在一起,相连的分支电极之间具有间隙将第二连接线308的一部分露出。参照图9所示,本发明除了可以如同前述,将第一主干电极特意设置于像素区的边缘处,藉此提升像素显示的开口率之外,第二连接线308与第一像素电极902在垂直方向上的重叠部分亦较图1所示的现有技术为小,进而使上述两者之间可能产生的耦合电容Cx变小,据此,本实施例的像素阵列基板,不仅提升基板内各像素的显示的开口率,亦能减轻现有技术中因为耦合电容Cx使两者之间的电压差不易拉大的问题,达到改善显示器侧视泛白的目的,亦提高了显示器整体的液晶效率。
参照图10所示的本发明另一实施例的像素阵列基板的最小重复单元像素,各元件的连接关如前段所述,在此不再重复,唯一不同在于其第一连接线306与第二连接线308电性连接于不同数据线,即第一连接线306经由第一开关310电性连接于数据线DL1、第二连接线308经由第二开关312电性连接于数据线DL2,藉此第一像素电极902与第二像素电极304于同一时序下,由同一扫描线SL1送入扫描信号以开启第一开关310与第二开关312时,第一像素电极902与第二像素电极304分别通过数据线DL1与DL2充电而可具有不同的电压。
参照图11的本发明另一实施例的像素阵列基板的最小重复单元,请同时对照图6,在图11中和图6相同的元件均以统一的元件符号标示,各相同元件之间的连结关系亦已如上述在此不做重复描述,特别需要注意的是,在图11中进一步包含了第三像素电极1102、第四开关1110以及第三连接线1118,其中第三像素电极1102经由第三连接线1118以及第四开关1110电性连接于对应的数据线DL1且第三像素电极1102具有一第二狭缝1114,第三像素电极1102的位置例如可以设置于第一像素电极602与第二像素电极304之间,但不以此为限,而第三连接线1118可以设置于第一像素电极602或第二像素电极304的边缘,但亦不以此为限,只要第三连接线1118不与第一像素电极602以及第二像素电极304有任何重叠导致耦合电容Cx产生即可。此外,可参照图11等效电路图的图12所示,以第一像素电极602而言,开关元件310电性连接于数据线DL1和第一像素电极602之间,且开关元件310亦电性连接于扫描线SL1,以扫描线SL1输入信号作为开关元件310的开启/关闭控制,而其储存电容CST1则电性连接于第一像素电极602与共同电极VCOM之间,当开关元件310开启时,数据线DL1上的数据信号经由开关元件310传送至储存电容CST1以及第一像素电极602,储存电容CST1以及第一像素电极602则依据数据信号充电而储存相对应的电位。以第二像素电极304而言,开关元件312电性连接于数据线DL1和第二像素电极304之间,且开关元件312亦电性连接于扫描线SL1,以扫描线SL1输入信号作为开关元件304的开启/关闭控制,而储存电容CST2则电性连接于第二像素电极304与共同电极VCOM之间,当开关元件312开启时,数据线DL1上的数据信号经由开关元件312传送至储存电容CST2,储存电容CST2则依据数据信号充电而储存相对应的电位。以第三像素电极1102而言,开关元件1110电性连接于数据线DL1和第三像素电极1102之间,且开关元件1110亦电性连接于扫描线SL1,以扫描线SL1输入信号作为开关元件1110的开启/关闭控制,而储存电容CST3则电性连接于第三像素电极1102与共同电极VCOM之间,当开关元件1110开启时,数据线DL1上的数据信号经由开关元件1110传送至储存电容CST3,储存电容CST3则依据数据信号充电而储存相对应的电位,故使得液晶电容CLC1~3及储存电容CST1~3同时充电至相应电位。接着,为改善液晶显示器侧视泛白(color washout)的问题,以电荷分享(chargesharing)的方式,即在扫描线SL1输入信号后的下一时序中,以扫描线SL2输入信号开启开关元件316,使得第二像素电极304原来具有的一部分电位,可经由开关元件316将其分享至电容CCSB以及将其另一部分电位分享至电容CCSA中。也就是说,第一像素电极602与第二像素电极304之间经由电荷分享电容CS以电荷分享(charge sharing)的方式,使第一像素电极602所具有的电压提升并使第二像素电极304所具有的电压下降,而第三像素电极1102不参与电荷分享(charge sharing)则维持原有电压,即第一像素电极602、第二像素电极304以及第三像素电极1102,三者之间最后具有不同的电压,使得同一像素1100内的第一像素电极602、第二像素电极304以及第三像素电极1102所各自对应的液晶分子具有不同的倾倒角度,进而表现出不同的光穿透率导致亮度不同,据此改善液晶显示器侧视泛白(color washout)的问题。
请再参照图11,第三像素电极1102包含第三次像素电极1102a以及第四次像素电极1102b,第二狭缝1114实质上位于第三次像素电极1102a与第四次像素电极1102b之间且第二狭缝1114实质上位于第一狭缝314的延伸线上,其中,第三像素电极1102中的第三次像素电极1102a与第四次像素电极1102b和第一像素电极602中的第一次像素电极602a和第二次像素电极602b相类似的是,第三次像素电极1102a与第四次像素电极1102b相对于第二狭缝1114而互为镜像对称结构,而第三次像素电极1102a在电极形状上可和第一次像素电极602a相同,但不以此为限。其中最重要的是,本实施例中第二连接线308在连接至第二像素电极304的路径上通过第一像素电极602的第一狭缝314以及第三像素电极1102的第二狭缝1114而暴露出来,据此,本实施例的像素阵列基板亦具有因为耦合电容Cx变得极小,大幅减轻现有技术中因为耦合电容Cx使第一像素电极602和第二像素电极304之间的电压差不易拉大的问题,故能够在不需增加电荷分享电容CS的电荷量的情况下即能具有改善侧视泛白(color washout)的能力,故较现有技术的像素阵列基板在液晶效率上可提高约12.45%,同时可由其特殊的第一、第二、第三、以及第四次像素(602a、602b、1102a、以及1102b)结构的设计,使显示黑线移往并固定于像素区的边缘,提高像素显示的开口率。此外,于本发明的另一实施例中,第一、第二、第三、以及第四次像素(602a、602b、1102a、以及1102b)结构的设计亦可采用如图9所公开的第一像素电极902中的第一次像素电极902a以及第二次像素电极902b的设计,即第一次像素电极602a与第三次像素电极1102a采用第一次像素电极902a的设计且第二次像素电极602b与第四次像素电极1102b采用第二次像素电极902b的设计,而第一次像素电极602a与第二次像素电极602b、第三次像素电极1102a与第四次像素电极1102b都是相对于对称轴914而成镜像结构,亦能在改善侧视泛白(color washout)的前提的下,得到较现有技术的像素阵列基板在液晶效率以及像素显示的开口率提升的功效。
请参照图13所示本发明的液晶显示面板1300,液晶显示面板1300包含像素阵列基板1302、对向基板1304以及液晶层1306,其中,像素阵列基板1302采用任一前述本发明中各像素阵列基板,对向基板1304设置于像素阵列基板1302上,而液晶层1306则设置于像素阵列基板1302与对向基板1304之间。其中,依据液晶显示面板1300的结构,可对应选择不同的对向基板1304搭配,而液晶层1306的材料可选择具有适当介电异向性(dielectricanisotropy,Δε)、双折射系数(birefringence,Δn)的液晶材料,其中,不同液晶分子的双折射系数Δn亦可搭配调整适当的液晶层1306的厚度(cell gap,D)以达到液晶显示面板所预定的入射光穿透率,对向基板1304可选择性更包含彩色滤光片,则对向基板1304可称为彩色滤光基板。
最后要强调的是,本发明所公开的像素阵列基板具有全新的像素结构设计,解决了现有技术中因为耦合电容Cx所造成的电荷分享效果弱化的问题,使主像素电极与次像素电极之间具有一定压差以解决广视角显示的侧视泛白(color washout)现象,并且据此进一步改善显示器的液晶效率,同时亦在此前提的下,为其像素阵列基板提供了进一步提升像素开口率的全新像素结构设计。
虽然本发明已以实施方式揭公开如上,然其并非用以限定本发明,任何本领域技术人员,在不脱离本发明的精神和范围内,当可作各种的更动与润饰,因此本发明的保护范围当视所附的权利要求所界定的范围为准。
Claims (32)
1.一种像素阵列基板,包含:
多条数据线;
多条扫描线,与所述多个数据线交错配置以定义多个像素区;以及
多个像素,分别配置于所述多个像素区内,所述多个像素中每一个包含:
一第一像素电极,电性连接至对应的数据线以及扫描线,该第一像素电极具有一第一狭缝;
一第一连接线,该第一像素电极经由该第一连接线电性连接于对应的数据线;
一第二像素电极,电性连接至对应的数据线以及扫描线;以及
一第二连接线,该第二像素电极经由该第二连接线电性连接于对应的数据线,其中该第二连接线的至少一部分经由该第一像素电极的该第一狭缝暴露出来。
2.如权利要求1所述的像素阵列基板,其中该第一狭缝系为一开放狭缝。
3.如权利要求1所述的像素阵列基板,其中该第一狭缝系为一封闭狭缝。
4.如权利要求1所述的像素阵列基板,其中该第一狭缝实质上与所述多个数据线平行。
5.如权利要求1所述的像素阵列基板,其中该第一连接线以及该第二连接线电性连接同一数据线。
6.如权利要求1所述的像素阵列基板,其中该第一连接线以及该第二连接线电性连接不同数据线。
7.如权利要求1所述的像素阵列基板,其中该第一像素电极包含一第一次像素电极以及一第二次像素电极,其中该第一狭缝实质上位于该第一次像素电极以及该第二次像素电极之间。
8.如权利要求7所述的像素阵列基板,其中该第一次像素电极以及该第二次像素电极相对于该第一狭缝而互为镜像对称结构。
9.如权利要求1所述的像素阵列基板,其中该第一次像素电极包含:
一第一主干电极;
一第二主干电极,该第一主干电极与该第二主干电极彼此电性连接且实质上呈正交排列以定义出一第一区、一第二区、一第三区以及一第四区;
多条第一分支,设置于该第一区;
多条第二分支,设置于该第二区;
多条第三分支,设置于该第三区;以及
多条第四分支,设置于该第四区,
其中,所述多个第一分支、所述多个第二分支、所述多个第三分支以及所述多个第四分支与该第一主干电极以及该第二主干电极的其中一个电性连接,所述多个第一分支彼此平行排列、所述多个第二分支彼此平行排列、所述多个第三分支彼此平行排列、所述多个第四分支彼此平行排列,且所述多个第一分支、所述多个第二分支、所述多个第三分支与所述多个第四分支分别从该第一主干电极或该第二主干电极朝不同方向延伸,且该第一次像素电极以及该第二次像素电极相对于该第一狭缝而互为镜像对称结构。
10.如权利要求9所述的像素阵列基板,其中该第一主干电极实质上与该第一狭缝平行,且该第一主干电极与该第一狭缝的距离大于该第一主干电极与相邻数据线的距离。
11.如权利要求7所述的像素阵列基板,其中所述多个像素中每一个进一步包含:
一第三像素电极,电性连接至对应的数据线以及扫描线,该第三像素电极具有一第二狭缝;以及
一第三连接线,该第三像素电极经由该第三连接线电性连接于对应的数据线;
其中,该第二连接线的至少一部分经由该第一像素电极的该第一狭缝以及该第三像素电极的该第二狭缝暴露出来。
12.如权利要求11所述的像素阵列基板,其中该第三连接线设置于该第一次像素电极或该第二次像素电极的边缘。
13.如权利要求11所述的像素阵列基板,其中该第三像素电极包含一第三次像素电极以及一第四次像素电极,其中该第二狭缝实质上位于该第三次像素电极以及该第四次像素电极之间,且该第二狭缝实质上位于该第一狭缝的延伸线上。
14.如权利要求13所述的像素阵列基板,其中该第一狭缝以及该第二狭缝实质上与所述多个数据线平行,该第一次像素电极与该第二次像素电极相对于该第一狭缝而互为镜像对称结构,该第三次像素电极与该第四次像素电极相对于该第二狭缝而互为镜像对称结构。
15.如权利要求13所述的像素阵列基板,其中该第三次像素电极以及该第四次像素电极各包含:
一第一主干电极;
一第二主干电极,该第一主干电极与该第二主干电极彼此电性连接且实质上呈正交排列以定义出一第一区、第二区、第三区、以及一第四区;
多条第一分支,设置于该第一区;
多条第二分支,设置于该第二区;
多条第三分支,设置于该第三区;以及
多条第四分支,设置于该第四区,
其中,所述多个第一分支、所述多个第二分支、所述多个第三分支以及所述多个第四分支与该第一主干电极以及该第二主干电极的其中一者电性连接,所述多个第一分支彼此平行排列、所述多个第二分支彼此平行排列、所述多个第三分支彼此平行排列、所述多个第四分支彼此平行排列,且所述多个第一分支、所述多个第二分支、所述多个第三分支与所述多个第四分支分别从该第一主干电极或该第二主干电极朝不同方向延伸,且该第一次像素电极与该第二次像素电极相对于该第一狭缝为对称轴而互为镜像对称结构,该第三次像素电极与该第四次像素电极相对于该第二狭缝而互为镜像对称结构。
16.如权利要求15所述的像素阵列基板,其中该第一次像素电极的该第一主干电极实质上与该第一狭缝平行,且该第一次像素电极的该第一主干电极与该第一狭缝的距离大于该第一主干电极与相邻数据线的距离,该第三次像素电极的该第一主干电极实质上与该第二狭缝平行,且该第三次像素电极的该第一主干电极与该第一狭缝的距离大于该第一主干电极与相邻数据线的距离。
17.如权利要求1所述的像素阵列基板,进一步包含:
多个第一开关,分别设置于各该像素区的一侧,各该第一开关的一第一端经由各该第一连接线分别电性连接各该第一像素电极,各该第一开关的一第二端分别电性连接至各该对应的数据线以及扫描线;以及
多个第二开关,分别设置于各该像素区的该侧并电性连接至对应的数据线以及扫描线,各该第二开关经由各该第二连接线电性连接各该第二像素电极。
18.如权利要求17所述的像素阵列基板,所述多个像素中每一个进一步包含:
一电荷分享电容;以及
一第三开关;
其中,该电荷分享电容的一第一端电性连接该第一像素电极,该电荷分享电容的一第二端经由该第三开关电性连接该第二像素电极。
19.一种像素阵列基板,包含:
多条数据线;
多条扫描线;以及
多个像素,所述多个像素中每一个包含一第一像素电极,电性连接至对应的数据线以及扫描线,该第一像素电极包含:
一第一次像素电极;以及
一第二次像素电极,该第二次像素电极与该第一次像素电极电性连接,其中该第一次像素电极与该第二次像素电极相对于一对称轴呈镜像对称,两相邻数据线相对于该对称轴呈镜像对称。
20.如权利要求19所述的像素阵列基板,其中该对称轴实质上与所述多个数据线平行。
21.如权利要求20所述的像素阵列基板,其中该对称轴分别与相邻的两数据线的距离是为相同。
22.如权利要求19所述的像素阵列基板,其中该第一次像素电极包含:
一第一主干电极;
一第二主干电极,该第一主干电极与该第二主干电极彼此电性连接且实质上呈正交排列以定义出一第一区、第二区、第三区、以及一第四区;
多条第一分支,设置于该第一区;
多条第二分支,设置于该第二区;
多条第三分支,设置于该第三区;以及
多条第四分支,设置于该第四区,
其中,所述多个第一分支、所述多个第二分支、所述多个第三分支以及所述多个第四分支与该第一主干电极以及该第二主干电极的其中一个电性连接,所述多个第一分支彼此平行排列、所述多个第二分支彼此平行排列、所述多个第三分支彼此平行排列、所述多个第四分支彼此平行排列,且所述多个第一分支、所述多个第二分支、所述多个第三分支与所述多个第四分支分别从该第一主干电极或该第二主干电极朝不同方向延伸。
23.如权利要求22所述的像素阵列基板,其中该第一主干电极实质上与该对称轴平行,且该第一主干电极与该对称轴的距离大于该第一主干电极与相邻数据线的距离。
24.如权利要求19所述的像素阵列基板,其中该像素阵列基板进一步包含:
一第二像素电极,电性连接至对应的数据线以及扫描线;以及
一第二连接线,该第二像素电极经由该第二连接线电性连接于对应的数据线,其中该第二连接线沿该对称轴的方向设置。
25.如权利要求24所述的像素阵列基板,其中该第一像素电极与该第二像素电极电性连接同一数据线。
26.如权利要求24所述的像素阵列基板,其中该第一像素电极与该第二像素电极分别电性连接不同数据线。
27.如权利要求24所述的像素阵列基板,其中该第一像素电极沿该对称轴的方向具有一第一狭缝,使该第二连接线的至少一部分经由该第一狭缝暴露出来。
28.如权利要求24所述的像素阵列基板,其中该像素阵列基板进一步包含:
一第三像素电极,设置于该第一像素电极与该第二像素电极之间,电性连接至对应的数据线以及扫描线,该第三像素电极包含:
一第三次像素电极;以及
一第四次像素电极,该第四次像素电极与该第三次像素电极电性连接,其中该第三次像素电极与该第四次像素电极相对于该对称轴呈镜像对称。
29.如权利要求28所述的像素阵列基板,其中该第三次像素电极以及该第四次像素电极各包含:
一第一主干电极;
一第二主干电极,该第一主干电极与该第二主干电极彼此电性连接且实质上呈正交排列以定义出一第一区、第二区、第三区、以及一第四区;
多条第一分支,设置于该第一区;
多条第二分支,设置于该第二区;
多条第三分支,设置于该第三区;以及
多条第四分支,设置于该第四区,
其中,所述多个第一分支、所述多个第二分支、所述多个第三分支以及所述多个第四分支与该第一主干电极以及该第二主干电极的其中一个电性连接,所述多个第一分支彼此平行排列、所述多个第二分支彼此平行排列、所述多个第三分支彼此平行排列、所述多个第四分支彼此平行排列,且所述多个第一分支、所述多个第二分支、所述多个第三分支与所述多个第四分支分别从该第一主干电极或该第二主干电极朝不同方向延伸。
30.如权利要求29所述的像素阵列基板,其中该第一次像素电极的该第一主干电极与该第三次像素电极的该第一主干电极实质上与该对称轴平行,且各该第一主干电极与该对称轴的距离大于该第一主干电极与相邻数据线的距离。
31.如权利要求29所述的像素阵列基板,其中该第一像素电极沿该对称轴的方向具有一第一狭缝,该第三像素电极沿该对称轴的方向具有一第二狭缝,使该第二连接线的至少一部分经由该第一狭缝以及该第二狭缝暴露出来。
32.一种液晶显示面板,包含:
一如权利要求1至31中任一项的像素阵列基板;
一对向基板,设置于该像素阵列基板上;以及
一液晶层,设置于该像素阵列基板与该对向基板之间。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW102102336 | 2013-01-22 | ||
TW102102336A TWI609222B (zh) | 2013-01-22 | 2013-01-22 | 畫素陣列基板及液晶顯示面板 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103323992A true CN103323992A (zh) | 2013-09-25 |
CN103323992B CN103323992B (zh) | 2016-03-09 |
Family
ID=49192831
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201310286593.8A Active CN103323992B (zh) | 2013-01-22 | 2013-07-09 | 像素阵列基板及液晶显示面板 |
Country Status (3)
Country | Link |
---|---|
US (2) | US9541796B2 (zh) |
CN (1) | CN103323992B (zh) |
TW (1) | TWI609222B (zh) |
Cited By (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103744241A (zh) * | 2013-12-27 | 2014-04-23 | 深圳市华星光电技术有限公司 | 画素结构及液晶显示装置 |
CN104360554A (zh) * | 2014-11-18 | 2015-02-18 | 深圳市华星光电技术有限公司 | 液晶显示面板及其阵列基板 |
CN104820323A (zh) * | 2015-03-30 | 2015-08-05 | 友达光电股份有限公司 | 像素结构以及显示面板 |
CN105093715A (zh) * | 2014-05-07 | 2015-11-25 | 群创光电股份有限公司 | 显示面板 |
CN105182631A (zh) * | 2015-05-22 | 2015-12-23 | 友达光电股份有限公司 | 像素结构及具有此像素结构的像素阵列 |
CN106483722A (zh) * | 2015-08-26 | 2017-03-08 | 群创光电股份有限公司 | 液晶显示面板 |
CN106652948A (zh) * | 2016-12-27 | 2017-05-10 | 深圳市华星光电技术有限公司 | 一种驱动电路及显示面板 |
CN107247370A (zh) * | 2014-12-31 | 2017-10-13 | 友达光电股份有限公司 | 像素结构 |
CN107422544A (zh) * | 2017-09-22 | 2017-12-01 | 惠科股份有限公司 | 显示面板 |
CN107450243A (zh) * | 2017-09-22 | 2017-12-08 | 惠科股份有限公司 | 显示面板 |
CN107561803A (zh) * | 2017-09-22 | 2018-01-09 | 惠科股份有限公司 | 像素结构 |
CN107797354A (zh) * | 2017-11-27 | 2018-03-13 | 深圳市华星光电半导体显示技术有限公司 | Tft基板 |
CN107908051A (zh) * | 2017-12-21 | 2018-04-13 | 惠科股份有限公司 | 像素结构 |
CN108073006A (zh) * | 2016-11-08 | 2018-05-25 | 三星显示有限公司 | 显示设备 |
CN110955087A (zh) * | 2018-09-26 | 2020-04-03 | 咸阳彩虹光电科技有限公司 | 一种像素结构、像素单元及显示面板 |
CN110955085A (zh) * | 2018-09-26 | 2020-04-03 | 咸阳彩虹光电科技有限公司 | 一种像素结构、像素单元及显示面板 |
CN111025802A (zh) * | 2019-12-12 | 2020-04-17 | 深圳市华星光电半导体显示技术有限公司 | 阵列基板及显示面板 |
WO2021114364A1 (zh) * | 2019-12-12 | 2021-06-17 | 深圳市华星光电半导体显示技术有限公司 | 一种阵列基板及显示面板 |
WO2021120306A1 (zh) * | 2019-12-16 | 2021-06-24 | 深圳市华星光电半导体显示技术有限公司 | 阵列基板及液晶显示装置 |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20150061939A (ko) * | 2013-11-28 | 2015-06-05 | 삼성디스플레이 주식회사 | 입체 영상 표시장치 |
TWI526763B (zh) * | 2014-05-13 | 2016-03-21 | 友達光電股份有限公司 | 畫素結構、畫素陣列以及顯示面板 |
KR20160086520A (ko) * | 2015-01-09 | 2016-07-20 | 삼성디스플레이 주식회사 | 액정 표시 장치 |
CN105158994B (zh) * | 2015-09-30 | 2018-03-06 | 武汉华星光电技术有限公司 | 像素单元及阵列基板 |
KR102522633B1 (ko) * | 2016-05-24 | 2023-04-17 | 삼성디스플레이 주식회사 | 액정 표시 장치 |
TWI599835B (zh) * | 2016-10-17 | 2017-09-21 | 友達光電股份有限公司 | 畫素單元及其顯示面板 |
KR102693166B1 (ko) | 2016-12-02 | 2024-08-09 | 티씨엘 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 | 표시 패널 및 이를 리페어하기 위한 방법 |
US20180239208A1 (en) * | 2017-02-23 | 2018-08-23 | Shenzhen China Star Optoelectronics Technology Co., Ltd. | Pixel structures, array substrates and liquid crystal display panels |
US10310336B2 (en) * | 2017-03-31 | 2019-06-04 | Shenzhen China Star Optoelectronics Technology Co., Ltd | Array substrate and liquid crystal display |
CN208156379U (zh) * | 2018-02-26 | 2018-11-27 | 惠科股份有限公司 | 一种像素结构及阵列基板 |
CN109119038A (zh) * | 2018-09-03 | 2019-01-01 | 惠科股份有限公司 | 一种显示面板和显示装置 |
TWI679478B (zh) * | 2018-09-21 | 2019-12-11 | 友達光電股份有限公司 | 顯示裝置 |
CN109036324B (zh) * | 2018-10-08 | 2020-10-09 | 惠科股份有限公司 | 显示面板和显示装置 |
CN112201213B (zh) * | 2020-10-22 | 2022-11-04 | 昆山龙腾光电股份有限公司 | 像素电路与显示装置 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101303500A (zh) * | 2008-07-08 | 2008-11-12 | 友达光电股份有限公司 | 液晶显示面板及液晶显示面板的制作方法 |
CN101493623A (zh) * | 2007-11-06 | 2009-07-29 | 上海广电光电子有限公司 | 垂直取向模式液晶显示装置的像素电路 |
CN101546073A (zh) * | 2008-03-28 | 2009-09-30 | 三星电子株式会社 | 液晶显示器 |
US20100141860A1 (en) * | 2008-12-09 | 2010-06-10 | Kim Yoon-Jang | Liquid crystal display |
CN101782703A (zh) * | 2010-01-20 | 2010-07-21 | 友达光电股份有限公司 | 像素阵列 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101377007B1 (ko) * | 2007-08-14 | 2014-03-26 | 삼성디스플레이 주식회사 | 박막 트랜지스터 어레이 기판 및 이를 포함하는 액정 표시패널 |
TWI359303B (en) * | 2007-09-28 | 2012-03-01 | Au Optronics Corp | Liquid crystal display panel |
TWI371641B (en) | 2008-06-27 | 2012-09-01 | Au Optronics Corp | Liquid crystal display panel and manufacturing method thereof |
KR101574127B1 (ko) * | 2008-09-29 | 2015-12-04 | 삼성디스플레이 주식회사 | 액정 표시 장치 |
TWI408477B (zh) * | 2009-12-30 | 2013-09-11 | Au Optronics Corp | 畫素陣列以及聚合物穩定配向液晶顯示面板 |
TWI403811B (zh) * | 2009-12-31 | 2013-08-01 | Innolux Corp | 具有多域垂直配向式畫素結構的基板及其製作方法、液晶顯示面板、液晶顯示裝置 |
TWI420212B (zh) * | 2009-12-31 | 2013-12-21 | Au Optronics Corp | 畫素陣列 |
TWI471670B (zh) | 2010-09-29 | 2015-02-01 | Au Optronics Corp | 液晶顯示面板 |
TWI446079B (zh) * | 2011-06-29 | 2014-07-21 | Au Optronics Corp | 畫素結構及其驅動方法 |
TWI460517B (zh) | 2011-11-18 | 2014-11-11 | Au Optronics Corp | 顯示面板及其中畫素結構以及顯示面板中之驅動方法 |
-
2013
- 2013-01-22 TW TW102102336A patent/TWI609222B/zh active
- 2013-07-09 CN CN201310286593.8A patent/CN103323992B/zh active Active
- 2013-09-30 US US14/041,071 patent/US9541796B2/en active Active
-
2016
- 2016-12-01 US US15/366,726 patent/US20170082901A1/en not_active Abandoned
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101493623A (zh) * | 2007-11-06 | 2009-07-29 | 上海广电光电子有限公司 | 垂直取向模式液晶显示装置的像素电路 |
CN101546073A (zh) * | 2008-03-28 | 2009-09-30 | 三星电子株式会社 | 液晶显示器 |
CN101303500A (zh) * | 2008-07-08 | 2008-11-12 | 友达光电股份有限公司 | 液晶显示面板及液晶显示面板的制作方法 |
US20100141860A1 (en) * | 2008-12-09 | 2010-06-10 | Kim Yoon-Jang | Liquid crystal display |
CN101782703A (zh) * | 2010-01-20 | 2010-07-21 | 友达光电股份有限公司 | 像素阵列 |
Cited By (33)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2015096197A1 (zh) * | 2013-12-27 | 2015-07-02 | 深圳市华星光电技术有限公司 | 画素结构及液晶显示装置 |
CN103744241B (zh) * | 2013-12-27 | 2016-03-02 | 深圳市华星光电技术有限公司 | 画素结构及液晶显示装置 |
CN103744241A (zh) * | 2013-12-27 | 2014-04-23 | 深圳市华星光电技术有限公司 | 画素结构及液晶显示装置 |
CN105093715A (zh) * | 2014-05-07 | 2015-11-25 | 群创光电股份有限公司 | 显示面板 |
CN105093715B (zh) * | 2014-05-07 | 2019-01-18 | 群创光电股份有限公司 | 显示面板 |
CN104360554A (zh) * | 2014-11-18 | 2015-02-18 | 深圳市华星光电技术有限公司 | 液晶显示面板及其阵列基板 |
WO2016078080A1 (zh) * | 2014-11-18 | 2016-05-26 | 深圳市华星光电技术有限公司 | 液晶显示面板及其阵列基板 |
CN107247370A (zh) * | 2014-12-31 | 2017-10-13 | 友达光电股份有限公司 | 像素结构 |
CN107272281A (zh) * | 2014-12-31 | 2017-10-20 | 友达光电股份有限公司 | 像素结构 |
CN104820323A (zh) * | 2015-03-30 | 2015-08-05 | 友达光电股份有限公司 | 像素结构以及显示面板 |
CN105182631B (zh) * | 2015-05-22 | 2018-06-19 | 友达光电股份有限公司 | 像素结构及具有此像素结构的像素阵列 |
CN105182631A (zh) * | 2015-05-22 | 2015-12-23 | 友达光电股份有限公司 | 像素结构及具有此像素结构的像素阵列 |
CN106483722B (zh) * | 2015-08-26 | 2019-11-01 | 群创光电股份有限公司 | 液晶显示面板 |
CN106483722A (zh) * | 2015-08-26 | 2017-03-08 | 群创光电股份有限公司 | 液晶显示面板 |
CN108073006A (zh) * | 2016-11-08 | 2018-05-25 | 三星显示有限公司 | 显示设备 |
CN108073006B (zh) * | 2016-11-08 | 2022-06-03 | 三星显示有限公司 | 显示设备 |
CN106652948A (zh) * | 2016-12-27 | 2017-05-10 | 深圳市华星光电技术有限公司 | 一种驱动电路及显示面板 |
CN107561803A (zh) * | 2017-09-22 | 2018-01-09 | 惠科股份有限公司 | 像素结构 |
WO2019057075A1 (zh) * | 2017-09-22 | 2019-03-28 | 惠科股份有限公司 | 像素结构 |
WO2019057085A1 (zh) * | 2017-09-22 | 2019-03-28 | 惠科股份有限公司 | 显示面板 |
CN107450243A (zh) * | 2017-09-22 | 2017-12-08 | 惠科股份有限公司 | 显示面板 |
CN107422544A (zh) * | 2017-09-22 | 2017-12-01 | 惠科股份有限公司 | 显示面板 |
US10672801B2 (en) | 2017-11-27 | 2020-06-02 | Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | TFT substrate |
CN107797354A (zh) * | 2017-11-27 | 2018-03-13 | 深圳市华星光电半导体显示技术有限公司 | Tft基板 |
WO2019100546A1 (zh) * | 2017-11-27 | 2019-05-31 | 深圳市华星光电半导体显示技术有限公司 | Tft基板 |
CN107908051A (zh) * | 2017-12-21 | 2018-04-13 | 惠科股份有限公司 | 像素结构 |
CN107908051B (zh) * | 2017-12-21 | 2024-06-04 | 惠科股份有限公司 | 像素结构 |
CN110955085A (zh) * | 2018-09-26 | 2020-04-03 | 咸阳彩虹光电科技有限公司 | 一种像素结构、像素单元及显示面板 |
CN110955087A (zh) * | 2018-09-26 | 2020-04-03 | 咸阳彩虹光电科技有限公司 | 一种像素结构、像素单元及显示面板 |
CN111025802A (zh) * | 2019-12-12 | 2020-04-17 | 深圳市华星光电半导体显示技术有限公司 | 阵列基板及显示面板 |
WO2021114364A1 (zh) * | 2019-12-12 | 2021-06-17 | 深圳市华星光电半导体显示技术有限公司 | 一种阵列基板及显示面板 |
CN111025802B (zh) * | 2019-12-12 | 2022-07-12 | 深圳市华星光电半导体显示技术有限公司 | 阵列基板及显示面板 |
WO2021120306A1 (zh) * | 2019-12-16 | 2021-06-24 | 深圳市华星光电半导体显示技术有限公司 | 阵列基板及液晶显示装置 |
Also Published As
Publication number | Publication date |
---|---|
US20140204326A1 (en) | 2014-07-24 |
TWI609222B (zh) | 2017-12-21 |
US9541796B2 (en) | 2017-01-10 |
TW201430466A (zh) | 2014-08-01 |
US20170082901A1 (en) | 2017-03-23 |
CN103323992B (zh) | 2016-03-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103323992B (zh) | 像素阵列基板及液晶显示面板 | |
US8379176B2 (en) | Liquid crystal display and method of manufacturing the same | |
US8947472B2 (en) | Pixel array | |
US9551906B2 (en) | Liquid crystal display | |
US8427621B2 (en) | Liquid crystal display | |
US8564745B2 (en) | Liquid crystal display having more than one color portion within a pixel | |
KR102107885B1 (ko) | 용량성 전압 분할식 색 왜곡 감소 픽셀 회로 | |
US11537017B2 (en) | Array substrate and display panel | |
US20070268434A1 (en) | Pixel structure and liquid crystal display panel | |
US20140104547A1 (en) | Pixel structure of transparent liquid crystal display panel | |
JP2006330634A (ja) | 液晶表示装置 | |
WO2012128085A1 (ja) | 液晶表示パネル及び液晶表示装置 | |
JP2014182367A (ja) | 液晶表示装置 | |
US10593283B2 (en) | Display panel | |
CN104635391A (zh) | 用于液晶显示装置的阵列基板及其制造方法 | |
US9746736B2 (en) | Liquid crystal display | |
JP6816943B2 (ja) | 液晶表示装置 | |
JP5683183B2 (ja) | 液晶表示装置およびその製造方法 | |
US10976625B2 (en) | Display panel | |
US9541804B2 (en) | Liquid crystal display | |
KR101308454B1 (ko) | 액정 표시 장치 및 이의 제조 방법 | |
CN111443536A (zh) | 阵列基板、驱动方法以及液晶显示面板 | |
CN100388110C (zh) | 像素结构与液晶显示面板 | |
KR100827461B1 (ko) | 크로스 필드 스위칭 모드 액정표시장치 | |
KR100658074B1 (ko) | 투과도 및 잔상을 개선한 크로스 필드 스위칭 모드액정표시장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |