CN102571268A - 接收设备和数据传输设备 - Google Patents
接收设备和数据传输设备 Download PDFInfo
- Publication number
- CN102571268A CN102571268A CN2011101661262A CN201110166126A CN102571268A CN 102571268 A CN102571268 A CN 102571268A CN 2011101661262 A CN2011101661262 A CN 2011101661262A CN 201110166126 A CN201110166126 A CN 201110166126A CN 102571268 A CN102571268 A CN 102571268A
- Authority
- CN
- China
- Prior art keywords
- data
- unit
- inverse
- inverted
- transmission
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000005540 biological transmission Effects 0.000 title claims abstract description 58
- 238000001514 detection method Methods 0.000 claims abstract description 26
- 239000000284 extract Substances 0.000 claims abstract description 4
- 238000006243 chemical reaction Methods 0.000 claims description 52
- 238000000605 extraction Methods 0.000 abstract description 2
- 238000004891 communication Methods 0.000 description 9
- 230000009466 transformation Effects 0.000 description 9
- 238000010586 diagram Methods 0.000 description 7
- 238000010276 construction Methods 0.000 description 4
- 238000012937 correction Methods 0.000 description 4
- 238000000034 method Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 125000004122 cyclic group Chemical group 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 238000004904 shortening Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0061—Error detection codes
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0045—Arrangements at the receiver end
- H04L1/0047—Decoding adapted to other signal detection operation
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Detection And Prevention Of Errors In Transmission (AREA)
- Communication Control (AREA)
Abstract
本发明提供了接收设备和数据传输设备。根据本发明的一个方面,接收设备包括:接收单元、逆变换单元和提取单元。接收单元接收通过基于预定的第一规则对包括多个位的发送数据和包括用于检测发送数据的差错的差错检测码的数据进行转换所生成的转换数据。逆变换单元基于预定的第二规则对由接收单元接收的转换数据以及通过对所接收的转换数据的部分位进行反转所生成的反转数据进行逆变换,来生成多个逆变换数据。提取单元从多个逆变换数据中提取在基于差错检测码的差错检测中未检测到差错的逆变换数据。
Description
技术领域
本发明涉及接收设备和数据传输设备。
背景技术
关于通过通信线传输的发送数据,相关技术(如JP-A-2008-294757)中已知通过对位信号“0”和“1”的数量进行均衡以改善DC平衡的用于执行8B/10B转换的数据传输设备。
JP-A-2008-294757中公开的数据传输设备包括用于发送数据的发送单元,和用于通过传输路径接收从发送单元发送的数据的接收单元。发送单元生成具有预定长度的帧,并对帧执行DC平衡转换。此外,发送单元将能够检测并校正差错的纠错码(ECC)添加至帧,并将该帧发送至接收单元。接收单元构造为对所接收的数据执行DC反转(reverse)平衡转换并且检测差错。如果检测到差错,则接收单元校正该差错。
已知这种能够检测并校正差错的ECC相比仅能检测差错的ECC会加长数据。
发明内容
相比当把能够检测并校正差错的ECC添加至要发送的数据时的情况,本发明提供一种能够缩短数据的接收设备和数据传输设备。
[1]根据本发明的一个方面,接收设备包括:
接收单元,其接收通过基于预定的第一规则对包括多个位的发送数据和包括用于检测发送数据的差错的差错检测码的数据进行转换所生成的转换数据;
逆变换(reverse conversion)单元,其基于预定的第二规则对通过接收单元接收的转换数据以及通过对所接收的转换数据的部分位进行反转所生成的反转数据进行逆变换,来生成多个逆变换数据;和
提取单元,其从所述多个逆变换数据中提取在基于差错检测码的差错检测中未检测到差错的逆变换数据。
在[1]的接收设备中,其中所述逆变换单元包括:
第一逆变换单元,其从接收单元获取具有包括多个位的数据单位中的转换数据,并对所获取的所述数据单位中的数据进行逆变换;
反转数据生成单元,其通过对通过第一逆变换单元获取的所述数据单位中的多个位中的部分位进行反转来生成多个反转数据;和
第二逆变换单元,其对由反转数据生成单元生成的多个反转数据进行逆变换。
[3]在[2]的接收设备中,其中所述反转数据生成单元生成多个反转数据,其中由第一逆变换单元获取的所述数据单位中的多个位的每1位均被反转。
[4]根据本发明的另一方面,数据传输设备包括:
[1]至[3]的接收设备;和
发送设备,其生成包括多个位的发送数据以及包括用于检测发送数据的差错的差错检测码的数据,并发送通过基于预定的第一规则对所生成的发送数据进行转换所生成的转换数据。
[5]在[1]的接收设备中,第一预定规则对应于第二预定规则。
相比于当把能够检测并校正差错的ECC添加至要发送的数据时的情况,[1]、[4]、和[5]的构造能够缩短数据。
[2]的构造通过替换出现差错处数据单位中的数据来校正差错。相比于当把数据单位中多个对象位(subject bit)中的至少2位反转时的情况,[3]的构造能够更容易地校正差错。
附图说明
下面基于附图对本发明的示例性实施例进行详细说明,附图中:
图1是示出了根据本发明第一示例性实施例的数据传输设备的构造的框图;
图2A和图2B示出了DC平衡转换之前和之后的数据示例;
图3是示出了解码单元的构造的框图;
图4是用于说明解码单元的操作的时序图;和
图5A和图5B示出了解码单元进行的差错校正的具体示例。
具体实施方式
[第一示例性实施例]
参照图1至图5B对第一示例性实施例进行说明。
(数据传输设备的构造)
图1是示出了根据本发明的第一示例性实施例的数据传输设备的构造的框图。数据传输设备1包括发送设备2、连接至发送设备2的通信线3、以及能够通过通信线3与发送设备2进行通信的接收设备4。例如,可以使用包括用于传输极性彼此相反的差分信号的一对信号线的差分信号线来作为通信线3。
(发送设备的构造)
发送设备2包括存储器接口21、连接至存储器接口21的存储器22、差错检测码添加单元23、DC平衡转换单元24、和发送单元25。
存储器接口21从外部装置接收发送数据,并首先将发送数据存储在包含诸如RAM(随机访问存储器)等的存储装置的存储器22中。存储器接口21读取存储在存储器22中的发送数据,并将所读取的发送数据输出至后续的差错检测码添加单元23。
差错检测码添加单元23基于从存储器接口21输出的发送数据生成用于检测发送数据的差错的差错检测码。差错检测码添加单元23将所生成的差错检测码、包头(header)、和脚注(footer)添加至发送数据,并将该发送数据输出至后续的DC平衡转换单元24。
由差错检测码添加单元23生成并添加的差错检测码可以检测在数据传输期间由于例如噪声所导致的差错,但可以不校正差错。例如,可以将CRC(循环冗余校验)码用作差错检测码。
从差错检测码添加单元23输出的发送数据和差错检测码是DC平衡转换单元24的对象数据。DC平衡转换单元24执行DC平衡转换以改善DC平衡,使得在通过通信线3进行传输期间信号“0”或“1”不连续。
此示例性实施例描述了应用8B/10B转换作为DC平衡转换的情况。8B/10B转换参照预登记的转换表,将8位字节数据转换成数据单位中的10位数据。通过8B/10B转换,例如将8位数据“00000000”转换成10位数据“1001110100”,以及将8位数据“11111111”转换成10位数据“1010110001”。8B/10B转换导致了20%的系统开销,但是可以嵌入用于使串行发送的位流在接收侧同步的时钟信号,因此8B/10B转换可以通过同一信号线同时发送数据和时钟。
DC平衡转换单元24生成转换数据,其中对象数据参照转换表将每个8位数据转换成10位数据,并将转换数据输出至后续的发送单元25。
发送单元25对从DC平衡转换单元24输出的转换数据进行并/串转换,并通过诸如差分收发机的发送电路将所述转换数据通过通信线3发送至接收设备4。
图2A示出了DC平衡转换单元24进行DC平衡转换之前的数据示例。图2B示出了DC平衡转换单元24进行DC平衡转换之后的数据示例。
如图2A所示,在DC平衡转换之前的数据包10中,将CRC码13作为差错检测码添加至发送数据12。将包头添加至发送数据12的前部,将脚注14添加至CRC码13的后面。在此图示出的示例中,发送数据12为256字节(2048位),CRC码13为2字节(16位),包头11和脚注14各为2字节(16位)。
在DC平衡转换之后的数据包10A中,发送数据12A为2560位,CRC码13A为20位,包头11A和脚注14A均为20位。该数据包10A是DC平衡转换数据的一个示例。
(接收设备的构造)
接收设备3包括连接至通信线3的接收单元41、用于解码通过接收单元41接收的数据的解码单元50、存储器接口42、和连接至存储器接口42的缓冲存储器43。
接收单元41接收发送设备2通过通信线3发送的串行数据,将此串行数据转换成10位并行数据,并将此10位并行数据输出至解码单元50。在接收单元41后面的解码单元50中,将一组10位并行数据看作一个单位。
解码单元50解码从接收单元41输出的并行数据,从解码的并行数据中提取发送数据,并将发送数据输出至存储器接口42。在后文对解码单元进行详细说明。
存储器接口42将从解码单元50输出的发送数据存储在包括诸如RAM等的存储单元的存储器43中。存储器接口42根据来自外部的读取信号输出存储在存储器43中的发送数据。
(解码单元的构造)
图3是示出了解码单元50的构造的框图。解码单元50包括诸如ASIC(专用集成电路)等硬件。
解码单元50包括第一逆变换单元51、反转数据生成单元52、第二逆变换单元53、第一至第十数据选择单元540-549、第一至第十CRC计算单元550-559、非反转数据CRC计算单元55、存储器控制单元56、和作为存储单元的存储器57。第一逆变换单元51、反转数据生成单元52、和第二逆变换单元53是本发明的逆变换单元的示例。第一至第十CRC计算单元550-559、非反转数据CRC计算单元55、和存储器控制单元56是本发明的提取单元的示例。
第一逆变换单元51参照DC平衡转换表500对以从接收单元41获得的10位并行数据为一个单位顺次执行DC平衡逆变换。DC平衡转换表500被设置为对应于发送设备2的DC平衡转换单元24所参照的转换表。
第一逆变换单元51将DC平衡逆变换后的8位数据作为输出数据D0输出至数据总线511。如果对应于从接收单元41获得的10位数据的8位数据未登记在DC平衡转换表500中(如果无法进行逆变换),则第一逆变换单元51将表示存在逆变换差错的差错信号Err输出至信号线512,同时将具有预定值(例如“00000000”)的8位数据作为输出数据D0输出至数据总线511。仅当第一逆变换单元51输出预定值时,差错信号Err才保持0N。
另外,第一逆变换单元51将DC平衡转换之前的10位数据(从接收单元41获得的数据)输出至10位数据总线513。
反转数据生成单元52通过数据总线513获得由接收单元41转换的并行10位数据,并生成包括十个10位的反转数据,其中在反转数据中10位数据的从第一位(最低有效位)到第十位(最高有效位)的每个位都被反转。也即,在所述十个中每一10位中,都对10位中的一位进行反转。
第二逆变换单元53对由反转数据生成单元52参照DC平衡转换表500所生成的十个反转数据中的每一个执行DC平衡逆变换,并生成十个对应于每个反转数据的8位数据。
从第一逆变换单元51输出至数据总线511的第一逆变换数据、从第二逆变换单元53输出并且通过反转数据的逆变换(第一至第十位中的任一位都被反转)生成的第二逆变换数据、和从第一逆变换单元51输出至信号线512的差错信号Err输入至第一至第十数据选择单元540-549中。其中反转数据(第一位被反转)被逆变换的第二逆变换数据输入至第一数据选择单元540。其中反转数据(第二位被反转)被逆变换的第二逆变换数据输入至第二数据选择单元541。其中反转数据(第三位被反转)被逆变换的第二逆变换数据输入至第三数据选择单元542。在此省略后续数据选择单元中的输入数据。
如果差错信号Err为OFF,则第一至第十数据选择单元540549将第一逆变换数据输出作为反转数据D1-D10。如果差错信号Err为ON,则第一至第十数据选择单元540-549将第二逆变换数据输出作为反转数据D1-D10。
换句话说,当无法在第一逆变换单元51中进行逆变换并且输出预定值作为第一逆变换数据时,第一至第十数据选择单元540-549输出第二逆变换数据。当能够在第一逆变换单元51中进行逆变换时,第一至第十数据选择单元540-549输出第一逆变换数据。
这些输出数据D1-D10输入第一至第十CRC计算单元550-559和存储器控制单元56。
第一至第十CRC计算单元550-559基于从第一至第十数据选择单元540-549输出的第一或第二逆变换数据顺次计算作为差错检测码的CRC码,并将CRC码输出至存储器控制单元56。
非反转数据CRC计算单元55连接至数据总线511,顺次计算从第一逆变换单元51输出的第一逆变换数据的CRC码,并将CRC码输出至存储器控制单元56。
非反转数据CRC计算单元55和第一至第十CRC计算单元550-559构造为在相比于输出数据D0-D10的变化周期晚一个周期的时刻将CRC码输出至存储器控制单元56。
存储器控制单元56将从第一逆变换单元51输出的数据D0和从第一至第十数据选择单元540-549输出的输出数据D0-D10顺次存储在存储器57的各不同区域。
当第一逆变换单元51获得作为逆变换差错检测码的CRC码(包含在通过接收单元31接收的包中的CRC码)时,存储器控制单元56确定所获得的CRC码(下文中将此CRC码称为“接收CRC码”)是否与从非反转数据CRC计算单元55输入的CRC码匹配。作为确定的结果,如果两个CRC码匹配,则存储器控制单元56从存储器57读取一系列顺次存储输出数据D0的数据,并将此数据输出至后续的存储器接口42。
如果接收CRC码和从非反转数据CRC计算单元55输入的CRC码不匹配,则存储器控制单元56确定从第一至第十CRC计算单元550559输入的CRC码和接收CRC码之间是否存在任何匹配。作为此确定的结果,如果存在匹配,则存储器控制单元56读取顺次存储了第一至第十数据选择单元540-549的输出数据D1-D10中与对应于和接收码匹配的CRC码的输出数据的一系列数据,并将该数据作为差错校正后的发送数据输出至后续的存储器接口42。
例如,如果从第四CRC计算单元553输入的CRC码与接收CRC码匹配,则存储器控制单元56读取顺次存储了第四选择单元543的输出数据D4的一系列数据,并将该数据输出至后续的存储器接口42。
如果从第一至第十CRC计算单元550-559输入的CRC码与接收CRC码之间不存在匹配,则存储器控制单元56不将数据输出至存储器接口42,而将数据包的重发送请求信号输出至发送设备2。
存储器控制单元56可以构造为将顺次存储了第一至第十数据选择单元540-549的输出数据D1-D10中任一个的数据(其对应于从第一至第十CRC计算单元550-559输入的CRC码中与接收CRC码匹配的CRC码)输出至存储器接口42,而不确定接收CRC码是否与从非反转数据CRC计算单元55输入的CRC码匹配。在此构造下,如果通过接收单元41接收的数据中不存在差错,则可以输出校正数据,因为从第一至第十CRC计算单元550-559输入的CRC码全部与接收CRC码匹配。该构造可以省略非反转数据CRC计算单元55。
(解码单元的操作)
图4是示出了当从发送设备2接收的发送数据中第二字节数据d2无法进行逆变换时,差错信号Err、第一逆变换单元51的输出数据D0、和第一至第十数据选择单元540-549的输出数据D1-D10中的变化的示例的时序图。
当差错信号Err为0N时,第一至第十数据选择单元540549输出第一位反转和逆变换后的第二逆变换数据。于是,当在输出数据D0中指示d2时,输出数据D1-D10中的第一至第十位分别指示为d21-d210。当差错信号Err为OFF时,在第一至第十数据选择单元540549的输出数据D1-D10中指示与输出数据D0相同的数据。
图5A和图5B示出了差错校正单元321c的差错校正的具体示例。图5A示出了从发送设备2发送的发送数据和被接收设备接收的接收数据中每一个数据的10位。图5B示出了其中在DC平衡逆变换中出现差错的10位中的每1位均被反转的数据,以及相应的8位数据。
如同5A所示,发送数据是“0010111011”而接收数据是“0010110011”,其中在第四位出现差错。在这种情况下,无法通过第一逆变换单元51进行逆变换,差错信号Err保持ON一个周期。
如图5B所示,反转数据生成单元52生成十个反转数据,其中10位数据的第一位至第十位中的每一位均被反转。第二逆变换单元53参照DC平衡转换表500对此反转数据进行逆变换,并将数据输出至第一至第十数据选择单元540-549。如果无法在DC平衡转换表500中获得对应的8位数据,则第二逆变换单元53将预定值(例如图5B中的“0”)输出至第一至第十数据选择单元540-549。
结果,在差错信号Err为ON的时刻,图5B右侧的每个数据(十进制)被指示为输出数据D1-D10。在输出数据D1-D10中,由于D4(即第四位被转换并且被逆变换的输出数据)对应于接收数据,因此从第四CRC计算单元553输出的CRC数据与接收CRC数据匹配,并且从第四数据选择单元543顺次输出并且存储在存储器57中的一系列数据输出至存储器接口来作为差错校正后的发送数据。
[其它示例性实施例]
本发明不限于第一示例性实施例,在不改变本发明的宗旨的前提下可以获得本发明的各种变型。
例如,在第一示例性实施例中,反转数据生成单元52生成多个反转数据,其中10位中的1位被反转。然而,反转数据生成单元52可以生成多个反转数据(55个反转数据),其中10位中的1位以及2位被反转,并且可以提供对应于该反转数据的第二逆变换单元、数据选择单元、和CRC计算单元。此外,解码单元可以构造为对至少3位进行反转。
在第一示例性实施例中,发送设备2执行8B/10B转换,接收设备4执行8B/10B逆变换。不过本发明不限于此实施例。例如,发送设备2可以基于预定规则执行编码,接收设备4可以基于对应于发送设备2中的编码次序的预定解码次序来执行解码。
在第一示例性实施例中,解码单元50包括诸如ASIC(专用集成电路)等的硬件。不过本发明不限于此实施例。解码单元50的每个单元的功能都可以由基于预存储的程序进行操作的CPU(中央处理单元)来实现。
基于例示和说明的目的提供了对本发明的示例性实施例的前述说明。并非排它或者意在将本发明限制为所公开的精确形式。多种变型和修改对于本领域技术人员来说是显而易见的。实施例的选择和描述是为了最佳地阐述本发明的原理及其实际应用,从而使得本领域技术人员理解本发明的各种实施例并且不同的实施例适用于特定的应用场合。本发明的范围由权利要求及其等价形式限定。
[参考标号说明]
1数据传输设备
2发送设备
4接收设备
3通信线
10、10A包
11、11A包头
12、12A发送数据
13、13A CRC码
14、14A脚注
21存储器接口
22存储器
23检测码添加单元
24DC平衡转换单元
25发送单元
41接收单元
42存储器接口
43缓冲存储器
50解码单元
51第一逆变换单元
52反转数据生成单元
53第二逆变换单元
55非反转数据CRC计算单元
56存储器控制单元
57存储单元
500DC平衡转换表
540-549第一至第十数据选择单元
550-559第一至第十CRC计算单元
Claims (5)
1.一种接收设备,包括:
接收单元,其接收通过基于预定的第一规则对包括多个位的发送数据和包括用于检测所述发送数据的差错的差错检测码的数据进行转换所生成的转换数据;
逆变换单元,其基于预定的第二规则对由所述接收单元接收的转换数据以及通过对所接收的转换数据的部分位进行反转所生成的反转数据进行逆变换,来生成多个逆变换数据;和
提取单元,其从所述多个逆变换数据中提取在基于所述差错检测码的差错检测中未检测到差错的逆变换数据。
2.根据权利要求1所述的接收设备,其中所述逆变换单元包括:
第一逆变换单元,其从所述接收单元获取具有包括多个位的数据单位中的转换数据,并对所获取的所述数据单位中的数据进行逆变换;
反转数据生成单元,其通过对由所述第一逆变换单元获取的所述数据单位中的多个位中的部分位进行反转来生成多个反转数据;和
第二逆变换单元,其对由所述反转数据生成单元生成的多个反转数据进行逆变换。
3.根据权利要求2所述的接收设备,其中所述反转数据生成单元生成多个反转数据,在反转数据中,由所述第一逆变换单元获取的所述数据单位中的多个位中的每1位均被反转。
4.一种数据传输设备,包括:
根据权利要求1至3之一所述的接收设备;和
发送设备,其生成包括多个位的发送数据以及包括用于检测所述发送数据的差错的差错检测码的数据,并发送通过基于预定的第一规则对所生成的发送数据进行转换所生成的转换数据。
5.根据权利要求1所述的接收设备,其中第一预定规则对应于第二预定规则。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010272421A JP2012124643A (ja) | 2010-12-07 | 2010-12-07 | 受信装置及びデータ転送装置 |
JP2010-272421 | 2010-12-07 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102571268A true CN102571268A (zh) | 2012-07-11 |
CN102571268B CN102571268B (zh) | 2017-04-12 |
Family
ID=46162224
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201110166126.2A Active CN102571268B (zh) | 2010-12-07 | 2011-06-16 | 接收设备和数据传输设备 |
Country Status (3)
Country | Link |
---|---|
US (1) | US8699624B2 (zh) |
JP (1) | JP2012124643A (zh) |
CN (1) | CN102571268B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107659300A (zh) * | 2013-06-17 | 2018-02-02 | 英飞凌科技股份有限公司 | 用于双向数据传输的电路装置及方法 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001186108A (ja) * | 1999-12-22 | 2001-07-06 | Nec Corp | 通信端末 |
CN1449132A (zh) * | 2002-03-28 | 2003-10-15 | 日本电气株式会社 | 使用普通网络分组发送多个8b/10b位流的多路传输系统 |
CN1767396A (zh) * | 2004-10-29 | 2006-05-03 | 阿尔特拉公司 | 下一代8b10b体系结构 |
US7802167B1 (en) * | 2006-02-08 | 2010-09-21 | Pmc-Sierra Us, Inc. | Apparatus and method for detecting extended error bursts |
Family Cites Families (30)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4434459A (en) * | 1980-04-25 | 1984-02-28 | Data General Corporation | Data processing system having instruction responsive apparatus for both a basic and an extended instruction set |
JP3279624B2 (ja) | 1992-02-13 | 2002-04-30 | 富士通株式会社 | Crc演算に基づく1ビット誤り訂正回路 |
US5387911A (en) * | 1992-02-21 | 1995-02-07 | Gleichert; Marc C. | Method and apparatus for transmitting and receiving both 8B/10B code and 10B/12B code in a switchable 8B/10B transmitter and receiver |
JP2715900B2 (ja) | 1994-03-30 | 1998-02-18 | 日本電気株式会社 | 並列データ伝送装置 |
JPH1013251A (ja) | 1996-06-25 | 1998-01-16 | Saitama Nippon Denki Kk | 符号誤り訂正回路 |
JPH1022839A (ja) * | 1996-07-02 | 1998-01-23 | Saitama Nippon Denki Kk | 軟判定誤り訂正復号方法 |
JPH11298335A (ja) * | 1998-04-06 | 1999-10-29 | Casio Comput Co Ltd | 誤り訂正回路 |
JP2000092033A (ja) * | 1998-09-14 | 2000-03-31 | Nec Corp | 高速データ送受信方式 |
US6389572B1 (en) * | 1999-05-28 | 2002-05-14 | Palm, Inc. | Method of extracting bits from modulated waveforms |
US6956852B1 (en) * | 1999-06-25 | 2005-10-18 | Cisco Technology Inc. | Multi-function high-speed network interface |
JP3839215B2 (ja) * | 2000-03-14 | 2006-11-01 | 株式会社日立製作所 | 誤り検出・訂正方法、計算機システムの主記憶制御装置、及び計算機システム |
US20030016758A1 (en) * | 2001-07-05 | 2003-01-23 | David Wu | Universal interface to external transceiver |
US20030235298A1 (en) * | 2002-06-25 | 2003-12-25 | Bedros Hanounik | Shifting an encryption key in either a first or second direction via a uni-directional shifting unit |
JP2004147041A (ja) * | 2002-10-24 | 2004-05-20 | Mitsubishi Electric Corp | 検出回路及び復号回路 |
US7103830B1 (en) * | 2002-12-18 | 2006-09-05 | Applied Micro Circuits Corporation | DC balanced error correction coding |
US7047475B2 (en) * | 2003-02-04 | 2006-05-16 | Hewlett-Packard Development Company, L.P. | CRC encoding scheme for conveying status information |
JP2005020063A (ja) * | 2003-06-23 | 2005-01-20 | Sharp Corp | デジタル通信端末における誤り訂正装置 |
EP1737174B1 (en) * | 2004-04-16 | 2015-05-27 | Thine Electronics, Inc. | Transmitter circuit, receiver circuit, data transmitting method and system |
FI117780B (fi) * | 2005-03-15 | 2007-02-15 | Elektrobit Testing Oy | Menetelmä ja testausjärjestely 8B/10B-koodausta käyttävän laitteen testaamiseksi sekä 8B/10B-kooderi ja -dekooderi |
JP4612864B2 (ja) * | 2005-05-19 | 2011-01-12 | キヤノン株式会社 | 通信装置、当該装置における受信方法、コーデック、デコーダ、通信モジュール、通信部及びデコード方法 |
JP2007207325A (ja) * | 2006-01-31 | 2007-08-16 | Toshiba Corp | 誤り訂正処理装置及び誤り訂正処理方法 |
JP4684185B2 (ja) * | 2006-08-15 | 2011-05-18 | 富士通株式会社 | 通信システム |
WO2008040393A1 (en) * | 2006-10-05 | 2008-04-10 | Freescale Semiconductor, Inc. | Error correction apparatus, method of correcting an error and method of generating error location data |
US8103942B2 (en) | 2007-05-24 | 2012-01-24 | Fuji Xerox Co., Ltd. | Data transmission apparatus, data transmission device, data reception device and data transmission system |
JP5233165B2 (ja) | 2007-05-24 | 2013-07-10 | 富士ゼロックス株式会社 | データ伝送装置 |
WO2010027136A1 (en) * | 2008-09-03 | 2010-03-11 | Lg Electronics Inc. | Realy station and method of operating the same |
US8514955B2 (en) * | 2009-03-24 | 2013-08-20 | Megachips Corporation | Communication system, data transmitter, and data receiver capable of detecting incorrect receipt of data |
JP2010225239A (ja) * | 2009-03-24 | 2010-10-07 | Toshiba Corp | 半導体集積回路およびメモリの機能検証方法 |
JP2011052987A (ja) * | 2009-08-31 | 2011-03-17 | Casio Computer Co Ltd | 測位データ受信機、エラー訂正装置およびプログラム |
US8432729B2 (en) * | 2010-04-13 | 2013-04-30 | Mosaid Technologies Incorporated | Phase-change memory with multiple polarity bits having enhanced endurance and error tolerance |
-
2010
- 2010-12-07 JP JP2010272421A patent/JP2012124643A/ja active Pending
-
2011
- 2011-05-09 US US13/103,391 patent/US8699624B2/en not_active Expired - Fee Related
- 2011-06-16 CN CN201110166126.2A patent/CN102571268B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001186108A (ja) * | 1999-12-22 | 2001-07-06 | Nec Corp | 通信端末 |
CN1449132A (zh) * | 2002-03-28 | 2003-10-15 | 日本电气株式会社 | 使用普通网络分组发送多个8b/10b位流的多路传输系统 |
CN1767396A (zh) * | 2004-10-29 | 2006-05-03 | 阿尔特拉公司 | 下一代8b10b体系结构 |
US7802167B1 (en) * | 2006-02-08 | 2010-09-21 | Pmc-Sierra Us, Inc. | Apparatus and method for detecting extended error bursts |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107659300A (zh) * | 2013-06-17 | 2018-02-02 | 英飞凌科技股份有限公司 | 用于双向数据传输的电路装置及方法 |
Also Published As
Publication number | Publication date |
---|---|
US20120140855A1 (en) | 2012-06-07 |
US8699624B2 (en) | 2014-04-15 |
JP2012124643A (ja) | 2012-06-28 |
CN102571268B (zh) | 2017-04-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5233165B2 (ja) | データ伝送装置 | |
US10362220B2 (en) | Conversation of pixel data into compression format of pixels | |
US20100262887A1 (en) | High Integrity Data Network System and Method | |
US10129371B2 (en) | Serial communication device and serial communication method | |
TWI656746B (zh) | 編碼器、解碼器、通訊系統及用於編碼資料之方法 | |
CN103199954B (zh) | 发送/接收系统和方法 | |
US8812938B2 (en) | Coding apparatus, coding method, decoding apparatus, decoding method, program and transmission system | |
CN106210749A (zh) | 解码设备、信息传输系统和解码方法 | |
JP2005354310A (ja) | データ送信装置、データ受信装置、データ送信方法およびデータ受信方法 | |
US20170109545A1 (en) | Electronic device and data verification method | |
US8750423B2 (en) | Receiving apparatus, data transfer apparatus, data receiving method and non-transitory computer readable recording medium | |
CN107733568B (zh) | 基于fpga实现crc并行计算的方法及装置 | |
CN102571268B (zh) | 接收设备和数据传输设备 | |
US8621314B2 (en) | Transmitting and receiving system and method, and non-transitory computer readable medium | |
JP2003318865A (ja) | 信号伝送システム | |
JP5900850B2 (ja) | ディジタル通信の伝送路符号の送受信装置、ディジタル通信の伝送路符号の送受信方法、及びこの送受信装置又は送受信方法に用いる符号の生成方法 | |
JP2016197904A (ja) | 送受信システム及びプログラム | |
CN109217982B (zh) | 传输数据的方法、装置、发送设备和接收设备 | |
CN118101126B (zh) | 一种基于随身WiFi网络的数据传输方法及系统 | |
JP7065780B6 (ja) | デジタル通信システムにおけるパケット開始検出のための方法及び装置 | |
US20090150727A1 (en) | Data transmission method | |
JP2009065255A (ja) | データ伝送装置、データ送信装置、データ受信装置及びデータ伝送システム | |
JP2021141489A (ja) | 送信装置、受信装置、送信方法、および、受信方法 | |
CN115412197A (zh) | 一种数据传输的方法及其设备 | |
CN113904754A (zh) | 一种crc纠错方法及相关装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CP01 | Change in the name or title of a patent holder | ||
CP01 | Change in the name or title of a patent holder |
Address after: Tokyo Patentee after: Fuji film business innovation Co.,Ltd. Address before: Tokyo Patentee before: Fuji Xerox Co.,Ltd. |