[go: up one dir, main page]

CN101060508B - 解调信号的数据分割器电路、解调级、接收系统和方法 - Google Patents

解调信号的数据分割器电路、解调级、接收系统和方法 Download PDF

Info

Publication number
CN101060508B
CN101060508B CN2007101013598A CN200710101359A CN101060508B CN 101060508 B CN101060508 B CN 101060508B CN 2007101013598 A CN2007101013598 A CN 2007101013598A CN 200710101359 A CN200710101359 A CN 200710101359A CN 101060508 B CN101060508 B CN 101060508B
Authority
CN
China
Prior art keywords
signal
indication
rising
voltage
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2007101013598A
Other languages
English (en)
Other versions
CN101060508A (zh
Inventor
D·布伦施
A·托马斯
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Alcatel Lucent SAS
Alcatel Optical Networks Israel Ltd
Original Assignee
Alcatel Optical Networks Israel Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Alcatel Optical Networks Israel Ltd filed Critical Alcatel Optical Networks Israel Ltd
Publication of CN101060508A publication Critical patent/CN101060508A/zh
Application granted granted Critical
Publication of CN101060508B publication Critical patent/CN101060508B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/0012Modulated-carrier systems arrangements for identifying the type of modulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/38Synchronous or start-stop systems, e.g. for Baudot code
    • H04L25/40Transmitting circuits; Receiving circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/10Frequency-modulated carrier systems, i.e. using frequency-shift keying
    • H04L27/14Demodulator circuits; Receiver circuits
    • H04L27/156Demodulator circuits; Receiver circuits with demodulation using temporal properties of the received signal, e.g. detecting pulse width
    • H04L27/1563Demodulator circuits; Receiver circuits with demodulation using temporal properties of the received signal, e.g. detecting pulse width using transition or level detection

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Dc Digital Transmission (AREA)
  • Manipulation Of Pulses (AREA)
  • Circuits Of Receivers In General (AREA)

Abstract

本发明涉及数据分割器(DS)电路,用于处理具有两个电压值(V1,V0)的电压信号(AF)输入,每个值代表分配给调制基带载波信号(S)的一个特性的值,其对应于一个二进制1或0的信息位,所述数据分割器(DS)包括用于检测电压信号(AF)的上升转换段(RE)的第一装置(RD1),用于检测电压信号(AF)的下降转换段(FE)的第一装置(FD1),用于提供第一串行数据信号输出(3)的装置(F1),其中在检测到电压信号(AF)的上升转换段(RE)时该第一串行数据信号输出(3)为二进制0值或者在检测到电压信号(AF)的下降转换段(FE)时该第一串行数据信号输出(3)为二进制1值,反之亦然。

Description

解调信号的数据分割器电路、解调级、接收系统和方法
技术领域
本发明一般地涉及使用位移键控(shift-keying)编码信号的串行数据传输,更特别地,涉及用于接收位移键控编码数据流的数据分割器电路、解调级、接收系统和方法。
背景技术
串行数据传输是普遍为人所知的传输技术,用于传输数字数据,例如可应用于LAN、互联网或移动电话业务。根据传输介质即电介质、光介质或无线电,使用有线或无线连接,并且为了避免不希望有的衰减和信号干扰效应,通常通过改变典型地为正弦信号的载波信号的某些参数,对需要传输的数字信号进行编码,该过程称为调制。用于串行数据传输的基本公知数字调制技术有幅移键控(ASK),频移键控(FSK)以及相移键控(PSK)。例如FSK是根据数据流的数字值改变载波信号频率从而传输数据流的方法。
在传统数字通信系统如使用FSK调制的系统中,接收系统有一个解调级DM,如图1A所示,所述解调级包括一个鉴别器D,能够检测(或鉴别)基带信号S的两个频率,并且产生一个与所接收信号的频率直接相关的输出电压AF。此过程有时称为频率-电压转换。图1B所示鉴别器的输出电压信号AF提供值V1和V0,其中V1是代表用于编码二进制1的载波信号的频率f1的电压,并且V0是代表用于编码二进制0的载波信号的频率f0的电压。已知有多种技术可以提供频率-电压转换功能,并且本发明并不受限于任何此类FM解调实施方法。
尽管图1B示出的输出电压信号AF已经被解释为具有基本稳定的水平图特性,其中V1和V0的电压值基本不变,但输出电压信号AF也有可能表现出非水平图特性和/或不稳定相位,并且V1和V0的值基本上每一位都不相同。
鉴别器D之后是所谓的数据分割器DS,所述分割器接收输出电压信号AF并且提供与发送器发送的原始位流相对应的数字数据流输出。数据分割器DS通常包括连接到比较器电路的峰/谷检测器或充放电电路,比较器电路用于在电压输出AF的量值大于一个分割点时提供一个二进制1,并且在所述量值小于该分割点时提供一个二进制0。美国专利申请2004/019050公开了一种公知的接收器系统,该系统包括一个具备上述元件的解调级。并且,传统接收系统还包括一个功率检测器电路PD,提供鉴别器D输入处基带信号S强度的指示RSSI,典型地该指示是一个DC电压。HiMARK Technology公司的用于使用FSK调制的无线电串行数据传输的低功率中频(IF)接收器电路RX3141,也是一种已知的具备上述元件的传统解调级的例子(作为鉴别器的积分FM检测器,充放电电路和作为数据分割器的1-位比较器,所述比较器还提供鉴别器输入处所接收信号强度的指示RSSI)。
虽然上文解释是针对采用FSK调制的数字通信系统,同样的原理也适用于ASK或PSK调制,其中鉴别器提供的输出电压AF与所接收信号的振幅或相位直接相关。
已知类型的串行数据接收系统的问题之一是数据分割器不适于从第一位开始接收,也就是说,为使接收器进入稳定工作状态,在开始数据流传输之前需要有一个前导位。所述现有接收系统中需要该前导位以获得稳定输出电压信号AF,该电压信号具有稳定的绝对峰电压值和谷电压值,以及供分割比较器参考的稳定的平均电压值。并且,已知接收系统的数据分割器均设计用于接收连续位变化或同极性的大位串,以避免因噪声而增大误差。
发明内容
本发明的目标是为采用FSK,ASK或PSK调制或类似调制的位移键控调制数据流的解调提供接收器系统,其提供从第一位开始的快速解调响应。
上述目标通过一种数据分割器电路来实现,该数据分割器电路用于处理具有两个电压值的电压信号输入,每个值代表分配给调制基带载波信号的一个特性的值,其对应于二进制1或0的信息位。所述数据分割器电路包括:用于检测电压信号的上升转换段的第一装置;用于检测电压信号的下降转换段的第一装置;用于提供第一串行数字信号输出的装置,其中在检测到电压信号的上升转换段时所述第一串行数字信号输出为二进制0值或者在检测到电压信号的下降转换段时所述第一串行数字信号输出为二进制1值,反之亦然。
上述目标也通过一种用于位移键控编码信号的解调级来实现,所述解调级包括:提供具有两个电压值的电压信号的鉴别器,每个值代表分配给调制基带载波信号的一个特性的值,其对应于二进制1或0;以及上述数据分割器电路。
上述目标也通过一种用于位移键控编码信号的接收系统来实现,该接收系统包括上述解调级。
上述目标也通过一种用于位移键控编码信号的解调方法来实现,所述方法包括以下步骤:提供具有两个电压值的电压信号,每个值代表分配给调制基带载波信号的一个特性的值,其对应于二进制1或0的信息位。所述方法还包括:检测电压信号的上升转换段;检测电压信号的下降转换段;提供第一串行数字信号输出,其中如果检测到电压信号的上升转换段则第一串行数字信号输出为二进制0值或者如果检测到电压信号的下降转换段则第一串行数字信号输出为二进制1值,反之亦然。
根据本发明的接收系统包括一个解调级,其中的鉴别器产生具有两个电压值的电压输出,所述每个值代表分配给调制载波信号的一个特性如振幅、频率或相位的值,所述值对应于二进制1或0,并且所述电压输出由数据分割器模块处理,所述分割器模块提供与发送器侧发送的数据流相应的快速串行数字数据输出。
根据本发明的接收系统提供快速串行数字数据输出响应,例如从接收第一位开始,低于10%位长,即不需要短数据前导,并且所述系统设计为可接收连续位变化或同极性大位串的两种数据流。
本发明的根本点是无需为了提供期望的串行数据输出而等待输出电压信号AF稳定,并且因此发送器也无需发送多个数据前导位以使数据分割器检测电路稳定。根据本发明,检测输出电压信号AF的上升沿和下降沿,检测过程不依赖于绝对V1和V0信号值和/或基本稳定的水平图形特性以及电压信号平均值。应用根据本发明的解调位移键控编码信号的接收系统和接收方法,可以提高发送器和接收器之间的串行数据传输的吞吐量并且由此提高系统性能。
本发明更多有利的配置在从属权利要求、以下描述和附图中提出。
本发明的一个优选实施例的接收系统包括一个解调级,其中的数据分割器还包括噪声消除装置,该装置消除无信号时或接收数据流较长的高或低周期情况下的数字噪声。例如调节上升沿和下降沿检测器的灵敏度以检测小的电压差异时,即需要该装置。在无噪声峰值的理想输出电压信号AF情况下则不需要这些噪声消除装置。
附图说明
以下参照附图1到附图6说明本发明一个实施例。
图1A,图1B示意性地示出了传统串行数据接收系统的解调级的方框图,以及鉴别器模块输出处的信号图。
图2示出了根据本发明的接收系统的解调级的第一例子的方框图。
图3示出了根据本发明的接收系统的解调级的第二例子的方框图。
图4借助位移键控编码信号鉴别器输出处的电压信号的信号图,示出了本发明的基本原理。
图5借助位移键控编码信号鉴别器输出处的电压信号的信号图,示出了上升沿和下降沿检测器的功能性。
图6是一个方框图,示出了具有根据本发明的收发器的数字通信系统。
具体实施方式
图2是根据本发明的接收器系统的解调级DM的第一实施例,其中包括信号S、鉴别器模块D、电压信号AF、数据分割器DS、放大器Am、上升沿检测器RD1、下降沿检测器FD1、时间参数T1和T2、下降沿和上升沿检测器信号输出1和2、逻辑块F1和数据输出信号3。
信号S是所接收到的采用FSK、ASK或PSK技术调制的载波信号,所述信号已经在接收器系统中被调整为适应于基带形状。鉴别器D检测载波信号的调制特性,例如振幅,频率或相位,并且产生与载波信号S的调制特性值直接相关的电压输出信号AF,并且AF的形状如图1B所示。如上文所述,对于FSK调制数据流,电压输出信号AF可以是传统FM解调器进行频率-电压转换的结果。
电压信号AF随后由根据本发明的数据分割器DS处理。数据分割器DS可包括放大器Am,用以放大电压信号AF,但是该元件存在于数据分割器的输入路径上是可选的而非必要的。上升沿检测器RD1解析电压信号AF的上升转换并且下降沿检测器FD1解析电压信号AF的下降转换。时间参数T1和T2代表用于保持所述沿检测器提供的上升沿或下降沿检测信号指示的时间,也就是说,上升沿检测指示或下降沿检测指示在上升沿或下降沿检测器输出处保持的时间。所述时间参数T1和T2的设定值小于一个位,根据现有技术已知可以从所采用的调制方法和最大数据传输速率得出所述位时间周期。
上升沿检测器RD1和下降沿检测器FD1的输出信号1和2由逻辑块F1接收,如果上升沿检测器RD1在时间T1期间在输出1提供一个上升沿检测指示,则所述逻辑块在输出3提供一个二进制1,或者如果下降沿检测器FD1在时间T2期间在输出2提供一个下降沿检测指示,则所述逻辑块在输出3提供一个二进制0。逻辑块F1的一个示例实施可以是例如RS触发器,其设置输入连接到上升沿检测器RD1的输出信号1,并且其重置输入连接到下降沿检测器FD1的输出信号。
图3是根据本发明的接收器系统的解调级DM的第二实施例,其中包括信号S、鉴别器模块D、电压信号AF、功率检测器PD、所接收信号的强度指示RSSI、数据分割器DS、放大器Am、第一上升沿检测器RD1、下降沿检测器FD1、第二上升沿检测器RD2、时间参数值T1到T3、下降沿和上升沿检测器信号输出1、2、4、5、逻辑块F1、A1和A2、比较器C、阈值Th、比较器C的输出信号5、逻辑块F1和A1的输出信号3和6以及数据输出信号7。
除了上文已经参照图2描述的元件,解调级DM还提供一个在鉴别器D输入处的信号S的强度的指示RSSI,典型地,所述RSS1是一个直流电压。指示RSSI可以使用传统的功率检测器PD提供。
根据本发明的数据分割器DS还包括第二上升沿检测器RD2,其与比较器C一起在以下情况下降低电压信号AF的噪声误差,a)没有信号S可供解调,并且/或者b)信号S有同极性的大位串。比较器C用于将信号强度指示RSSI与阈值Th比较,所述阈值Th的设定值高于必须消除的噪声值。如果信号强度指示RSSI大于所述阈值Th,则比较器C的输出信号5提供一个指示例如一个高逻辑1值,表明存在需要解调的信号S。如果信号强度指示RSSI小于所述阈值Th,则比较器C的输出信号5提供一个指示例如一个低逻辑0值,表明只有噪声而不存在需要解调的信号S。第二上升沿检测器RD2负责检测电压信号AF的上升沿并且在由时间参数T3定义的某个时间内在输出4提供一个检测指示,所述时间的长度大于所传输数据流的一个位,根据现有技术已知可以从所采用的调制方法和最大数据传输速率得出所述位时间值。第二上升沿检测器RD2为以下情况提供保护:即一个发送器堆积数字高或低位流的时间长度大于典型电报长度或最大串行数据传输单位。取该值的两倍可以很好地估计出T3。第二上升沿检测器RD2的输出信号4和比较器C的输出信号5连接到逻辑块A1,所述逻辑块A1负责分析比较器指示和上升沿检测指示。逻辑块A1的输出信号6作为逻辑块F1的输出信号3与逻辑块A2相连接的开关。当第二上升沿检测器RD2的输出信号4指示检测到电压信号AF的一个上升沿转换,并且比较器C的输出信号5指示存在需要解调的信号S时,则逻辑块A1的输出信号6提供一个指示,例如一个高逻辑1值,表明逻辑块F1的输出信号3可以作为数据输出信号7提供。另一方面,当第二上升沿检测器RD2的输出信号4处无上升沿转换检测信号指示,或者比较器C表明不存在需要解调的信号时,则逻辑块A1的输出信号6提供一个指示,例如一个低逻辑0值,表明应阻止逻辑块F1的输出信号3,并且数据输出信号7应保持为低逻辑0值。如上所述,逻辑块A2负责接收逻辑块F1的输出信号3,并且根据逻辑块A1的输出信号指示6提供所述输出信号3作为数据输出信号7。逻辑块A1和逻辑块A2的示例性实施可以是逻辑“与”电路。
图4示出了位移键控编码信号鉴别器的输出电压信号AF的图,其中电压值V0代表例如用于编码二进制0的载波信号的第一频率f0,电压值V1代表例如用于编码二进制1的载波信号的第二频率f1,以及上升沿转换段RE和下降沿转换段FE代表输出电压信号AF一定的上升或下降电压差。
输出电压信号AF的上升沿转换段RE和下降沿转换段FE由根据本发明的数据分割器电路检测。用于检测所述转换段RE、FE的电压差可以根据需要调整,也就是说,用于检测所述上升和下降输出电压信号差异的上升沿和下降沿检测器的灵敏度可以根据需要调整。替代地,上升沿和下降沿检测器的灵敏度也可以固定为某个电压水平差,并且放大器Am的增益可调整以提供上升沿和下降沿检测器所需的所述电压差。
图5示出了一个位移键控编码信号鉴别器的输出电压信号AF的电压V-时间T图,其中电压值V0代表例如用于编码二进制0的载波信号的第一频率f0,电压值V1代表例如用于编码二进制1的载波信号的第二频率f1。电压值V0和V1在每个信息位时间Tb内的绝对值并不相同,例如当输出电压信号AF未处于稳定相位或鉴别器不提供固定或稳定输出电压信号平均值Av时,可能出现这种情况。上升沿检测器按照图4所示检测到输出电压信号AF的上升沿转换段,并且通过在一定时间T1期间在其输出位置保持一个电压值VRED以提供一个所述检测结果的指示。下降沿检测器按照图4所示检测到输出电压信号AF的下降沿转换段,并且通过在一定时间T2期间在其输出位置保持一个电压值VFED以提供一个所述检测结果的指示。上升沿和下降沿检测指示的保持时间T1和T2设置为小于一个位时间Tb。
根据图2和图3的例子所示,上升沿和下降沿检测指示提供给逻辑块F1,所述逻辑块F1负责根据输出电压信号AF的获取方式分析所述指示,例如值V0意味着二进制0并且值V1意味着二进制1,反之亦然。例如,如果上升沿检测器RD1在输出1提供一个上升沿检测指示,则逻辑块F1在输出3提供二进制1,或者如果下降沿检测器FD1在输出2提供一个下降沿检测指示,则逻辑块F1在输出3提供二进制0。可以理解,若输出电压信号AF编码为:值V0代表二进制1并且值V1代表二进制0,则如果下降沿检测器FD1在输出2提供一个下降沿检测指示,逻辑块F1在输出3提供二进制1,或者如果上升沿检测器RD1在输出1提供一个上升沿检测指示,则逻辑块F1在输出3提供二进制0。
图6示出了数字通信系统的示例性实施例,所述系统具有根据本发明的收发器TR1和TR2。元件E1和E2,例如基站,天线设备或任何其他电磁发射元件,向对方发射或从对方接收信息。所述信息由收发器TR1和TR2为发送/接收目的而调制/解调,并且通过某种介质例如光纤OC传输。收发器TR1和TR2可采用任何一种已知的位移键控调制技术,并且收发器接收系统包括一个根据本发明的解调级,以解调键控编码信号。虽然收发器TR1和TR2被描述为不属于元件E1和E2的块,本领域的技术人员将可以理解,根据本发明的收发器TR1和TR2任何之一都可以作为元件E1和E2的组成部分实施。
作为总结,应当理解本发明的原理适用于位移键控编码数据流的解调器级,其中一个鉴别器模块提供与所接收的基带载波信号一个特性直接相关的电压输出,该电压输出可以由根据本发明的数据分割器处理并且提供一个数字数据流输出。本领域普通技术人员还可以理解,根据本发明的解调器级DM可以使用一个或多个集成电路实施。根据本发明的数据分割器DS也可以通过一个处理装置实施,例如微处理器,数字信号处理器或任何根据工作指令处理信号的装置。显然解调器级DM的某些功能不能在集成电路内实施,例如时间参数值T1,T2和T3可以通过将电阻器-电容器组合连接到一个集成电路实现,并且上升沿和下降沿检测器RD1,RD2,FD1可以通过已进行相应配置的外部可再触发式单稳态多频振荡器实施。并且,本领域技术人员将能够理解,处理逻辑可以反相并且上升沿和下降沿检测器可以互换。根据本发明在解调级处置或处理的信号的全部或部分有可能被数字化,并且/或者上升和/或下降沿指示有可能采取数字字或字符的形式。

Claims (10)

1.一种数据分割器(DS)电路,用于处理具有两个电压值(V1,V0)的电压信号(AF)输入,每个值代表分配给调制基带载波信号(S)的一个特性的值,其对应于二进制1或0的信息位,所述数据分割器(DS)电路的特征在于其包括:
-用于检测电压信号(AF)的上升转换段(RE)的第一上升沿检测器(RD1),
-用于检测电压信号(AF)的下降转换段(FE)的第一下降沿检测器(FD1),
-用于提供第一串行数字信号输出(3)的装置(F1),其中在检测到电压信号(AF)的上升转换段(RE)时所述第一串行数字信号输出(3)为二进制0值或者在检测到电压信号(AF)的下降转换段(FE)时所述第一串行数字信号输出(3)为二进制1值,反之亦然。
2.根据权利要求1的数据分割器(DS)电路,其特征在于:
-所述用于检测电压信号(AF)的上升转换段(RE)的第一上升沿检测器(RD1)在小于一个位周期的第一时间间隔(T1)期间提供上升转换检测指示(VRED),
-所述用于检测电压信号(AF)的下降转换段(FE)的第一下降沿检测器(FD1)在小于一个位周期的第二时间间隔(T2)期间提供下降转换检测指示(VFED),
-所述用于提供第一串行数字信号输出(3)的装置(F1)包括用于分析上升和下降转换检测指示(VRED,VFED)以及根据所述转换检测指示提供所述第一串行数字信号输出(3)的装置。
3.根据权利要求1或权利要求2的数据分割器(DS)电路,在所述用于检测电压信号(AF)的上升和下降转换段(RE,FE)的第一上升沿检测器和第一下降沿检测器之前还包括电压信号放大装置(Am)。
4.根据权利要求1或权利要求2的数据分割器(DS)电路,还包括:
-用于检测电压信号(AF)的上升转换段(RE)并且在大于最大串行数据传输单位周期的第三时间间隔(T3)期间提供第二上升转换检测指示(4)的第二装置(RD2),
-用于将调制基带载波信号强度指示(RSSI)与预定的阈值(Th)相比较(C)并且提供与所述比较的结果相对应的指示(5)的装置,
-用于接收所述第二上升转换检测指示(4)和信号强度比较指示(5)并且根据所述第二上升转换检测指示(4)和所述信号强度比较指示(5)提供阻止或传输信号输出指示(6)的装置(A1),
-用于接收第一串行数字信号输出(3)和阻止或传输信号输出指示(6)并且提供第二串行数字信号输出(7)的装置(A2),其中当阻止或传输信号输出指示(6)指示为传输时该第二串行数字信号输出(7)为第一串行数字信号输出(3),以及当阻止或传输信号输出指示(6)指示为阻止时该第二串行数字信号输出(7)为固定的逻辑值。
5.一种用于位移键控编码信号的解调级(DM),所述解调级(DM)包括:
-提供具有两个电压值(V1,V0)的电压信号(AF)的鉴别器(D),每个值代表分配给调制基带载波信号(S)的一个特性的值,其对应于二进制1或0,以及
-根据权利要求1的数据分割器(DS)电路。
6.根据权利要求5的解调级(DM),进一步包括:
-提供调制基带载波信号强度指示(RSSI)的功率检测器(PD)电路,以及
-根据权利要求4的数据分割器(DS)电路。
7.一种用于位移键控编码信号的接收系统,其包括根据权利要求5或权利要求6的解调级(DM)。
8.一种用于解调位移键控编码信号的方法,所述方法包括以下步骤:
-提供具有两个电压值(V1,V0)的电压信号(AF),每个值代表分配给调制基带载波信号(S)的一个特性的值,其对应于二进制1或0的信息位,
所述方法的特征在于
-检测电压信号(AF)的上升转换段(RE),
-检测电压信号(AF)的下降转换段(FE),
-提供第一串行数字信号输出(3),其中如果检测到电压信号(AF)的上升转换段(RE)则第一串行数字信号输出(3)为二进制0值或者如果检测到电压信号(AF)的下降转换段(FE)则第一串行数字信号输出(3)为二进制1值,反之亦然。
9.根据权利要求8的方法,还包括在检测所述信号的上升和下降转换段(RE,FE)之前放大所述电压信号(AF)的步骤。
10.根据权利要求8或权利要求9的方法,还包括:
-提供调制基带载波信号强度指示(RSSI),
-检测电压信号(AF)的上升转换段(RE),并且在大于最大串行数据传输单位周期的时间间隔(T3)期间提供上升转换检测指示(4),
-将调制基带载波信号强度指示(RSSI)与预定的阈值(Th)相比较(C),并且提供与所述比较的结果相对应的指示(5),
-分析在所述时间间隔(T3)期间的上升转换检测指示(4)和信号强度比较指示(5),并且根据所述上升转换检测指示(4)和所述信号强度比较指示(5)提供阻止或传输信号输出指示(6),
-接收第一串行数字信号输出(3)以及阻止或传输信号输出指示(6),并且提供第二串行数字信号输出(7),其中当阻止或传输信号输出指示(6)指示为传输时该第二串行数字信号输出(7)为第一串行数字信号输出(3),并且当阻止或传输信号输出指示(6)指示为阻止时该第二串行数字信号输出(7)为固定的逻辑值。
CN2007101013598A 2006-04-21 2007-04-20 解调信号的数据分割器电路、解调级、接收系统和方法 Expired - Fee Related CN101060508B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP06300389A EP1848105B1 (en) 2006-04-21 2006-04-21 Data slicer circuit, demodulation stage, receiving system and method for demodulating shift keying coded signals
EP06300389.1 2006-04-21

Publications (2)

Publication Number Publication Date
CN101060508A CN101060508A (zh) 2007-10-24
CN101060508B true CN101060508B (zh) 2010-12-08

Family

ID=37946706

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2007101013598A Expired - Fee Related CN101060508B (zh) 2006-04-21 2007-04-20 解调信号的数据分割器电路、解调级、接收系统和方法

Country Status (7)

Country Link
US (1) US7949075B2 (zh)
EP (1) EP1848105B1 (zh)
JP (1) JP2009534891A (zh)
CN (1) CN101060508B (zh)
AT (1) ATE403968T1 (zh)
DE (1) DE602006002112D1 (zh)
WO (1) WO2007122191A2 (zh)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI463865B (zh) * 2007-11-23 2014-12-01 Mstar Semiconductor Inc 多切割之水平同步訊號之產生裝置及方法
CN102915571B (zh) * 2011-08-05 2015-09-16 深圳市金溢科技股份有限公司 路侧单元、车载单元信号筛选系统及信号筛选方法
US20130088363A1 (en) * 2011-10-06 2013-04-11 Alexander Gonzalez Telemetry Method and System for Well Logging
US9813094B2 (en) * 2012-03-01 2017-11-07 Keysight Technologies, Inc. Wideband receiver
KR101511138B1 (ko) * 2013-09-11 2015-04-10 고려대학교 산학협력단 데이터 슬라이서, 이를 포함하는 rf 태그 수신기 및 데이터 슬라이스 방법
US9219625B2 (en) 2014-04-23 2015-12-22 Avago Technologies General Ip (Singapore) Pte. Ltd. Decision feedback equalization slicer with enhanced latch sensitivity
WO2018010082A1 (zh) * 2016-07-12 2018-01-18 深圳市汇顶科技股份有限公司 一种应用于封闭通信系统的信号解调装置及方法
US10250418B2 (en) * 2016-08-02 2019-04-02 Keyssa Systems, Inc. EHF receiver architecture with dynamically adjustable discrimination threshold
US10469112B2 (en) * 2017-05-31 2019-11-05 Silicon Laboratories Inc. System, apparatus and method for performing automatic gain control in a receiver for a packet-based protocol
EP3667935B1 (en) * 2018-12-14 2021-06-16 Nxp B.V. Method and system for operating a communications device that communicates via inductive coupling
US20230011498A1 (en) * 2021-07-12 2023-01-12 Apple Inc. Proximity Sensor Based Communications Interface for Electronic Devices

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4504792A (en) * 1982-02-10 1985-03-12 Hitachi, Ltd. FM Detector using monostable multivibrators
US5023562A (en) * 1989-06-23 1991-06-11 Orbitel Mobile Communications Limited Digitizing circuit for demodulated digital data signals
CN1256830A (zh) * 1998-02-26 2000-06-14 皇家菲利浦电子有限公司 时钟恢复电路和具有时钟恢复电路的接收机
CN1681267A (zh) * 2004-04-05 2005-10-12 鼎芯通讯(上海)有限公司 二进制移频键控解调器

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4335354A (en) * 1980-04-04 1982-06-15 Robinton Products, Inc. Sensitive demodulator for frequency shift keyed carrier signals
JPH06188697A (ja) * 1992-12-16 1994-07-08 Tamura Seisakusho Co Ltd 受信データ再生装置
GB2310331B (en) * 1996-02-15 2000-06-28 Surrey University Of Phase noise reduction circuits
US6985541B1 (en) * 1999-11-23 2006-01-10 Micor Linear Corporation FM demodulator for a low IF receiver
US20030198302A1 (en) * 2002-04-17 2003-10-23 Wireless Interface Technologies, Inc. DC-tolerant bit slicer and method
US7266163B2 (en) * 2003-03-26 2007-09-04 Broadcom Corporation FSK demodulator slicer with fast automatic DC offset compensation

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4504792A (en) * 1982-02-10 1985-03-12 Hitachi, Ltd. FM Detector using monostable multivibrators
US5023562A (en) * 1989-06-23 1991-06-11 Orbitel Mobile Communications Limited Digitizing circuit for demodulated digital data signals
CN1256830A (zh) * 1998-02-26 2000-06-14 皇家菲利浦电子有限公司 时钟恢复电路和具有时钟恢复电路的接收机
CN1681267A (zh) * 2004-04-05 2005-10-12 鼎芯通讯(上海)有限公司 二进制移频键控解调器

Also Published As

Publication number Publication date
DE602006002112D1 (de) 2008-09-18
ATE403968T1 (de) 2008-08-15
WO2007122191A3 (en) 2007-12-13
EP1848105B1 (en) 2008-08-06
CN101060508A (zh) 2007-10-24
JP2009534891A (ja) 2009-09-24
US20070248192A1 (en) 2007-10-25
WO2007122191A2 (en) 2007-11-01
US7949075B2 (en) 2011-05-24
EP1848105A1 (en) 2007-10-24

Similar Documents

Publication Publication Date Title
CN101060508B (zh) 解调信号的数据分割器电路、解调级、接收系统和方法
Berni et al. On the utility of chirp modulation for digital signaling
CN1138394A (zh) 采用差分四级移频键控的数字通信设备
CN108632186A (zh) 基于mfsk调制的环境信号反向散射系统的数字信息检测方法
US9520987B2 (en) Systems and methods for timing recovery in near-field communication
US20210226828A1 (en) Transmitter, network node, method and computer program
EP0862263B1 (en) Demodulator for amplitude-modulated carrier signal
US9106485B1 (en) System and method for FSK demodulation
Korn Error floors in the satellite and land mobile channels
CN208424433U (zh) 频偏确定装置
US8908750B2 (en) Circuit device including peak and average detectors
CN100490431C (zh) 使用载波反向散射的移动通信的方法与装置
JP6845164B2 (ja) 位相または周波数が2状態シンボルのシーケンスによって変調された信号を受信する方法および装置
US20060062278A1 (en) Ultrawideband radio transmitter, ultrawideband radio receiver, and ultrawideband radio transmission/reception system
CN102037479B (zh) Rfid发射机应答器
EP3704838B1 (en) Transmitter, network node, method and computer program for transmitting binary information
JP2008205863A (ja) 受信装置及び変調判定方法
Fromm et al. Proposal of Univocal and Reliable Addressing Patterns for Wake-Up Receivers based on Low-Frequency Pattern Matchers
US20160380836A1 (en) Automatic establishment of analog network topology
JP2000134269A5 (zh)
US20240291700A1 (en) Low-power radio transmissions
CN101826841A (zh) 一种幅度调制解调方法与实现
KR102550284B1 (ko) 신뢰성이 높은 고속 메인 채널 및 저속 예비 채널을 포함하는 데이터 통신 시스템
KR20100099013A (ko) 알에프아이디(rfid)의 리더
US7327782B2 (en) Receiving apparatus and method of high speed digital data communication system

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20101208

Termination date: 20170420