BE1007553A4 - Beeldweergeefinrichting. - Google Patents
Beeldweergeefinrichting. Download PDFInfo
- Publication number
- BE1007553A4 BE1007553A4 BE9301013A BE9301013A BE1007553A4 BE 1007553 A4 BE1007553 A4 BE 1007553A4 BE 9301013 A BE9301013 A BE 9301013A BE 9301013 A BE9301013 A BE 9301013A BE 1007553 A4 BE1007553 A4 BE 1007553A4
- Authority
- BE
- Belgium
- Prior art keywords
- image
- monitor
- signals
- adjustment
- value
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/44—Receiver circuitry for the reception of television signals according to analogue transmission standards
- H04N5/57—Control of contrast or brightness
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/003—Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G1/00—Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data
- G09G1/06—Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data using single beam tubes, e.g. three-dimensional or perspective representation, rotation or translation of display pattern, hidden lines, shadows
- G09G1/14—Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data using single beam tubes, e.g. three-dimensional or perspective representation, rotation or translation of display pattern, hidden lines, shadows the beam tracing a pattern independent of the information to be displayed, this latter determining the parts of the pattern rendered respectively visible and invisible
- G09G1/16—Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data using single beam tubes, e.g. three-dimensional or perspective representation, rotation or translation of display pattern, hidden lines, shadows the beam tracing a pattern independent of the information to be displayed, this latter determining the parts of the pattern rendered respectively visible and invisible the pattern of rectangular co-ordinates extending over the whole area of the screen, i.e. television type raster
- G09G1/165—Details of a display terminal using a CRT, the details relating to the control arrangement of the display terminal and to the interfaces thereto
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/003—Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G5/006—Details of the interface to the display terminal
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G1/00—Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data
- G09G1/06—Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data using single beam tubes, e.g. three-dimensional or perspective representation, rotation or translation of display pattern, hidden lines, shadows
- G09G1/14—Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data using single beam tubes, e.g. three-dimensional or perspective representation, rotation or translation of display pattern, hidden lines, shadows the beam tracing a pattern independent of the information to be displayed, this latter determining the parts of the pattern rendered respectively visible and invisible
- G09G1/16—Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data using single beam tubes, e.g. three-dimensional or perspective representation, rotation or translation of display pattern, hidden lines, shadows the beam tracing a pattern independent of the information to be displayed, this latter determining the parts of the pattern rendered respectively visible and invisible the pattern of rectangular co-ordinates extending over the whole area of the screen, i.e. television type raster
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/08—Arrangements within a display terminal for setting, manually or automatically, display parameters of the display terminal
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Remote Sensing (AREA)
- Radar, Positioning & Navigation (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Controls And Circuits For Display Device (AREA)
- Details Of Television Scanning (AREA)
- Testing, Inspecting, Measuring Of Stereoscopic Televisions And Televisions (AREA)
- Television Receiver Circuits (AREA)
Abstract
In een beeldweergeefinrichting, bijvoorbeeld een personal computer en een daaraan gekoppelde monitor, worden afregelsignalen voor het afregelen van monitorinstellingen (helderheid, contrast, beeldpositie, beeldafmetingen) door de PC opgewekt. De afregelsignalen worden aan de monitor overgedragen door middel van modulatie (bij voorkeur pulsbreedte modulatie) van het synchronisatie signaal. De monitor omvat een demodulator ter verkrijging van de afregelsignalen. Op deze wijze kunnen afregelknoppen op de monitor achterwege blijven. De interface tussen PC en monitor blijft hierbij ongewijzigd. Pulsbreedte modulatie van de synchronisatie signalen is mogelijk met behulp van een utility programma dat in de PC wordt geladen.
Description
<Desc/Clms Page number 1> Beeldweergeefmrichting. EMI1.1 GEBIED VAN DE UITVINDING De uitvinding heeft betrekking op een beeldweergeefmrichting omvattende een beeldbron voor het opwekken van een videosignaal en een synchronisatie signaal, en een monitor voor het weergeven van een beeld dat door genoemde signalen wordt gerepresenteerd, welke monitor is voorzien van een afregelcircuit voor het afregelen van beeldparameters ingevolge afregelsignalen die aan het circuit worden toegevoerd. De uitvinding heeft tevens betrekking op genoemde beeldbron en monitor afzonderlijk. ACHTERGROND VAN DE UITVINDING Een bekende inrichting van de in de aanhef genoemde soort wordt bijvoorbeeld gevormd door een personal computer en een daaraan gekoppelde beeldmonitor. De personal computer omvat een zogenaamde videokaart welke het videosignaal opwekt alsmede het synchronisatie signaal dat representatief is voor de lijnen beeldfrequentie van het videosignaal. In het algemeen dient een monitor afgeregeld te worden ten aanzien van beeldparameters zoals horizontale en verticale beeldpositie, horizontale en verticale beeldamplitude, helderheid en contrast. Deze afregeling is initieel noodzakelijk teneinde de monitor aan te passen aan de beeldbron. Ook later kunnen nog afregelingen noodzakelijk zijn, bijvoorbeeld om afwijkingen tengevolge van ouderdomsverschijnselen te corrigeren. In het algemeen vindt de afregeling plaats door middel van afzonderlijke knoppen (een voor elke parameter). Veelal zijn deze knoppen door een dekseltje aan het oog onttrokken, danwel alleen met behulp van een schroevedraaier instelbaar. Ook zijn moderne monitoren verkrijgbaar die zijn voorzien van een microprocessor met een ingebouwde On Screen Display (OSD) generator en een afregelprogramma. De OSD generator geeft dan een menu weer op het beeldscherm en onder besturing van het afregelprogramma kan een parameter worden geselecteerd en vervolgens worden <Desc/Clms Page number 2> afgeregeld. De genoemde mechanische en elektronische voorzieningen voor het afregelen vormen een aanzienlijk gedeelte van de kostprijs van de monitor en beperken de vrijheid van vormgeving van de monitor. DOEL EN SAMENVATTING VAN DE UITVINDING Het is een doel van de uitvinding om te voorzien in een inrichting waarmee genoemde problemen worden opgelost. De inrichting heeft daartoe volgens de uitvinding het kenmerk, dat de beeldbron is ingericht om de afregelsignalen op te wekken en om het synchronisatie signaal met de afregelsignalen te moduleren, waarbij de monitor een demodulator omvat voor het demoduleren van het synchronisatie signaal ter verkrijging van de afregelsignalen. Hiermee wordt bereikt dat dure en minder esthetische voorzieningen in de monitor zoals knoppen en een OSD generator achterwege kunnen blijven. De afregelsignalen worden nu opgewekt door de beeldbron en door deze over een reeds aanwezige verbinding aan de monitor overgedragen. De inrichting is bijzonder attractief indien de beeldbron wordt gevormd door een personal computer omdat deze met geschikte software kan worden ingericht voor het uitvoeren van een menubestuurd programma voor het afregelen van de monitor. In een mogelijke uitvoeringsvorm van de beeldbron wordt de pulsbreedte van synchronisatie pulsen gemoduleerd. Deze uitvoeringsvorm is bijzonder attractief omdat de breedte van de synchronisatie pulsen bij PC videokaarten in het algemeen bepaald wordt door een registerwaarde die gemakkelijk onder software besturing veranderd kan worden. De frequentie van synchronisatie pulsen blijft hierbij onveranderlijk representatief voor de lijn-of beeldfrequentie van het videosignaal. In de praktijk blijkt dat het aldus gevormde synchronisatie signaal de synchronisatie van de monitor niet verstoort. Het kan zonder verdere bewerking aan de gebruikelijke synchronisatie schakeling blijven worden toegevoerd en is dus volledig compatibel met een niet-gemoduleerd synchronisatie signaal. De beeldbron kan dan ook zonder bezwaar worden gekoppeld aan een monitor met autonome afregeling. Bij voorkeur worden de verticale synchronisatie pulsen gemoduleerd. Deze kunnen met een eenvoudige en trage microprocessor worden gedemoduleerd. Bovendien is de verticale beeldsynchronisatie van een monitor het minst gevoelig voor modulatie van de verticale pulsbreedte. <Desc/Clms Page number 3> Een voorkeursuitvoering van de beeldbron heeft het kenmerk, dat het afregelsignaal wordt overgedragen in de vorm van een bitreeks voorafgegaan door een startbit, waarbij de logische waarde van een bit wordt gerepresenteerd door de pulsbreedte van een synchronisatie puls. Teneinde een pluraliteit van beeldparameters te kunnen afregelen kan elke bitreeks een code omvatten voor een beeldparameter alsmede een gewenste waarde voor die parameter. In plaats van een absolute parameterwaarde kan de bitreeks desgewenst een instructie omvatten om de actuele parameterwaarde met een voorafbepaald bedrag te verhogen of te verlagen. De monitor is volgens de uitvinding voorzien van een demodulator voor het demoduleren van het synchronisatie signaal ter verkrijging van de afregelsignalen. De demodulator demoduleert de pulsbreedte van de synchronisatie pulsen en stelt de daarmee corresponderende logische bitwaarde vast. Na detectie van een startbit stelt de demodulator het afregelsignaal samen uit de bitreeks die op het startbit volgt. KORTE BESCHRIJVING VAN DE FIGUREN Figuur 1 toont schematisch een beeldweergeefinrichting volgens de uitvinding. Figuur 2 toont een mogelijke uitvoeringsvorm van een timing circuit dat in Figuur 1 is aangegeven. Figuur 3 toont enkele tijddiagrammen ter toelichting op de werking van het timing circuit dat in Figuur 2 is weergegeven. Figuur 4 toont het stroomdiagram van een afregelprogramma dat wordt uitgevoerd door een processor die in Figuur 1 is aangegeven. Figuur 5 toont enkele tijddiagrammen ter toelichting op het stroomdiagram dat in Figuur 4 is weergegeven. Figuur 6 toont een uitvoeringsvorm van een afregelcircuit dat in Figuur 1 is aangegeven. Figuur 7 toont een stroomschema ter toelichting op de werking van het afregelcircuit dat in Figuur 6 is weergegeven. EMI3.1 BESCHRUVING VAN In Figuur 1 is schematisch een beeldweergeefinichting volgens de <Desc/Clms Page number 4> EMI4.1 uitvinding weergegeven. De inrichting omvat een beeldbron 1 en een monitor 2. De beeldbron voert aan de monitor een videosignaal toe bestaande uit de drie elementaire kleursignalen R, G B, alsmede een horizontaal synchronisatie signaal H en een verticaal synchronisatie signaal V. De beeldbron 1 wordt in dit uitvoeringsvoorbeeld gevormd door een personal computer. Deze omvat een toetsenbord 11, een processor 12, een werkgeheugen 13, een beeldgeheugen 14 en een timing circuit 15. In de praktijk zijn beeldgeheugen 14 en timing circuit 15 ondergebracht op een insteekkaart die onder de benaming"videokaart"in de handel wordt gebracht. Beelden worden gegenereerd doordat de processor de RGB waarde van individuele pixels in het beeldgeheugen schrijft. Het beeldgeheugen heeft een omvang van vele pixels en wordt periodiek, met een voorafbepaalde beeldfrequentie, uitgelezen onder besturing van het timing circuit 15. Het timing circuit voert daartoe successievelijke leesadressen RA aan het beeldgeheugen toe. Synchroon hiermee wekt het circuit de synchronisatie signalen H en V op voor toevoer aan de monitor. Figuur 2 toont een mogelijke uitvoeringsvorm van het timing circuit 15. Het omvat een eerste deler 150 die een kloksignaal met pixelfrequentie fa omlaag deelt naar een lijnfrequentie fh en een tweede deler 155 die de lijnfrequentie fh omlaag deelt naar de beeldfrequentie fv. De uitgang van de eerste deler 150 vormt tevens een laadsignaal voor een downcounter 151 welke hierdoor elke lijn wordt geladen met een waarde Nh die is opgeslagen in een register 152. Zolang de tellerstand van de downcounter ongelijk nul is, ontvangt deze klokpulsen met de pixelfrequentie via een EN-poort 153. Zodra de tellerstand nul wordt bereikt worden verdere klokpulsen door de EN-poort geblokkeerd. Op deze wijze wordt het synchronisatie signaal H verkregen met de lijnfrequentie fh en een pulsbreedte van Nh pixels. Dit signaal is in Figuur 3 met H aangegeven. Op identieke wijze vormt de uitgang van de tweede deler 155 een laadsignaal voor een verdere downcounter 156 welke hierdoor elk beeld wordt geladen met een waarde Ny die is opgeslagen in een verder register 157. Zolang de tellerstand ongelijk nul is, ontvangt de downcounter klokpulsen met de lijnfrequentie via een verdere EN-poort 158. Zodra de tellerstand nul wordt bereikt worden verdere klokpulsen door de EN-poort geblokkeerd. Op deze wijze wordt het synchronisatie <Desc/Clms Page number 5> signaal V verkregen met de beeldfrequentie fv en een pulsbreedte van Ny lijnen. Dit signaal is in Figuur 3 met V aangegeven. Uit de tellerstanden van eerste deler 150 en tweede deler 155 worden door een adresseringscircuit 159 de leesadressen RA voor het beeldgeheugen gevormd. In Figuur 3 is met RGB het videosignaal aangegeven dat met behulp van deze leesadressen uit het beeldgeheugen wordt gelezen. Uit het voorgaande blijkt dat de pulsbreedte Nh van het horizontale synchronisatie signaal en de pulsbreedte Ny van het verticale synchronisatie signaal worden bepaald door de inhoud van register 152 resp. register 157. Beide registers ontvangen de betreffende waarde van processor 12 (zie Figuur 1). In het hierna beschreven voorbeeld zal worden aangenomen dat de pulsbreedte Nh onveranderd blijft. De pulsbreedte Ny echter wordt op een nog te beschrijven wijze door processor 12 gemoduleerd. Het werkgeheugen 13 van de personal computer 1 (zie Figuur 1) kan worden geladen met een afregelprogramma voor het afregelen van de monitor 2. Figuur 4 toont het stroomdiagram van een uitvoeringsvorm van dit afregelprogramma. In een stap 41 wordt de waarde Ny=10 toegevoerd aan register 157 (zie Figuur 2). Dit is een default waarde voor de pulsbreedte van de verticale synchronisatie pulsen. Vervolgens wordt een menuprogramma 42 uitgevoerd. In grote lijnen omvat dit menuprogramma de volgende stappen : het genereren van een beeld waarop beeldparameters zoals horizontale beeldpositie, verticale beeldpositie, horizontale beeldamplitude, verticale beeldamplitude, helderheid en contrast als menukeuze zijn aangegeven ; het selecteren van een beeldparameter met behulp van cursortoetsen of muis ; en het toekennen van een waarde aan de geselecteerde beeldparameter of het activeren van een instructie voor het verhogen of verlagen van de actuele waarde. In het hiernavolgende wordt verondersteld dat aan elke beeldparameter een voorafbepaalde code is toegekend, bijvoorbeeld de code 1 voor horizontale beeldpositie, 2 voor verticale beeldpositie, 3 voor horizontale beeldamplitude, 4 voor verticale beeldamplitude, 5 voor helderheid en 6 voor contrast. Verder wordt de instructie voor het verhogen of verlagen van de parameterwaarde geprepresenteerd door een bit met de waarde 0 voor "verhogen " en 1 voor "verlagen ". Op deze wijze levert het menuprogramma 42 een afregelsignaal in de vorm van een codewoord C van bijvoorbeeld 8 bits. Zo wordt bijvoorbeeld het afregelsignaal"verlaag beeldcontrast" <Desc/Clms Page number 6> aan de monitor overgedragen in de vorm van het codewoord C=10000110 (hex 86). Vervolgens wordt het codewoord C naar de monitor overgedragen. In een stap 43 van het afregelprogramma wordt aan een bitteller n de initi le waarde 0 toegekend en in een stap 44 ontvangt een over te dragen bit b (in eerste instantie een startbit) de logische waarde 0. In een stap 45 wordt nagegaan welke waarde het over te dragen bit b heeft. Voor b=l wordt de normale waarde Nay=10 (stap 46) aan register 157 (zie Figuur 2) toegevoerd. Voor b=0 wordt een afwijkende waarde, bijvoorbeeld Nv=9 (stap 47) toegevoerd. In een stap 48 wacht het afregelprogramma vervolgens de eerstvolgende verticale synchronisatie puls af. Omdat het startbit de waarde 0 heeft, krijgt deze puls de breedte Nv=9. Hiema wordt in een stap 49 de bitteller n met 1 verhoogd zodat deze de waarde 1 krijgt. In een stap 50 wordt nagegaan of n de waarde 8 heeft overschreden. Vooralsnog is dat niet het geval zodat in een stap 51 aan het volgende over te dragen bit de waarde van het eerste bit C (l) van het codewoord C wordt toegekend. Het programma doorloopt nu opnieuw de stappen 45-48 waarin de pulsbreedte de waarde 9 of 10 krijgt, afhankelijk van de waarde van bit b. Nadat alle 8 bits van het codewoord C aldus zijn verwerkt keert het programma via stap 50 terug naar stap 41 waarin weer de normale waarde Nu=10 aan de pulsbreedte wordt toegekend. Vervolgens kan in het subprogramma 42 de geselecteerde parameter verder worden verhoogd of verlaagd, of een andere parameter worden geselecteerd. In Figuur 5 (niet op schaal) is onder B een reeks verticale synchronisatie pulsen weergegeven waarvan de pulsbreedte op deze wijze met het startbit S en het codewoord C== 10000110 ("verlaag contrast") is gemoduleerd. Ter referentie is onder A het synchronisatie signaal weergegeven dat bij afwezigheid van afregelsignalen wordt opgewekt. Terugkerend naar Figuur 1 zal nu de werking van de monitor 2 worden toegelicht. De monitor omvat een videoversterker 21 welke de videosignalen RGB ontvangt en toevoert aan een beeldbuis 22. De versterker heeft een tweetal ingangen waaraan analoge instelspanningen BRI en CON voor de instelling van de helderheid resp. het contrast worden toegevoerd. De monitor omvat verder een sync processor en deflectie controller 23 welke van de beeldbron de synchronisatie signalen H en V ontvangt en overeenkomstige deflectie signalen DFL toevoert aan de beeldbuis 22. Deze schakeling heeft een viertal ingangen waaraan analoge instelspanningen HPOS, VPOS, <Desc/Clms Page number 7> HSIZ en VSIZ worden toegevoerd voor de instelling van respectievelijk horizontale beeldpositie, verticale beeldpositie, horizontale beeldamplitude en verticale beeldamplitude. Tot dusver is de monitor van algemene bekendheid. De videoversterker 21 wordt als geintegreerde schakeling door de firma Philips in de handel gebracht. De sync processor en deflectie controller 23 is eveneens verkrijgbaar als geintegreerde schakeling van Philips. Verder omvat de monitor een afregelcircuit 24 dat de synchronisatie signalen H en V ontvangt en daaruit de genoemde analoge instelspanningen demoduleert en decodeert. Dit afregelcircuit is in meer details weergegeven in Figuur 6. Het omvat een demodulator 241, een decoder 242, een pluraliteit van niet-vluchtige registers 243 en een pluraliteit van digitaal-naar-analoog converters 244. Hoewel de demodulator en decoder als specifieke hardware schakeling kunnen zijn uitgevoerd, is het mogelijk gebleken om hun respectievelijke functies uit te voeren met behulp van een commercieel verkrijgbare microprocessor. Deze omvat tevens de registers en D/A converters. De werking van afregelcircuit 24 wordt bepaald door een besturingsprogramma dat door genoemde microprocessor wordt uitgevoerd. Figuur 7 toont het stroomschema van een mogelijke uitvoeringsvorm van dit besturingsprogramma. Het programma omvat een meetgedeelte (stappen 70-77) waarin de ongemoduleerde pulsbreedte van de verticale synchronisatie pulsen wordt gemeten. Dit gedeelte is overbodig indien voor de ongemoduleerde pulsbreedte een standaard waarde is afgesproken, bijvoorbeeld de eerder genoemde waarde Ne=10. Verder omvat het programma een demodulatie gedeelte (stappen 80-88) waarin het synchronisatie signaal wordt gedemoduleerd ter verkrijging van het afregelsignaal. In een stap 70 van het programma, uitgevoerd bij het inschakelen van de monitor, wordt aan een pulsteller c de initi le waarde 0 toegekend. Vervolgens wordt in een stap 71 de eerste verticale synchronisatie puls afgewacht en diens breedte Ny vastgesteld. Dit geschiedt door telling van het aantal lijnpulsen H gedurende een beeldpuls V. In een stap 72 wordt de breedte Nv opgeslagen in een variabele N en wordt aan een bitteller n de initi le waarde 0 toegekend. De waarde n=0 van de bitteller heeft de betekenis dat er nog geen startbit van een afregelsignaal is gedetecteerd. In een stap 73 wordt een volgende synchronisatie puls afgewacht. In een stap 74 wordt nagegaan of de pulsbreedte Ny daarvan gelijk is aan de opgeslagen waarde <Desc/Clms Page number 8> N. Is dat het geval dan wordt in een stap 75 de pulsteller c met 1 verhoogd waarbij c een voorafbepaalde maximale waarde, bijvoorbeeld 10, kan aannemen. Na het uitvoeren van demodulatie stappen 83-88 (welke nog zullen worden besproken) keert het programma terug naar de stap 73 om de volgende synchronisatie puls af te wachten. Indien en zolang het synchronisatie signaal niet is gemoduleerd zullen alle synchronisatie pulsen dezelfde pulsbreedte N hebben en zal de pulsteller c de maximale waarde bereiken en behouden. Is in de stap 74 vastgesteld dat een afwijkende pulsbreedte is opgetreden dan wordt in een stap 76 de pulsteller met 1 verlaagd. Treedt deze afwijkende waarde vaak op, bijvoorbeeld 10 achtereenvolgende malen, dan bereikt c de waarde 0. Er is dan blijkbaar geen sprake van modulatie van de pulsbreedte doch van een andere standaard pulsbreedte dan N. Dit wordt geconstateerd in een stap 77 waarna het programma terugkeert naar de stap 72 waarin de nieuwe pulsbreedte N wordt opgeslagen. Op deze wijze meet het besturingsprogramma de ongemoduleerde pulsbreedte zodat deze niet in een standaard vastgelegd behoeft te zijn. Vervolgens zullen de demodulatie stappen van het besturingsprogramma worden toegelicht. Treedt de afwijkende pulsbreedte op, dan wordt in een stap 80 nagegaan of de bitteller n nog de waarde 0 heeft. Dit betekent dat er nu een startbit is ontvangen. In een stap 81 wordt dan aan n de waarde 1 toegekend. Vanaf nu geeft bitteller n aan welk bit van een codewoord ontvangen zal gaan worden. Treedt in deze situatie opnieuw een afwijkende pulsbreedte op dan wordt in een stap 82 de waarde 0 toegekend aan bit C (n) van codewoord C. Treedt de normale pulsbreedte op na ontvangst van het startbit (stap 83) dan wordt in een stap 84 de waarde 1 toegekend aan C (n). Hierna wordt in een stap 85 nagegaan of alle 8 bits van een codewoord zijn ontvangen. Zolang dat niet het geval is wordt de bitteller n met 1 verhoogd (stap 86). Zijn alle 8 bits ontvangen dan is het codewoord compleet. De bitteller n krijgt dan weer de waarde 0 (stap 87) om de volgende ontvangst van een startbit voor te bereiden. In een subprogramma 88 wordt het codewoord C tenslotte gedecodeerd en wordt de monitor in overeenstemming daarmee afgeregeld. Werd bijvoorbeeld codewoord C=10000110 ("verlaag contrast") ontvangen, dan wordt de actuele waarde van het corresponderende register 243 (CON in Figuur 6) met 1 verlaagd. Na digitaalanaloog conversie 244 resulteert dit in een kleinere instelspanning CON voor de <Desc/Clms Page number 9> videoversterker 21 (zie Figuur 1) en een overeenkomstige verlaging van het beeldcontrast. Opgemerkt zij tenslotte dat, waar in het voorafgaande sprake is van afregelsignalen, deze niet beperkt behoeven te zijn tot signalen voor afregeling van horizontale en verticale beeldpositie, horizontale en verticale beeldamplitude, helderheid en contrast. Het is even goed denkbaar om met deze signalen andere monitorfuncties te besturen. Te denken valt aan de overdracht van algemene besturingscommando's zoals het omschakelen tussen verschillende lijn-en beeldfrequenties, het besturen van audiofuncties zoals volume en stereobalans, het (de) activeren van een screen saver schakeling, het in- en uitschakelen van de monitor en dergelijke.
Claims (14)
- Conclusies : 1. Beeldweergeefmrichting, omvattende : een beeldbron voor het opwekken van een videosignaal en een synchronisatie signaal ; een monitor voor het weergeven van een beeld dat door genoemde signalen wordt gerepresenteerd, en verder voorzien van een afregelcircuit voor het afregelen van beeldparameters ingevolge afregelsignalen die aan het circuit worden toegevoerd, met het kenmerk, dat de beeldbron is ingericht om de afregelsignalen op te wekken en om het synchronisatie signaal met de afregelsignalen te moduleren, waarbij de monitor een demodulator omvat voor het demoduleren van het synchronisatie signaal ter verkrijging van de afregelsignalen.
- 2. Beeldbron voor het opwekken van een videosignaal en een synchronisatie signaal voor toevoer aan een monitor, met het kenmerk, dat de beeldbron is ingericht om afregelsignalen op te wekken voor het afregelen van beeldparameters van de monitor en om het synchronisatie signaal met genoemde afregelsignalen te moduleren.
- 3. Beeldbron volgens conclusie 2, waarbij het synchronisatie signaal synchronisatie pulsen omvat waarvan de frequentie representatief is voor de lijn-of beeldfrequentie van het videosignaal, met het kenmerk, dat de beeldbron is ingericht om de pulsbreedte van de synchronisatie pulsen met de afregelsignalen te moduleren.
- 4. Beeldbron volgens conclusie 3, waarin de pulsbreedte van verticale synchronisatie pulsen wordt gemoduleerd.
- 5. Beeldbron volgens conclusie 3, met het kenmerk, dat het afregelsignaal wordt overgedragen in de vorm van een bitreeks voorafgegaan door een startbit, waarbij de logische waarde van een bit wordt gerepresenteerd door de pulsbreedte van een synchronisatie puls.
- 6. Beeldbron volgens conclusie 5, met het kenmerk, dat elke bitreeks een code omvat voor een beeldparameter alsmede een waarde voor die parameter.
- 7. Beeldbron volgens conclusie 5, met het kenmerk, dat elke bitreeks een code omvat voor een beeldparameter alsmede een instructie om de waarde van die parameter met een voorafbepaald bedrag te veranderen.
- 8. Personal computer, voorzien van een beeldbron volgens een van de conclusies 2-7. <Desc/Clms Page number 11>
- 9. Monitor voor het weergeven van videobeelden ingevolge een ontvangen videosignaal en synchronisatie signaal, en voorzien van een afregelcircuit voor het afregelen van beeldparameters ingevolge afregelsignalen die aan het circuit worden toegevoerd, met het kenmerk, dat het afregelcircuit is gekoppeld aan een demodulator voor het demoduleren van het synchronisatie signaal ter verkrijging van de afregelsignalen.
- 10. Monitor volgens conclusie 9, met het kenmerk, dat de demodulator is ingericht om de afregelsignalen te demoduleren uit de pulsbreedte van synchronisatie pulsen.
- 11. Monitor volgens conclusie 10, met het kenmerk, dat de demodulator is ingericht om uit de pulsbreedte van elke synchronisatie puls een logische bitwaarde te demoduleren en om uit een startbit en een daaropvolgende bitreeks een corresponderend afregelsignaal samen te stellen.
- 12. Monitor volgens conclusie 11, verder voorzien van een decoder voor het decoderen van de bitreeks in een beeldparameter en een waarde voor die parameter.
- 13. Monitor volgens conclusie 11, verder voorzien van een decoder voor het decoderen van de bitreeks in een beeldparameter en een instructie om de waarde van die parameter met een voorafbepaald bedrag te veranderen.
- 14. Demodulator voor toepassing in een monitor volgens een van de conclusies 9-13, met het kenmerk, dat de demodulator is ingericht voor het demoduleren van een televisie synchronisatie signaal ter verkrijging van afregelsignalen voor het afregelen van beeldparameters van de monitor.
Priority Applications (8)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
BE9301013A BE1007553A4 (nl) | 1993-09-28 | 1993-09-28 | Beeldweergeefinrichting. |
TW082108953A TW231392B (en) | 1993-09-28 | 1993-10-27 | Picture display arrangement |
EP94202711A EP0645750B1 (en) | 1993-09-28 | 1994-09-21 | Arrangement for adjusting monitor settings in a picture display system |
DE69422360T DE69422360T2 (de) | 1993-09-28 | 1994-09-21 | Anordnung zur Einstellung der Monitorsteuerungen in einem Bildanzeigesystem |
SG1996008825A SG55173A1 (en) | 1993-09-28 | 1994-09-21 | Arrangement for adjusting monitor settings in a picture display system |
JP6231765A JPH07168548A (ja) | 1993-09-28 | 1994-09-27 | 画像表示装置 |
KR1019940024423A KR100348671B1 (ko) | 1993-09-28 | 1994-09-28 | 화상표시장치 |
US08/667,285 US5654743A (en) | 1993-09-28 | 1996-06-20 | Picture display arrangement |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
BE9301013A BE1007553A4 (nl) | 1993-09-28 | 1993-09-28 | Beeldweergeefinrichting. |
Publications (1)
Publication Number | Publication Date |
---|---|
BE1007553A4 true BE1007553A4 (nl) | 1995-08-01 |
Family
ID=3887370
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
BE9301013A BE1007553A4 (nl) | 1993-09-28 | 1993-09-28 | Beeldweergeefinrichting. |
Country Status (8)
Country | Link |
---|---|
US (1) | US5654743A (nl) |
EP (1) | EP0645750B1 (nl) |
JP (1) | JPH07168548A (nl) |
KR (1) | KR100348671B1 (nl) |
BE (1) | BE1007553A4 (nl) |
DE (1) | DE69422360T2 (nl) |
SG (1) | SG55173A1 (nl) |
TW (1) | TW231392B (nl) |
Families Citing this family (28)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5760838A (en) | 1994-09-30 | 1998-06-02 | Intel Corporation | Method and system for configuring a display |
US6057860A (en) * | 1994-10-19 | 2000-05-02 | Sun Microsystems, Inc. | Synchronous serial display monitor control and communications bus interface |
KR970029314A (ko) * | 1995-11-27 | 1997-06-26 | 윌리엄 이. 힐러 | 화상 제어 신호를 화소 클럭 신호로 인코딩하는 시스템 |
TW316308B (en) * | 1997-01-16 | 1997-09-21 | Acer Peripherals Inc | Display screen function adjusting method and device |
US6437829B1 (en) * | 1997-01-16 | 2002-08-20 | Display Laboratories, Inc. | Alignment of cathode ray tube displays using a video graphics controller |
DE69840039D1 (de) | 1997-01-31 | 2008-11-06 | Hitachi Ltd | Bildanzeigesystem und Informationsverarbeitungseinrichtung mit Anzeige-Attributsteuerung, die spezifisch für einen bestimmten Anzeigebreich ist |
US5889500A (en) * | 1997-01-31 | 1999-03-30 | Dynacolor Inc. | Single chip display system processor for CRT based display systems |
KR19980068526A (ko) * | 1997-02-20 | 1998-10-26 | 정철 | 홍화씨 분말을 주재로 한 신규의 기능성 건강음료 및 그 제조방법 |
US6262765B1 (en) * | 1997-08-20 | 2001-07-17 | Lg Electronics Inc. | Automatic picture adjustment system for monitor |
KR100257547B1 (ko) * | 1997-11-29 | 2000-06-01 | 전주범 | 컴퓨터와 모니터의 통신방법 |
EP1091576A1 (en) * | 1999-09-30 | 2001-04-11 | Koninklijke Philips Electronics N.V. | Picture signal processing |
FR2813983B1 (fr) * | 2000-09-08 | 2002-12-20 | St Microelectronics Sa | Procede de centrage et de dimensionnement d'une image sur un tube cathodique |
MXPA03005446A (es) * | 2000-12-20 | 2003-09-10 | Thomson Licensing Sa | Decodificacion de informacion para conversion de exploracion entrelazada a progresiva. |
US7191402B2 (en) * | 2001-05-10 | 2007-03-13 | Samsung Electronics Co., Ltd. | Method and apparatus for adjusting contrast and sharpness for regions in a display device |
JP2002341843A (ja) * | 2001-05-11 | 2002-11-29 | Nanao Corp | ディスプレイ装置及び画像表示システム |
JP2005501274A (ja) * | 2001-08-27 | 2005-01-13 | コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ | 表示装置のモニタ設定を制御する方法及びシステム |
EP1423767A2 (en) * | 2001-08-27 | 2004-06-02 | Koninklijke Philips Electronics N.V. | Processing module for a computer system device |
US20030210349A1 (en) * | 2002-05-10 | 2003-11-13 | Crabb Michael Evan | Deinterlacing of mixed progressive and non-progressive sequences |
KR100538217B1 (ko) * | 2002-06-19 | 2005-12-21 | 삼성전자주식회사 | 모니터 제어 방법 및 장치 |
US20040111435A1 (en) * | 2002-12-06 | 2004-06-10 | Franz Herbert | System for selecting and creating composition formulations |
KR100835593B1 (ko) * | 2003-05-31 | 2008-06-09 | 삼성전자주식회사 | 디스플레이장치 및 그 표시상태 제어방법 |
US7605829B2 (en) | 2003-07-26 | 2009-10-20 | Lg Electronics Inc. | Apparatus and method for controlling brightness level of display |
US7075552B2 (en) * | 2003-08-25 | 2006-07-11 | Integrated Color Solutions, Inc. | System and method for display grid characterization, calibration, and verification |
US6937249B2 (en) * | 2003-11-07 | 2005-08-30 | Integrated Color Solutions, Inc. | System and method for display device characterization, calibration, and verification |
JP2009122311A (ja) * | 2007-11-14 | 2009-06-04 | Seiko Epson Corp | 画像処理システム、表示装置および画像処理方法 |
KR20110063954A (ko) * | 2009-12-07 | 2011-06-15 | 삼성전자주식회사 | 디스플레이 장치 및 디스플레이 장치의 제어 방법 |
US11053369B2 (en) | 2012-08-10 | 2021-07-06 | Aspen Aerogels, Inc. | Segmented flexible gel composites and rigid panels manufactured therefrom |
US20230259267A1 (en) * | 2022-02-11 | 2023-08-17 | Dell Products, L.P. | System and method for display on-screen display (osd) navigation by keyboard and mouse |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3493674A (en) * | 1965-05-28 | 1970-02-03 | Rca Corp | Television message system for transmitting auxiliary information during the vertical blanking interval of each television field |
DE1960493A1 (de) * | 1968-12-03 | 1970-08-27 | Compteurs Comp D | Verfahren und Vorrichtung zur Fernsteuerung und Fernmessung |
US4112445A (en) * | 1974-07-15 | 1978-09-05 | U.S. Philips Corporation | Television player with an identification signal adding device |
JPS6267974A (ja) * | 1985-09-19 | 1987-03-27 | Victor Co Of Japan Ltd | テレビジヨンカメラの制御信号伝送方式 |
US5140420A (en) * | 1990-10-05 | 1992-08-18 | General Electric Company | Information in vertical blanking interval of video sync signal |
DE4305026A1 (en) * | 1992-02-20 | 1993-08-26 | Hitachi Ltd | Workstation display unit with input device - has display modified by circuit generating control signals that are added in to modify video and deflection control signals |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3722169C2 (de) * | 1987-07-04 | 1997-06-05 | Thomson Brandt Gmbh | Verfahren und Vorrichtung zur Durchführung des Verfahrens zur Anpassung eines Mehrbetriebsarten-Monitors an einen Personal Computer |
US4991023A (en) * | 1989-05-22 | 1991-02-05 | Hewlett-Packard Company | Microprocessor controlled universal video monitor |
US5258828A (en) * | 1989-11-13 | 1993-11-02 | Hitachi, Ltd. | Color CRT drive apparatus having automatic white balance adjusting circuit and CRT display |
US5185603A (en) * | 1990-07-13 | 1993-02-09 | Medin David L | Apparatus for synchronizing computer and video images to be simultaneously displayed on a monitor and method for performing same |
-
1993
- 1993-09-28 BE BE9301013A patent/BE1007553A4/nl not_active IP Right Cessation
- 1993-10-27 TW TW082108953A patent/TW231392B/zh active
-
1994
- 1994-09-21 EP EP94202711A patent/EP0645750B1/en not_active Expired - Lifetime
- 1994-09-21 DE DE69422360T patent/DE69422360T2/de not_active Expired - Fee Related
- 1994-09-21 SG SG1996008825A patent/SG55173A1/en unknown
- 1994-09-27 JP JP6231765A patent/JPH07168548A/ja active Pending
- 1994-09-28 KR KR1019940024423A patent/KR100348671B1/ko not_active IP Right Cessation
-
1996
- 1996-06-20 US US08/667,285 patent/US5654743A/en not_active Expired - Fee Related
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3493674A (en) * | 1965-05-28 | 1970-02-03 | Rca Corp | Television message system for transmitting auxiliary information during the vertical blanking interval of each television field |
DE1960493A1 (de) * | 1968-12-03 | 1970-08-27 | Compteurs Comp D | Verfahren und Vorrichtung zur Fernsteuerung und Fernmessung |
US4112445A (en) * | 1974-07-15 | 1978-09-05 | U.S. Philips Corporation | Television player with an identification signal adding device |
JPS6267974A (ja) * | 1985-09-19 | 1987-03-27 | Victor Co Of Japan Ltd | テレビジヨンカメラの制御信号伝送方式 |
US5140420A (en) * | 1990-10-05 | 1992-08-18 | General Electric Company | Information in vertical blanking interval of video sync signal |
DE4305026A1 (en) * | 1992-02-20 | 1993-08-26 | Hitachi Ltd | Workstation display unit with input device - has display modified by circuit generating control signals that are added in to modify video and deflection control signals |
Non-Patent Citations (2)
Title |
---|
PATENT ABSTRACTS OF JAPAN vol. 11, no. 257 (E - 534) 20 August 1987 (1987-08-20) * |
S.DINSEL: "Übertragung eines zweiten Tonkanals beim Fernsehen", RUNDFUNKTECHNISCHE MITTEILUNGEN, vol. 11, no. 2, 1967, NORDERSTEDT DE, pages 108 - 113 * |
Also Published As
Publication number | Publication date |
---|---|
KR950010575A (ko) | 1995-04-28 |
EP0645750A1 (en) | 1995-03-29 |
JPH07168548A (ja) | 1995-07-04 |
EP0645750B1 (en) | 1999-12-29 |
TW231392B (en) | 1994-10-01 |
US5654743A (en) | 1997-08-05 |
DE69422360T2 (de) | 2000-07-27 |
SG55173A1 (en) | 2000-03-21 |
KR100348671B1 (ko) | 2002-11-14 |
DE69422360D1 (de) | 2000-02-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
BE1007553A4 (nl) | Beeldweergeefinrichting. | |
US7292207B1 (en) | Computing blending functions for the tiling of overlapped video projectors | |
TW536913B (en) | Blending text and graphics for display on televisions | |
US6256027B1 (en) | On-screen display menu implementing device and method for video display appliance | |
US5917461A (en) | Video adapter and digital image display apparatus | |
US6664970B1 (en) | Display apparatus capable of on-screen display | |
EP0240970A2 (en) | Digital video generator | |
US6597411B1 (en) | Method and apparatus for avoiding moire in digitally resized images | |
US20060176311A1 (en) | Image display device and image display method | |
JPH0823460A (ja) | ダイナミックガンマ補正回路 | |
KR100268149B1 (ko) | 와이드(Wide) 디스플레이 모니터에서의 화면 사이즈 제어 방법 | |
US6195087B1 (en) | Method and device for preventing the jumping phenomenon of an OSD display region on a monitor screen | |
CN114927104A (zh) | 显示画面的方法、装置、存储介质及电子设备 | |
FI91197B (fi) | Menetelmä videonäyttölaitteella näytettävän kuvan paikan ja/tai koon säätämiseksi sekä menetelmä videonäyttölaitteen synkronoimiseksi videosignaaliin | |
JPH04286492A (ja) | テレビジョン受像機 | |
JP2000181407A (ja) | 液晶表示装置 | |
JPH08320679A (ja) | 表示装置 | |
KR100308044B1 (ko) | 자동 영상 이득 조절 방법 및 장치 | |
KR100469265B1 (ko) | Lcd 프로젝터의 키스톤 보정장치 및 방법 | |
JPS63214791A (ja) | マルチスキヤンcrtデイスプレイ装置の制御装置 | |
US20050248557A1 (en) | Picture signal processing device, display device, receiver, and display method | |
KR100218446B1 (ko) | 텔레비젼수상기/피씨겸용 온스크린 처리회로 | |
KR0124374B1 (ko) | 주화면 크기에 관계없이 부화면 신호를 일정화면비로 디스플레이하는 방법 및 그 장치 | |
JPS612477A (ja) | 多画面表示テレビジヨン受信機 | |
KR100252527B1 (ko) | 영상표시기기의 휘도 균일성 보상장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
RE | Patent lapsed |
Owner name: PHILIPS ELECTRONICS N.V. Effective date: 19950930 |