WO2014017228A1 - モジュール - Google Patents
モジュール Download PDFInfo
- Publication number
- WO2014017228A1 WO2014017228A1 PCT/JP2013/066790 JP2013066790W WO2014017228A1 WO 2014017228 A1 WO2014017228 A1 WO 2014017228A1 JP 2013066790 W JP2013066790 W JP 2013066790W WO 2014017228 A1 WO2014017228 A1 WO 2014017228A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- semiconductor substrate
- main surface
- component
- module
- substrate
- Prior art date
Links
- 239000000758 substrate Substances 0.000 claims abstract description 249
- 239000004065 semiconductor Substances 0.000 claims abstract description 158
- 229920005989 resin Polymers 0.000 claims description 115
- 239000011347 resin Substances 0.000 claims description 115
- 239000000919 ceramic Substances 0.000 claims description 12
- 239000010410 layer Substances 0.000 description 159
- 239000002184 metal Substances 0.000 description 32
- 229910052751 metal Inorganic materials 0.000 description 32
- 229910000679 solder Inorganic materials 0.000 description 25
- 238000000034 method Methods 0.000 description 13
- 238000000227 grinding Methods 0.000 description 11
- 238000005498 polishing Methods 0.000 description 11
- 239000004020 conductor Substances 0.000 description 10
- 230000005855 radiation Effects 0.000 description 7
- 238000004891 communication Methods 0.000 description 6
- 238000007747 plating Methods 0.000 description 6
- 239000003822 epoxy resin Substances 0.000 description 5
- 230000017525 heat dissipation Effects 0.000 description 5
- 229920000647 polyepoxide Polymers 0.000 description 5
- 229910052802 copper Inorganic materials 0.000 description 4
- 239000011521 glass Substances 0.000 description 4
- 238000004519 manufacturing process Methods 0.000 description 4
- 239000000463 material Substances 0.000 description 4
- 229910052709 silver Inorganic materials 0.000 description 4
- 239000006061 abrasive grain Substances 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 230000003746 surface roughness Effects 0.000 description 3
- 229920000106 Liquid crystal polymer Polymers 0.000 description 2
- 239000004977 Liquid-crystal polymers (LCPs) Substances 0.000 description 2
- 230000008859 change Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 238000000465 moulding Methods 0.000 description 2
- 230000003071 parasitic effect Effects 0.000 description 2
- 238000002360 preparation method Methods 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 238000012545 processing Methods 0.000 description 2
- 230000004913 activation Effects 0.000 description 1
- 239000000853 adhesive Substances 0.000 description 1
- 230000001070 adhesive effect Effects 0.000 description 1
- PNEYBMLMFCGWSK-UHFFFAOYSA-N aluminium oxide Inorganic materials [O-2].[O-2].[O-2].[Al+3].[Al+3] PNEYBMLMFCGWSK-UHFFFAOYSA-N 0.000 description 1
- 239000011230 binding agent Substances 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 229910010293 ceramic material Inorganic materials 0.000 description 1
- 238000000748 compression moulding Methods 0.000 description 1
- 230000008602 contraction Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000008570 general process Effects 0.000 description 1
- 239000011229 interlayer Substances 0.000 description 1
- 238000010030 laminating Methods 0.000 description 1
- 239000011812 mixed powder Substances 0.000 description 1
- 239000002245 particle Substances 0.000 description 1
- 238000000206 photolithography Methods 0.000 description 1
- 238000007639 printing Methods 0.000 description 1
- 238000005488 sandblasting Methods 0.000 description 1
- 238000007650 screen-printing Methods 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 239000002356 single layer Substances 0.000 description 1
- 239000002002 slurry Substances 0.000 description 1
- 239000002904 solvent Substances 0.000 description 1
- 238000001721 transfer moulding Methods 0.000 description 1
- 238000007740 vapor deposition Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of semiconductor or other solid state devices
- H01L25/16—Assemblies consisting of a plurality of semiconductor or other solid state devices the devices being of types provided for in two or more different subclasses of H10B, H10D, H10F, H10H, H10K or H10N, e.g. forming hybrid circuits
- H01L25/165—Containers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of semiconductor or other solid state devices
- H01L25/16—Assemblies consisting of a plurality of semiconductor or other solid state devices the devices being of types provided for in two or more different subclasses of H10B, H10D, H10F, H10H, H10K or H10N, e.g. forming hybrid circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3135—Double encapsulation or coating and encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49811—Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49838—Geometry or layout
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L24/17—Structure, shape, material or disposition of the bump connectors after the connecting process of a plurality of bump connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/91—Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L24/80 - H01L24/90
- H01L24/92—Specific sequence of method steps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of semiconductor or other solid state devices
- H01L25/03—Assemblies consisting of a plurality of semiconductor or other solid state devices all the devices being of a type provided for in a single subclass of subclasses H10B, H10F, H10H, H10K or H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of semiconductor or other solid state devices all the devices being of a type provided for in a single subclass of subclasses H10B, H10F, H10H, H10K or H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/065—Assemblies consisting of a plurality of semiconductor or other solid state devices all the devices being of a type provided for in a single subclass of subclasses H10B, H10F, H10H, H10K or H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H10D89/00
- H01L25/0652—Assemblies consisting of a plurality of semiconductor or other solid state devices all the devices being of a type provided for in a single subclass of subclasses H10B, H10F, H10H, H10K or H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H10D89/00 the devices being arranged next and on each other, i.e. mixed assemblies
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/0401—Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/04026—Bonding areas specifically adapted for layer connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/05599—Material
- H01L2224/056—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/06—Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
- H01L2224/061—Disposition
- H01L2224/0618—Disposition being disposed on at least two different sides of the body, e.g. dual array
- H01L2224/06181—On opposite sides of the body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13099—Material
- H01L2224/131—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16113—Disposition the whole bump connector protruding from the surface
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/16227—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/16238—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bonding area protruding from the surface of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L2224/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
- H01L2224/29001—Core members of the layer connector
- H01L2224/29099—Material
- H01L2224/291—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32225—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32225—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/32227—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the layer connector connecting to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73253—Bump and layer connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/91—Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
- H01L2224/92—Specific sequence of method steps
- H01L2224/922—Connecting different surfaces of the semiconductor or solid-state body with connectors of different types
- H01L2224/9222—Sequential connecting processes
- H01L2224/92222—Sequential connecting processes the first connecting process involving a bump connector
- H01L2224/92225—Sequential connecting processes the first connecting process involving a bump connector the second connecting process involving a layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3121—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
- H01L23/3128—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/50—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor for integrated circuit devices, e.g. power bus, number of leads
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L24/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L24/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L24/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/73—Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/12—Passive devices, e.g. 2 terminal devices
- H01L2924/1204—Optical Diode
- H01L2924/12042—LASER
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1532—Connection portion the connection portion being formed on the die mounting surface of the substrate
- H01L2924/15321—Connection portion the connection portion being formed on the die mounting surface of the substrate being a ball array, e.g. BGA
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
- H01L2924/1815—Shape
- H01L2924/1816—Exposing the passive side of the semiconductor or solid-state body
- H01L2924/18161—Exposing the passive side of the semiconductor or solid-state body of a flip chip
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/191—Disposition
- H01L2924/19101—Disposition of discrete passive components
- H01L2924/19106—Disposition of discrete passive components in a mirrored arrangement on two different side of a common die mounting substrate
Definitions
- the present invention relates to a module in which components are mounted on both main surfaces of a wiring board.
- a columnar connection terminal 502 (electrode post) for external connection has been erected like a conventional module 500 shown in FIG.
- a semiconductor substrate 503 covered with a resin layer 504 is mounted face down on one main surface of a wiring substrate 501 and electrically connected to a connection terminal 502.
- Such a module 500 is formed as follows, for example. That is, after the semiconductor substrate 503 is face-down mounted on one main surface of the wiring substrate 501 on which the connection terminals 502 are erected, the connection terminal 502 and the semiconductor substrate 503 are covered on one main surface of the wiring substrate 501.
- the resin layer 504 is formed by filling the resin.
- the module 500 is completed by polishing or grinding the upper surface of the resin layer 504 so that the upper end surface of the connection terminal 502 and the back surface of the semiconductor substrate 503 are exposed.
- JP 2002-343904 (see paragraph 0013, FIG. 1, etc.)
- the present invention has been made in view of the above-described problems, and has as its first object to provide a module with a reduced height while increasing the component mounting density and achieving higher functionality.
- a second object is to provide a technique capable of suppressing the influence of unnecessary radiation from a semiconductor substrate mounted on a module.
- a module of the present invention is provided on one main surface of the wiring board in a module in which components are mounted on both main surfaces of the wiring board.
- the first component layer is formed by face-down mounting only the semiconductor substrate as the component, and is provided on the other main surface of the wiring substrate, and a plurality of the components are mounted on the other main surface.
- a second component layer wherein the thickness of the first component layer is smaller than the thickness of the second component layer.
- the component mounting density is increased by mounting the components on both main surfaces of the wiring board, thereby increasing the functionality of the module.
- the thickness of the first component layer provided on one main surface of the wiring board formed by face-down mounting only the semiconductor substrate as a component on the one main surface is the other main surface of the wiring board. Formed by mounting a plurality of components on the other main surface and formed thinner than the thickness of the second component layer provided on the other main surface.
- the electrical characteristics of the semiconductor substrate do not change greatly, so that a predetermined electric circuit formed on the front side
- the semiconductor substrate can be thinned by polishing or grinding the back surface side of the semiconductor substrate so as not to be damaged. Therefore, the first component layer provided on one main surface of the wiring board is formed by face-down mounting only the semiconductor substrate as a component, so that the back surface side of the semiconductor substrate of the first component layer is polished or The thickness of the first component layer can be made thinner than the thickness of the second component layer by grinding and thinning the semiconductor substrate.
- the semiconductor substrate is formed by face-down mounting on one main surface of the wiring board.
- the thickness of the first component layer thus formed is made thinner than the thickness of the second component layer formed by mounting a plurality of components on the other main surface of the wiring board, thereby increasing the component mounting density.
- the thickness of the first component layer may be thinner than the height of the component having the lowest height from the other main surface among the components mounted on the other main surface side of the wiring board.
- the thickness of a 1st component layer is formed thinner than the height of the component with the lowest height from this other main surface among each component mounted in the other main surface side of a wiring board. Therefore, the height of the module can be reduced more effectively.
- the module of the present invention is characterized in that the first component layer is provided on the one main surface of the wiring board so that the first component layer is mounted on the one main surface.
- a plurality of columnar connection terminals for external connection electrically connected to the substrate are provided, and the plurality of connection terminals include a ground terminal.
- the first component layer is provided with a plurality of external connection units which are erected on one main surface of the wiring board and electrically connected to the semiconductor substrate mounted on the one main surface.
- the plurality of connection terminals include terminals for grounding, and the first component layer is formed thinner than the second component layer, so that each connection terminal for external connection Compared with the case where is provided in the second component layer, each connection terminal is formed shorter.
- the plurality of external connection terminals including the ground terminal are formed short, the parasitic inductance of each connection terminal is reduced, so that the external connection when the module is mounted on an external mother board or the like is reduced.
- the electrical connection between the ground electrode and the semiconductor substrate can be strengthened.
- the semiconductor substrate provided in the first component layer formed thinly is disposed between the mother board and the wiring board of the module, and both boards are provided. Since it is disposed close to the ground electrode, unnecessary radiation from the semiconductor substrate is easily absorbed by the ground electrodes of the mother substrate and the wiring substrate, and the influence of unnecessary radiation from the semiconductor substrate mounted on the module can be suppressed.
- the area in plan view of the semiconductor substrate mounted on one main surface of the wiring board is the largest compared to the area in plan view of the other components. Try to make it bigger.
- the 1st component layer provided in the one main surface of the wiring board is formed thinner than the 2nd component layer provided in the other main surface, the 1st component formed thinly Since the area of the semiconductor substrate provided in the component layer in plan view is the largest compared to the area of other components in plan view, it is possible to prevent the module from warping due to warping of the wiring board. it can.
- the first component layer is a first resin provided on the one main surface so as to cover a side surface of the semiconductor substrate so that a back surface of the semiconductor substrate on one main surface side of the wiring substrate is exposed.
- the second component layer includes a second resin layer provided on the other main surface so as to cover each component on the other main surface side of the wiring board, and the first resin layer
- the linear expansion coefficient of the resin forming the resin is larger than the linear expansion coefficient of the resin forming the second resin layer.
- the first resin layer included in the first component layer is formed thinner than the second resin layer included in the second component layer.
- the resin having a larger linear expansion coefficient than the resin forming the second resin layer the shrinkage force of the thin first resin layer and the shrinkage force of the thick second resin layer are reduced. Since the difference from the size can be reduced, the module can be prevented from warping due to the shrinkage of the resin.
- a predetermined electric circuit is formed on the surface of the semiconductor substrate facing the one main surface of the wiring board, and each component on the other main surface side of the wiring board includes a ceramic multilayer chip component. It is good to have.
- each component on the other main surface side of the wiring board includes a ceramic multilayer chip component that cannot be thinned by polishing or grinding, and the thickness of the second component layer is set to the chip. Although it cannot be formed thinner than the height of the component, the thickness of the first component layer formed by mounting only the semiconductor substrate as the component is made thinner than the thickness of the second component layer. A practical module can be provided.
- the thickness of the first component layer formed by face-down mounting only the semiconductor substrate on one main surface of the wiring substrate is such that a plurality of components are mounted on the other main surface of the wiring substrate.
- FIG. 2 is a diagram showing a method of manufacturing a module included in the module mounting apparatus of FIG. 1, wherein (a) to (e) show different states. It is a principal part enlarged view which shows an example of a connection terminal. It is a principal part enlarged view which shows the other example of a connection terminal. It is a figure which shows the modification of a module. It is sectional drawing of the conventional module.
- FIG. 1 is a view showing a module mounting apparatus provided with a module according to the present invention
- FIG. 2 is a view showing a method for manufacturing a module provided in the module mounting apparatus shown in FIG. Show different states.
- FIG. 3 is an enlarged view of a main part showing an example of the connection terminal.
- the module mounting device 1 includes a mother board 2, a module 100 mounted on the mother board 2, and an underlayer formed of a resin to protect a connection portion between the mother board 2 and the module 100. It is provided with a fill resin layer 3 and is mounted on an information communication terminal such as a mobile phone or a portable information terminal.
- the mother substrate 2 is provided with a wiring pattern (not shown) including a ground electrode for grounding, and the wiring pattern is connected to the mounting electrode 2b formed on the mounting surface 2a of the mother substrate 2 via conductors ( (Not shown) or the like.
- the mother substrate 2 is formed of a general substrate forming material such as a resin material such as a glass epoxy resin or a liquid crystal polymer, or a ceramic material.
- the wiring pattern and the via conductor are formed of a conductive material such as Ag, Cu, or Au, and various electric circuits are formed in the mother board 2 by connecting the wiring pattern with the via conductor or the like. Also good.
- the module 100 is mounted by connecting the metal film 109 formed on the front end surface of the connection terminal 106 for external connection and the back surface of the semiconductor substrate 104 to the mounting electrode 2b of the mother substrate 2 using solder H. It is mounted on the surface 2a.
- the metal film 109 formed on the back surface of the semiconductor substrate 104 is connected to the mounting electrode 2b connected to the electrode provided on the mother substrate 2 by solder H.
- the underfill resin layer 3 is formed by, for example, filling an epoxy resin in a gap between the module 100 mounted on the mounting surface 2a of the mother substrate 2 and the mother substrate 2.
- the module 2 has a Bluetooth (registered trademark) module, a wireless LAN module, an antenna switch module, and the like by mounting components such as the semiconductor substrate 104 and the ceramic multilayer chip component 105 on both main surfaces 101a and 101b of the wiring substrate 101.
- the wiring board 101 is provided on one main surface 101a of the wiring board 101, and only the semiconductor substrate 104 is face-downed as a component on the one main surface 101a.
- the wiring substrate 101 is configured by a general substrate such as a resin substrate such as a glass epoxy resin or a liquid crystal polymer, a ceramic (LTCC) substrate, or a glass substrate. Depending on the purpose of use of the module 100, the wiring substrate 101 is It may be formed on either a single layer substrate or a multilayer substrate. A plurality of mounting electrodes 101c for mounting components and the like are formed on both main surfaces 101a and 101b of the wiring board 101, and each mounting electrode 101c is formed inside the wiring board 101 with Ag or Cu. And a wiring pattern (not shown) provided with a conductive material such as Au and including a ground electrode and the like and electrically connected via a via conductor (not shown) and the like.
- a conductive material such as Au and including a ground electrode and the like and electrically connected via a via conductor (not shown) and the like.
- the wiring board 101 is formed of an LTCC (Low Temperature Co-fired Ceramics) multilayer board
- the wiring board 101 is formed as follows. That is, first, a ceramic green sheet is prepared in which a slurry in which a mixed powder such as alumina and glass is mixed with an organic binder and a solvent is formed into a sheet shape. Next, via holes formed by laser processing or the like are filled in a predetermined position of this ceramic green sheet with a conductor paste containing Ag, Cu, etc., via conductors for interlayer connection are formed, and printing using the conductor paste As a result, various wiring patterns are formed. Then, the ceramic laminate formed by laminating and pressure-bonding the ceramic green sheets is fired at a low temperature of about 1000 ° C. at a so-called low temperature, thereby forming the wiring substrate 101.
- LTCC Low Temperature Co-fired Ceramics
- the first component layer 102 is formed by standing a plurality of rod-like metal members such as Cu on one main surface 101a of the wiring substrate 101, and is electrically connected to the semiconductor substrate 104 mounted on the one main surface 101a.
- a plurality of columnar connection terminals 106 for external connection connected to each other, and at least one of the connection terminals 106 is formed as a ground terminal.
- the semiconductor substrate 104 included in the first component layer 102 has a predetermined electric circuit (not shown) formed on the surface facing the one main surface 101a of the wiring substrate 101, so that an RF signal and a baseband signal are transmitted.
- a system IC to be processed is configured.
- the semiconductor substrate 104 has a bare chip structure or a wafer level-chip size package (WL-CSP) structure in which a semiconductor wafer such as Si is cut out, and is mounted face-down on one main surface 101 a of the wiring substrate 101. .
- WL-CSP wafer level-chip size package
- the first component layer 102 has an epoxy resin or the like on the one main surface 101a so that the back surface of the semiconductor substrate 104 mounted on the one main surface 101a of the wiring substrate 101 and the tip surface of the connection terminal 106 are exposed.
- the first resin layer 107 provided on the one main surface 101a is provided so as to cover the side surfaces of the semiconductor substrate 104 and the connection terminal 106 by being filled with a general molding resin.
- the first resin layer 107 has the semiconductor substrate 104 and the connection terminal 106 so that the end on the back surface side of the semiconductor substrate 104 and the tip of the connection terminal 106 are exposed. It is formed by covering a part of each side surface. That is, the first resin layer 107 is formed so that the end portion on the back surface side of the semiconductor substrate 104 and the tip portion of the connection terminal 106 protrude from the surface of the first resin layer 107, respectively.
- the contact portion of the surface of the first resin layer 107 with the side surface of the semiconductor substrate 104 is the back surface of the semiconductor substrate 104 on the side surface of the semiconductor substrate 104 as shown in a region A surrounded by a dotted line in FIG. It is formed in a fillet shape that spreads from the edge on the side toward the first resin layer 107. Further, the corner of the semiconductor substrate 104 protruding from the surface of the first resin layer 107 is chamfered (not shown).
- a metal film 109 is formed on the back surface of the semiconductor substrate 104 exposed from the first resin layer 107 and the front end surface of the connection terminal 106 by performing Ni / Au plating.
- the height from the one main surface 101a of each of the semiconductor substrate 104 and the connection terminal 106 when mounted on the one main surface 101a of the wiring substrate 101 is the same height. It is formed in Ha (the thickness of the first component layer 102).
- the second component layer 103 is provided on the other main surface 101b so as to cover each chip component 105 by filling the other main surface 101b of the wiring board 101 with a resin for general molding such as epoxy resin.
- the second resin layer 108 is provided.
- Each chip component 105 including a chip capacitor, a chip inductor, a chip resistor, and the like is mounted on the other main surface 101b of the wiring board 101 by a general surface mounting technique using solder H.
- the second resin layer 108 is provided so as to cover each chip component 105 mounted on the other main surface 101b of the wiring substrate 101, the thickness of the second resin layer 108 is the first thickness.
- the thickness of the second component layer 103 is set.
- the second component layer 103 has a plurality of different heights from the other main surface 101 b when mounted on the other main surface 101 b of the wiring board 101.
- a chip part 105 is included.
- the thickness Ha of the first component layer 102 is the height Hb of the chip component 105 having the lowest height from the other main surface 101b among the chip components 105 mounted on the other main surface 101b of the wiring board 101.
- the area in plan view of the semiconductor substrate 104 mounted on the one main surface 101a of the wiring board 101 is each chip component. It is formed so as to be the largest as compared with the area in the plan view of 105.
- the first component layer 102 provided on the one main surface 101a of the wiring board 101 is formed thinner than the second component layer 103 provided on the other main surface 101b.
- the area in plan view of the semiconductor substrate 104 included in the first component layer 102 formed is the largest compared with the area in plan view of the other chip components 105, and the semiconductor substrate 104 is harder than resin. It is possible to suppress warpage of the module 100 due to contraction when the resin layers 107 and 108 are cured and warping of the wiring substrate 101.
- the linear expansion coefficient of the resin forming the first resin layer 107 of the first component layer 102 is greater than the linear expansion coefficient of the resin forming the second resin layer 108 of the second component layer 103. Should be larger. With this configuration, the first resin layer 107 included in the first component layer 102 is formed thinner than the second resin layer 108 included in the second component layer 103.
- the layer 107 is formed of a resin having a larger linear expansion coefficient than the resin forming the second resin layer 108, the shrinkage force when the thin first resin layer 107 is cured and the thickness Since the difference from the magnitude of the shrinkage force when the thick second resin layer 108 is cured is reduced and the force for pulling the wiring board 101 from both the main surfaces 101a and 101b can be balanced, each resin layer 107, It is possible to prevent the module 100 from warping due to shrinkage of the resin forming each of 108.
- connection terminal 106 may be formed such that the height of the connection terminal 106 from the one main surface 101a of the wiring substrate 101 is higher than the height from the one main surface 101a of the semiconductor substrate 101.
- connection terminal 106 may be formed such that the height of the semiconductor substrate 104 from the one main surface 101a of the wiring board 101 is higher than the height of the connection terminal 106 from the one main surface 101a.
- the connection terminal 106 since the distance between the back surface of the semiconductor substrate 104 and the mounting surface 2a of the mother substrate 2 when the module 100 is connected to the mother substrate 2, the heat generated from the module 100 is transferred to the mother substrate 2. Since it becomes easy to radiate heat through the formed planar ground electrode (not shown) or the like, the heat dissipation characteristics of the module 100 can be improved.
- the distance between the mother substrate 2 and the connection terminal 106 is larger than the distance between the mother substrate 2 and the semiconductor substrate 104. Therefore, a gap can be secured between the mother board 2 and the connection terminal 106, and the solder H that joins the mother board 2 and the connection terminal 106 is not pressed down, and the solder H is difficult to protrude from the joint portion. Therefore, it is possible to prevent the adjacent connection terminals 106 and the mounting electrodes 2b from being short-circuited by the molten solder H.
- Module manufacturing method Next, an example of a method for manufacturing the module 100 will be described.
- a wiring pattern for forming a ground electrode for grounding or the like is provided therein, and the mounting electrode is electrically connected to the wiring pattern via a via conductor or the like.
- a wiring board 101 provided with 101c on both main surfaces 101a and 101b is prepared (wiring board preparation step).
- the corresponding mounting electrodes 101c are connected to the semiconductor substrate 104 and the respective chips.
- the component 105 and the rod-shaped metal member forming the connection terminal 106 are surface-mounted with solder H (component mounting step).
- the semiconductor substrate 104 is flip-chip mounted face down on the mounting electrode 101c on the one main surface 101a of the wiring substrate 101, and each chip component 105 is mounted on the other main surface 101b of the wiring substrate 101 by a known surface mounting technique. Implemented.
- a first resin layer 107 that covers the semiconductor substrate 104 and the connection terminal 106 is formed by filling one main surface 101a of the wiring substrate 101 with the resin.
- Filling the main surface 101b with a resin forms a second resin layer 108 that covers each chip component 105 (resin layer forming step).
- each of the resin layers 107 and 108 is formed by filling a resin with a dispenser, or formed using a transfer molding technique or a compression molding technique, or both main surfaces 101a and 101b of the wiring board 101 are made of resin. It is formed by wrapping with a sheet.
- the semiconductor substrate 104 and the chip components 105 are embedded in the resin layers 107 and 108, respectively, by the steps shown in FIGS. 2A to 2C (wiring board preparation step to resin layer formation step). Then, a module body is prepared in which the columnar connection terminals 106 are arranged in the first resin layer 107 in a state where the columnar connection terminals 106 are erected on the one main surface 101a of the wiring board 101 (see FIG. 2C).
- the first module body is exposed so that the end of the back surface of the semiconductor substrate 104 and the end of the connection terminal 106 are exposed from the surface of the first resin layer 107.
- Part of the resin is removed by polishing or grinding the surface of the resin layer 107 (removal step).
- polishing it is preferable that a removal process is performed by the grinding using a grindstone, the lapping using a free abrasive grain, and sandblasting.
- the resin that forms the first resin layer 107 from the first component layer 102 is given priority over the back surface of the semiconductor substrate 104 and the tip surface of the connection terminal 106. Can be removed by polishing. Therefore, the first resin layer 107 covering a part of each side surface of the semiconductor substrate 104 and the connection terminal 106 is easily wired so that the end of the back surface side of the semiconductor substrate 104 and the tip of the connection terminal 106 are exposed. It can be formed on one main surface 101 a of the substrate 101.
- the corner portion of the portion protruding from the surface of the first resin layer 107 of the semiconductor substrate 104 is chamfered by the removing step, and the contact portion of the surface of the first resin layer 107 with the side surface of the semiconductor substrate 104 is
- the semiconductor substrate 104 is formed in a fillet shape that spreads from the edge on the back surface side of the semiconductor substrate 104 toward the first resin layer 107 (see region A in FIG. 1). Further, the back surface of the semiconductor substrate 104 is polished or ground, whereby irregularities are formed on the back surface of the semiconductor substrate 104.
- the back surface is preferably polished or ground so that the surface roughness Ra of the back surface of the semiconductor substrate 104 is in the range of 0.1 ⁇ m to 15 ⁇ m.
- the semiconductor substrate 104 and the connection terminal 106 are arranged together with the surface of the first resin layer 107 so that the height from the one main surface 101a of the wiring substrate 101 is the same as the semiconductor substrate.
- the end portion on the back surface side of 104 and the tip portion of the connection terminal 106 are polished or ground.
- the height Ha of the semiconductor substrate 104 and the connection terminal 106 having the highest height from the one main surface 101a of the wiring substrate 101 is the lowest from the other main surface 101b of the wiring substrate 101.
- the end of the back surface side of the semiconductor substrate 104 and the tip of the connection terminal 106 are polished or ground so as to be lower than the height Hb of the chip component 105.
- a general process such as plating, screen printing, or vapor deposition is applied to the back surface of the semiconductor substrate 104 exposed from the surface of the first resin layer 107 and the tip surface of the connection terminal 106.
- the module 100 is completed by forming the metal film 109 by a technique (metal film forming step).
- metal film forming step For example, when the metal film 109 is formed by plating, an Ni layer is first formed on the back surface of the semiconductor substrate 104 and the front end surface of the connection terminal 106, and an Au layer is formed on the formed Ni layer. Thereby, the metal film 109 is formed.
- the metal film 109 on the back surface of the semiconductor substrate 104 does not need to be formed on the entire back surface of the semiconductor substrate 104, and may be formed on at least a part thereof. Further, the unevenness on the back surface of the semiconductor substrate 104 is not necessarily formed. However, when the unevenness is formed on the back surface of the semiconductor substrate 104, the metal film 109 is formed on the back surface on which the unevenness is formed. Since the unevenness is also formed on the metal film 109, the surface area of the metal film 109 having high thermal conductivity can be increased.
- the module 100 manufactured in this way is arranged so that the one main surface 101a of the wiring substrate 101 faces the mounting surface 2a of the mother substrate 2, and the back surface of the semiconductor substrate 104 and the front end surface of the connection terminal 106
- the module mounting device 1 is manufactured by connecting the metal film 109 formed on the mounting surface 2 and the mounting electrode 2b formed on the mounting surface 2a of the mother board 2 with solder H.
- the heights of the semiconductor substrate 104 and the connection terminal 106 from the one main surface 101a of the wiring substrate 101 do not necessarily have to be the same, and the end on the back surface side of the semiconductor substrate 104 is different so that the respective heights are different.
- the tip of the connection terminal 106 may be polished or ground.
- the height from the one main surface 101a of the semiconductor substrate 104 and the connection terminal 106 can be adjusted by adjusting the particle size, material, and the like of the loose abrasive grains used for polishing.
- the component mounting density is increased by mounting components such as the semiconductor substrate 104 and the chip component 105 on both the main surfaces 101a and 101b of the wiring substrate 101, and the module 100 High functionality has been achieved.
- the thickness Ha of the first component layer 102 formed on the one main surface 101a is formed by mounting only the semiconductor substrate 104 as a component on one main surface 101a of the wiring substrate 101, and is provided on the one main surface 101a. It is formed by mounting a plurality of chip components 105 on the other main surface 101b of the wiring board 101, and is formed thinner than the thickness of the second component layer 103 provided on the other main surface 101b.
- a predetermined electric circuit is formed on the front surface side of the semiconductor substrate 104 face-down mounted on the one main surface 101a of the wiring substrate 101, and even if the back surface side of the semiconductor substrate 104 is polished or ground, the semiconductor substrate 104 Since the electrical characteristics do not change greatly, the semiconductor substrate 104 is thinned by polishing or grinding the back surface side of the semiconductor substrate 104 so that the electric circuit formed on the front surface side of the semiconductor substrate 104 is not damaged. Can do. Therefore, the first component layer 102 provided on the one main surface 101a of the wiring substrate 101 is formed by face-down mounting only the semiconductor substrate 104 as a component. Therefore, the semiconductor substrate 104 of the first component layer 102 is formed. The thickness of the first component layer 102 can be made thinner than the thickness of the second component layer 103 by polishing or grinding the back surface of the semiconductor substrate 104 to make the semiconductor substrate 104 thinner.
- the semiconductor substrate 104 and the chip component 105 are mounted on the two main surfaces 101a and 101b of the wiring substrate 101, respectively, the semiconductor substrate 104 is improved in function. Only the thickness Ha of the first component layer 102 formed by face-down mounting on the one main surface 101a of the wiring board 101, and a plurality of chip components 105 mounted on the other main surface 101b of the wiring board 101. By forming the second component layer 103 thinner than the formed second component layer 103, it is possible to increase the component mounting density and increase the functionality, and to provide the module 100 with a reduced height.
- the thickness Ha of the first component layer 102 is the height of the chip component 105 having the lowest height from the other main surface 101b among the chip components 105 mounted on the other main surface 101b side of the wiring board 101. Since it is formed thinner than Hb, the module 100 can be reduced in height more effectively.
- the first component layer 102 has a plurality of columnar shapes for external connection that are erected on one main surface 101a of the wiring substrate 101 and electrically connected to the semiconductor substrate 104 mounted on the one main surface 101a.
- the connection terminals 106 are provided, the plurality of connection terminals 106 include terminals for grounding, and the first component layer 102 is formed thinner than the second component layer 103. Compared with the case where the connection terminal 106 is provided in the second component layer 103, each connection terminal 106 is formed shorter.
- the plurality of external connection terminals 106 including the ground terminal are formed short, the parasitic inductance of each connection terminal 106 is reduced, so that the module 100 is mounted on the external mother board 2 or the like.
- the electrical connection between the ground electrode and the semiconductor substrate 104 can be strengthened.
- the semiconductor substrate 104 included in the first component layer 102 formed thin is disposed between the mother board 2 and the wiring board 101 of the module 100. Since the two substrates 2 and 101 are disposed close to the ground electrodes, unnecessary radiation from the semiconductor substrate 104 is easily absorbed by the ground electrodes of the mother substrate 2 and the wiring substrate 101, and the semiconductor substrate 104 mounted on the module 100.
- the metal film 109 on the back surface of the semiconductor substrate 104 is connected to the mounting electrode 2b of the mother substrate 2 by the solder H and is connected to the ground electrode, so that it is caused by unnecessary radiation from the semiconductor substrate 104.
- the influence can be suppressed more effectively.
- each ceramic multilayer chip component 105 on the other main surface 101b side of the wiring substrate 101 cannot be thinned by polishing or grinding, so that the thickness of the second component layer 103 is reduced to the chip component.
- the thickness of the first component layer 102 formed by mounting only the semiconductor substrate 104 as a component can be made thinner than the thickness of the second component layer 103, it cannot be formed thinner than the height of 105.
- a practical module 100 with a reduced height can be provided.
- connection terminal 106 for external connection is formed by mounting the rod-shaped metal member on the one main surface 101a of the wiring board 101 with the solder H. Therefore, by adjusting the amount of solder H to be mounted on the mounting electrode 101c on the one main surface 101a, the solder H melted when the connection terminal 106 is mounted on the mounting electrode 101c wets the side surface of the connection terminal 106. Thus, as shown in FIG. 3, the solder H covering the side surface of the connection terminal 106 may be exposed from the surface of the first resin layer 107. In this way, the area in plan view of the connection terminal 106 for external connection can be increased, and the mounting strength between the module 100 using the solder H and the mother board 2 can be improved.
- the semiconductor substrate 104 and the end of the connection terminal 106 are exposed to protrude from the surface of the first resin layer 107 so as to be exposed. Since the first resin layer 107 that covers part of the side surfaces of the substrate 104 and the connection terminal 106 is formed, the back surface of the semiconductor substrate 104 having higher thermal conductivity than the resin that forms the first resin layer 107. Since the surface area of the exposed portion from the surface of the first resin layer 107 at the front end portion of the connection terminal 106 formed of a metal having higher thermal conductivity than the end portion on the side and the resin increases, Improvements can be made.
- the module 100 is a mother substrate compared to a module in which the semiconductor substrate 104 is coated with resin. 2, since the distance between the back surface of the semiconductor substrate 104 and the ground electrode provided on the mother substrate 2 is short, the heat generated by the module 100 is easily radiated through the ground electrode. 100 heat dissipation characteristics are improved. Furthermore, in the above-described embodiment, the metal film 109 on the back surface of the semiconductor substrate 104 is connected to the mounting electrode 2b of the mother substrate 2 by the solder H and is connected to the ground electrode. Heat can be effectively radiated through the ground electrode.
- the module 100 is formed by protruding the front end portion of the connection terminal 106 from the surface of the first resin layer 107, the connection terminal 106 and the mounting electrode 2b of the mother board 2 are easily contacted.
- the connectivity between the terminal 106 and the mother board 2 can be improved.
- the molten solder H is applied to the side surface of the tip of the connection terminal 106 as shown in FIG. Since it is cured in a fillet shape in the wet state, the connection strength between the module 100 and the mother board 2 connected by the solder H can be improved.
- the module 100 is formed by projecting the end of the back surface side of the semiconductor substrate 104 and the tip of the connection terminal 106 from the surface of the first resin layer 107, the module 100 is mounted on the mother substrate 2.
- a space sandwiched between the surface of the first resin layer 107 and the mounting surface 2 a of the mother substrate 2 is formed around the semiconductor substrate 104 and the connection terminal 106. Therefore, since the solder H melted when the module 100 is mounted on the mother board 2 remains in the space formed around the connection terminal 106 and the semiconductor substrate 104, the melted solder H adheres as in the conventional case.
- the underfill resin layer 3 is placed in a space formed by being sandwiched between the surface of the first resin layer 107 and the mounting surface 2a of the mother board 2. Since the resin to be formed can be filled and the contact area between the underfill resin layer 3 and the module 100 and the mother board 2 can be increased, the mounting strength of the module 100 with respect to the mother board 2 can be improved. .
- the contact portion of the surface of the first resin layer 107 with the side surface of the semiconductor substrate 104 spreads from the edge of the side surface of the semiconductor substrate 104 on the back surface side of the semiconductor substrate 104 toward the first resin layer 107. Since the stress applied to the contact portion between the surface of the first resin layer 107 and the semiconductor substrate 104 is dispersed by the resin formed in the fillet shape, the first resin layer 107 has Separation from the semiconductor substrate 104 can be prevented.
- the corner portion of the semiconductor substrate 104 protruding from the surface of the first resin layer 107 is chamfered by polishing or grinding, the semiconductor substrate 104 can be prevented from being cracked or chipped.
- the unevenness is formed on the back surface of the semiconductor substrate 104, the surface area of the portion exposed from the first resin layer 107 of the semiconductor substrate 104 having high thermal conductivity increases, and the heat dissipation characteristics of the module 100 are improved. Can do.
- the metal film 109 is formed on at least a part of the back surface of the semiconductor substrate 104 exposed from the first resin layer 107, the metal film 109 having higher thermal conductivity than the semiconductor substrate 104 functions as a heat sink. As a result, the heat dissipation characteristics of the module 100 are further improved.
- connection terminal 106 and the metal film 109 are used for the mother substrate 2 and the module 100. Therefore, the connection strength between the mother board 2 and the module 100 can be improved.
- the surface of the metal film 109 formed on the back surface of the semiconductor substrate 104 is uneven, the surface area of the metal film 109 is increased, so that the heat dissipation characteristics of the module 2 can be further improved. Further, when the metal film 109 is used as an electrode for connection with the mother substrate 2, the connection area with the mother substrate 2 increases, so that the connection strength between the module 100 and the mother substrate 2 can be improved. .
- the semiconductor substrate 104 can be prevented from being damaged by an external force or the like.
- a connecting terminal 106 is formed by mounting a rod-shaped metal member on the wiring board 101 with solder H.
- a semiconductor is formed on one main surface 101a of the wiring board 101.
- the connection terminal 106a Prior to mounting the substrate 104, the connection terminal 106a may be formed by plating using photolithography. With this configuration, the solder H does not wet the connection terminal 106 unlike the connection terminal 106 shown in FIG. 3, and the connection terminal 106a having a fine diameter can be formed with high accuracy. The arrangement interval can be reduced.
- via holes are formed in the first resin layer 107 with the semiconductor substrate 104 embedded by laser processing or the like, and the formed via holes are filled with a conductive paste such as Ag or Cu, or via fill plating is performed.
- the connection terminal may be formed.
- the first back surface of the semiconductor substrate 104 and the front end surface of the connection terminal 106 provided on the one main surface 101a of the wiring substrate 101 of the module 100a are exposed.
- the resin layer 107, the surface of the first resin layer 107, the back surface of the semiconductor substrate 104, and the front end surface of the connection terminal 106 may be formed in a so-called flush state.
- a plurality of semiconductor substrates 104 may be mounted on one main surface 101a of the wiring board 101, and other electronic components or semiconductor substrates other than the chip component 105 are mounted on the other main surface 101b of the wiring substrate 101 as components. May be. That is, it is sufficient that only the semiconductor substrate 104 whose back surface can be polished or ground is mounted as a component on the one main surface 101a of the wiring substrate 101, and the function according to the purpose of use by increasing the mounting density of the module 100. Any component may be mounted on the wiring board 101 as appropriate.
- connection terminals 106 formed on the one main surface 101a of the wiring board 101 is not limited to the above example, and the connection terminals 106 may be formed on the other main surface 101b of the wiring board 101. Good. Further, the connection terminal 106 is not necessarily arranged on the one main surface 101 a of the wiring substrate 101. That is, the connection terminal 106 and the semiconductor substrate 104 may be disposed on different main surfaces of the wiring substrate 101, respectively. Further, the thickness of the first component layer 102 only needs to be thinner than the thickness of the second component layer 103 (second resin layer 108), and the resin layers 107 and 108 are not necessarily provided on both sides of the wiring substrate 101. It does not need to be provided on main surfaces 101a and 101b.
- the metal film 109 is not necessarily formed on the back surface of the semiconductor substrate 104 and the front end surface of the connection terminal 106, and the metal film 109 may be formed according to the purpose of use of the module 100. Further, when the semiconductor substrate 104 and the connection terminal 106 are arranged on different main surfaces of the wiring substrate 101, the metal film 109 surrounds not only the back surface of the semiconductor substrate 104 but also the first resin layer 107. Also, the metal film 109 can function as a shield layer of the module 100. Further, the connection between the mother substrate 2 and the module 100 is not limited to the solder H. For example, the mother substrate 2 and the module 100 may be electrically connected using a conductive adhesive.
- the back surface of the semiconductor substrate 104 and the mounting surface 2a of the mother substrate 2 do not necessarily have to be soldered, and the back surface of the semiconductor substrate 104 and the mounting surface 2a of the mother substrate 2 are only in contact with each other. May be arranged. Further, the back surface of the semiconductor substrate 104 and the mounting surface 2a of the mother substrate 2 may be arranged apart from each other.
- each component on both main surfaces 101a and 101b of the wiring board 101 of the module 100 is not limited to the method using the solder H, but the mounting method using the surface activation technology using ultrasonic vibration technology or plasma.
- each component may be mounted on the wiring board 101.
- the present invention can be widely applied to modules in which components are mounted on both main surfaces of a wiring board.
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Geometry (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
- Structures For Mounting Electric Components On Printed Circuit Boards (AREA)
- Combinations Of Printed Boards (AREA)
Abstract
部品実装密度が高められて高機能化が図られると共に、低背化されたモジュールを提供する。 配線基板101の両主面101a,101bそれぞれに半導体基板104およびチップ部品105等の部品が実装されることによりモジュール100の高機能化が図られているのにも関わらず、半導体基板104のみが配線基板101の一方主面101aにフェイスダウン実装されることにより形成された第1の部品層102の厚みHaが、配線基板101の他方主面101bに複数のチップ部品105が実装されて形成された第2の部品層103の厚みよりも薄く形成されることにより、部品実装密度が高められて高機能化が図られると共に、低背化されたモジュール100を提供することができる。
Description
本発明は、配線基板の両主面それぞれに部品が実装されて成るモジュールに関する。
従来、携帯電話や携帯情報端末等の情報通信端末に搭載されるモジュールとして、図6に示す従来のモジュール500のように、外部接続用の柱状の接続端子502(電極ポスト)が立設された配線基板501の一方主面上にフェイスダウン実装されて接続端子502に電気的に接続された半導体基板503が樹脂層504に被覆されたものが知られている。このようなモジュール500は、例えば次のようにして形成される。すなわち、接続端子502が立設された配線基板501の一方主面上に半導体基板503がフェイスダウン実装された後、配線基板501の一方主面上に接続端子502および半導体基板503を被覆するように樹脂が充填されることにより樹脂層504が形成される。そして、接続端子502の上端面および半導体基板503の裏面が露出するように樹脂層504の上面が研磨または研削されることによりモジュール500が完成する。
ところで、近年、情報通信端末の小型、薄型化および高機能化が急速に進んでおり、情報通信端末に搭載されるモジュールとして、部品実装密度が高められることにより高機能化が図られると共に、高背化するのが抑制されたモジュールが要望されている。また、部品実装密度が高められてモジュールの高機能化が図られた場合に、情報通信端末に搭載されたモジュールに実装された半導体基板に形成された所定の電気回路からの不要輻射がモジュールに実装された他の部品や、情報通信端末に搭載された他のモジュールなどに影響を与えるおそれがあるため、適切な対策が求められている。
本発明は、上記した課題に鑑みてなされたものであり、部品実装密度が高められて高機能化が図られると共に、低背化されたモジュールを提供することを第1の目的とする。また、モジュールに実装された半導体基板からの不要輻射による影響を抑制することができる技術を提供することを第2の目的とする。
上記した第1の目的を達成するために、本発明のモジュールは、配線基板の両主面それぞれに部品が実装されて成るモジュールにおいて、前記配線基板の一方主面に設けられ、該一方主面に前記部品として半導体基板のみがフェイスダウン実装されて形成された第1の部品層と、前記配線基板の他方主面に設けられ、該他方主面に複数の前記部品が実装されて形成された第2の部品層とを備え、前記第1の部品層の厚みが、前記第2の部品層の厚みよりも薄く形成されていることを特徴としている。
このように構成された発明では、配線基板の両主面それぞれに部品が実装されることにより部品実装密度が高められてモジュールの高機能化が図られている。その一方で、配線基板の一方主面に部品として半導体基板のみがフェイスダウン実装されることにより形成されて該一方主面に設けられた第1の部品層の厚みが、配線基板の他方主面に複数の部品が実装されることにより形成されて該他方主面に設けられた第2の部品層の厚みよりも薄く形成されている。
すなわち、配線基板の一方主面にフェイスダウン実装された半導体基板の裏面側が研磨または研削されても半導体基板の電気的特性が大きく変化することがないため、表面側に形成された所定の電気回路が損傷しないように当該半導体基板の裏面側を研磨または研削することにより半導体基板を薄くすることができる。そのため、配線基板の一方主面に設けられた第1の部品層は、部品として半導体基板のみがフェイスダウン実装されて形成されているので、第1の部品層の半導体基板の裏面側を研磨または研削して半導体基板を薄くすることにより第1の部品層の厚みを第2の部品層の厚みよりも薄く形成することができる。
したがって、配線基板の両主面それぞれに部品が実装されることにより高機能化が図られているのにも関わらず、半導体基板のみが配線基板の一方主面にフェイスダウン実装されることにより形成された第1の部品層の厚みが、配線基板の他方主面に複数の部品が実装されて形成された第2の部品層の厚みよりも薄く形成されることにより、部品実装密度が高められて高機能化が図られると共に、低背化されたモジュールを提供することができる。
また、前記第1の部品層の厚みが、前記配線基板の他方主面側に実装された前記各部品のうち該他方主面からの高さが最も低い前記部品の高さよりも薄くてもよい。
このように構成すれば、第1の部品層の厚みが、配線基板の他方主面側に実装された各部品のうち該他方主面からの高さが最も低い部品の高さよりも薄く形成されているため、さらに効果的にモジュールを低背化することができる。
また、上記した第2の目的を達成するために、本発明のモジュールは、前記第1の部品層は、前記配線基板の一方主面に立設されて該一方主面に実装された前記半導体基板に電気的に接続された外部接続用の複数の柱状の接続端子を備え、前記複数の接続端子は、接地用の端子を含んでいることを特徴としている。
このように構成された発明では、第1の部品層は、配線基板の一方主面に立設されて該一方主面に実装された半導体基板に電気的に接続された外部接続用の複数の柱状の接続端子を備えているが、複数の接続端子は接地用の端子を含んでおり、第1の部品層は第2の部品層より薄く形成されているので、外部接続用の各接続端子が第2の部品層に設けられた場合と比較すると、各接続端子が短く形成されている。
したがって、接地用の端子を含む外部接続用の複数の接続端子が短く形成されることにより各接続端子の寄生インダクタンスが低減されるので、モジュールが外部のマザー基板等に搭載されたときの外部のグランド電極と半導体基板との電気的な接続を強化することができる。また、モジュールが外部のマザー基板等に搭載された場合に、薄く形成された第1の部品層に備えられる半導体基板が、マザー基板とモジュールの配線基板との間に配置されて両基板が備えるグランド電極に近接配置されるので、半導体基板からの不要輻射がマザー基板および配線基板のグランド電極に吸収されやすく、モジュールに実装された半導体基板からの不要輻射による影響を抑制することができる。
また、前記両主面に実装された前記各部品のうち、前記配線基板の一方主面に実装された前記半導体基板の平面視における面積が他の前記各部品の平面視における面積と比べて最も大きくなるようにするとよい。
このように構成すると、配線基板の一方主面に設けられた第1の部品層が他方主面に設けられた第2の部品層よりも薄く形成されているが、薄く形成された第1の部品層が備える半導体基板の平面視における面積が他の各部品の平面視における面積と比べて最も大きく形成されているので、配線基板が反ることによりモジュールに反りが生じるのを防止することができる。
また、前記第1の部品層は、前記配線基板の一方主面側の前記半導体基板の裏面が露出するように前記半導体基板の側面を被覆して該一方主面に設けられた第1の樹脂層を備え、前記第2の部品層は、前記配線基板の他方主面側の前記各部品を被覆して該他方主面に設けられた第2の樹脂層を備え、前記第1の樹脂層を形成する樹脂の線膨張係数が、前記第2の樹脂層を形成する樹脂の線膨張係数よりも大きいとよい。
このように構成すれば、第1の部品層が備える第1の樹脂層は、第2の部品層が備える第2の樹脂層よりも薄く形成されているが、第1の樹脂層が、第2の樹脂層を形成する樹脂よりも線膨張係数が大きい樹脂により形成されることにより、厚みの薄い第1の樹脂層の収縮力の大きさと、厚みの厚い第2の樹脂層の収縮力の大きさとの差を小さくすることができるので、モジュールに樹脂の収縮に起因した反りが生じるのを抑制することができる。
また、前記配線基板の一方主面に対向する前記半導体基板の表面に所定の電気回路が形成されており、前記配線基板の他方主面側の前記各部品には、セラミック積層チップ部品が含まれているとよい。
このように構成すると、配線基板の他方主面側の各部品には、研磨または研削等して薄くすることができないセラミック積層チップ部品が含まれており、第2の部品層の厚みを該チップ部品の高さよりも薄く形成することができないが、部品として半導体基板のみが実装されて形成された第1の部品層の厚みを第2の部品層の厚みよりも薄く形成することにより、低背化された実用的なモジュールを提供することができる。
本発明によれば、半導体基板のみが配線基板の一方主面にフェイスダウン実装されることにより形成された第1の部品層の厚みが、配線基板の他方主面に複数の部品が実装されて形成された第2の部品層の厚みよりも薄く形成されることにより、部品実装密度が高められて高機能化が図られると共に、低背化されたモジュールを提供することができる。
本発明の一実施形態について図1~図3を参照して説明する。図1は本発明にかかるモジュールを備えるモジュール搭載装置を示す図であり、図2は図1のモジュール搭載装置が備えるモジュールの製造方法を示す図であって、(a)~(e)はそれぞれ異なる状態を示す。また、図3は接続端子の一例を示す要部拡大図である。
(モジュール搭載装置)
モジュール搭載装置1は、図1に示すように、マザー基板2と、マザー基板2に実装されたモジュール100と、マザー基板2とモジュール100との接続部を保護するために樹脂により形成されたアンダーフィル樹脂層3とを備え、携帯電話や携帯情報端末等の情報通信端末に搭載される。
モジュール搭載装置1は、図1に示すように、マザー基板2と、マザー基板2に実装されたモジュール100と、マザー基板2とモジュール100との接続部を保護するために樹脂により形成されたアンダーフィル樹脂層3とを備え、携帯電話や携帯情報端末等の情報通信端末に搭載される。
マザー基板2は、接地用のグランド電極を含む配線パターン(図示省略)がその内部に設けられており、配線パターンは、マザー基板2の実装面2aに形成された実装用電極2bにビア導体(図示省略)等を介して接続されている。また、マザー基板2は、ガラスエポキシ樹脂や液晶ポリマー等の樹脂材料や、セラミック材料などの一般的な基板形成用の材料により形成される。また、配線パターンおよびビア導体は、AgやCu、Au等の導電材料により形成されており、配線パターンがビア導体等で接続されることにより各種の電気回路がマザー基板2内に形成されていてもよい。
また、モジュール100は、外部接続用の接続端子106の先端面および半導体基板104の裏面に形成された金属膜109がマザー基板2の実装用電極2bにはんだHを用いて接続されることにより実装面2aに実装されている。なお、この実施形態では、半導体基板104の裏面に形成された金属膜109は、マザー基板2に設けられた電極に接続された実装用電極2bにはんだHにより接続されている。
アンダーフィル樹脂層3は、マザー基板2の実装面2aに実装されたモジュール100とマザー基板2との間の隙間に、例えばエポキシ樹脂が充填されることにより形成されている。
(モジュール)
モジュール2は、配線基板101の両主面101a,101bそれぞれに半導体基板104やセラミック積層チップ部品105等の部品が実装されることにより、Bluetooth(登録商標)モジュールや無線LANモジュール、アンテナスイッチモジュールなどの高周波モジュールとして形成されるものであり、図1に示すように、配線基板101と、配線基板101の一方主面101aに設けられ、該一方主面101aに部品として半導体基板104のみがフェイスダウン実装されて形成された第1の部品層102と、配線基板101の他方主面101bに設けられ、該他方主面101bに複数のチップ部品105が実装されて形成された第2の部品層103とを備えている。
モジュール2は、配線基板101の両主面101a,101bそれぞれに半導体基板104やセラミック積層チップ部品105等の部品が実装されることにより、Bluetooth(登録商標)モジュールや無線LANモジュール、アンテナスイッチモジュールなどの高周波モジュールとして形成されるものであり、図1に示すように、配線基板101と、配線基板101の一方主面101aに設けられ、該一方主面101aに部品として半導体基板104のみがフェイスダウン実装されて形成された第1の部品層102と、配線基板101の他方主面101bに設けられ、該他方主面101bに複数のチップ部品105が実装されて形成された第2の部品層103とを備えている。
配線基板101は、ガラスエポキシ樹脂や液晶ポリマー等の樹脂基板、セラミック(LTCC)基板、ガラス基板などの一般的な基板により構成されており、モジュール100の使用目的に応じて、配線基板101は、単層基板および多層基板のいずれに形成されてもよい。また、配線基板101の両主面101a,101bには、部品等を実装するための複数の実装用電極101cが形成されており、各実装用電極101cは、配線基板101の内部にAgやCu、Au等の導電材料により設けられてグランド電極等を含む配線パターン(図示省略)とビア導体(図示省略)等を介して電気的に接続されている。
なお、例えば、配線基板101がLTCC(Low Temperature Co-fired Ceramics)多層基板により形成される場合には、配線基板101は次のようにして形成される。すなわち、まず、アルミナおよびガラスなどの混合粉末が有機バインダおよび溶剤などと一緒に混合されたスラリーがシート状に形成されたセラミックグリーンシートが用意される。次に、このセラミックグリーンシートの所定位置にレーザー加工などにより形成されたビアホールにAgやCuなどを含む導体ペーストが充填されることにより層間接続用のビア導体が形成され、導体ペーストを用いた印刷により種々の配線パターンが形成される。そして、各セラミックグリーンシートが積層、圧着されて形成されたセラミック積層体が約1000℃前後の低い温度で、所謂、低温焼成されることにより配線基板101が形成される。
第1の部品層102は、配線基板101の一方主面101aに複数の棒状のCu等の金属部材が立設されることにより形成され、一方主面101aに実装された半導体基板104に電気的に接続された外部接続用の柱状の複数の接続端子106を備え、各接続端子106の少なくとも1つは接地用の端子として形成されている。また、第1の部品層102が備える半導体基板104は、配線基板101の一方主面101aに対向する表面に図示省略された所定の電気回路が形成されることにより、RF信号やベースバンド信号を処理するシステムICを構成する。また、半導体基板104は、Si等の半導体ウェハが切り出されたベアチップ構造やウェハレベル-チップサイズパッケージ(WL-CSP)構造を有し、配線基板101の一方主面101aにフェイスダウン実装されている。
また、第1の部品層102は、配線基板101の一方主面101aに実装された半導体基板104の裏面と、接続端子106の先端面とが露出するように該一方主面101aにエポキシ樹脂等の一般的なモールド用の樹脂が充填されることにより半導体基板104および接続端子106の側面を被覆して該一方主面101aに設けられた第1の樹脂層107を備えている。この実施形態では、図1に示すように、第1の樹脂層107は、半導体基板104の裏面側の端部と接続端子106の先端部とが露出するように、半導体基板104および接続端子106それぞれの側面の一部を被覆して形成される。すなわち、第1の樹脂層107は、半導体基板104の裏面側の端部と接続端子106の先端部が、それぞれ、第1の樹脂層107の表面から突出するように形成されている。
また、第1の樹脂層107の表面の半導体基板104の側面との接触部分は、図1中の点線で囲まれた領域Aに示すように、半導体基板104の側面の当該半導体基板104の裏面側の端縁から第1の樹脂層107に向けて裾広がりのフィレット状に形成されている。また、半導体基板104の第1の樹脂層107の表面から突出した部分の角部が面取りされている(図示省略)。
また、第1の樹脂層107から露出する半導体基板104の裏面および接続端子106の先端面には、Ni/Auめっきが施されることにより金属膜109が形成されている。また、この実施形態では、図1に示すように、配線基板101の一方主面101aに実装された状態での半導体基板104および接続端子106それぞれの一方主面101aからの高さが同じ高さHa(第1の部品層102の厚み)に形成されている。
第2の部品層103は、配線基板101の他方主面101bにエポキシ樹脂等の一般的なモールド用の樹脂が充填されることにより各チップ部品105を被覆して該他方主面101bに設けられた第2の樹脂層108を備えている。また、チップコンデンサ、チップインダクタ、チップ抵抗等を含む各チップ部品105は、配線基板101の他方主面101bにはんだHを用いた一般的な表面実装技術により実装されている。そして、この実施形態では、第2の樹脂層108は配線基板101の他方主面101bに実装された各チップ部品105を被覆して設けられているため、第2の樹脂層108の厚みが第2の部品層103の厚みとなるように構成されている。
また、この実施形態では、図2に示すように、第2の部品層103は、配線基板101の他方主面101bに実装された状態での該他方主面101bからの高さが異なる複数のチップ部品105を含んでいる。そして、第1の部品層102の厚みHaが、配線基板101の他方主面101bに実装された各チップ部品105のうち該他方主面101bからの高さが最も低いチップ部品105の高さHbよりも薄くなるように形成されることにより、第1の部品層102の厚みが、第2の部品層103の厚みよりも薄く形成されている。
また、この実施形態では、配線基板101の両主面101a,101bに実装された各部品のうち、配線基板101の一方主面101aに実装された半導体基板104の平面視における面積が各チップ部品105の平面視における面積と比べて最も大きくなるように形成されている。このように構成すると、配線基板101の一方主面101aに設けられた第1の部品層102が他方主面101bに設けられた第2の部品層103よりも薄く形成されているが、薄く形成された第1の部品層102が備える半導体基板104の平面視における面積が他の各チップ部品105の平面視における面積と比べて最も大きく形成されており、半導体基板104は樹脂よりも硬いので、各樹脂層107,108が硬化する際に収縮して配線基板101が反ることに起因したモジュール100の反りを抑制することができる。
また、この場合、第1の部品層102の第1の樹脂層107を形成する樹脂の線膨張係数を、第2の部品層103の第2の樹脂層108を形成する樹脂の線膨張係数よりも大きくするとよい。このように構成すれば、第1の部品層102が備える第1の樹脂層107は、第2の部品層103が備える第2の樹脂層108よりも薄く形成されているが、第1の樹脂層107が、第2の樹脂層108を形成する樹脂よりも線膨張係数が大きい樹脂により形成されることにより、厚みの薄い第1の樹脂層107の硬化時の収縮力の大きさと、厚みの厚い第2の樹脂層108の硬化時の収縮力の大きさとの差が小さくなり、配線基板101を両主面101a,101b側から引っ張る力のバランスを取ることができるので、各樹脂層107,108それぞれを形成する樹脂が収縮することによるモジュール100に反りが生じるのを抑制することができる。
また、接続端子106の配線基板101の一方主面101aからの高さが、半導体基板101の一方主面101aからの高さよりも高くなるように接続端子106を形成してもよい。このように接続端子106を形成することにより、モジュール100をマザー基板2等に実装するときに、半導体基板104が邪魔にならず、モジュール100の実装性を向上することができる。
また、半導体基板104の配線基板101の一方主面101aからの高さが接続端子106の一方主面101aからの高さよりも高くなるように接続端子106を形成してもよい。この場合には、モジュール100がマザー基板2に接続されたときの半導体基板104の裏面とマザー基板2の実装面2aとの距離が短くなるため、モジュール100から発生する熱を、マザー基板2に形成された面状のグランド電極(図示省略)等を介して放熱し易くなるので、モジュール100の放熱特性を向上することができる。また、マザー基板2の実装用電極2bと接続端子106とがはんだHにより接続される場合には、マザー基板2と接続端子106との距離がマザー基板2と半導体基板104との距離よりも大きくなるため、マザー基板2と接続端子106との間にギャップを確保することができ、マザー基板2と接続端子106とを接合するはんだHが押さえつけられることがなくなり、はんだHが接合部分からはみ出しにくくなるので、隣接する接続端子106や実装用電極2bどうしが溶融したはんだHにより短絡するのを防止することができる。
(モジュールの製造方法)
次に、モジュール100の製造方法の一例について説明する。
次に、モジュール100の製造方法の一例について説明する。
まず、図2(a)に示すように、その内部に接地用のグランド電極等を形成する配線パターンが設けられると共に、この配線パターンとビア導体等を介して電気的に接続された実装用電極101cがその両主面101a,101bに設けられた配線基板101が準備される(配線基板準備工程)。次に、図2(b)に示すように、配線基板101の両主面101a,101bに設けられた各実装用電極101cのうち、それぞれ対応する実装用電極101cに、半導体基板104および各チップ部品105と、接続端子106を形成する棒状の金属部材がはんだHにより表面実装される(部品実装工程)。なお、半導体基板104は、配線基板101の一方主面101aの実装用電極101cにフェイスダウンでフリップチップ実装され、各チップ部品105は、配線基板101の他方主面101bに周知の表面実装技術により実装される。
次に、図2(c)に示すように、配線基板101の一方主面101aに樹脂が充填されることにより半導体基板104および接続端子106を被覆する第1の樹脂層107が形成され、他方主面101bに樹脂が充填されることにより各チップ部品105を被覆する第2の樹脂層108が形成される(樹脂層形成工程)。具体的には、各樹脂層107,108は、ディスペンサーにより樹脂が充填されて形成されたり、トランスファーモールド技術やコンプレッションモールド技術を用いて形成されたり、配線基板101の両主面101a,101bが樹脂シートによりラッピングされることにより形成される。
以上のように、図2(a)~図2(c)に示す工程(配線基板準備工程~樹脂層形成工程)により、半導体基板104および各チップ部品105が各樹脂層107,108それぞれに埋設され、柱状の接続端子106が配線基板101の一方主面101aに立設された状態で第1の樹脂層107内に配置されたモジュール素体が準備される(図2(c)参照)。
次に、図2(d)に示すように、第1の樹脂層107の表面から半導体基板104の裏面側の端部と接続端子106の先端部が露出するように、モジュール素体の第1の樹脂層107の表面が研磨または研削されることにより樹脂の一部が除去される(除去工程)。なお、研磨により第1の樹脂層107の樹脂を除去する場合は、カップ砥石を使用したグラインド、遊離砥粒を使用したラップ研磨、サンドブラストにより除去工程が実行されるのが好ましい。すなわち、遊離砥粒の粒径や材質などを調整することにより、第1の部品層102から第1の樹脂層107を形成する樹脂を半導体基板104の裏面および接続端子106の先端面よりも優先的に研磨して除去することができる。したがって、半導体基板104の裏面側の端部および接続端子106の先端部が露出するように、半導体基板104および接続端子106それぞれの側面の一部を被覆する第1の樹脂層107を容易に配線基板101の一方主面101aに形成することができる。
また、除去工程により、半導体基板104の第1の樹脂層107の表面から突出した部分の角部が面取りされると共に、第1の樹脂層107の表面の半導体基板104の側面との接触部分は、半導体基板104の側面の当該半導体基板104の裏面側の端縁から第1の樹脂層107に向けて裾広がりのフィレット状に形成される(図1中の領域A参照)。さらに、半導体基板104の裏面が研磨または研削されることにより、半導体基板104の裏面に凹凸が形成される。
ところで、半導体基板104の裏面の表面粗さRaの値が小さすぎると半導体基板104の裏面にめっき処理等により金属膜109を形成することが困難になり、表面粗さRaの値が大きすぎると半導体基板104が破損するおそれがあるため、半導体基板104の裏面の表面粗さRaが0.1μm~15μmの範囲となるように当該裏面を研磨または研削するのが好ましい。
また、この実施形態では、除去工程において、半導体基板104および接続端子106それぞれの配線基板101の一方主面101aからの高さが同じになるように、第1の樹脂層107の表面と共に半導体基板104の裏面側の端部および接続端子106の先端部が研磨または研削される。そして、この実施形態では、配線基板101の一方主面101aからの高さが最も高い半導体基板104および接続端子106の高さHaが、配線基板101の他方主面101bからの高さが最も低いチップ部品105の高さHbよりも低くなるように、半導体基板104の裏面側の端部および接続端子106の先端部が研磨または研削される。
次に、図2(e)に示すように、第1の樹脂層107の表面から露出した半導体基板104の裏面および接続端子106の先端面に、めっき処理やスクリーン印刷、蒸着等の一般的な手法により金属膜109が形成されることによりモジュール100が完成する(金属膜形成工程)。例えば、めっき処理により金属膜109が形成される場合には、まず、半導体基板104の裏面および接続端子106の先端面にNi層が形成され、形成されたNi層上にAu層が形成されることにより金属膜109が形成される。
なお、半導体基板104の裏面の金属膜109は、半導体基板104の裏面の全面に形成される必要はなく、少なくともその一部に形成されていればよい。また、半導体基板104の裏面の凹凸は必ずしも形成されている必要はないが、半導体基板104の裏面に凹凸が形成されていると、凹凸が形成された裏面に金属膜109が形成されたときに、当該金属膜109にも凹凸が形成されるので、熱伝導率の高い金属膜109の表面積を増大させることができる。
そして、このようにして製造されたモジュール100が、配線基板101の一方主面101aがマザー基板2の実装面2aと対向するように配置されて、半導体基板104の裏面および接続端子106の先端面に形成された金属膜109と、マザー基板2の実装面2aに形成された実装用電極2bとがはんだHにより接続されることによりモジュール搭載装置1が製造される。
なお、半導体基板104および接続端子106それぞれの配線基板101の一方主面101aからの高さを必ずしも同じ高さにする必要はなく、それぞれの高さが異なるように半導体基板104の裏面側の端部および接続端子106の先端部を研磨または研削してもよい。この場合、例えば、研磨に使用する遊離砥粒の粒径や材質等を調整することにより、半導体基板104および接続端子106の一方主面101aからの高さを調整することができる。
以上のように、上記した実施形態によれば、配線基板101の両主面101a,101bそれぞれに半導体基板104およびチップ部品105等の部品が実装されることにより部品実装密度が高められてモジュール100の高機能化が図られている。その一方で、配線基板101の一方主面101aに部品として半導体基板104のみがフェイスダウン実装されることにより形成されて該一方主面101aに設けられた第1の部品層102の厚みHaが、配線基板101の他方主面101bに複数のチップ部品105が実装されることにより形成されて該他方主面101bに設けられた第2の部品層103の厚みよりも薄く形成されている。
すなわち、配線基板101の一方主面101aにフェイスダウン実装された半導体基板104はその表面側に所定の電気回路が形成されており、半導体基板104の裏面側が研磨または研削されても半導体基板104の電気的特性が大きく変化することがないため、半導体基板104の表面側に形成された電気回路が損傷しないように当該半導体基板104の裏面側を研磨または研削することにより半導体基板104を薄くすることができる。そのため、配線基板101の一方主面101aに設けられた第1の部品層102は、部品として半導体基板104のみがフェイスダウン実装されて形成されているので、第1の部品層102の半導体基板104の裏面側を研磨または研削して半導体基板104を薄くすることにより第1の部品層102の厚みを第2の部品層103の厚みよりも薄く形成することができる。
したがって、配線基板101の両主面101a,101bそれぞれに半導体基板104およびチップ部品105等の部品が実装されることによりモジュール100の高機能化が図られているのにも関わらず、半導体基板104のみが配線基板101の一方主面101aにフェイスダウン実装されることにより形成された第1の部品層102の厚みHaが、配線基板101の他方主面101bに複数のチップ部品105が実装されて形成された第2の部品層103の厚みよりも薄く形成されることにより、部品実装密度が高められて高機能化が図られると共に、低背化されたモジュール100を提供することができる。
また、第1の部品層102の厚みHaが、配線基板101の他方主面101b側に実装された各チップ部品105のうち該他方主面101bからの高さが最も低いチップ部品105の高さHbよりも薄く形成されているため、さらに効果的にモジュール100が低背化することができる。
また、第1の部品層102は、配線基板101の一方主面101aに立設されて該一方主面101aに実装された半導体基板104に電気的に接続された外部接続用の複数の柱状の接続端子106を備えているが、複数の接続端子106は接地用の端子を含んでおり、第1の部品層102は第2の部品層103より薄く形成されているので、外部接続用の各接続端子106が第2の部品層103に設けられた場合と比較すると、各接続端子106が短く形成されている。
したがって、接地用の端子を含む外部接続用の複数の接続端子106が短く形成されることにより各接続端子106の寄生インダクタンスが低減されるので、モジュール100が外部のマザー基板2等に搭載されたときのグランド電極と半導体基板104との電気的な接続を強化することができる。また、モジュール100が外部のマザー基板2等に搭載された場合に、薄く形成された第1の部品層102が備える半導体基板104が、マザー基板2とモジュール100の配線基板101との間に配置されて両基板2,101が備えるグランド電極に近接配置されるので、半導体基板104からの不要輻射がマザー基板2および配線基板101のグランド電極に吸収されやすく、モジュール100に実装された半導体基板104からの不要輻射による影響を抑制することができる。さらに、上記した実施形態では、半導体基板104の裏面の金属膜109がはんだHによりマザー基板2の実装用電極2bに接続されてグランド電極に接続されているので、半導体基板104からの不要輻射による影響をより効果的に抑制することができる。
また、配線基板101の他方主面101b側の各セラミック積層チップ部品105は、半導体基板104と異なり研磨または研削等して薄くすることができないので、第2の部品層103の厚みを該チップ部品105の高さよりも薄く形成することができないが、部品として半導体基板104のみが実装されて形成された第1の部品層102の厚みを第2の部品層103の厚みよりも薄く形成することにより、低背化された実用的なモジュール100を提供することができる。
また、上記した実施形態では、棒状の金属部材が配線基板101の一方主面101aにはんだHにより実装されることにより外部接続用の接続端子106が形成されている。そこで、一方主面101aの実装用電極101cに盛り付けるはんだHの量を調整することにより、接続端子106が実装用電極101cに実装される際に溶融したはんだHが接続端子106の側面を濡れ上がるようにして、図3に示すように、接続端子106の側面を被覆するはんだHが第1の樹脂層107の表面から露出するようにするとよい。このようにすると、外部接続用の接続端子106の平面視における面積を増大させることができ、はんだHを用いたモジュール100とマザー基板2等との実装強度の向上を図ることができる。
また、モジュール100の配線基板101の一方主面101a側において、半導体基板104の裏面側の端部と接続端子106の先端部が第1の樹脂層107の表面から突出して露出するように、半導体基板104および接続端子106それぞれの側面の一部を被覆する第1の樹脂層107が形成されているため、第1の樹脂層107を形成する樹脂よりも熱伝導率の高い半導体基板104の裏面側の端部および樹脂よりも熱伝導率の高い金属により形成された接続端子106の先端部の第1の樹脂層107の表面からの露出部分の表面積が増大するので、モジュール100の放熱特性の向上を図ることができる。
また、第1の樹脂層107の表面から半導体基板104の裏面側の端部が突出するように露出しているため、半導体基板104が樹脂に被覆されたモジュールと比較すると、モジュール100がマザー基板2に実装されたときに、半導体基板104の裏面とマザー基板2に設けられたグランド電極との距離が近くなるので、モジュール100が発生する熱がグランド電極を介して放熱され易くなるため、モジュール100の放熱特性が向上する。さらに、上記した実施形態では、半導体基板104の裏面の金属膜109がはんだHによりマザー基板2の実装用電極2bに接続されてグランド電極に接続されているので、モジュール100が発生する熱をより効果的にグランド電極を介して放熱することができる。
また、接続端子106の先端部が第1の樹脂層107の表面から突出してモジュール100が形成されているため、接続端子106とマザー基板2の実装用電極2bとが接触し易くなるので、接続端子106とマザー基板2との接続性の向上を図ることができる。さらに、マザー基板2の実装面2aの実装用電極2bと接続端子106とがはんだHにより接続される際に、図1に示すように、溶融したはんだHが接続端子106の先端部の側面に濡れ上がった状態でフィレット状に硬化するので、はんだHにより接続されたモジュール100およびマザー基板2間の接続強度の向上を図ることができる。
また、半導体基板104の裏面側の端部および接続端子106の先端部が第1の樹脂層107の表面から突出してモジュール100が形成されているため、モジュール100がマザー基板2に実装されたときに、半導体基板104および接続端子106の周辺に、第1の樹脂層107の表面とマザー基板2の実装面2aとの間に挟まれた空間が形成される。したがって、モジュール100がマザー基板2に実装される際に溶融したはんだHは、接続端子106および半導体基板104の周辺に形成された空間に留まるので、従来のように、溶融したはんだHが密着した第1の樹脂層107および実装面2aの界面を伝わることにより隣接する接続端子106および実装用電極2bどうしが短絡するのを防止することができる。
また、モジュール100がマザー基板2に実装されたときに、第1の樹脂層107の表面とマザー基板2の実装面2aとの間に挟まれて形成される空間に、アンダーフィル樹脂層3を形成する樹脂を充填することができ、アンダーフィル樹脂層3と、モジュール100およびマザー基板2との接触面積を増大することができるので、モジュール100のマザー基板2に対する実装強度を向上することができる。
また、第1の樹脂層107の表面の半導体基板104の側面との接触部分が、半導体基板104の側面の当該半導体基板104の裏面側の端縁から第1の樹脂層107に向けて裾広がりのフィレット状に形成されているため、第1の樹脂層107の表面と半導体基板104との接触部分にかかる応力がフィレット状に形成された樹脂により分散されるので、第1の樹脂層107の半導体基板104からの剥離を防止できる。
また、半導体基板104の第1の樹脂層107の表面から突出した部分の角部が研磨または研削により面取りされているため、半導体基板104の割れや欠けを防止できる。
また、半導体基板104の裏面に凹凸が形成されているため、熱伝導率の高い半導体基板104の第1の樹脂層107から露出した部分の表面積が増大し、モジュール100の放熱特性を向上させることができる。また、第1の樹脂層107から露出した半導体基板104の裏面の少なくとも一部に金属膜109が形成されているため、半導体基板104よりも熱伝導率が高い金属膜109がヒートシンクとして機能することにより、モジュール100の放熱特性がさらに向上する。また、半導体基板104の裏面に形成された金属膜109をマザー基板2のグランド電極との接続用の電極として利用することにより、マザー基板2とモジュール100とを接続端子106および金属膜109を用いてはんだHにより接続することができるので、マザー基板2とモジュール100との接続強度の向上を図ることができる。
また、半導体基板104の裏面に形成された金属膜109の表面に凹凸が形成されているため、金属膜109の表面積が増大するので、さらにモジュール2の放熱特性を向上することができる。また、金属膜109をマザー基板2との接続用の電極として利用する場合に、マザー基板2との接続面積が増大するため、モジュール100とマザー基板2との接続強度の向上を図ることができる。
また、半導体基板104の裏面に金属膜109が形成されることにより、半導体基板104の裏面が保護されるため、半導体基板104が外力等により破損するのを防止することができる。
なお、本発明は上記した各実施形態に限定されるものではなく、その趣旨を逸脱しない限りにおいて、上記したもの以外に種々の変更を行なうことが可能であり、例えば、上記した実施形態では、棒状の金属部材を配線基板101にはんだHにより実装することにより接続端子106が形成されているが、図4に示す接続端子の他の例のように、配線基板101の一方主面101aに半導体基板104を実装する前に、フォトリソグラフィを用いためっき処理により接続端子106aを形成してもよい。このように構成すると、図3に示す接続端子106のようにはんだHが接続端子106を濡れ上がることがなく、微細な径の接続端子106aを高精度に形成することができるので、接続端子106aの配置間隔を狭くすることができる。また、半導体基板104が埋設された状態の第1の樹脂層107にレーザー加工等によりビア孔を形成し、形成されたビア孔にAgやCu等の導電ペーストを充填したり、ビアフィルめっきを施すことにより接続端子を形成してもよい。
また、図5に示すモジュールの変形例のように、モジュール100aの配線基板101の一方主面101aに設けられた半導体基板104の裏面および接続端子106の先端面のみが露出するように第1の樹脂層107を形成することにより、第1の樹脂層107の表面、半導体基板104の裏面、接続端子106の先端面が同一面を成す、いわゆる面一状態に形成されてもよい。
また、配線基板101の一方主面101aに複数の半導体基板104が実装されていてもよく、配線基板101の他方主面101bにチップ部品105の他に他の電子部品や半導体基板が部品として実装されていてもよい。すなわち、配線基板101の一方主面101aに、その裏面が研磨または研削可能な半導体基板104のみが部品として実装される構成であればよく、モジュール100の実装密度を高めて使用目的に応じた機能を備えるように、適宜、どのような部品が配線基板101に実装されてもよい。
また、配線基板101の一方主面101aに形成される接続端子106の数は上記した例に限定されるものではなく、配線基板101の他方主面101bにも接続端子106が形成されていてもよい。また、接続端子106は、必ずしも配線基板101の一方主面101aに配置する必要はない。すなわち、接続端子106と半導体基板104とは、それぞれ配線基板101の異なる主面に配置してもよい。また、第1の部品層102の厚みが第2の部品層103(第2の樹脂層108)の厚みよりも薄く形成されていればよく、各樹脂層107,108は必ずしも配線基板101の両主面101a,101bに設けられていなくともよい。
また、半導体基板104の裏面および接続端子106の先端面に必ずしも金属膜109が形成されている必要はなく、モジュール100の使用目的に応じて金属膜109が形成されていればよい。また、半導体基板104と接続端子106とが、それぞれ配線基板の101の異なる主面に配置されている場合には、金属膜109が半導体基板104の裏面のみでなく第1の樹脂層107の周囲にも形成されることにより、金属膜109をモジュール100のシールド層として機能させることができる。また、マザー基板2とモジュール100との接続は、はんだHによるものに限らず、例えば、導電性接着材を用いてマザー基板2とモジュール100とを電気的に接続してもよい。また、上記した実施形態のように半導体基板104の裏面とマザー基板2の実装面2aとを必ずしもはんだ接続する必要はなく、半導体基板104の裏面とマザー基板2の実装面2aとが接触のみして配置されていてもよい。また、半導体基板104の裏面とマザー基板2の実装面2aとが離間して配置されていてもよい。
また、モジュール100の配線基板101の両主面101a,101bへの各部品の実装方法ははんだHを利用した方法に限らず、超音波振動技術やプラズマ等による表面活性化技術を利用した実装方法により各部品を配線基板101に実装するようにしてもよい。
本発明は、配線基板の両主面それぞれに部品が実装されて成るモジュールに広く適用することができる。
100,100a モジュール
101 配線基板
101a 一方主面
101b 他方主面
102 第1の部品層
103 第2の部品層
104 半導体基板(部品)
105 セラミック積層チップ部品(部品)
106,106a 接続端子
107 第1の樹脂層
108 第2の樹脂層
101 配線基板
101a 一方主面
101b 他方主面
102 第1の部品層
103 第2の部品層
104 半導体基板(部品)
105 セラミック積層チップ部品(部品)
106,106a 接続端子
107 第1の樹脂層
108 第2の樹脂層
Claims (6)
- 配線基板の両主面それぞれに部品が実装されて成るモジュールにおいて、
前記配線基板の一方主面に設けられ、該一方主面に前記部品として半導体基板のみがフェイスダウン実装されて形成された第1の部品層と、
前記配線基板の他方主面に設けられ、該他方主面に複数の前記部品が実装されて形成された第2の部品層とを備え、
前記第1の部品層の厚みが、前記第2の部品層の厚みよりも薄く形成されている
ことを特徴とするモジュール。 - 前記第1の部品層の厚みが、前記配線基板の他方主面側に実装された前記各部品のうち該他方主面からの高さが最も低い前記部品の高さよりも薄いことを特徴とする請求項1に記載のモジュール。
- 前記第1の部品層は、前記配線基板の一方主面に立設されて該一方主面に実装された前記半導体基板に電気的に接続された外部接続用の複数の柱状の接続端子を備え、
前記複数の接続端子は、接地用の端子を含んでいることを特徴とする請求項1または2に記載のモジュール。 - 前記両主面に実装された前記各部品のうち、前記配線基板の一方主面に実装された前記半導体基板の平面視における面積が他の前記各部品の平面視における面積と比べて最も大きいことを特徴とする請求項1ないし3のいずれかに記載のモジュール。
- 前記第1の部品層は、前記配線基板の一方主面側の前記半導体基板の裏面が露出するように前記半導体基板の側面を被覆して該一方主面に設けられた第1の樹脂層を備え、
前記第2の部品層は、前記配線基板の他方主面側の前記各部品を被覆して該他方主面に設けられた第2の樹脂層を備え、
前記第1の樹脂層を形成する樹脂の線膨張係数が、前記第2の樹脂層を形成する樹脂の線膨張係数よりも大きいことを特徴とする請求項1ないし4のいずれかに記載のモジュール。 - 前記配線基板の一方主面に対向する前記半導体基板の表面に所定の電気回路が形成されており、
前記配線基板の他方主面側の前記各部品には、セラミック積層チップ部品が含まれていることを特徴とする請求項1ないし5のいずれかに記載のモジュール。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014526821A JP5773082B2 (ja) | 2012-07-26 | 2013-06-19 | モジュール |
CN201380038081.8A CN104471707B (zh) | 2012-07-26 | 2013-06-19 | 半导体模块 |
US14/603,433 US9293446B2 (en) | 2012-07-26 | 2015-01-23 | Low profile semiconductor module with metal film support |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012165608 | 2012-07-26 | ||
JP2012-165608 | 2012-07-26 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
US14/603,433 Continuation US9293446B2 (en) | 2012-07-26 | 2015-01-23 | Low profile semiconductor module with metal film support |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2014017228A1 true WO2014017228A1 (ja) | 2014-01-30 |
Family
ID=49997045
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2013/066790 WO2014017228A1 (ja) | 2012-07-26 | 2013-06-19 | モジュール |
Country Status (5)
Country | Link |
---|---|
US (1) | US9293446B2 (ja) |
JP (1) | JP5773082B2 (ja) |
CN (1) | CN104471707B (ja) |
TW (1) | TWI569401B (ja) |
WO (1) | WO2014017228A1 (ja) |
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2016067908A1 (ja) * | 2014-10-29 | 2016-05-06 | 株式会社村田製作所 | 無線通信モジュール |
WO2018043388A1 (ja) * | 2016-08-31 | 2018-03-08 | 株式会社村田製作所 | 回路モジュールおよび電子機器 |
WO2018043162A1 (ja) * | 2016-08-31 | 2018-03-08 | 株式会社村田製作所 | 回路モジュールおよび電子機器 |
JP2019021904A (ja) * | 2017-07-19 | 2019-02-07 | 株式会社村田製作所 | 電子モジュールおよび電子モジュールの製造方法 |
KR20210024028A (ko) | 2018-09-28 | 2021-03-04 | 가부시키가이샤 무라타 세이사쿠쇼 | 회로 모듈 및 통신 장치 |
US10973132B2 (en) | 2018-01-25 | 2021-04-06 | Murata Manufacturing Co., Ltd. | Radio-frequency module and communication apparatus |
US12199052B2 (en) | 2019-07-03 | 2025-01-14 | Murata Manufacturing Co., Ltd. | Radio-frequency module and communication device |
US12201028B2 (en) | 2018-11-12 | 2025-01-14 | Murata Manufacturing Co., Ltd. | Mountable electronic component and electronic circuit module |
Families Citing this family (22)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2014020787A1 (ja) * | 2012-08-03 | 2014-02-06 | パナソニック株式会社 | 電子部品モジュールとその実装体 |
KR20180022847A (ko) * | 2015-06-30 | 2018-03-06 | 쓰리엠 이노베이티브 프로퍼티즈 캄파니 | 비아를 포함하는 전자 디바이스 및 그러한 전자 디바이스를 형성하는 방법 |
JP2017045954A (ja) * | 2015-08-28 | 2017-03-02 | ミツミ電機株式会社 | モジュール及びその製造方法 |
CN110392926B (zh) * | 2017-03-14 | 2022-12-06 | 株式会社村田制作所 | 高频模块 |
WO2018168500A1 (ja) | 2017-03-15 | 2018-09-20 | 株式会社村田製作所 | 高周波モジュール及び通信装置 |
WO2018230534A1 (ja) * | 2017-06-16 | 2018-12-20 | 株式会社村田製作所 | 回路基板および回路モジュール、ならびに回路基板の製造方法および回路モジュールの製造方法 |
US10453802B2 (en) * | 2017-08-30 | 2019-10-22 | Advanced Semiconductor Engineering, Inc. | Semiconductor package structure, semiconductor device and method for manufacturing the same |
WO2019065569A1 (ja) | 2017-09-29 | 2019-04-04 | 株式会社村田製作所 | 高周波回路および通信装置 |
TWI736736B (zh) * | 2018-01-22 | 2021-08-21 | 矽品精密工業股份有限公司 | 電子封裝件及其製法 |
JP6981545B2 (ja) * | 2018-05-08 | 2021-12-15 | 株式会社村田製作所 | 高周波モジュール |
US11462455B2 (en) | 2018-06-22 | 2022-10-04 | Advanced Semiconductor Engineering, Inc. | Semiconductor package device and method of manufacturing the same |
CN214256936U (zh) * | 2018-07-20 | 2021-09-21 | 株式会社村田制作所 | 模块 |
US20200075547A1 (en) * | 2018-08-31 | 2020-03-05 | Qorvo Us, Inc. | Double-sided integrated circuit module having an exposed semiconductor die |
US10834818B2 (en) * | 2018-11-05 | 2020-11-10 | Ngk Spark Plug Co., Ltd. | Wiring board |
WO2020218289A1 (ja) | 2019-04-26 | 2020-10-29 | 株式会社村田製作所 | モジュール部品、アンテナモジュール及び通信装置 |
WO2021049521A1 (ja) * | 2019-09-13 | 2021-03-18 | 株式会社村田製作所 | モジュール |
JP2021100213A (ja) * | 2019-12-23 | 2021-07-01 | 株式会社村田製作所 | 高周波モジュール及び通信装置 |
JP2022140870A (ja) * | 2021-03-15 | 2022-09-29 | 株式会社村田製作所 | 回路モジュール |
US11862688B2 (en) * | 2021-07-28 | 2024-01-02 | Apple Inc. | Integrated GaN power module |
CN113840449A (zh) * | 2021-09-06 | 2021-12-24 | 华为技术有限公司 | 一种基板和电子设备 |
US12100649B2 (en) * | 2021-09-22 | 2024-09-24 | Qualcomm Incorporated | Package comprising an integrated device with a back side metal layer |
CN114496988A (zh) * | 2022-04-19 | 2022-05-13 | 宁波德葳智能科技有限公司 | 脑电波处理系统的再布线封装结构及其制作方法 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003168870A (ja) * | 2001-11-30 | 2003-06-13 | Ngk Spark Plug Co Ltd | 配線基板 |
WO2007132612A1 (ja) * | 2006-05-17 | 2007-11-22 | Murata Manufacturing Co., Ltd. | 複合基板及びその製造方法 |
WO2010018708A1 (ja) * | 2008-08-12 | 2010-02-18 | 株式会社村田製作所 | 部品内蔵モジュールの製造方法及び部品内蔵モジュール |
WO2010041589A1 (ja) * | 2008-10-08 | 2010-04-15 | 株式会社村田製作所 | 複合モジュール |
WO2011030542A2 (ja) * | 2009-09-11 | 2011-03-17 | 株式会社村田製作所 | 電子部品モジュールおよびその製造方法 |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH1050926A (ja) | 1996-07-31 | 1998-02-20 | Taiyo Yuden Co Ltd | ハイブリッドモジュール |
KR100563122B1 (ko) * | 1998-01-30 | 2006-03-21 | 다이요 유덴 가부시키가이샤 | 하이브리드 모듈 및 그 제조방법 및 그 설치방법 |
JP2001007256A (ja) | 1999-06-22 | 2001-01-12 | Mitsubishi Electric Corp | 半導体集積回路装置および半導体集積回路装置の製造方法 |
KR100408616B1 (ko) * | 2000-03-21 | 2003-12-03 | 미쓰비시덴키 가부시키가이샤 | 반도체 장치, 전자 기기의 제조 방법, 전자 기기 및 휴대정보 단말 |
JP2002216473A (ja) | 2001-01-16 | 2002-08-02 | Matsushita Electric Ind Co Ltd | 半導体メモリ装置 |
JP2002343904A (ja) | 2001-05-21 | 2002-11-29 | Matsushita Electric Ind Co Ltd | 半導体装置 |
JP2004193404A (ja) * | 2002-12-12 | 2004-07-08 | Alps Electric Co Ltd | 回路モジュール、及びその製造方法 |
JP2005203633A (ja) * | 2004-01-16 | 2005-07-28 | Matsushita Electric Ind Co Ltd | 半導体装置、半導体装置実装体、および半導体装置の製造方法 |
CN100472780C (zh) * | 2004-02-13 | 2009-03-25 | 株式会社村田制作所 | 电子零部件及其制造方法 |
DE112006002635B4 (de) * | 2005-10-20 | 2012-11-15 | Murata Manufacturing Co., Ltd. | Schaltungsmodul und Schaltungsvorrichtung, die ein Schaltungsmodul umfasst |
JP4404139B2 (ja) * | 2005-10-26 | 2010-01-27 | 株式会社村田製作所 | 積層型基板、電子装置および積層型基板の製造方法 |
CN101346310B (zh) * | 2005-12-27 | 2012-01-25 | 株式会社村田制作所 | 镁橄榄石粉末的制造方法、镁橄榄石粉末、镁橄榄石烧结体、绝缘体陶瓷组合物以及层叠陶瓷电子器件 |
JP2007281160A (ja) | 2006-04-06 | 2007-10-25 | Matsushita Electric Ind Co Ltd | 回路部品内蔵モジュールおよび該回路部品内蔵モジュールの製造方法 |
JP2008205071A (ja) | 2007-02-19 | 2008-09-04 | Matsushita Electric Ind Co Ltd | 電子部品内蔵基板とこれを用いた電子機器、およびその製造方法 |
US8415789B2 (en) * | 2008-05-09 | 2013-04-09 | Kyushu Institute Of Technology | Three-dimensionally integrated semicondutor device and method for manufacturing the same |
JP5261255B2 (ja) * | 2009-03-27 | 2013-08-14 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
-
2013
- 2013-06-19 WO PCT/JP2013/066790 patent/WO2014017228A1/ja active Application Filing
- 2013-06-19 CN CN201380038081.8A patent/CN104471707B/zh active Active
- 2013-06-19 JP JP2014526821A patent/JP5773082B2/ja active Active
- 2013-06-24 TW TW102122300A patent/TWI569401B/zh active
-
2015
- 2015-01-23 US US14/603,433 patent/US9293446B2/en active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003168870A (ja) * | 2001-11-30 | 2003-06-13 | Ngk Spark Plug Co Ltd | 配線基板 |
WO2007132612A1 (ja) * | 2006-05-17 | 2007-11-22 | Murata Manufacturing Co., Ltd. | 複合基板及びその製造方法 |
WO2010018708A1 (ja) * | 2008-08-12 | 2010-02-18 | 株式会社村田製作所 | 部品内蔵モジュールの製造方法及び部品内蔵モジュール |
WO2010041589A1 (ja) * | 2008-10-08 | 2010-04-15 | 株式会社村田製作所 | 複合モジュール |
WO2011030542A2 (ja) * | 2009-09-11 | 2011-03-17 | 株式会社村田製作所 | 電子部品モジュールおよびその製造方法 |
Cited By (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2016067908A1 (ja) * | 2014-10-29 | 2016-05-06 | 株式会社村田製作所 | 無線通信モジュール |
WO2018043388A1 (ja) * | 2016-08-31 | 2018-03-08 | 株式会社村田製作所 | 回路モジュールおよび電子機器 |
WO2018043162A1 (ja) * | 2016-08-31 | 2018-03-08 | 株式会社村田製作所 | 回路モジュールおよび電子機器 |
JP2019021904A (ja) * | 2017-07-19 | 2019-02-07 | 株式会社村田製作所 | 電子モジュールおよび電子モジュールの製造方法 |
US10973132B2 (en) | 2018-01-25 | 2021-04-06 | Murata Manufacturing Co., Ltd. | Radio-frequency module and communication apparatus |
KR20210024028A (ko) | 2018-09-28 | 2021-03-04 | 가부시키가이샤 무라타 세이사쿠쇼 | 회로 모듈 및 통신 장치 |
US11817358B2 (en) | 2018-09-28 | 2023-11-14 | Murata Manufacturing Co., Ltd. | Circuit module and communication device |
US12201028B2 (en) | 2018-11-12 | 2025-01-14 | Murata Manufacturing Co., Ltd. | Mountable electronic component and electronic circuit module |
US12199052B2 (en) | 2019-07-03 | 2025-01-14 | Murata Manufacturing Co., Ltd. | Radio-frequency module and communication device |
Also Published As
Publication number | Publication date |
---|---|
US20150179621A1 (en) | 2015-06-25 |
CN104471707A (zh) | 2015-03-25 |
TWI569401B (zh) | 2017-02-01 |
TW201405767A (zh) | 2014-02-01 |
JP5773082B2 (ja) | 2015-09-02 |
US9293446B2 (en) | 2016-03-22 |
JPWO2014017228A1 (ja) | 2016-07-07 |
CN104471707B (zh) | 2017-07-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5773082B2 (ja) | モジュール | |
TW503496B (en) | Chip packaging structure and manufacturing process of the same | |
TWI649841B (zh) | High frequency module and manufacturing method thereof | |
US9591747B2 (en) | Module board | |
WO2009122835A1 (ja) | 電子部品モジュール及び該電子部品モジュールの製造方法 | |
JP2005150748A (ja) | デカップリングコンデンサを有する半導体チップパッケージ及びその製造方法 | |
KR20150053579A (ko) | 전자 소자 모듈 및 그 제조 방법 | |
CN101295683A (zh) | 改善散热与接地屏蔽功能的半导体装置封装结构及其方法 | |
JP2015065553A (ja) | 接続部材、半導体デバイスおよび積層構造体 | |
JP2001298115A (ja) | 半導体装置及びその製造方法、回路基板並びに電子機器 | |
KR100660604B1 (ko) | 금속 박편을 이용한 수동 소자 및 반도체 패키지의제조방법 | |
JP2010123592A (ja) | 半導体パッケージ及びその製造方法 | |
CN114512790A (zh) | 天线封装结构及天线封装结构制造方法 | |
TWI521655B (zh) | High frequency module and high frequency module carrying device | |
US20150187676A1 (en) | Electronic component module | |
WO2017073486A1 (ja) | 配線基板、電子装置および電子モジュール | |
US11296005B2 (en) | Integrated device package including thermally conductive element and method of manufacturing same | |
TWI613729B (zh) | 基板結構及其製法 | |
US20240194579A1 (en) | Electronic component module | |
TWI778654B (zh) | 電子封裝件及其製法 | |
JP5846187B2 (ja) | 部品内蔵モジュール | |
JP2013110299A (ja) | 複合モジュール | |
US20220183156A1 (en) | Stacked-layer board, electronic component module, and method of manufacturing stacked-layer board | |
JP2013197564A (ja) | 複合モジュールおよび複合モジュールの製造方法 | |
US10115694B2 (en) | Electronic device, electronic device fabrication method, and electronic apparatus |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 13822402 Country of ref document: EP Kind code of ref document: A1 |
|
ENP | Entry into the national phase |
Ref document number: 2014526821 Country of ref document: JP Kind code of ref document: A |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 13822402 Country of ref document: EP Kind code of ref document: A1 |