TWI805336B - Semiconductor structure and the method for forming the same - Google Patents
Semiconductor structure and the method for forming the same Download PDFInfo
- Publication number
- TWI805336B TWI805336B TW111115616A TW111115616A TWI805336B TW I805336 B TWI805336 B TW I805336B TW 111115616 A TW111115616 A TW 111115616A TW 111115616 A TW111115616 A TW 111115616A TW I805336 B TWI805336 B TW I805336B
- Authority
- TW
- Taiwan
- Prior art keywords
- substrate
- bit line
- semiconductor
- forming
- line structure
- Prior art date
Links
Images
Landscapes
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Photovoltaic Devices (AREA)
Abstract
Description
本發明是關於半導體結構及其形成方法,特別是關於具有介電襯層的半導體結構及其形成方法。The present invention relates to semiconductor structures and methods of forming the same, and more particularly to semiconductor structures with dielectric liners and methods of forming the same.
動態隨機存取記憶體(Dynamic Random Access Memory,DRAM)廣泛地應用於消費性電子產品中。為了增加動態隨機存取記憶體內的元件密度以及改善其整體表現,目前其製造技術朝向元件尺寸的微縮化而努力。Dynamic Random Access Memory (DRAM) is widely used in consumer electronic products. In order to increase the device density in the DRAM and improve its overall performance, its manufacturing technology is currently striving towards the miniaturization of the device size.
然而,當元件尺寸縮小,許多挑戰隨之而生。舉例而言,在形成記憶體裝置的主動區時,由於主動區的材料在不同成分的表面上的沉積速率不同,沉積速率較快的部分將提早封口,並在所形成的主動區中產生接縫(seam)。上述接縫可能會在後續的熱製程中因再結晶而圓化並形成具有圓形剖面的空隙,導致後續形成的位元線結構電阻上升。However, as component sizes shrink, many challenges arise. For example, when forming the active area of a memory device, due to the different deposition rates of materials in the active area on surfaces with different components, the part with a faster deposition rate will be sealed earlier, and contact will occur in the formed active area. seam. The above seams may be rounded due to recrystallization in subsequent thermal processes and form voids with circular cross-sections, resulting in increased resistance of the subsequently formed bit line structure.
一種半導體結構的形成方法,包括:提供基板;在基板上形成多個接觸開口,且接觸開口的側壁上設置有介電襯層;以及在基板上形成位元線結構,且位元線結構在第一方向上橫跨接觸開口,其中介電襯層在接觸開口內圍繞位元線結構且在基板的頂表面上方延伸到位元線結構中。A method for forming a semiconductor structure, comprising: providing a substrate; forming a plurality of contact openings on the substrate, and a dielectric liner is provided on the sidewalls of the contact openings; and forming a bit line structure on the substrate, and the bit line structure is The first direction spans across the contact opening, wherein the dielectric liner surrounds the bit line structure within the contact opening and extends into the bit line structure over the top surface of the substrate.
一種半導體結構,包括:基板,具有多個接觸開口;介電襯層,設置於接觸開口的多個側壁上;以及位元線結構,設置於基板上且在第一方向上橫跨接觸開口,其中介電襯層在接觸開口內圍繞位元線結構且在基板的頂表面上方延伸到位元線結構中。A semiconductor structure comprising: a substrate having a plurality of contact openings; a dielectric liner disposed on a plurality of sidewalls of the contact openings; and a bit line structure disposed on the substrate and spanning the contact openings in a first direction, Wherein the dielectric liner surrounds the bit line structure within the contact opening and extends into the bit line structure above the top surface of the substrate.
第1A圖顯示半導體結構10的製造過程的中間階段的剖面圖。在一些實施例中,半導體結構10是動態隨機存取記憶體(DRAM)陣列的一部分。然而,應理解的是,技術領域中具有通常知識者也可以將本揭露的結構及其形成方法應用於其他類型的記憶體裝置。FIG. 1A shows a cross-sectional view of an intermediate stage in the fabrication process of
首先,提供基板100。基板100可以是元素半導體基板,例如矽基板、或鍺基板;或化合物半導體基板,例如碳化矽基板、或砷化鎵基板。在一些實施例中,基板100可以是絕緣體上覆半導體(semiconductor-on-insulator,SOI)基板。First, a
在一些實施例中,藉由在導電的基板100上形成隔離部件,可以形成包括導電部102及隔離部104的基板100。導電部102可以用於與後續形成的位元線結構(例如第10A圖中的位元線結構190)電性連接,且隔離部104可以與導電部102交替排列。儘管在第1A圖中是將導電部102繪示為並未在基板100的最頂表面露出,在其他範例中,導電部102也可以在基板100的最頂表面露出。In some embodiments, the
在一些實施例中,導電部102包括導電材料,例如矽、鍺、碳化矽、砷化鎵、其他適合的材料、或前述之組合。在一些實施例中,隔離部104包括氮化物或氧化物,例如氧化矽、氮化矽、氮氧化矽、其他適合的材料、或前述之組合。在一些實施例中,隔離部104為基板100的淺溝槽隔離(shallow trench isolation,STI)結構。隔離部104的形成可以透過沉積製程(例如化學氣相沉積(chemical vapor deposition,CVD))、圖案化製程(例如微影製程及蝕刻製程)、平坦化製程(例如化學機械研磨(chemical mechanical polish,CMP)、或任何適合的製程。In some embodiments, the
接著,可以在基板100上形成蓋層110以保護基板100內的元件不受後續製程影響而損害。在一些實施例中,蓋層110包括氮化物層112及氧化物層114。氮化物層112例如包括氮化矽或氮氧化矽。氧化物層114例如包括由四乙氧基矽烷(tetraethylorthosilicate,TEOS)形成的氧化矽層。形成氮化物層112及氧化物層114的方法可為物理氣相沉積(physical vapor deposition,PVD)製程、化學氣相沉積製程、原子層沉積(atomic layer deposition,ALD)製程、或任何適合的沉積製程。在一實施例中,氧化物層114的形成方法為臨場蒸氣產生技術(In-Situ Steam Generation,ISSG)。Next, a
接著,可以在基板100上方形成半導體材料120。在一些實施例中,半導體材料120與基板100分隔。舉例而言,蓋層110可以分隔半導體材料120與基板100。在一些實施例中,半導體材料120包括例如多晶矽。Next, a
接著,依序在半導體材料120上形成氧化物層122及遮罩層124。在一些實施例中,氧化物層122是用作後續回蝕導電材料(例如導電材料150)時的阻擋層。氧化物層122可以包括例如四乙氧基矽烷(TEOS),且遮罩層124可以包括任何適合的遮罩材料,例如光阻。遮罩層124的形成可以包括先在氧化物層122上形成遮罩材料,接著對遮罩材料進行圖案化製程以形成圖案化的遮罩層124。在一些實施例中,遮罩層124的圖案是根據後續所欲形成的開口(例如第1A、1B圖所示的第一開口130)的截面形狀來選擇,且遮罩層124的圖案大致上對應後續形成的接觸開口的形狀(參見第10B圖的接觸開口180)。Next, an
繼續參照第1A圖,可以進行蝕刻製程以在基板100上形成穿過半導體材料120的多個第一開口130,且第一開口130的形狀及位置可以對準遮罩層124的圖案。上述蝕刻製程可以包括例如乾蝕刻或濕蝕刻製程。第一開口130可以延伸到一部分的基板100中,且基板100中的導電部102可以在第一開口130中露出。Continuing to refer to FIG. 1A , an etching process can be performed to form a plurality of
第1B圖繪示出對應第1A圖之半導體結構10的俯視圖,其中第1A圖對應第1B圖中的剖面AA’。如第1B圖所示,第一開口130的位置可以在半導體結構10中形成一個陣列,且各個第一開口130定義出半導體結構10的主動區的位置。應注意的是,雖然在第1B圖中將各個第一開口130繪示為具有圓形的截面,本揭露並未特別限定第一開口130的截面形狀。舉例而言,各個第一開口130也可以具有矩形、多邊形、橢圓形、不規則的形狀、或其他適合的截面形狀。FIG. 1B shows a top view of the
如第2圖所示,在形成第一開口130之後,可以移除遮罩層124以露出氧化物層122的頂表面。用於移除遮罩層124的方法可以包括例如蝕刻製程或灰化(ashing)製程。在一實施例中,灰化製程可以用於移除包括有機成分的遮罩層124。As shown in FIG. 2 , after the
參照第3圖,接著可以在第一開口130內順應性地沉積介電材料140,且介電材料140可以沿著氧化物層122的頂表面、第一開口130的側壁、以及第一開口130的底部延伸。在一些實施例中,第一開口130的側壁包括蓋層110、半導體材料120、及氧化物層122的側壁。介電材料140可以包括,例如氮化矽的氮化物,或是其他不容易在後續製程中被蝕刻掉的材料。舉例而言,介電材料140可以是與氧化物層122具有蝕刻選擇比的材料,以在後續蝕刻氧化物層122的製程中不容易被移除。介電材料140的形成方法可以包括物理氣相沉積、化學氣相沉積、原子層沉積、或其他適合的方法、或前述之組合。Referring to FIG. 3, a
參照第4圖,在沉積介電材料140之後,可以進行非等向性蝕刻製程以移除位於第一開口130的底部的介電材料140。如此一來,可以在第一開口130的側壁(包括半導體材料120的側壁)上形成介電間隔層142以露出基板100。藉由在第一開口130中露出基板100,特別是基板100的導電部102,後續形成的位元線結構可以在半導體結構10的主動區與基板100電性連接。在一些實施例中,位於氧化物層122上的部分的介電材料140也被非等向性蝕刻製程移除。在一些實施例中,上述非等向性蝕刻製程包括乾蝕刻製程,例如反應性離子蝕刻(reactive ion etching,RIE)製程。Referring to FIG. 4 , after depositing the
參照第5圖,在形成介電間隔層142之後,可以在基板100上且第一開口130中形成導電材料150,且半導體材料120與導電材料150之間被介電間隔層142分隔。藉由在第一開口130的側壁上形成介電間隔層142,導電材料150可以在第一開口130中具有均勻的沉積速率。相較於本揭露的實施例,如果直接將導電材料150填充於沒有介電間隔層142的第一開口130中,可能會形成其中具有接縫的導電材料。Referring to FIG. 5 , after forming the
舉例而言,在導電材料150包括摻雜多晶矽且基板100及半導體材料120包括多晶矽的實施例中,導電材料150在基板100及半導體材料120的側壁上具有比在蓋層110或氧化物層122上更快的沉積速率,沉積速率較快的部分將提早封口並在導電材料150內部形成接縫。上述接縫可能會在後續的熱製程中因再結晶而圓化並形成具有圓形剖面的空隙,導致後續形成的位元線結構電阻上升。For example, in an embodiment in which the
在一些實施例中,導電材料150包括摻雜多晶矽、金屬、金屬氮化物、其他適合的導電材料、或前述之組合。導電材料150的形成包括將導電材料150填充於第一開口130中,且形成方法可以包括例如物理氣相沉積製程、化學氣相沉積製程、原子層沉積製程、電子束蒸鍍、電鍍、或任何適合的沉積製程。在一些實施例中,過量的導電材料150形成於第一開口130及氧化物層122上方。In some embodiments, the
參照第6圖,在形成導電材料150之後,可以利用適當的平坦化製程及回蝕(etch back)製程以移除位於氧化物層122的頂表面上方的過量的導電材料150。在一些實施例中,氧化物層122的側壁之間的部分的導電材料150也被移除,且介電間隔層142維持在氧化物層122的側壁上。在一些實施例中,導電材料150被回蝕到與半導體材料120的頂表面實質上等高。Referring to FIG. 6 , after forming the
參照第7圖,將氧化物層122移除並留下從導電材料150及半導體材料120的頂表面突出的部分的介電間隔層142。上述移除製程可以包括例如乾蝕刻或濕蝕刻製程。在一些實施例中,上述移除是利用濕蝕刻製程來進行,且所使用的蝕刻劑包括氫氟酸(HF)、硝酸(HNO
3)、硫酸(H
2SO
4)、磷酸(H
3PO
4)、鹽酸(HCl)、氨(NH
3)、其他適合的蝕刻劑、或前述之組合。在一個實施例中,可以使用包括稀氫氟酸(dilute HF,DHF)的蝕刻液對包括TEOS的氧化物層122進行蝕刻以移除氧化物層122。
Referring to FIG. 7 , the
參照第8A圖,移除高於導電材料150及半導體材料120的頂表面的突出的部分的介電間隔層142。移除製程後的介電間隔層142的頂表面與導電材料150及半導體材料120的頂表面實質上共平面。上述移除製程可以包括例如乾蝕刻或濕蝕刻製程。在一些實施例中,上述移除是利用濕蝕刻製程來進行,所使用的蝕刻劑包括氫氟酸(HF)、硝酸(HNO
3)、硫酸(H
2SO
4)、磷酸(H
3PO
4)、鹽酸(HCl)、氨(NH
3)、其他適合的蝕刻劑、或前述之組合。在一個實施例中,可以使用包括磷酸的蝕刻液對包括氮化矽的介電間隔層142進行蝕刻以移除從導電材料150及半導體材料120的頂表面突出的部分的介電間隔層142。
Referring to FIG. 8A , the
第8B圖繪示出對應第8A圖之半導體結構10的俯視圖,其中第8A圖對應第8B圖中的剖面AA’。如第8B圖所示,介電間隔層142及導電材料150的位置可以在半導體結構10的與z方向垂直的俯視圖中形成一個陣列,且介電間隔層142定義出半導體結構10的主動區的位置。FIG. 8B shows a top view of the
接著參照第9圖,在半導體材料120、介電間隔層142、及導電材料150上依序形成黏著層160、氮化矽層162、及硬遮罩層170。在一些實施例中,硬遮罩層170包括氧化矽層172、碳層174、氮氧化矽層176、及多晶矽層178。黏著層160可以用於降低後續形成的位元線結構的電阻,氮化矽層162可以用作半導體結構10的周邊電路區(未顯示)的閘極接觸件的硬遮罩,且硬遮罩層170中的各個膜層可以在多個圖案化製程中被圖案化或用作蝕刻遮罩。Next, referring to FIG. 9 , an
黏著層160的材料可以包括鈦、氮化鈦、其他適合的材料、或前述之組合。黏著層160的形成方法可以包括物理氣相沉積、化學氣相沉積、原子層沉積、電子束蒸鍍、電鍍、或其他適合的方法、或前述之組合。氮化矽層162的形成方法可以包括物理氣相沉積、化學氣相沉積、原子層沉積、或其他適合的方法 、或前述之組合。The material of the
第10A、10B圖分別繪示出半導體結構10的剖面圖及俯視圖。應注意的是,第10A圖為對應第10B圖中的剖面AA’的剖面圖,且第10B圖為對應第10A圖中的剖面BB’的俯視圖。如第10A、10B圖所示,可以進行各種蝕刻製程以在基板100上形成露出基板100的接觸開口180以及位元線結構190,且位元線結構190在y方向橫跨多個接觸開口180。為了清楚起見,在第10B圖中是以虛線表示位元線結構190的位置。此外,介電間隔層142的並未相交位元線結構190且高於基板100的部分也在上述蝕刻製程中被移除,藉此形成設置於接觸開口180的側壁上的介電襯層144。在一些實施例中,介電襯層144在接觸開口180內圍繞位元線結構190,且介電襯層144的與位元線結構190相交的部分(參見第10B圖)在基板100的頂表面上方延伸到位元線結構190中(未顯示)。10A and 10B respectively illustrate a cross-sectional view and a top view of the
導電材料150及半導體材料120可以在上述蝕刻製程中被蝕刻以在基板100上形成位元線結構190,且導電材料150及半導體材料120分別被蝕刻以形成位元線結構190的接觸件192及半導體層194。如第10A圖所示,接觸件192可以設置於接觸開口180正上方,且半導體層194可以設置於基板100上方(包括接觸開口180以外的部分的基板100正上方)。參見第10B圖,半導體層194與接觸件192之間被部分的介電襯層144分隔,其中上述部分為介電襯層144與位元線結構190相交的部分,且位元線結構190在y方向上與介電襯層144實體接觸。The
在一些實施例中,位元線結構190更包括位於接觸件192及半導體層194上的黏著層160及氮化矽層162。接觸件192可以在接觸開口180的底表面與基板100連接,特別是與導電部102電性連接。在一些實施例中,位元線結構190更包括位於半導體層194下的蓋層110,且基板100與半導體層194之間彼此分隔。In some embodiments, the
繼續參照第10A、10B圖。在一些實施例中,介電襯層144完全覆蓋接觸開口180的側壁。在一些實施例中,與位元線結構190相交的部分的介電襯層144與接觸件192的頂表面齊平。在一些實施例中,並未相交位元線結構190的部分的介電襯層144與基板100的頂表面齊平。在一些實施例中,位元線結構190與介電襯層144之間在x方向上具有位於接觸開口180中的間隔。Continue to refer to Figures 10A, 10B. In some embodiments, the
綜上所述,本揭露提供了一種半導體結構及其形成方法,其中在沉積用於記憶體裝置的主動區的導電材料之前,在半導體結構上形成介電間隔層。藉由形成介電間隔層以覆蓋主動區周圍的結構的表面,可以使導電材料在上述表面上以一致的速率成長,防止接縫等缺陷形成於主動區中。如此一來,可以避免在後續形成的位元線結構中產生空隙、降低位元線結構的電阻、且提高記憶體裝置的良率。In summary, the present disclosure provides a semiconductor structure and a method for forming the same, wherein a dielectric spacer layer is formed on the semiconductor structure before depositing the conductive material for the active region of the memory device. By forming a dielectric spacer layer to cover the surface of the structure surrounding the active area, the conductive material can grow at a consistent rate on the surface, preventing defects such as seams from forming in the active area. In this way, voids can be avoided in the subsequently formed bit line structure, the resistance of the bit line structure can be reduced, and the yield rate of the memory device can be improved.
以上概述數個實施例之特徵,以使本發明所屬技術領域中具有通常知識者可更易理解本發明實施例的觀點。本發明所屬技術領域中具有通常知識者應理解,可輕易地以本發明實施例為基礎,設計或修改其他製程和結構,以達到與在此介紹的實施例相同之目的及/或優勢。在本發明所屬技術領域中具有通常知識者也應理解到,此類等效的製程和結構並無悖離本發明的精神與範圍,且可在不違背本發明之精神和範圍之下,做各式各樣的改變、取代和替換。The features of several embodiments are summarized above, so that those skilled in the art of the present invention can understand the viewpoints of the embodiments of the present invention more easily. Those skilled in the art of the present invention should understand that other processes and structures can be easily designed or modified based on the embodiments of the present invention to achieve the same purpose and/or advantages as the embodiments described herein. Those who have ordinary knowledge in the technical field of the present invention should also understand that such equivalent processes and structures do not depart from the spirit and scope of the present invention, and can be made without departing from the spirit and scope of the present invention. Changes, substitutions and substitutions of all kinds.
10:半導體結構 100:基板 102:導電部 104:隔離部 110:蓋層 112:氮化物層 114,122:氧化物層 120:半導體材料 124:遮罩層 130:第一開口 140:介電材料 142:介電間隔物 144:介電襯層 150:導電材料 160:黏著層 162:氮化矽層 170:硬遮罩層 172:氧化矽層 174:碳層 176:氮氧化矽層 178:多晶矽層 180:接觸開口 190:位元線結構 192:接觸件 194:半導體層 AA’,BB’:剖面 x,y,z:方向 10:Semiconductor structure 100: Substrate 102: Conductive part 104: Isolation Department 110: cover layer 112: Nitride layer 114,122: oxide layer 120: Semiconductor materials 124: mask layer 130: first opening 140: Dielectric material 142: Dielectric spacer 144: Dielectric lining 150: conductive material 160: Adhesive layer 162: silicon nitride layer 170: hard mask layer 172: Silicon oxide layer 174: carbon layer 176: silicon oxynitride layer 178: polysilicon layer 180: contact opening 190: Bit line structure 192: contact piece 194: semiconductor layer AA',BB': profile x,y,z: direction
第1A、2~7、8A、9、10A圖是根據本揭露的一些實施例,繪示出在半導體結構的製造過程的不同階段的剖面圖。 第1B圖是根據本揭露的一些實施例,繪示出對應第1A圖之半導體結構的俯視圖。 第8B圖是根據本揭露的一些實施例,繪示出對應第8A圖之半導體結構的俯視圖。 第10B圖是根據本揭露的一些實施例,繪示出對應第10A圖之半導體結構的俯視圖。 1A, 2-7, 8A, 9, and 10A are cross-sectional views illustrating different stages of the fabrication process of a semiconductor structure according to some embodiments of the present disclosure. FIG. 1B is a top view of the semiconductor structure corresponding to FIG. 1A according to some embodiments of the present disclosure. FIG. 8B is a top view of the semiconductor structure corresponding to FIG. 8A according to some embodiments of the present disclosure. FIG. 10B is a top view of the semiconductor structure corresponding to FIG. 10A according to some embodiments of the present disclosure.
10:半導體結構 10:Semiconductor structure
100:基板 100: Substrate
102:導電部 102: Conductive part
104:隔離部 104: Isolation Department
110:蓋層 110: cover layer
112:氮化物層 112: Nitride layer
114:氧化物層 114: oxide layer
144:介電襯層 144: Dielectric lining
160:黏著層 160: Adhesive layer
162:氮化矽層 162: silicon nitride layer
180:接觸開口 180: contact opening
190:位元線結構 190: Bit line structure
192:接觸件 192: contact piece
194:半導體層 194: semiconductor layer
BB’:剖面 BB': profile
x,z:方向 x,z: direction
Claims (15)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW111115616A TWI805336B (en) | 2022-04-25 | 2022-04-25 | Semiconductor structure and the method for forming the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW111115616A TWI805336B (en) | 2022-04-25 | 2022-04-25 | Semiconductor structure and the method for forming the same |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI805336B true TWI805336B (en) | 2023-06-11 |
TW202343686A TW202343686A (en) | 2023-11-01 |
Family
ID=87803011
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW111115616A TWI805336B (en) | 2022-04-25 | 2022-04-25 | Semiconductor structure and the method for forming the same |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWI805336B (en) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7018897B2 (en) * | 2000-09-20 | 2006-03-28 | Silicon Storage Technology, Inc. | Self aligned method of forming a semiconductor memory array of floating gate memory cells with control gate spacers |
US7256112B2 (en) * | 2005-01-20 | 2007-08-14 | Chartered Semiconductor Manufacturing, Ltd | Laser activation of implanted contact plug for memory bitline fabrication |
TWI290751B (en) * | 2002-06-30 | 2007-12-01 | Promos Technologies Inc | Semiconductor device, method for forming metal contact of memory device and method for forming metal contact of DRAM |
US20120289019A1 (en) * | 2011-05-11 | 2012-11-15 | Samsung Electronics Co., Ltd. | Methods of forming a pattern and methods of manufacturing a semiconductor device using the same |
TWI757043B (en) * | 2021-01-08 | 2022-03-01 | 華邦電子股份有限公司 | Semiconductor memory structure and method for forming the same |
-
2022
- 2022-04-25 TW TW111115616A patent/TWI805336B/en active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7018897B2 (en) * | 2000-09-20 | 2006-03-28 | Silicon Storage Technology, Inc. | Self aligned method of forming a semiconductor memory array of floating gate memory cells with control gate spacers |
TWI290751B (en) * | 2002-06-30 | 2007-12-01 | Promos Technologies Inc | Semiconductor device, method for forming metal contact of memory device and method for forming metal contact of DRAM |
US7256112B2 (en) * | 2005-01-20 | 2007-08-14 | Chartered Semiconductor Manufacturing, Ltd | Laser activation of implanted contact plug for memory bitline fabrication |
US20120289019A1 (en) * | 2011-05-11 | 2012-11-15 | Samsung Electronics Co., Ltd. | Methods of forming a pattern and methods of manufacturing a semiconductor device using the same |
TWI757043B (en) * | 2021-01-08 | 2022-03-01 | 華邦電子股份有限公司 | Semiconductor memory structure and method for forming the same |
Also Published As
Publication number | Publication date |
---|---|
TW202343686A (en) | 2023-11-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10141200B2 (en) | Methods of manufacturing semiconductor devices | |
US10770464B2 (en) | Semiconductor device including bit line structure of dynamic random access memory (DRAM) and method for fabricating the same | |
TW201727874A (en) | Semiconductor memory device with increased memory cell contact area and manufacturing method thereof | |
CN108470710A (en) | Method for forming semiconductor memory device | |
TWI440166B (en) | Method for manufacturing capacitor lower electrode of dynamic random access memory | |
CN114420642B (en) | Method for forming semiconductor structure and semiconductor structure | |
TWI397974B (en) | Separate word line process | |
US6613690B1 (en) | Approach for forming a buried stack capacitor structure featuring reduced polysilicon stringers | |
US6808975B2 (en) | Method for forming a self-aligned contact hole in a semiconductor device | |
TWI572019B (en) | Vertical channel structure | |
JP3262059B2 (en) | Method for manufacturing semiconductor device | |
US20040110377A1 (en) | Method of forming a contact in a semiconductor device | |
TWI805336B (en) | Semiconductor structure and the method for forming the same | |
US20230389297A1 (en) | Semiconductor structure and method for forming the same | |
TWI730718B (en) | Method of manufacturing memory sturcture | |
TW202316629A (en) | Gate structures and semiconductor devices including the same | |
CN117098389A (en) | Semiconductor structure and forming method thereof | |
TWI618224B (en) | Memory structure and manufacturing method there | |
US11462548B1 (en) | Semicondcutor device and manufacturing method thereof | |
US11805640B2 (en) | Manufacturing method of a semiconductor device using a protect layer along a top sidewall of a trench to widen the bottom of the trench | |
TWI855295B (en) | Method of manufacturing semiconductor device | |
US12225717B2 (en) | Semiconductor device with dielectric structure having enlargemant portion surrounding word line | |
TWI825469B (en) | Manufacturing method of semiconductor device | |
TWI714423B (en) | Semiconductor structure and method of manufacturing the same | |
TW202442073A (en) | Method of manufacturing semiconductor device |