[go: up one dir, main page]

TWI765611B - 顯示面板 - Google Patents

顯示面板 Download PDF

Info

Publication number
TWI765611B
TWI765611B TW110110174A TW110110174A TWI765611B TW I765611 B TWI765611 B TW I765611B TW 110110174 A TW110110174 A TW 110110174A TW 110110174 A TW110110174 A TW 110110174A TW I765611 B TWI765611 B TW I765611B
Authority
TW
Taiwan
Prior art keywords
pad
light
display panel
pads
groups
Prior art date
Application number
TW110110174A
Other languages
English (en)
Other versions
TW202238552A (zh
Inventor
阮丞禾
曾建洲
侯智元
Original Assignee
友達光電股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 友達光電股份有限公司 filed Critical 友達光電股份有限公司
Priority to TW110110174A priority Critical patent/TWI765611B/zh
Priority to CN202111272865.XA priority patent/CN114005839B/zh
Priority to US17/515,562 priority patent/US11876086B2/en
Application granted granted Critical
Publication of TWI765611B publication Critical patent/TWI765611B/zh
Publication of TW202238552A publication Critical patent/TW202238552A/zh
Priority to US18/530,243 priority patent/US12154892B2/en
Priority to US18/928,197 priority patent/US20250054933A1/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of semiconductor or other solid state devices
    • H01L25/16Assemblies consisting of a plurality of semiconductor or other solid state devices the devices being of types provided for in two or more different subclasses of H10B, H10D, H10F, H10H, H10K or H10N, e.g. forming hybrid circuits
    • H01L25/167Assemblies consisting of a plurality of semiconductor or other solid state devices the devices being of types provided for in two or more different subclasses of H10B, H10D, H10F, H10H, H10K or H10N, e.g. forming hybrid circuits comprising optoelectronic devices, e.g. LED, photodiodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D86/00Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
    • H10D86/40Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
    • H10D86/441Interconnections, e.g. scanning lines
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D86/00Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
    • H10D86/40Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
    • H10D86/441Interconnections, e.g. scanning lines
    • H10D86/443Interconnections, e.g. scanning lines adapted for preventing breakage, peeling or short circuiting
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D86/00Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
    • H10D86/40Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
    • H10D86/60Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs wherein the TFTs are in active matrices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10HINORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
    • H10H20/00Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
    • H10H20/80Constructional details
    • H10H20/85Packages
    • H10H20/857Interconnections, e.g. lead-frames, bond wires or solder balls
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10HINORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
    • H10H29/00Integrated devices, or assemblies of multiple devices, comprising at least one light-emitting semiconductor element covered by group H10H20/00
    • H10H29/10Integrated devices comprising at least one light-emitting semiconductor component covered by group H10H20/00
    • H10H29/14Integrated devices comprising at least one light-emitting semiconductor component covered by group H10H20/00 comprising multiple light-emitting semiconductor components
    • H10H29/142Two-dimensional arrangements, e.g. asymmetric LED layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • H01L2224/061Disposition
    • H01L2224/0612Layout
    • H01L2224/0616Random array, i.e. array with no symmetry
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16227Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16238Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bonding area protruding from the surface of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12041LED

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

一種顯示面板包括基板與多個顯示畫素。這些顯示畫素設置於基板上,且各自包括多個接墊組、多個發光元件、第一連接導線、第二連接導線及多個第一斷線區。這些接墊組各自具有第一接墊和第二接墊。這些發光元件電性接合這些接墊組至少一部分。第一連接導線電性連接這些接墊組的多個第一接墊組的多個第一接墊。第二連接導線電性連接這些接墊組的多個第二接墊。這些第一斷線區分別設置在各個第一接墊組的一側。第一連接導線和第二連接導線連接各個第一接墊組的兩個第一連接部位於這些第一斷線區的其中一者。

Description

顯示面板
本發明是有關於一種顯示面板,且特別是有關於一種修補良率高的顯示面板。
近來,微型發光二極體由於具有色彩易調校、發光壽命長、無影像烙印等優勢的(micro light emitting diode,micro-LEDs)面板的優勢,因此逐漸受到青睞。
然而,伴隨著顯示面板的解析度不斷地提高,用來接合微型發光二極體的接墊尺寸及間距越來越小,且單一面板的晶粒轉移次數也明顯增加,大幅提高了晶粒轉移的難度。因此,開發出易於修補的畫素架構以增加高解析度顯示面板的修補良率是當務之急。
本發明提供一種顯示面板,其生產良率較高。
本發明的顯示面板,包括基板與多個顯示畫素。這些顯示畫素設置於基板上,且各自包括多個接墊組、多個發光元件、第一連接導線、第二連接導線及多個第一斷線區。這些接墊組各自具有第一接墊和第二接墊。這些發光元件電性接合這些接墊組至少一部分。第一連接導線電性連接這些接墊組的多個第一接墊組的多個第一接墊。第二連接導線電性連接這些接墊組的多個第二接墊。這些第一斷線區分別設置在各個第一接墊組的一側。第一連接導線和第二連接導線連接各個第一接墊組的兩個第一連接部位於這些第一斷線區的其中一者。
在本發明的一實施例中,上述的顯示面板更包括多個主動元件,電性連接多個接墊組的多個第一接墊。這些接墊組包括:電性連接至這些主動元件的其中一者的第一接墊組與第二接墊組。第一接墊組的第一接墊與第二接墊組的第一接墊在第一排列方向上的間距小於等於第一接墊組與第二接墊組各自的第一接墊與第二接墊在第二排列方向上的間距。第一排列方向相交於第二排列方向。
在本發明的一實施例中,上述的顯示面板更包括多個主動元件,電性連接多個接墊組的多個第一接墊。這些接墊組更包括多個第二接墊組。多個第一接墊組電性連接這些主動元件的第一主動元件。這些第二接墊組電性連接這些主動元件的第二主動元件,且這些第一接墊組的數量不同於這些第二接墊組的數量。
在本發明的一實施例中,上述的顯示面板的多個第一接墊組用於電性接合多個發光元件的至少一第一發光元件。這些第二接墊組用於電性接合這些發光元件的至少一第二發光元件,且至少一第一發光元件的發光顏色不同於至少一第二發光元件的發光顏色。
在本發明的一實施例中,上述的顯示面板的至少一第一發光元件的發光顏色為紅色,至少一第二發光元件的發光顏色為綠色或藍色,且多個第一接墊組的數量大於這些第二接墊組的數量。
在本發明的一實施例中,上述的顯示面板的多個第一接墊組各自的第一接墊與第二接墊的排列方向不同於這些第二接墊組各自的第一接墊與第二接墊的排列方向。
在本發明的一實施例中,上述的顯示面板更包括另一第一連接導線與多個第二斷線區。另一第一連接導線電性連接多個第二接墊組的多個第一接墊。這些第二斷線區分別設置在各個第二接墊組的一側。另一第一連接導線與第二連接導線連接各個第二接墊組的兩個第二連接部位於這些第二斷線區的其中一者,且這些第一斷線區的排列方向相交於這些第二斷線區的排列方向。
在本發明的一實施例中,上述的顯示面板的多個發光元件為覆晶型發光二極體。
在本發明的一實施例中,上述的顯示面板的第一連接導線於基板上的垂直投影不重疊於第二連接導線於基板上的垂直投影。
在本發明的一實施例中,上述的顯示面板的各個第一斷線區與對應的一個第一接墊組的排列方向相交於對應的該第一接墊組的第一接墊與第二接墊的排列方向。
在本發明的一實施例中,上述的顯示面板的第一連接導線與第二連接導線屬於不同膜層。
基於上述,在本發明的一實施例的顯示面板中,第一連接導線和第二連接導線經由設置在對應的接墊組一側的斷線區內的兩連接部分別與該接墊組的第一接墊和第二接墊相連接。透過此兩連接部設置在同一斷線區內,可大幅縮短顯示面板的修補時間,並提高修補良率,有助於提升顯示面板的整體生產良率。
本文使用的「約」、「近似」、「本質上」、或「實質上」包括所述值和在本領域普通技術人員確定的特定值的可接受的偏差範圍內的平均值,考慮到所討論的測量和與測量相關的誤差的特定數量(即,測量系統的限制)。例如,「約」可以表示在所述值的一個或多個標準偏差內,或例如±30%、±20%、±15%、±10%、±5%內。再者,本文使用的「約」、「近似」、「本質上」、或「實質上」可依量測性質、切割性質或其它性質,來選擇較可接受的偏差範圍或標準偏差,而可不用一個標準偏差適用全部性質。
在附圖中,為了清楚起見,放大了層、膜、面板、區域等的厚度。應當理解,當諸如層、膜、區域或基板的元件被稱為在另一元件「上」或「連接到」另一元件時,其可以直接在另一元件上或與另一元件連接,或者中間元件可以也存在。相反,當元件被稱為「直接在另一元件上」或「直接連接到」另一元件時,不存在中間元件。如本文所使用的,「連接」可以指物理及/或電性連接。再者,「電性連接」可為二元件間存在其它元件。
現將詳細地參考本發明的示範性實施方式,示範性實施方式的實例說明於所附圖式中。只要有可能,相同元件符號在圖式和描述中用來表示相同或相似部分。
圖1是本發明的第一實施例的顯示面板的俯視示意圖。圖2是圖1的顯示畫素的示意圖。圖3是圖1的顯示面板的剖視示意圖。圖4是圖2的顯示畫素經修補後的俯視示意圖。
請參照圖1至圖3,顯示面板10包括基板100和多個顯示畫素PX。這些顯示畫素PX設置於基板100上。在本實施例中,這些顯示畫素PX是以陣列的方式進行排列,例如:這些顯示畫素PX分別在方向X與方向Y上排成多列與多行,但不以此為限。另一方面,顯示面板10還可包括電性連接這些顯示畫素PX的多條訊號線,例如:多條資料線(未繪示)、多條掃描線(未繪示)與多條電源線(power line)PL。這些顯示畫素PX各自與對應的至少一資料線、對應的至少一條掃描線以及對應的至少一電源線電性連接以接收影像顯示所需的多種驅動信號。
顯示畫素PX包括多個接墊組PS與多個發光元件LED。這些接墊組PS配置用以接合這些發光元件LED。在本實施例中,顯示畫素PX的這些接墊組PS可區分為兩個部分,分別為多個接墊組PS1和多個接墊組PS2,且這些接墊組PS1的排列方向(例如方向Y)不同於這些接墊組PS2的排列方向(例如方向X)。舉例來說,接墊組PS1用於電性接合發光元件LED1,接墊組PS2用於電性接合發光元件LED2或發光元件LED3,其中發光元件LED1、發光元件LED2和發光元件LED3的發光顏色彼此不同,例如分別是紅光、綠光和藍光,但不以此為限。在本實施例中,發光元件LED例如是覆晶型(flip-chip type)發光二極體。也就是說,發光元件LED可包括磊晶結構層ES、第一電極E1和第二電極E2,且第一電極E1和第二電極E2位於磊晶結構層ES的同一側。第一電極E1和第二電極E2例如分別是陽極和陰極。
特別注意的是,在本實施例中,每一個顯示畫素PX用以接合發光元件LED1的接墊組PS1數量(例如兩個)大於用以接合發光元件LED2或發光元件LED3的接墊組PS2數量(例如一個)。舉例來說,發光元件LED1的損壞機率較發光元件LED2與發光元件LED3來得高,因此可藉由設置額外的接墊組PS1來進行修補以降低顯示面板因少數發光元件LED無法致能而被報廢的機率。也就是說,圖2左側上方的接墊組PS1可作為修補用的接墊組,以電性接合修補用的發光元件LED1r(如圖4所示)。應可理解的是,在其他實施例中,接墊組PS1與接墊組PS2各自的數量當可根據實際的產品設計或製程風險來調整以滿足不同的修補需求。
接墊組PS包括第一接墊P1與第二接墊P2。在本實施例中,接墊組PS1的第一接墊P1與第二接墊P2的排列方向(例如方向X)不同於接墊組PS2的第一接墊P1與第二接墊P2的排列方向(例如方向Y)。值得注意的是,用於接合發光元件LED1的兩個接墊組PS1在排列方向(例如方向Y)上的間距S1小於等於這些接墊組PS1各自的第一接墊P1與第二接墊P2在排列方向(例如方向X)上的間距S2。據此,可降低接墊組PS1在發光元件LED1的轉置與接合過程中,因對位誤差或/及焊料溢流造成其第一接墊P1與第二接墊P2發生短路的風險。
進一步而言,顯示畫素PX更包括多個主動元件T、多條第一連接導線與第二連接導線CW2。在本實施例中,這些主動元件T分別為第一主動元件T1、第二主動元件T2與第三主動元件T3,而這些第一連接導線分別為第一連接導線CW1-1、第一連接導線CW1-2與第一連接導線CW1-3。用於接合發光元件LED1的多個接墊組PS1經由第一連接導線CW1-1與第一主動元件T1電性連接,用於接合發光元件LED2的接墊組PS2經由第一連接導線CW1-1與第二主動元件T2電性連接,而用於接合發光元件LED3的另一個接墊組PS2是經由第一連接導線CW1-3與第三主動元件T3電性連接。這些接墊組PS都是經由第二連接導線CW2而電性連接至一條電源線PL。舉例來說,接墊組PS的第一接墊P1與第二接墊P2分別用於接合發光元件LED的陽極(即第一電極E1)與陰極(即第二電極E2),這些主動元件T可耦接至一系統高電壓(OVDD),且電源線PL可耦接至一系統低電壓(OVSS),但不以此為限。
特別注意的是,顯示畫素PX更包括多個斷線區CR,這些斷線區CR分別鄰設在各個接墊組PS1的一側,且第一連接導線CW1-1與第二連接導線CW2連接各個接墊組PS1的兩個連接部CW1c、CW2c都位於對應的斷線區CR內。更具體地說,這些斷線區CR各自與對應的接墊組PS1的排列方向(例如方向Y)相交於此接墊組PS1的第一接墊P1和第二接墊P2的排列方向(例如方向X)。
請同時參照圖4,舉例來說,當接合至圖2左側下方的接墊組PS1的發光元件LED1在後續的製程中被檢測為異常的發光元件LED1x時,圖2左側上方的接墊組PS1可用來接合修補用的發光元件LED1r。在修補用的發光元件LED1r接合至修補用的接墊組PS1後,進行一切割步驟以移除第一連接導線CW1-1與第二連接導線CW2位於異常的發光元件LED1x下側的斷線區CR內的兩個連接部CW1c、CW2c。換句話說,修補後的顯示面板10R的顯示畫素PX-R的第一連接導線CW1-1’與第二連接導線CW2’在進行切割步驟的斷線區CR內分別具有斷開處CW1a與斷開處CW2a,以使異常的發光元件LED1x電性絕緣於兩連接導線。
然而,本發明不限於此,在其他實施例中,兩連接導線的切割步驟也可完成在修補用的發光元件LED1r接合至接墊組PS1前,且修補流程還可選擇性地包括發光元件LED1x的移除步驟。在本實施例中,連接導線的所述連接部的移除可以由雷射切割(laser cutting)製程來實現,而斷線區CR於基板100上的垂直投影面積例如是介於140微米平方與350微米平方之間的範圍,但不以此為限。在其他實施例中,斷線區也可僅涵蓋第一連接導線CW1-1’與第二連接導線CW2’的其中一者。亦即,僅針對一條連接導線進行切割。因此,斷線區於基板100上的垂直投影面積例如是介於49微米平方與100微米平方之間的範圍。
特別一提的是,透過第一連接導線CW1-1的連接部CW1c和第二連接導線CW2的連接部CW2c設置在同一斷線區CR內,可大幅縮減所需的切割次數,進而縮短修補時間。也因此,可提高顯示面板的修補良率及整體的生產良率。
進一步而言,形成主動元件T的方法可包括以下步驟:於基板100上依序形成半導體圖案SC、閘絕緣層110、閘極GE、層間絕緣層120、源極SE與汲極DE,其中半導體圖案SC具有通道區CH、位於通道區CH相對兩側的源極區SR與汲極區DR、連接於通道區CH與源極區SR之間的輕摻雜源極區LSR以及連接於通道區CH與汲極區DR之間的輕摻雜汲極區LDR,且源極SE與汲極DE貫穿閘絕緣層110與層間絕緣層120以分別電性連接半導體圖案SC的源極區SR與汲極區DR。在本實施例中,前述的電源線PL與此處的閘極GE可選擇性地屬於同一膜層。亦即,電源線PL與主動元件T的閘極GE可在同一製程(例如微影蝕刻製程)中以相同的材質形成,但不以此為限。
在本實施例中,主動元件T的閘極GE可選擇性地配置在半導體圖案SC的上方,以形成頂部閘極型薄膜電晶體(top-gate TFT),但本發明不以此為限。根據其他的實施例,主動元件的閘極GE也可配置在半導體圖案SC的下方,以形成底部閘極型薄膜電晶體(bottom-gate TFT)。另一方面,半導體圖案SC的材質例如是多晶矽材料。也就是說,主動元件T例如是低溫多晶矽薄膜電晶體(LTPS TFT)。然而,本發明不限於此,在其他實施例中,主動元件也可以是非晶矽薄膜電晶體(Amorphous Silicon TFT,a-Si TFT)、微晶矽薄膜電晶體(micro-Si TFT)或金屬氧化物電晶體(Metal Oxide Transistor)。
需說明的是,半導體圖案SC、閘絕緣層110、閘極GE、層間絕緣層120、源極SE與汲極DE分別可由任何所屬技術領域中具有通常知識者所周知的用於顯示面板的任一半導體圖案、任一閘絕緣層、任一閘極、任一層間絕緣層、任一源極及任一汲極來實現,且半導體圖案SC、閘絕緣層110、閘極GE、層間絕緣層120、源極SE與汲極DE分別可藉由任何所屬技術領域中具有通常知識者所周知的任一方法來形成,故於此不加以贅述。
另一方面,顯示面板10更包括多個平坦層130、140、150與多個轉接圖案TP1、TP2、TP3。舉例而言,平坦層130和平坦層140設置在主動元件T與第一連接導線CW1-1(或第二連接導線CW2)之間,平坦層150設置在接墊組PS與第一連接導線CW1-1(或第二連接導線CW2)之間。第一連接導線CW1-1經由轉接圖案TP2與主動元件T的汲極DE電性連接。第二連接導線CW2經由轉接圖案TP1和轉接圖案TP3與電源線PL電性連接。接墊組PS的第一接墊P1和第二接墊P2貫穿平坦層150以分別電性連接第一連接導線CW1-1和第二連接導線CW2。
特別注意的是,在本實施例中,多條第一連接導線CW1-1、CW1-2、CW1-3與第二連接導線CW2可選擇性地屬於同一膜層。因此,這些第一連接導線於基板100上的垂直投影不重疊於第二連接導線CW2在基板100上的垂直投影。亦即,這些第一連接導線CW1-1、CW1-2、CW1-3在方向Z上不重疊於第二連接導線CW2。
以下將列舉另一些實施例以詳細說明本揭露,其中相同的構件將標示相同的符號,並且省略相同技術內容的說明,省略部分請參考前述實施例,以下不再贅述。
圖5是本發明的第三實施例的顯示面板的俯視示意圖。請參照圖5,本實施例的顯示面板10A與圖2的顯示面板10的差異在於:顯示畫素用於接合發光元件LED2和發光元件LED3的接墊組數量不同。在本實施例中,顯示畫素PX-A分別用於接合發光元件LED1、發光元件LED2和發光元件LED3的接墊組PS數量都為兩個,且用於接合發光元件LED2的兩個接墊組PS2A以及用於接合發光元件LED3的兩個接墊組PS3A的配置方式都相似於用於接合發光元件LED1的兩個接墊組PS1的配置方式。因此,詳細的說明請參見前述實施例的相關段落,於此不再贅述。
另一方面,在本實施例中,各接墊組PS2A在垂直於其第一接墊P1與第二接墊P2的排列方向上的一側也設有斷線區CR2,且第一連接導線CW1-2A連接接墊組PS2A的連接部CW1c和第二連接導線CW2A連接同一接墊組PS2A的連接部CW2c都位於對應的斷線區CR2內。相似地,各接墊組PS3A在垂直於其第一接墊P1與第二接墊P2的排列方向上的一側也設有斷線區CR3,且第一連接導線CW1-3A連接接墊組PS3A的連接部CW1c和第二連接導線CW2A連接同一接墊組PS3A的連接部CW2c都位於對應的斷線區CR3內。
由於本實施例的發光元件LED2或發光元件LED3的修補方式相似於圖2的顯示面板10的發光元件LED1的修補方式,因此詳細的說明請參見前述實施例的相關段落,於此便不再重述。
圖6是本發明的第三實施例的顯示面板的俯視示意圖。請參照圖6,本實施例的顯示面板10B與圖5的顯示面板10A的差異在於:部分接墊組的排列方向不同於其他接墊組的排列方向。具體而言,顯示面板10B的顯示畫素PX-B用於接合發光元件LED2的兩個接墊組PS2A’的排列方向相交於顯示畫素PX-B用於接合發光元件LED1的兩個接墊組PS1的排列方向以及顯示畫素PX-B用於接合發光元件LED3的兩個接墊組PS3A的排列方向。
也因此,設置在各個接墊組PS2A’一側的兩個斷線區CR2’的排列方向(例如方向X)相交於設置在各個接墊組PS1一側的兩個斷線區CR1的排列方向(例如方向Y)以及設置在各個接墊組PS3A一側的兩個斷線區CR3的排列方向。第一連接導線CW1-2B和第二連接導線CW2B連接同一接墊組PS2A’的兩個連接部CW1c、CW2c的排列方向也相交於第一連接導線CW1-1和第二連接導線CW2B連接同一接墊組PS1的兩個連接部CW1c、CW2c的排列方向以及第一連接導線CW1-3A和第二連接導線CW2B連接同一接墊組PS3A的兩個連接部CW1c、CW2c的排列方向。
圖7是本發明的第四實施例的顯示面板的俯視示意圖。請參照圖7,本實施例的顯示面板20與圖2的顯示面板10的差異在於:顯示面板20的顯示畫素PX-C用於接合發光元件LED1的接墊組PS1數量為三個。也就是說,本實施例的顯示面板20的顯示畫素PX-C可針對發光元件LED1提供兩次的修補機會。
在本實施例中,顯示畫素PX-C包括兩個斷線區CRa與兩個斷線區CRb。這三個接墊組PS1中位於外側的兩個接墊組PS1各自在垂直其第一接墊P1和第二接墊P2的排列方向上的一側設有一斷線區CRa,而位於這兩個接墊組PS1之間的接墊組PS1在其第一接墊P1和第二接墊P2的排列方向上的相對兩側分別設有這些斷線區CRb。
特別注意的是,第一連接導線CW1-1C連接中間接墊組PS1的連接部CW1c’和第二連接導線CW2C連接同一接墊組PS1的連接部CW2c’分別設置在這兩個斷線區CRb內。因此,當修補用的發光元件(例如圖4的發光元件LEDr1)接合至鄰設有一個斷線區CRa的接墊組PS1後,原本接合在中間接墊組PS1的異常發光元件LED1的切割次數為兩次。由於顯示畫素PX-C的斷線區CRa、第一連接導線CW1-1C和第二連接導線CW2C的配置方式相似於圖2的顯示畫素PX的斷線區CR、第一連接導線CW1-1和第二連接導線CW2的配置方式,因此詳細的說明請參見前述實施例的相關段落,於此便不再贅述。
圖8是本發明的第五實施例的顯示面板的俯視示意圖。請參照圖8,本實施例的顯示面板20A與圖7的顯示面板20的差異在於:第二連接導線的配置方式不同以及斷線區的配置數量不同。具體而言,顯示畫素PX-D的第二連接導線CW2D連接中間接墊組PS1的連接部CW2c”和第一連接導線CW1-1C連接同一接墊組PS1的連接部CW1c’設置在同一斷線區CRb’內。也就是說,當修補用的發光元件(例如圖4的發光元件LEDr1)接合至鄰設有一個斷線區CRa的接墊組PS1後,原本接合在中間接墊組PS1的異常發光元件LED1的切割次數為一次。據此,可大幅縮短顯示面板20A的修補時間,並提高其修補良率及整體的生產良率。
圖9是本發明的第六實施例的顯示面板的俯視示意圖。圖10是圖9的顯示面板的剖視示意圖。請參照圖9及圖10,本實施例的顯示面板20B與圖8的顯示面板20A的差異在於:第二連接導線的設置膜層不同。在本實施例中,顯示畫素PX-E的第二連接導線CW2E和多條第一連接導線可選擇性地屬於不同的膜層。舉例來說,第二連接導線CW2E和轉接圖案TP2可屬於同一膜層。接墊組PS1的第二接墊P2經由另一轉接圖案TP4與第二連接導線CW2E電性連接,且第二連接導線CW2E經由轉接圖案TP1與電源線PL電性連接,其中轉接圖案TP4和第一連接導線CW1-1C為同一膜層。
圖11是本發明的第七實施例的顯示面板的俯視示意圖。請參照圖11,本實施例的顯示面板20C與圖9的顯示面板20B的差異在於:第二連接導線的組成結構不同。在本實施例中,顯示畫素PX-F的第二連接導線CW2F可具有第一延伸段CW2e1和第二延伸段CW2e2,且這兩延伸段屬於不同的膜層。舉例來說,第二連接導線CW2F的第一延伸段CW2e1和多條第一連接導線可選擇性地屬於同一膜層,而第二連接導線CW2F的第二延伸段CW2e2和圖10的轉接圖案TP2可選擇性地屬於同一膜層,其中第一延伸段CW2e1經由平坦層140的一個接觸窗140h與第二延伸段CW2e2電性連接。如此,可增加顯示畫素的電路設計裕度。
綜上所述,在本發明的一實施例的顯示面板中,第一連接導線和第二連接導線經由設置在對應的接墊組一側的斷線區內的兩連接部分別與該接墊組的第一接墊和第二接墊相連接。透過此兩連接部設置在同一斷線區內,可大幅縮短顯示面板的修補時間,並提高修補良率,有助於提升顯示面板的整體生產良率。
10、10R、10A、10B、20、20A、20B、20C:顯示面板 100:基板 110:閘絕緣層 120:層間絕緣層 130、140、150:平坦層 140h:接觸窗 CH:通道區 CR、CR1、CR2、CR2’、CR3、CRa、CRb、CRb’:斷線區 CW1-1、CW1-1’、CW1-1C、CW1-2、CW1-2A、CW1-2B、CW1-3、CW1-3A:第一連接導線 CW1a、CW2a:斷開處 CW1c、CW1c’、CW2c、CW2c’、CW2c”:連接部 CW2、CW2’、CW2A、CW2B、CW2C、CW2D、CW2E、CW2F:第二連接導線 CW2e1:第一延伸段 CW2e2:第二延伸段 DE:汲極 DR:汲極區 E1:第一電極 E2:第二電極 ES:磊晶結構層 GE:閘極 LDR:輕摻雜汲極區 LED、LED1、LED1x、LED1r、LED2、LED3:發光元件 LSR:輕摻雜源極區 P1:第一接墊 P2:第二接墊 PL:電源線 PS、PS1、PS2、PS2A、PS2A’、PS3A:接墊組 PX、PX-R、PX-A、PX-B、PX-C、PX-D、PX-E、PX-F:顯示畫素 S1、S2:間距 SC:半導體圖案 SE:源極 SR:源極區 T、T1、T2、T3:主動元件 TP1、TP2、TP3、TP4:轉接圖案 X、Y、Z:方向
圖1是本發明的第一實施例的顯示面板的俯視示意圖。 圖2是圖1的顯示畫素的示意圖。 圖3是圖1的顯示面板的剖視示意圖。 圖4是圖2的顯示畫素經修補後的俯視示意圖。 圖5是本發明的第二實施例的顯示面板的俯視示意圖。 圖6是本發明的第三實施例的顯示面板的俯視示意圖。 圖7是本發明的第四實施例的顯示面板的俯視示意圖。 圖8是本發明的第五實施例的顯示面板的俯視示意圖。 圖9是本發明的第六實施例的顯示面板的俯視示意圖。 圖10是圖9的顯示面板的剖視示意圖。 圖11是本發明的第七實施例的顯示面板的俯視示意圖。
10:顯示面板
100:基板
CR:斷線區
CW1-1、CW1-2、CW1-3:第一連接導線
CW1c、CW2c:連接部
CW2:第二連接導線
LED、LED1、LED2、LED3:發光元件
P1:第一接墊
P2:第二接墊
PL:電源線
PS、PS1、PS2:接墊組
PX:顯示畫素
S1、S2:間距
T、T1、T2、T3:主動元件
X、Y、Z:方向

Claims (11)

  1. 一種顯示面板,包括:一基板;以及多個顯示畫素,設置於該基板上,且各自包括:多個接墊組,各自具有一第一接墊與一第二接墊;多個發光元件,電性接合該些接墊組的至少一部分;一第一連接導線,電性連接該些接墊組的多個第一接墊組的多個第一接墊;一第二連接導線,電性連接該些接墊組的多個第二接墊;以及多個第一斷線區,分別設置在各該些第一接墊組的一側,其中該第一連接導線與該第二連接導線連接各該些第一接墊組的兩第一連接部位於該些第一斷線區的其中一者。
  2. 如請求項1所述的顯示面板,更包括:多個主動元件,電性連接該些接墊組的多個該第一接墊,其中該些接墊組包括:電性連接至該些主動元件的其中一者的一該第一接墊組與一第二接墊組,該第一接墊組的該第一接墊與該第二接墊組的該第一接墊在一第一排列方向上的間距小於等於該第一接墊組與該第二接墊組各自的該第一接墊與該第二接墊在一第二排列方向上的間距,該第一排列方向相交於該第二排列方向。
  3. 如請求項1所述的顯示面板,更包括:多個主動元件,電性連接該些接墊組的多個該第一接墊,其 中該些接墊組更包括多個第二接墊組,該些第一接墊組電性連接該些主動元件的一第一主動元件,該些第二接墊組電性連接該些主動元件的一第二主動元件,且該些第一接墊組的數量不同於該些第二接墊組的數量。
  4. 如請求項3所述的顯示面板,其中該些第一接墊組用於電性接合該些發光元件的至少一第一發光元件,該些第二接墊組用於電性接合該些發光元件的至少一第二發光元件,且該至少一第一發光元件的發光顏色不同於該至少一第二發光元件的發光顏色。
  5. 如請求項4所述的顯示面板,其中該至少一第一發光元件的發光顏色為紅色,該至少一第二發光元件的發光顏色為綠色或藍色,且該些第一接墊組的數量大於該些第二接墊組的數量。
  6. 如請求項4所述的顯示面板,其中該些第一接墊組各自的該第一接墊與該第二接墊的排列方向不同於該些第二接墊組各自的該第一接墊與該第二接墊的排列方向。
  7. 如請求項6所述的顯示面板,更包括:另一第一連接導線,電性連接該些第二接墊組的多個第一接墊;以及多個第二斷線區,分別設置在各該些第二接墊組的一側,其中該另一第一連接導線與該第二連接導線連接各該些第二接墊組的兩第二連接部位於該些第二斷線區的其中一者,且該些第一斷 線區的排列方向相交於該些第二斷線區的排列方向。
  8. 如請求項1所述的顯示面板,其中該些發光元件為覆晶型發光二極體。
  9. 如請求項1所述的顯示面板,其中該第一連接導線於該基板上的垂直投影不重疊於該第二連接導線於該基板上的垂直投影。
  10. 如請求項1所述的顯示面板,其中各該些第一斷線區與對應的一該第一接墊組的排列方向相交於對應的該第一接墊組的該第一接墊與該第二接墊的排列方向。
  11. 如請求項1所述的顯示面板,其中該第一連接導線與該第二連接導線屬於不同膜層。
TW110110174A 2021-03-22 2021-03-22 顯示面板 TWI765611B (zh)

Priority Applications (5)

Application Number Priority Date Filing Date Title
TW110110174A TWI765611B (zh) 2021-03-22 2021-03-22 顯示面板
CN202111272865.XA CN114005839B (zh) 2021-03-22 2021-10-29 显示面板
US17/515,562 US11876086B2 (en) 2021-03-22 2021-11-01 Display panel
US18/530,243 US12154892B2 (en) 2021-03-22 2023-12-06 Display panel
US18/928,197 US20250054933A1 (en) 2021-03-22 2024-10-28 Display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW110110174A TWI765611B (zh) 2021-03-22 2021-03-22 顯示面板

Publications (2)

Publication Number Publication Date
TWI765611B true TWI765611B (zh) 2022-05-21
TW202238552A TW202238552A (zh) 2022-10-01

Family

ID=79925343

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110110174A TWI765611B (zh) 2021-03-22 2021-03-22 顯示面板

Country Status (3)

Country Link
US (3) US11876086B2 (zh)
CN (1) CN114005839B (zh)
TW (1) TWI765611B (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6184948B1 (en) * 1997-02-11 2001-02-06 Lg Electronics Inc. Liquid crystal display device having a plurality of error detecting shorting bars and a method of manufacturing the same
US20010052889A1 (en) * 2000-05-31 2001-12-20 Ichiro Fukunishi Liquid crystal display device and deficiency correcting method thereof
CN101467098A (zh) * 2006-08-02 2009-06-24 夏普株式会社 有源矩阵基板及具有该有源矩阵基板的显示装置
TW201923728A (zh) * 2017-11-17 2019-06-16 英屬開曼群島商錼創科技股份有限公司 顯示面板及其修復方法
TW202105349A (zh) * 2019-07-16 2021-02-01 友達光電股份有限公司 可折疊顯示面板
CN112489570A (zh) * 2019-12-26 2021-03-12 伊乐视有限公司 具有发光元件修复界面的显示屏及其修复方法

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101728395A (zh) * 2008-10-10 2010-06-09 华映视讯(吴江)有限公司 薄膜晶体管阵列基板以及液晶显示面板
KR102046442B1 (ko) * 2013-05-09 2019-11-20 삼성디스플레이 주식회사 유기 발광 표시 장치
CN107507926B (zh) 2017-08-30 2020-04-03 深圳市华星光电半导体显示技术有限公司 Oled像素结构及其修复方法
CN108598094B (zh) * 2018-05-25 2020-09-11 友达光电(昆山)有限公司 一种显示装置及该显示装置的薄膜晶体管的修补检测方法
CN109003996B (zh) 2018-07-27 2021-07-09 上海天马微电子有限公司 显示面板、显示面板的检修方法及显示装置
US10840407B2 (en) * 2018-11-14 2020-11-17 Innolux Corporation Electronic device and method for manufacturing the same
TWI683431B (zh) * 2018-11-26 2020-01-21 友達光電股份有限公司 發光元件基板及其修復方法
TWI668856B (zh) * 2018-12-12 2019-08-11 友達光電股份有限公司 發光二極體面板
US20200235128A1 (en) * 2019-01-22 2020-07-23 Samsung Electronics Co., Ltd. Display module and repairing method of the same
TWI715323B (zh) * 2019-12-02 2021-01-01 友達光電股份有限公司 顯示裝置
TWI726627B (zh) * 2020-02-21 2021-05-01 友達光電股份有限公司 顯示裝置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6184948B1 (en) * 1997-02-11 2001-02-06 Lg Electronics Inc. Liquid crystal display device having a plurality of error detecting shorting bars and a method of manufacturing the same
US20010052889A1 (en) * 2000-05-31 2001-12-20 Ichiro Fukunishi Liquid crystal display device and deficiency correcting method thereof
CN101467098A (zh) * 2006-08-02 2009-06-24 夏普株式会社 有源矩阵基板及具有该有源矩阵基板的显示装置
TW201923728A (zh) * 2017-11-17 2019-06-16 英屬開曼群島商錼創科技股份有限公司 顯示面板及其修復方法
TW202105349A (zh) * 2019-07-16 2021-02-01 友達光電股份有限公司 可折疊顯示面板
CN112489570A (zh) * 2019-12-26 2021-03-12 伊乐视有限公司 具有发光元件修复界面的显示屏及其修复方法

Also Published As

Publication number Publication date
US20220302174A1 (en) 2022-09-22
US20240105696A1 (en) 2024-03-28
US20250054933A1 (en) 2025-02-13
US12154892B2 (en) 2024-11-26
CN114005839A (zh) 2022-02-01
CN114005839B (zh) 2024-10-01
TW202238552A (zh) 2022-10-01
US11876086B2 (en) 2024-01-16

Similar Documents

Publication Publication Date Title
US11322670B2 (en) Pixel array substrate including flux structure layer for improving LED contact and method of manufacturing thereof
US10607973B2 (en) Micro-LED array display devices with CMOS cells
TWI668856B (zh) 發光二極體面板
US20210242135A1 (en) Display devices and methods for manufacturing the same
CN109786421B (zh) 一种显示装置、显示背板及制作方法
US11575067B2 (en) Display substrate, display apparatus, and manufacturing method for display substrate
KR20230153978A (ko) 표시 장치 및 표시 장치의 제조 방법
TW201926667A (zh) 畫素結構
TW201826517A (zh) 顯示面板
TWI741805B (zh) 顯示裝置之修補方法
KR20190044014A (ko) 제조 장치
US11482511B2 (en) Lighting device and method of manufacturing the same
US12101964B2 (en) Electroluminescence display apparatus
KR20220009249A (ko) 표시 장치 및 표시 장치의 제조 방법
TWI709222B (zh) 微型發光元件顯示裝置
US20230187457A1 (en) Display panel
US20250040309A1 (en) Display apparatus
TWI765611B (zh) 顯示面板
CN113097193B (zh) 显示面板及其制造方法
KR20240156356A (ko) 표시 장치 및 표시 장치 제조 방법
TWI754283B (zh) 顯示面板的製備方法
TWI650852B (zh) 主動式驅動發光二極體陣列的製造方法
US11652189B2 (en) Display device