[go: up one dir, main page]

TW578270B - CMOS of semiconductor device and method for manufacturing the same - Google Patents

CMOS of semiconductor device and method for manufacturing the same Download PDF

Info

Publication number
TW578270B
TW578270B TW091119502A TW91119502A TW578270B TW 578270 B TW578270 B TW 578270B TW 091119502 A TW091119502 A TW 091119502A TW 91119502 A TW91119502 A TW 91119502A TW 578270 B TW578270 B TW 578270B
Authority
TW
Taiwan
Prior art keywords
oxide film
gate oxide
well
region
nmos
Prior art date
Application number
TW091119502A
Other languages
English (en)
Inventor
Kwan-Yong Lin
Heung-Jae Cho
Dae-Gyu Park
In-Seok Yeo
Original Assignee
Hynix Semiconductor Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hynix Semiconductor Inc filed Critical Hynix Semiconductor Inc
Application granted granted Critical
Publication of TW578270B publication Critical patent/TW578270B/zh

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/80Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
    • H10D84/82Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0165Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
    • H10D84/0181Manufacturing their gate insulating layers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/02Manufacture or treatment characterised by using material-based technologies
    • H10D84/03Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
    • H10D84/038Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe

Landscapes

  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Semiconductor Memories (AREA)

Description

578270 五、發明說明(1 ) 發明說明 技術領_ 本發明係關於一種互補式金氧半導體裝置及其製造方 法’尤指一種互補式金氧半導體(以下簡稱CMOS場效 電晶體)裝置及其製造方法,關於此種CMOS之製造方 法’其係在單元(cell region)中之NMOS結構及在周圍 區(peripheral region)中之PMOS結構等之閘極氧化物膜 上遂行去耦電漿氮化(DPN)處理,使閘極氧化物膜表面 上形成矽氮化物,因而可改善特性、產能及信賴性者。 習用技術說明 一般而言,CMOS裝置係包括低消耗功率之PMOS電 晶體體可對稱形成之高速動作NMOS電晶體。雖然其集 積度低,且製造過程繁複,惟CMOS通常仍具有低消耗 功率特性。 第1圖係例示一半導體裝置之單元區及周圍電路區平 面圖。 如第1圖所示,於CMOS裝置中,單元區100內之 NMOS臨限電壓(threshold voltage)夠須爲+ IV,俾減少 裝置動作期間之偏離電流(off current),且在周圍電路 區200內之PMOS與NMOS的臨限電壓必須高於一 〇·5V 並低於+ 0.5V,而可增加動作速度。爲達成該種結果, 乃須分開之遮罩(mask)及多餘之離子布植,因而使得製 造過程極爲複雜。 CMOS閘極電極在傳統上係由具高熔點之多晶矽層所 578270 五、發明說明(2) 形成,乃可使薄膜易於作沈積,並易於作線路圖型,對 於大氣之氧化物亦具安定性,且易於圖面化。 傳統式閘極電極係利用n +多晶矽作爲NMOS與PMOS 區。但是,因PMOS區中之反摻雜(counter doping),故 將形成埋入通道(burried channel),乃導致短通道效應 (short channel effect)因而增加洩漏電流。 爲了克服上述缺點,乃在NMOS區中之閘極電極使用 n +多晶矽,而在PMOS區中之閘極電極則使用p +多晶矽 ,因而作爲雙閘極電極,可在NMOS區與PMOS區上形 成一表面通道(surface channel) 〇 第2a至2e圖係剖面圖,說明習用CMOS之製造方法 例,其中,”A”係表示其上可形成單元區NMOS之區間 ,”B”係表示其上可形成周圍電路區PMOS之區間,而 "C”係表示其上可形成周圔電路區NMOS之區間。 如第2a圖所示,界定一有效區域之一場氧化物1 3係 形成在一半導體基板11上。 之後,利用一離子布植遮罩,選擇性的將P型及η型 雜質布植半導體基板11中,並遂行一驅入(drive-in)處 理,乃形成P阱15及η阱17。 如第2b圖所示,藉一熱氧化物處理,令第一氧化物 膜19生成於半導體基板11上,且可供調整臨限電壓之 雜質離子則布植於作爲成結構中。此處,第一氧化物膜 19之作用係,在雜質離子之布植而須調整臨限電壓之期 間,可防止半導體基板產生表面缺陷者。 -4- 578270 五、發明說明(3) 如第2c圖所示,第一氧化物膜19已被移除,且在作 成之基板上形成一第二氧化物膜21與一未摻雜多晶矽 層23。 接著,藉著利用η阱遮罩(未示)而實行離子布植,p 阱15上之多晶矽層23乃摻雜以諸如含磷(Ρ)或砷(As)離 子之η型雜質。 其次,藉著利用Ρ阱遮罩而實行離子布植,η阱17上 之多晶矽層23乃摻雜以諸如硼(Β)或BF2離子之ρ型雜 質。 如第2d圖所示,多晶砂層23上係形成一金屬層29。 利用一閘極電極遮罩而實行一照像處理,可選擇性的 蝕刻金屬層29,多晶矽層23及第二氧化物膜21,因而 可分別的在ρ阱1 5及η阱17之頂側形成第二氧化物膜 2 1之一閘極氧化物及一閘極電極3 1。此處,閘極電極 31係包括多晶矽層23與金屬層29之堆疊構造。 如第2e圖所示,在作驅入處理後,接著利用η阱遮 罩(未示)遂行η型雜質離子之離子布植,則ρ阱15中之 閘極電極3 1兩側,即形成一低濃度之η型雜質區33。 之後,在作驅入處理後,接著利用Ρ阱遮罩(未示)遂 行ρ型雜質離子之離子布植,則η阱17中之閘極電極 3 1兩側,即形成一低濃度之ρ型雜質區3 5。 之後,於閘極電極之一側壁上形成以一氮化物間隔物 37 〇 此後,在作驅入處理後,接著利用η阱遮罩(未示)遂
578270 五、發明說明(4) 行η型雜質離子高濃度之離子布植;則p阱15中之閘 極電極1 5包括間隔物3 7之兩側上,乃形成一高濃度之 η型雜質區39。 其後,在作驅入處理後,接著利用ρ阱遮罩(未示)遂 行ρ型雜質離子高濃度之離子布植,則η阱17中之閘 極電極3 1包括間隔物3 7之兩側上,乃形成一高濃度之 ρ型雜質區41。 如上述,用習用CMOS裝置及其製造方法包含雙多矽 閘極電極之作成,故習用CMOS裝置之特性即因下述效 應而降低。 第一,當PMOS區中之p +多晶矽閘極電極的閘極氧化 物膜內之硼之未作用時,則CMOS多晶矽閘極電極將產 生閘極電極之閘極空乏效應(gate depletion effect),因 而減低了反向電容(reverse capacitance),並增加了臨限 電壓。 第二,在多晶矽閘極電極中殘存有硼離子之現象,將 貫穿閘極氧化物膜而擴散至半導體基板之通道區內,亦 即,將發生硼貫穿現象。結果,平帶電壓暨臨限電壓均 將變化,閘極氧化物之完整性(GO I)特性乃因而劣化。 發明槪述 因之,本發明之目的,係提供一種CMOS裝置及其製 造方法,其中,藉由在一單元區NMOS及一周圍電路 PMOS之一閘極氧化物膜上,遂行DPN(去耦電漿氮化, Decoupled Plasma Nitridation)處理,且在閘極氧化物膜 五、發明說明(5) 表面上形成一氮矽化膜,故可形成一種具有表面通道 (surface channel)之單閘極CMOS,因之,毋須多餘的作 離子布植處理,即甚輕易的作成具有表面通道之單閘極 CMOS,即或使用n +矽層之閘極電極亦然。則其單元區 NMOS之臨限電壓即可約在+ 0.9V,周圍電路PMOS之 臨限電壓亦可約在一 0.5V及以下,而周圍電路NMOS 之臨限電壓約可在+ 0.5V及以下。 爲達成上述目的,乃提出一種半導體裝置之CMOS, 包括:一半導體基板,具有位於周圍電路區內之一 η阱 及一 Ρ阱,及位於單元區中之一 Ρ阱;一閘極氧化物膜 ,具有一氮化表面,係形成在周圍電路區之η阱與單元 區之Ρ阱兩者之半導體基板上;及一閘極電極,係形成 於閘極氧化物膜上。 本發明之另一目的,係提供一種半導體裝置之CMOS 的製造方法,包括下述步驟:於周圍電路區中含有η阱 與Ρ阱及在單元區中含有ρ阱之半導體基板上,形成以 一閘極氧化物膜;於周圍電路區之η阱與單元區之ρ阱 上該閘極氧化物膜表面予以氮化;及於該閘極氧化物膜 上形成一閘極電極。 本發明之原理爲,單元NMOS與周圍電路PMOS之閘 極氧化物膜係經過DPN(去耦電漿氮化)處理以在閘極氧 化物膜之表面上形成一矽氮化物,故作成一具有表面通 道之單閘極CMOS。因之,即令係使用n +多晶矽層之閘 極電極,單元區NMOS臨限電壓仍可約爲+ 0.9V,周圍 578270 五、發明說明(6) PMOS之臨限電壓亦可約爲一 0.5V及以下,且最後,周 圍NMOS之臨限電壓可爲+ 0.5V及以下,而不須另作 瞬間之離子布植處理。 圖式簡單說明 本發明之上述及其他目的暨特點等,將佐以如下之附 圖說明及申請專利範圍之界定而尤爲顯見,惟此間應予 聲明者,圖式所示僅爲本發明所舉之可行實施例,並不 限制僅如所陳,此自不待贅言。本發明將配合以下圖面 說明其特點及詳細內涵,其中: 第1圖爲表示單元區及周圍電路之平面圖。 第2a至2e圖爲表示傳統式裝置之CMOS製造方法剖 面圖。 第3a至3e圖爲表示本發明第一實施例之CMOS製造 方法剖面圖。 第4a至4e圖爲表示本發明第二實施例之CMOS製造 方法剖面圖。 第5圖爲曲線圖,用以表示在一閘極氧化物膜上實行 去耦電漿氮化(DPN)處理後,MOS之電容一電壓(C-V)曲 線。 第6圖爲一特性圖,用以表示閫極氧化物膜未經DPN 處理之Dit(介面陷讲密度,Interface trap density)特性。 第7圖爲一特性圖,用以表示閘極氧化物膜來經DPN 處理後之Dit特性。 較佳實施例之詳細說明 578270 五、發明說明(7) 本發明之較佳實施例,現將佐以附圖說明之。在下述 中,各圖面均係以相同標示表示相同構件。而說明中所 界定之特殊結構,諸如一電路中之詳細結構及元件等, 純係提供助於理解本發明之用而已,因此,此業行定均 知,本發明亦可作成諸多不同之構造。同時,習知之功 能與結構,於說明表中亦未加多述,因爲其將使本發明 在不須要細節上造成糢糊不淸之故。 第3a至3e圖爲用以製造依本發明第一實施例之CMOS 裝置之製造方法剖面圖。圖中,” A”係表示其上擬形成 NMOS區之區域,"B”係表示其上擬形成周圍電路PMOS 之區域,而”C”係表示其上擬形成凋圍電路NMOS之區 域。 參考第3a圖所示,在一半導體基板5 1上,形成以一 界定一有效區之一裝置隔離膜53。 之後,利用一離子布植遮罩,將P型或η型雜質選擇 性的予以作離子布植於半導體基板5 1中,並遂行一驅 入處理,以形成一 Ρ阱55及一 η阱57。 其次,其爲一閘極氧化物膜之第一氧化物膜59,藉熱 氧化物半導體基板51之方式而生成爲5至10 0Α之厚度 。一種不與諸如 Α12〇3,Hf02,Hf,Si02 或 Z「Si02 膜等 多晶矽發生反應之高介電膜亦可用以取代熱氧化物膜。 如第3b圖所示,第一氧化物膜59上被覆有一第一光 阻膜。之後,將該第一光阻膜曝光並使其顯影’以形 成一第一光阻圖型61,此一圖型可覆蓋擬形成周圍電
578270 五、發明說明(8) 路NMOS之區域B。 其後,利光阻膜圖型作爲光罩而遂行DPN處理,將 位於擬形成單元區NMOS之區域B中與擬形成周圍電路 PMOS之區域C中等之閘極氧化物膜59的表面,予以 氮化之,因而乃形成一矽氮化物63。 此處,DPN處理係在,溫度爲0〜400°C ;室真空位準 爲5〜200 mT; RF電漿功率爲100〜700W;且在氮之流 量爲10〜500sccm,時間50〜100秒之氮氣環境下之狀況 而遂行。 此外,DPN處理除使用氮氣(N2)外,亦可使用選用自 NH3,N20,NF3及NO等之組群或其等之混合物等氣體 取代之。 作完閘極氧化物膜59之DPN處理後,在]^2,八1*或 真空或其等之聯合環境中,施行溫度爲100〜800°C,時 間1〜30分鐘之熱處理。 如第3c圖所示,第一光阻膜圖型61已予去除,在含 有厚度爲1〇〇〜10〇〇A閘極氧化物膜59之作成的結構上 ,分別形成以一多晶矽層65及一金屬層67。此處,多 晶矽層65係由摻雜有其功函數多晶爲4.1〜4.3eV之η型 雜質的多晶矽層所形成。此外,金屬層67係由W/WN 層所形成,以降低該閘極電阻(gate resistance)。又,亦 可形成一種矽化物以取代金屬層67。 如第3d圖所示,金屬層67與多晶矽層65,均係利用 一閘極電極遮罩,而遂行一光飩刻法予以蝕刻者。此處
-10- 五、發明說明(9) ,包括多晶矽層65與金屬層67之堆疊構造的閘極電極 69,係分別形成在擬形式單元區NMOS之區域A,擬形 成周圍電路NMOS之區域B,及擬形成周圍電路PMOS 之區域B等之基板51上。 如第3e圖所示,在擬形成單元區NMOS之區域A與 在擬形成周圍電路NMOS之區域B等內之閘極電極69 兩側之P阱55的表面上,藉離子布植低濃度η型雜質 ,乃形成以低濃度η型雜質區。 類似的,在擬形成周圍電路PMOS之區域C內之閘極 電極兩側之η阱57的表面上,藉離子布植低濃度ρ型 雜質,乃形成以低濃度Ρ型雜質區73。 之後,在閘極電極69之側壁上,形成一矽氮化物間 隔物75。 其次,在擬形成單元區NMOS之區域Α與在擬形成周 圍電路NMOS之區域B等內之矽氧化物間隔物75兩側 之ρ阱55的表面上,藉離子布植高濃度n型雜質,乃 形成高濃度η型雜質區77,因之,即形成一具有LDD (輕微摻雜汲極,lightly doped drain)構造之η型源極/ 汲極雜質區。 其後,在擬形成周圍電路PMOS之區域C內之矽氮化 物隔離物75兩側之η阱57的表面上,藉離子布植高濃 度ρ型雜質,即形成高濃度雜質區79。 第4a至4e圖爲剖面圖,係例示依本發明第二實施例 半導體之CMOS製造方法。圖中,”A”係表示其上擬形 -11- 578270 五、發明說明(1〇) 成單元區NMOS之區域"B”係表示其上擬形成周圍電路 PMOS之區域,而”C”係表示其上擬形成周圍電路NMOS 之區域。 如第4a圖所示,用以界定一有效區域之裝置隔離膜 53係形成於半導體基板51上。 之後,利用一離子布植遮罩,選擇性的將p型或η型 雜質以離子布植於半導體基板51中,並施行驅入處理 ,以形成Ρ阱55及η阱57。 其次,其爲閘極氧化物膜之第一氧化物膜59,乃藉氧 化物半導體基板51之方式生成厚度爲5至100Α。此處 ,該第一氧化物膜59,亦可使用不與諸如A1203、Hf02 、Hf*Si02或Z「Si02膜等多晶矽發生反應之高介電膜取 代熱氧化物膜。 如第4b圖所示,第一光阻膜係被覆於閘極氧化物膜 59上,且第一光阻膜係予曝光並予發展,以形成僅覆蓋 其處擬形成周圍電路NMOS之區域C的第一光阻膜。 其後,利光第一光阻膜圖型61作爲遮罩,遂行DPN 處理,俾把擬形成單元區NMOS之區域A與擬形成周圍 電路PMOS之區域C等內之閘極氧化物膜59的表面予 以氮化,因而形成氮化物63。 此處,DPN處理係在,溫度爲0〜400°C ;室真空位準 爲5〜2 0 0 mT ; RF電漿功率爲100〜700W ;且在流量爲 10〜500sccm,時間50〜100秒之氮氣環境下,等狀況中 實行者。 -12- 578270 五、發明說明(11 ) 此外’選自ΝΗ3,ν2〇,NF3及NO等之組群或其混合 物之含氮氣體亦可取代DPN處理用之氮氣。 閘極氧化物膜59作完DPN處理後,即在溫度爲100〜800°C ’ 1或Ar或其混合物或在真空下之環境中,作1〜3 0分 鐘之熱處理。 如第4c圖所示,係已移除光阻膜圖型61,且在包括 厚度爲100至1 000 A之氧化物膜59的作成的結構上, 分別形成一第一金屬層64及一第二金屬層66。 此處’第一金屬層係由具有功函數爲4.1至4.3 eV之 諸如TaN、TaSiN、或Ta層等之一種金屬層所形成。 此外,第二金屬層66係由一 W/WN層所形成,以減 少閘極電極。而亦可形成矽化物取代第二金屬層67。 如第4d圖所示,第二金屬層67與第一金屬層65可 利用一閘極電極遮罩藉光蝕刻處理予以蝕刻之。此處, 包括第一金屬層65與第二金屬層67兩者疊合構造之閘 極電極69,係分別形成於位在擬形式單元區NMOS之 區域A,擬形成周圍電路NMOS之區域B,及擬形成周 圍電路PMOS之區域C等內之半導體基板51上。 如第4e圖所示,位於擬形成單元區NMOS之區域A 與在擬形成周圍電路NMOS之區域B等內之閘極電極 69兩側之p阱55表面上,藉離子布植低濃度η型雜質 之方式,形成以低濃度η型雜質區7 1。 類似的,藉離子布植低濃度Ρ型雜質之方式,乃在位 於擬形成周圍電路PM0S之區域c內之閘極電極69兩 -13- 578270 五、發明說明(12) 側的η阱57的表面上,形成以一低濃度p型雜質區73。 之後,在包括閘極電極69之前側上形成以一矽氮化 物,並對附屬之膜加以蝕刻,則閘極電極69之側壁即 形成一矽氮化物間隔物75。 其次,位於擬形成單元區NMOS之區域Α暨擬形成周 圍電路NMOS之區域B等內之矽氮化物間隔物75兩側 的p阱55表面上,藉布植高濃度η型雜質方式,乃形 成高濃度η型雜質區77,因之,即形成一具有LDD結構 之η型源極/汲極雜質區。 其後,位於擬形成周圍電路PMOS之區域C內之矽氮 化物間隔離物75兩側之η阱5 7的表面上,藉布植高濃 度Ρ型雜質離子之方式,乃形成一高濃度雜質區79,因 之,即形成一種具有LDD結構之ρ型源極/汲極雜質區 〇 參考第5圖所示,具有DPN處理之閘極氧化物膜的 NMOS,其臨限電壓較諸未具DPN處理之閘極氧化物膜 的 NMOS 高出 + 0.4V 至 + 0.5V。 如第6圖及第7圖所示,具有經DPN處理之氧化物 膜的NMOS,其Dit特性,(1 X l〇H/eV-cm2),優於具有 未經DPN處理之氧化物膜的NMOS,(1 X lOH/eV-cm2) ,Dit 係 Interface trap density(介面陷阴1 密度)者。 具有一表面通道之單閘極CMOS,該表面通道爲包括 單元區NMOS與周圍電路PMOS之閘極氧化物膜上施行 有DPN處理所形成於閘極氧化物膜表面上之氮化物, -14- 578270 五、發明說明(13) 係基於下述理由而使裝置具有低驅動電壓,改良特性、 產能及信賴性等優點。 第一,倘係使用包括Π+多晶矽層之閘極電極,則不須 多餘之離子布植處理,即可形成具表面通道之CMOS, 且其單元區NMOS之臨限電壓可爲+ 〇.9V,周圍電路 PMOS之臨限電壓可爲_〇.5V及以上,且周圍電路NMOS 之臨限電壓可爲+ 0.5V及以下者。 第二,由於閘極氧化物膜係經DPN處理,則單元區 NMOS乃具有+ 0.9V之臨限電壓,故+ 0.9V之臨限電 壓即不須另外之反向偏壓(back bids),因而達成了降低 功率消耗之功效。 第三,因爲在形成單元區NMOS期間,毋須另作供調 整臨限電壓之單獨離子布植處理,故可簡化處理過程。 最後,因爲在形成閘極電極之期間,並不使用摻雜之 處理,故閘極電極之耗盡效應或傳統式雙多晶矽閘極電 極中所見之硼貫穿現象可加以防止。 本發明業已舉起特定實施例詳述如上,惟此處應陳明 者,乃本發明並非僅侷限僅如前舉實施例,反之,在本 發明之精神下暨申請範圍內之其他技術性變更或文調、 語意、描述的不同,均屬本發明裝置暨製造方法之保護 範圍,其法理至明,自不待多述。 符號之說明 100 單元區 200 周圍電路區 11 半導體基板 -15- 578270 五、發明說明(14) 13 場 氧 化 物 15 p 1 讲 17 η | 讲 19 第 —* 氧 化 物 膜 2 1 第 二 氧 化 物 膜 23 未 摻 雜 多 晶 矽 層 29 金 屬 層 3 1 閘 極 電 極 33 低 濃 度 η 型 雜 質 35 低 濃 度 Ρ 型 雜 質 區 37 氮 化 物 間 隔 物 39 高 濃 度 η 型 雜 質 區 5 1 半 導 B/m 體 基 板 53 裝 置 隔 離 膜 55 ρ 1 讲 57 η I 讲 59 第 一 氧 化 物 膜 61 第 — 光 阻 膜 圖 型 63 矽 氮 化 物 65 多 晶 矽 層 67 金 屬 層 69 閘 極 電 極 71 低 濃 度 η 型 雜 質 區 73 低 濃 度 Ρ 型 雜 質 區 75 矽 氮 化 物 間 隔 物 77 高 濃 度 η 型 雜 質 區 79 高 濃 度 雜 質 區 -16-

Claims (1)

  1. 578270 六、申請專利範圍 第9 1 1 1 9502號「互補式金氧半導體裝置及其製造方法」 專利案 (92年11月修正) A申請專利範圍: 1. 一種裝造CMOS裝置之方法,該方法包括之步驟爲: 在一包括位於一周圍電路區內之η阱與p阱,及 位於一單元區之一 ρ阱之半導體基板上,形成以一 閘極氧化物膜; 藉由一去耦電漿氮化處理,將於位在周圍電路區之 η阱與位在單元區之ρ阱上之該閘極氧化物膜的表面 ,予以氮化;及 在該閘極氧化物膜上形成一閘極電極。 2. 如申請專利範圍第1項之方法,其中該閘極氧化物膜 之厚度爲5至100Α者。 3. 如申請專利範圍第1項之方法,其中該氮化之步驟包 括: 在溫度爲0至400°C,室真空位準爲5至20 Mt, 且RF電漿功率爲1〇〇至700W,時間爲50至100秒 之狀況中,遂行該去耦電漿氮化處理,且進一步包括 有遂行一熱處理者。 4. 如申請專利範圍第3項之方法,其中,該去耦電漿氮 化處理係使用至少一種選自N2、NH3、N20、NF3及NO 群組氣體,且其流量爲10至500 seem。 578270 六、申請專利範圍 5. 如申請專利範圍第3項之方法,其中該熱處理係在一 N2、Ar或其混合物或真空之環境下,而溫度爲100 至800°C,經1至30分鐘之時間而實行。 6. 如申請專利範圍第1項之方法,其中閘極氧化物膜包 括一高介電質膜者。 7. 如申請專利範圍第6項之方法,其中該高介電質膜包 括一選自 A 1 203、Hf02、Hf*Si〇2 及 Zr.Si02 等組群之 材料。 8. 如申請專利範圍第1項之方法,其中該閘極氧化物膜 係包括一多晶砂層與一金屬層堆疊之結構。 9. 如申請專利範圍第8項之方法,其中,該多晶矽層包 括一摻雜有其功函數爲4.1至4.3 eV之η型雜質的多 晶矽層。 1〇·如申請專利範圍第8項之方法,其中該金屬層包括一 W/WN 層。 11.如申請專利範圍第1項之方法,其中該閘極氧化物膜 包括一第一金屬層與一第二金屬層堆層之構造。 1Ζ如申請專利範圍第11項之方法,其中該第一金屬層 包括一選自具有功函數爲4·ι至4.3eV之TaN、 TaSiN及Ta組群之金屬者。 Π如申請專利範圍第1 1項之方法,其中該第二金屬層 包括一 W/WN層者。 14. 一種CMOS半導體裝置,包括: 578270 六、申請專利範圍 一半導體基板,其在一周圍電路區中含有n阱與p 阱,而在單元區中含有p阱; 一閘極氧化物膜,具有一氮化之表面,係成形在位 於周圍電路區中之η阱與位於單元區中之p阱之半導 體基板上;及 一閘極電極,成形於該閘極氧化物膜上。 578270 1.5x10 10
    X X ο 5 1 ο· (εοΛ<υ/):·α
    Hz) /IV 率 頻 第7圖
TW091119502A 2001-11-01 2002-08-28 CMOS of semiconductor device and method for manufacturing the same TW578270B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2001-0067849A KR100400323B1 (ko) 2001-11-01 2001-11-01 반도체 소자의 시모스(cmos) 및 그의 제조 방법

Publications (1)

Publication Number Publication Date
TW578270B true TW578270B (en) 2004-03-01

Family

ID=19715604

Family Applications (1)

Application Number Title Priority Date Filing Date
TW091119502A TW578270B (en) 2001-11-01 2002-08-28 CMOS of semiconductor device and method for manufacturing the same

Country Status (5)

Country Link
US (1) US6828185B2 (zh)
JP (1) JP4271920B2 (zh)
KR (1) KR100400323B1 (zh)
CN (1) CN1215554C (zh)
TW (1) TW578270B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7265065B2 (en) 2005-04-29 2007-09-04 United Microelectronics Corp. Method for fabricating dielectric layer doped with nitrogen

Families Citing this family (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030044394A (ko) * 2001-11-29 2003-06-09 주식회사 하이닉스반도체 듀얼 게이트절연막을 구비한 반도체소자의 제조 방법
US7155397B2 (en) * 2002-01-22 2006-12-26 Medco Health Solutions, Inc. Apparatus and method for managing prescription benefits
JP4004040B2 (ja) 2002-09-05 2007-11-07 株式会社東芝 半導体装置
US6803611B2 (en) 2003-01-03 2004-10-12 Texas Instruments Incorporated Use of indium to define work function of p-type doped polysilicon
TW589706B (en) * 2003-07-11 2004-06-01 Nanya Technology Corp Method for forming a bottle trench
US6821833B1 (en) * 2003-09-09 2004-11-23 International Business Machines Corporation Method for separately optimizing thin gate dielectric of PMOS and NMOS transistors within the same semiconductor chip and device manufactured thereby
JP2005183783A (ja) * 2003-12-22 2005-07-07 Seiko Epson Corp 半導体装置の製造方法
US7138691B2 (en) * 2004-01-22 2006-11-21 International Business Machines Corporation Selective nitridation of gate oxides
KR100540478B1 (ko) * 2004-03-22 2006-01-11 주식회사 하이닉스반도체 전하 트랩을 갖는 게이트유전체를 포함한 휘발성 메모리셀 트랜지스터 및 그 제조 방법
US7381619B2 (en) * 2004-04-27 2008-06-03 Taiwan Semiconductor Manufacturing Company, Ltd. Dual work-function metal gates
TWI367560B (en) * 2004-07-05 2012-07-01 Samsung Electronics Co Ltd Integrated circuit devices including a dual gate stack structure and methods of forming the same
KR101128689B1 (ko) * 2004-07-29 2012-03-26 매그나칩 반도체 유한회사 선택적 플라즈마 질화처리를 이용한 이미지센서
KR100611784B1 (ko) * 2004-12-29 2006-08-10 주식회사 하이닉스반도체 다중 게이트절연막을 갖는 반도체장치 및 그의 제조 방법
JP4718894B2 (ja) * 2005-05-19 2011-07-06 株式会社東芝 半導体装置の製造方法
US7282401B2 (en) 2005-07-08 2007-10-16 Micron Technology, Inc. Method and apparatus for a self-aligned recessed access device (RAD) transistor gate
US7700441B2 (en) * 2006-02-02 2010-04-20 Micron Technology, Inc. Methods of forming field effect transistors, methods of forming field effect transistor gates, methods of forming integrated circuitry comprising a transistor gate array and circuitry peripheral to the gate array, and methods of forming integrated circuitry comprising a transistor gate array including first gates and second grounded isolation gates
US7602001B2 (en) 2006-07-17 2009-10-13 Micron Technology, Inc. Capacitorless one transistor DRAM cell, integrated circuitry comprising an array of capacitorless one transistor DRAM cells, and method of forming lines of capacitorless one transistor DRAM cells
US7638443B2 (en) 2006-11-14 2009-12-29 Asm Japan K.K. Method of forming ultra-thin SiN film by plasma CVD
KR100906058B1 (ko) * 2007-11-05 2009-07-03 주식회사 동부하이텍 반도체 소자의 다중 게이트 절연막 형성 방법
TWI385762B (zh) * 2008-09-22 2013-02-11 Nyquest Technology Corp 半導體之製造方法(二)
KR101486425B1 (ko) * 2008-11-19 2015-01-27 삼성전자주식회사 듀얼 게이트 반도체 장치의 제조방법
US7977180B2 (en) * 2008-12-08 2011-07-12 GlobalFoundries, Inc. Methods for fabricating stressed MOS devices
JP5442332B2 (ja) * 2009-06-26 2014-03-12 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
FR2965660A1 (fr) * 2010-10-04 2012-04-06 St Microelectronics Crolles 2 Procédé de fabrication d'au moins trois transistors présentant trois tensions de seuil différentes
US8329525B2 (en) 2010-10-04 2012-12-11 Stmicroelectronics, Inc. Method for fabricating at least three metal-oxide semiconductor transistors having different threshold voltages
US8551876B2 (en) * 2011-08-18 2013-10-08 United Microelectronics Corp. Manufacturing method for semiconductor device having metal gate
US9177868B2 (en) 2014-03-28 2015-11-03 International Business Machines Corporation Annealing oxide gate dielectric layers for replacement metal gate field effect transistors

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5981324A (en) * 1996-10-23 1999-11-09 Samsung Electronics Co., Ltd. Methods of forming integrated circuits having memory cell arrays and peripheral circuits therein
US6048769A (en) * 1997-02-28 2000-04-11 Intel Corporation CMOS integrated circuit having PMOS and NMOS devices with different gate dielectric layers
FR2775120B1 (fr) * 1998-02-18 2000-04-07 France Telecom Procede de nitruration de la couche d'oxyde de grille d'un dispositif semiconducteur et dispositif obtenu
US6027961A (en) * 1998-06-30 2000-02-22 Motorola, Inc. CMOS semiconductor devices and method of formation
KR100281135B1 (ko) * 1999-02-22 2001-02-01 김영환 반도체 소자의 게이트 산화막 형성 방법
KR100343137B1 (ko) * 1999-04-07 2002-07-05 윤종용 불휘발성 메모리 장치 및 그 제조방법
JP3746669B2 (ja) * 2000-10-17 2006-02-15 株式会社ルネサステクノロジ 半導体装置の製造方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7265065B2 (en) 2005-04-29 2007-09-04 United Microelectronics Corp. Method for fabricating dielectric layer doped with nitrogen

Also Published As

Publication number Publication date
JP4271920B2 (ja) 2009-06-03
CN1215554C (zh) 2005-08-17
US20030082863A1 (en) 2003-05-01
KR20030037347A (ko) 2003-05-14
CN1417853A (zh) 2003-05-14
US6828185B2 (en) 2004-12-07
JP2003188276A (ja) 2003-07-04
KR100400323B1 (ko) 2003-10-01

Similar Documents

Publication Publication Date Title
TW578270B (en) CMOS of semiconductor device and method for manufacturing the same
US9349816B2 (en) Method of manufacturing semiconductor device with offset sidewall structure
US8022486B2 (en) CMOS semiconductor device
US20030141560A1 (en) Incorporating TCS-SiN barrier layer in dual gate CMOS devices
US20080217665A1 (en) Semiconductor device structure having enhanced performance fet device
US8198155B2 (en) Semiconductor device and method of manufacturing the same
US20070052026A1 (en) Semiconductor device and method of manufacturing the same
US7947547B2 (en) Method for manufacturing a semiconductor device
JP2010272596A (ja) 半導体装置の製造方法
TWI818928B (zh) 一種製作半導體元件的方法
CN100388496C (zh) 半导体器件
US5882962A (en) Method of fabricating MOS transistor having a P+ -polysilicon gate
CN100421255C (zh) 完全耗尽型soi多临界电压应用
JPH1027854A (ja) 半導体装置及びその製造方法
JP2002313943A (ja) 半導体装置およびその製造方法
US20050224857A1 (en) MOS transistor

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees