TW202401963A - Power supply device for suppressing surge - Google Patents
Power supply device for suppressing surge Download PDFInfo
- Publication number
- TW202401963A TW202401963A TW111122781A TW111122781A TW202401963A TW 202401963 A TW202401963 A TW 202401963A TW 111122781 A TW111122781 A TW 111122781A TW 111122781 A TW111122781 A TW 111122781A TW 202401963 A TW202401963 A TW 202401963A
- Authority
- TW
- Taiwan
- Prior art keywords
- coupled
- terminal
- node
- potential
- diode
- Prior art date
Links
Images
Landscapes
- Dc-Dc Converters (AREA)
Abstract
Description
本發明係關於一種電源供應器,特別係關於一種可抑制突波之電源供應器。The present invention relates to a power supply, and in particular to a power supply capable of suppressing surges.
在電源供應器產生突波之原因之中,最嚴重的是由雷擊所造成之突波。雷擊突波係由大自然現象所產生,如果電源供應器使用於易產生打雷之地區,則加入適當的雷擊突波防護是必要的。然而,若雷擊之突波能量過大,超過保護機制所能承受之範圍,則依然會造成電源供應器之損壞。有鑑於此,勢必要提出一種全新之解決方案,以克服先前技術所面臨之缺陷。Among the causes of surges in power supplies, the most serious ones are surges caused by lightning strikes. Lightning surges are caused by natural phenomena. If the power supply is used in areas prone to lightning, it is necessary to add appropriate lightning surge protection. However, if the lightning surge energy is too large and exceeds the range that the protection mechanism can withstand, it will still cause damage to the power supply. In view of this, it is necessary to propose a new solution to overcome the shortcomings of previous technologies.
在較佳實施例中,本發明提出一種抑制突波之電源供應器,包括:一橋式整流器,根據一第一輸入電位和一第二輸入電位來產生一整流電位;一第一變壓器,包括一第一主線圈和一第一副線圈,其中該第一主線圈接收該整流電位,而該第一副線圈則產生一感應電位;一輸出級電路,根據該感應電位來產生一輸出電位;一緩衝電路,耦接至該橋式整流器;一功率切換器,根據一脈波寬度調變電位來選擇性地將該第一主線圈耦接至該緩衝電路;一脈波寬度調變積體電路,耦接至一第一接地電位,並產生該脈波寬度調變電位;一第一放電電路,其中該緩衝電路係經由該第一放電電路耦接至大地;一第二放電電路,其中該緩衝電路更經由該第二放電電路耦接至一第二接地電位;以及一第三放電電路,其中該第一放電電路更經由該第三放電電路耦接至該第一接地電位。In a preferred embodiment, the present invention proposes a power supply for suppressing surges, including: a bridge rectifier that generates a rectified potential based on a first input potential and a second input potential; a first transformer including a a first main coil and a first auxiliary coil, wherein the first main coil receives the rectified potential, and the first auxiliary coil generates an induced potential; an output stage circuit generates an output potential according to the induced potential; A buffer circuit coupled to the bridge rectifier; a power switch that selectively couples the first main coil to the buffer circuit according to a pulse width modulation potential; a pulse width modulation integrated circuit a circuit coupled to a first ground potential and generating the pulse width modulation potential; a first discharge circuit, wherein the buffer circuit is coupled to the earth via the first discharge circuit; a second discharge circuit, The buffer circuit is further coupled to a second ground potential via the second discharge circuit; and a third discharge circuit, wherein the first discharge circuit is further coupled to the first ground potential via the third discharge circuit.
為讓本發明之目的、特徵和優點能更明顯易懂,下文特舉出本發明之具體實施例,並配合所附圖式,作詳細說明如下。In order to make the purpose, features and advantages of the present invention more obvious and easy to understand, specific embodiments of the present invention are listed below and described in detail with reference to the accompanying drawings.
在說明書及申請專利範圍當中使用了某些詞彙來指稱特定的元件。本領域技術人員應可理解,硬體製造商可能會用不同的名詞來稱呼同一個元件。本說明書及申請專利範圍並不以名稱的差異來作為區分元件的方式,而是以元件在功能上的差異來作為區分的準則。在通篇說明書及申請專利範圍當中所提及的「包含」及「包括」一詞為開放式的用語,故應解釋成「包含但不僅限定於」。「大致」一詞則是指在可接受的誤差範圍內,本領域技術人員能夠在一定誤差範圍內解決所述技術問題,達到所述基本之技術效果。此外,「耦接」一詞在本說明書中包含任何直接及間接的電性連接手段。因此,若文中描述一第一裝置耦接至一第二裝置,則代表該第一裝置可直接電性連接至該第二裝置,或經由其它裝置或連接手段而間接地電性連接至該第二裝置。Certain words are used in the specification and patent claims to refer to specific components. Those skilled in the art will understand that hardware manufacturers may use different names to refer to the same component. This specification and the patent application do not use differences in names as a way to distinguish components, but differences in functions of components as a criterion for distinction. The words "include" and "include" mentioned throughout the specification and the scope of the patent application are open-ended terms, and therefore should be interpreted as "include but not limited to." The term "approximately" means that within an acceptable error range, those skilled in the art can solve the technical problem and achieve the basic technical effect within a certain error range. In addition, the word "coupling" in this specification includes any direct and indirect electrical connection means. Therefore, if a first device is coupled to a second device, it means that the first device can be directly electrically connected to the second device, or indirectly electrically connected to the second device via other devices or connections. Two devices.
第1圖係顯示根據本發明一實施例所述之電源供應器100之示意圖。例如,電源供應器100可應用於桌上型電腦、筆記型電腦,或一體成形電腦。如第1圖所示,電源供應器100包括:一橋式整流器110、一第一變壓器120、一輸出級電路130、一緩衝電路(Buffer Circuit)140、一功率切換器150、一脈波寬度調變積體電路(Pulse Width Modulation Integrated Circuit,PWM IC)160、一第一放電電路170、一第二放電電路180,以及一第三放電電路190。必須注意的是,雖然未顯示於第1圖中,但電源供應器100更可包括其他元件,例如:一穩壓器或(且)一負回授電路。Figure 1 is a schematic diagram of a
橋式整流器110可根據一第一輸入電位VIN1和一第二輸入電位VIN2來產生一整流電位VR,其中第一輸入電位VIN1和第二輸入電位VIN2之間可形成具有任意頻率和任意振幅之一交流電壓。例如,交流電壓之頻率可約為50Hz或60Hz,而交流電壓之方均根值可約由90V至264V,但亦不僅限於此。第一變壓器120包括一第一主線圈121和一第一副線圈122,其中第一主線圈121可位於第一變壓器120之一側,而第一副線圈122則可位於第一變壓器120之相對另一側。第一主線圈121可接收整流電位VR,而作為回應,第一副線圈122可產生一感應電位VS。輸出級電路130可根據感應電位VS來產生一輸出電位VOUT,例如,輸出電位VOUT可為一直流電位,其電位位準可介於18V至20V之間,但亦不僅限於此。緩衝電路140係耦接至橋式整流器110。功率切換器150可根據一脈波寬度調變電位VM來選擇性地將第一主線圈121耦接至緩衝電路140。例如,若脈波寬度調變電位VM為高邏輯位準,則功率切換器150可將第一主線圈121耦接至緩衝電路140(亦即,功率切換器150可近似於一短路路徑);反之,若脈波寬度調變電位VM為低邏輯位準,則功率切換器150不會將第一主線圈121耦接至緩衝電路140(亦即,功率切換器150可近似於一斷路路徑)。脈波寬度調變積體電路160係耦接至一第一接地電位VSS1。脈波寬度調變積體電路160可用於產生脈波寬度調變電位VM。緩衝電路140可經由第一放電電路170耦接至大地199。例如,大地199可指地球,或指耦接至地球之任一接地路徑,其並非屬於電源供應器100之內部元件。緩衝電路140更可經由第二放電電路180耦接至一第二接地電位VSS2,其中第二接地電位VSS2可與第一接地電位VSS1相同或相異。另外,第一放電電路170還可經由第三放電電路190耦接至第一接地電位VSS1。在此設計下,當具有高電壓之突波施加於電源供應器100時,緩衝電路140可用於吸收此突波之能量,而前述之能量還可再經由第一放電電路170、第二放電電路180,以及第三放電電路190進一步釋放掉(例如:可釋放至第一接地電位VSS1、第二接地電位VSS2,或(且)大地199)。根據實際量測結果,此種電路設計方式可防止電源供應器100因高電壓之突波而意外發生損壞,從而能有效提升電源供應器100之整體可靠度。The
以下實施例將介紹電源供應器100之詳細結構及操作方式。必須理解的是,這些圖式和敘述僅為舉例,而非用於限制本發明之範圍。The following embodiments will introduce the detailed structure and operation of the
第2圖係顯示根據本發明一實施例所述之電源供應器200之電路圖。在第2圖之實施例中,在第2圖之實施例中,電源供應器200具有一第一輸入節點NIN1、一第二輸入節點NIN2,以及一輸出節點NOUT,並包括:一橋式整流器210、一第一變壓器220、一輸出級電路230、一緩衝電路240、一功率切換器250、一脈波寬度調變積體電路260、一第一放電電路270、一第二放電電路280,以及一第三放電電路290。電源供應器200之第一輸入節點NIN1和第二輸出節點NIN2可分別由一外部輸入電源處接收一第一輸入電位VIN1和一第二輸入電位VIN2,而電源供應器200之輸出節點NOUT則可用於輸出一輸出電位VOUT至一電子裝置(未顯示)。Figure 2 is a circuit diagram of a
橋式整流器210包括一第一二極體D1、一第二二極體D2、一第三二極體D3,以及一第四二極體D4。第一二極體D1具有一陽極和一陰極,其中第一二極體D1之陽極係耦接至第一輸入節點NIN1,而第一二極體D1之陰極係耦接至一第一節點N1以輸出一整流電位VR。第二二極體D2具有一陽極和一陰極,其中第二二極體D2之陽極係耦接至第二輸入節點NIN2,而第二二極體D2之陰極係耦接至第一節點N1。第三二極體D3具有一陽極和一陰極,其中第三二極體D3之陽極係耦接至一第二節點N2,而第三二極體D3之陰極係耦接至第一輸入節點NIN1。第四二極體D4具有一陽極和一陰極,其中第四二極體D4之陽極係耦接至第二節點N2,而第四二極體D4之陰極係耦接至第二輸入節點NIN2。The
第一變壓器220包括一第一主線圈221和一第一副線圈222,其中第一變壓器220更可內建一激磁電感器LM。激磁電感器LM可為第一變壓器220製造時所附帶產生之固有元件,其並非外部獨立元件。第一主線圈221和激磁電感器LM皆可位於第一變壓器220之同一側(例如:一次側),而第一副線圈222則可位於第一變壓器220之相對另一側(例如:二次側,其可與一次側互相隔離開來)。第一主線圈221具有一第一端和一第二端,其中第一主線圈221之第一端係耦接至第一節點N1以接收整流電位VR,而第一主線圈221之第二端係耦接至一第三節點N3。激磁電感器LM具有一第一端和一第二端,其中激磁電感器LM之第一端係耦接至第一節點N1,而激磁電感器LM之第二端係耦接至第三節點N3。第一副線圈222具有一第一端和一第二端,其中第一副線圈222之第一端係耦接至一第四節點N4以輸出一感應電位VS,而第一副線圈222之第二端係耦接至一第二接地電位VSS2。The
輸出級電路230包括一第五二極體D5和一第一電容器C1。第五二極體D5具有一陽極和一陰極,其中第五二極體D5之陽極係耦接至第四節點N4以接收感應電位VS,而第五二極體D5之陰極係耦接至輸出節點NOUT。第一電容器C1具有一第一端和一第二端,其中第一電容器C1之第一端係耦接至輸出節點NOUT,而第一電容器C1之第二端係耦接至第二接地電位VSS2。The
緩衝電路240包括一第一電感器L1、一第二電感器L2、一第三電感器L3、一第一電阻器R1、一第二電阻器R2,以及一第三電阻器R3。第一電感器L1具有一第一端和一第二端,其中第一電感器L1之第一端係耦接至第二節點N2,而第一電感器L1之第二端係耦接至一第五節點N5。第一電阻器R1具有一第一端和一第二端,其中第一電阻器R1之第一端係耦接至第五節點N5,而第一電阻器R1之第二端係耦接至一第六節點N6。第二電感器L2具有一第一端和一第二端,其中第二電感器L2之第一端係耦接至第二節點N2,而第二電感器L2之第二端係耦接至一第七節點N7。第二電阻器R2具有一第一端和一第二端,其中第二電阻器R2之第一端係耦接至第七節點N7,而第二電阻器R2之第二端係耦接至第六節點N6。第三電感器L3具有一第一端和一第二端,其中第三電感器L3之第一端係耦接至第二節點N2,而第三電感器L3之第二端係耦接至一第八節點N8。第三電阻器R3具有一第一端和一第二端,其中第三電阻器R3之第一端係耦接至第八節點N8,而第三電阻器R3之第二端係耦接至第六節點N6。例如,第一電感器L1、第二電感器L2,以及第三電感器L3之每一者之電感值皆可大於或等於1mH,而第一電阻器R1、第二電阻器R2,以及第三電阻器R3之每一者之電阻值皆可大於或等於1MΩ。本發明並不僅限於此。在另一些實施例中,緩衝電路240亦可包括更少個或更多個電感器和電阻器。The
功率切換器250包括一電晶體M1。例如,電晶體M1可為一N型金氧半場效電晶體(N-type Metal-Oxide-Semiconductor Field-Effect Transistor,NMOSFET)。電晶體M1具有一控制端(例如:一閘極)、一第一端(例如:一源極),以及一第二端(例如:一汲極),其中電晶體M1之控制端係用於接收一脈波寬度調變電位VM,電晶體M1之第一端係耦接至第二節點N2,而電晶體M1之第二端係耦接至第三節點N3。The
脈波寬度調變積體電路260係耦接至一第一接地電位VSS1。脈波寬度調變積體電路260可用於產生脈波寬度調變電位VM。例如,脈波寬度調變電位VM於電源供應器200初始化時可維持於一固定電位,而在電源供應器200進入正常使用階段後則可提供週期性之時脈波形。The pulse width modulation integrated
第一放電電路270包括一第二變壓器275、一第六二極體D6、一第二電容器C2、一第四電阻器R4,以及一第五電阻器R5。第六二極體D6具有一陽極和一陰極,其中第六二極體D6之陽極係耦接至一第九節點N9,而第六二極體D6之陰極係耦接至第二節點N2。第二變壓器275包括一第二主線圈276和一第二副線圈277,其中第二主線圈276可位於第二變壓器275之一側(例如:二次側),而第二副線圈277則可位於第二變壓器275之相對另一側(例如:一次側)。詳細而言,第二主線圈276具有一第一端和一第二端,其中第二主線圈276之第一端係耦接至第二節點N2,而第二主線圈276之第二端係耦接至一第十節點N10。第二副線圈277具有一第一端和一第二端,其中第二副線圈277之第一端係耦接至一第十一節點N11,而第二副線圈277之第二端係耦接至一第十二節點N12。第四電阻器R4具有一第一端和一第二端,其中第四電阻器R4之第一端係耦接至第二節點N2,而第四電阻器R4之第二端係耦接至第十節點N10。第二電容器C2具有一第一端和一第二端,其中第二電容器C2之第一端係耦接至第十一節點N11,而第二電容器C2之第二端係耦接至第十二節點N12。第五電阻器R5具有一第一端和一第二端,其中第五電阻器R5之第一端係耦接至大地299,而第五電阻器R5之第二端係耦接至第十一節點N11。例如,大地299可指地球,或指耦接至地球之任一接地路徑,其並非屬於電源供應器200之內部元件。The
第二放電電路280包括一第三變壓器285、一第三電容器C3,以及一第六電阻器R6。第三變壓器285包括一第三主線圈286和一第三副線圈287,其中第三主線圈286可位於第三變壓器285之一側(例如:一次側),而第三副線圈287則可位於第三變壓器285之相對另一側(例如:二次側)。詳細而言,第三主線圈286具有一第一端和一第二端,其中第三主線圈286之第一端係耦接至第六節點N6,而第三主線圈286之第二端係耦接至第九節點N9。第三副線圈287具有一第一端和一第二端,其中第三副線圈287之第一端係耦接至一第十三節點N13,而第三副線圈287之第二端係耦接至一第十四節點N14。第六電阻器R6具有一第一端和一第二端,其中第六電阻器R6之第一端係耦接至第十三節點N13,而第六電阻器R6之第二端係耦接至第二接地電位VSS2。第三電容器C3具有一第一端和一第二端,其中第三電容器C3之第一端係耦接至第十四節點N14,而第三電容器C3之第二端係耦接至第二接地電位VSS2。The
第三放電電路290包括一第七二極體D7。第七二極體D7具有一陽極和一陰極,其中第七二極體D7之陽極係耦接至第十二節點N12,而第七二極體D7之陰極係耦接至脈波寬度調變積體電路260之第一接地電位VSS1。The third discharge circuit 290 includes a seventh diode D7. The seventh diode D7 has an anode and a cathode, wherein the anode of the seventh diode D7 is coupled to the twelfth node N12, and the cathode of the seventh diode D7 is coupled to the pulse width modulation The first ground potential VSS1 of the
在一些實施例中,電源供應器200之操作原理可如下列所述。舉例而言,高電壓之突波可能由雷擊或靜電現象所導致。當具有高電壓之突波進入電源供應器200之第一輸入節點NIN1或第二輸入節點NIN2時,此突波之能量首先會由緩衝電路240所吸收。接著,大部份之突波能量可藉由第一放電電路270釋放至大地299,而少部份之突波能量可藉由第二放電電路280釋放至第二接地電位VSS2。此外,另一部份之突波能量還可藉由第三放電電路290釋放至第一接地電位VSS1。必須注意的是,由於第三放電電路290係耦接於第一放電電路270和第一接地電位VSS1之間,其不僅可提供額外之一放電路徑,還可建立橋式整流器210和脈波寬度調變積體電路260之間之一完整電流迴路。In some embodiments, the operating principle of the
第3圖係顯示根據本發明一實施例所述之電源供應器200之電位波形圖,其中橫軸代表時間,而縱軸代表電位位準。如第3圖所示,一第一曲線CC1可代表傳統電源供應器之第一接地電位VSS1之操作特性,而一第二曲線CC2可代表本發明之電源供應器100(或200)之第一接地電位VSS1之操作特性。根據第3圖之比較結果,當具有高電壓之突波進入傳統電源供應器時,其第一接地電位VSS1之電位位準將會快速拉高至20000V,此可能導致傳統電源供應器發生損壞。相反地,當具有高電壓之突波進入所提之電源供應器100時,其第一接地電位VSS1之電位位準卻僅會上升至相對低之20V。換言之,本發明之設計可抑制電源供應器100之一突波反應電位達90%以上,故其可大幅降低電源供應器100意外損壞之機率。Figure 3 shows a potential waveform diagram of the
本發明提出一種新穎之電源供應器,其可有效抑制電源供應器之突波,以符合國際電工委員會IEC(International Electrical Commission) 61000-4-5之規範。根據實際量測結果,使用前述設計之電源供應器其安全性和可靠度皆可大幅提升,故其很適合應用於各種各式之裝置當中。The present invention proposes a novel power supply that can effectively suppress surges in the power supply and comply with the specifications of IEC (International Electrical Commission) 61000-4-5. According to actual measurement results, the safety and reliability of the power supply using the above-mentioned design can be greatly improved, so it is very suitable for use in various devices.
值得注意的是,以上所述之電位、電流、電阻值、電感值、電容值,以及其餘元件參數均非為本發明之限制條件。設計者可以根據不同需要調整這些設定值。本發明之電源供應器並不僅限於第1-3圖所圖示之狀態。本發明可以僅包括第1-3圖之任何一或複數個實施例之任何一或複數項特徵。換言之,並非所有圖示之特徵均須同時實施於本發明之電源供應器當中。雖然本發明之實施例係使用金氧半場效電晶體為例,但本發明並不僅限於此,本技術領域人士可改用其他種類之電晶體,例如:接面場效電晶體,或是鰭式場效電晶體等等,而不致於影響本發明之效果。It is worth noting that the above-mentioned potential, current, resistance value, inductance value, capacitance value, and other component parameters are not limiting conditions of the present invention. Designers can adjust these settings according to different needs. The power supply of the present invention is not limited to the state shown in Figures 1-3. The present invention may only include any one or multiple features of any one or multiple embodiments of Figures 1-3. In other words, not all features shown in the figures need to be implemented in the power supply of the present invention at the same time. Although the embodiment of the present invention uses a metal oxide semi-field effect transistor as an example, the present invention is not limited thereto. Those skilled in the art can use other types of transistors, such as junction field effect transistors or fins. type field effect transistor, etc., without affecting the effect of the present invention.
在本說明書以及申請專利範圍中的序數,例如「第一」、「第二」、「第三」等等,彼此之間並沒有順序上的先後關係,其僅用於標示區分兩個具有相同名字之不同元件。The ordinal numbers in this specification and the scope of the patent application, such as "first", "second", "third", etc., have no sequential relationship with each other. They are only used to distinguish two items with the same Different components with names.
本發明雖以較佳實施例揭露如上,然其並非用以限定本發明的範圍,任何熟習此項技藝者,在不脫離本發明之精神和範圍內,當可做些許的更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。Although the present invention is disclosed above in terms of preferred embodiments, they are not intended to limit the scope of the present invention. Anyone skilled in the art can make slight changes and modifications without departing from the spirit and scope of the present invention. Therefore, The protection scope of the present invention shall be determined by the appended patent application scope.
100,200:電源供應器 110,210:橋式整流器 120,220:第一變壓器 121,221:第一主線圈 122,222:第一副線圈 130,230:輸出級電路 140,240:緩衝電路 150,250:功率切換器 160,260:脈波寬度調變積體電路 170,270:第一放電電路 180,280:第二放電電路 190,290:第三放電電路 199,299:大地 275:第二變壓器 276:第二主線圈 277:第二副線圈 285:第三變壓器 286:第三主線圈 287:第三副線圈 C1:第一電容器 C2:第二電容器 C3:第三電容器 CC1:第一曲線 CC2:第二曲線 D1:第一二極體 D2:第二二極體 D3:第三二極體 D4:第四二極體 D5:第五二極體 D6:第六二極體 D7:第七二極體 L1:第一電感器 L2:第二電感器 L3:第三電感器 LM:激磁電感器 M1:電晶體 N1:第一節點 N2:第二節點 N3:第三節點 N4:第四節點 N5:第五節點 N6:第六節點 N7:第七節點 N8:第八節點 N9:第九節點 N10:第十節點 N11:第十一節點 N12:第十二節點 N13:第十三節點 N14:第十四節點 NIN1:第一輸入節點 NIN2:第二輸入節點 NOUT:輸出節點 R1:第一電阻器 R2:第二電阻器 R3:第三電阻器 R4:第四電阻器 R5:第五電阻器 R6:第六電阻器 VIN1:第一輸入電位 VIN2:第二輸入電位 VM:脈波寬度調變電位 VOUT:輸出電位 VR:整流電位 VS:感應電位 VSS1:第一接地電位 VSS2:第二接地電位 100,200:Power supply 110,210: Bridge rectifier 120,220:First transformer 121,221: first main coil 122,222: first secondary coil 130,230: Output stage circuit 140,240:Buffer circuit 150,250:Power switcher 160,260: Pulse width modulation integrated circuit 170,270: First discharge circuit 180,280: Second discharge circuit 190,290: Third discharge circuit 199,299:Earth 275:Second transformer 276: Second main coil 277: Second secondary coil 285:Third transformer 286:Third main coil 287: The third secondary coil C1: first capacitor C2: Second capacitor C3: The third capacitor CC1: first curve CC2: Second curve D1: first diode D2: Second diode D3: The third diode D4: The fourth diode D5: The fifth diode D6: The sixth diode D7: The seventh diode L1: first inductor L2: Second inductor L3: The third inductor LM: Magnetizing inductor M1: Transistor N1: first node N2: second node N3: The third node N4: fourth node N5: fifth node N6: The sixth node N7: The seventh node N8: The eighth node N9: Ninth node N10: tenth node N11: The eleventh node N12: Twelfth node N13: The thirteenth node N14: The fourteenth node NIN1: first input node NIN2: second input node NOUT: output node R1: first resistor R2: second resistor R3: The third resistor R4: The fourth resistor R5: fifth resistor R6: The sixth resistor VIN1: first input potential VIN2: second input potential VM: pulse width modulation potential VOUT: output potential VR: rectifier potential VS: induced potential VSS1: first ground potential VSS2: Second ground potential
第1圖係顯示根據本發明一實施例所述之電源供應器之示意圖。 第2圖係顯示根據本發明一實施例所述之電源供應器之電路圖。 第3圖係顯示根據本發明一實施例所述之電源供應器之電位波形圖。 Figure 1 is a schematic diagram of a power supply according to an embodiment of the present invention. Figure 2 is a circuit diagram showing a power supply according to an embodiment of the present invention. Figure 3 shows a potential waveform diagram of a power supply according to an embodiment of the present invention.
100:電源供應器 100:Power supply
110:橋式整流器 110: Bridge rectifier
120:第一變壓器 120:First transformer
121:第一主線圈 121: First main coil
122:第一副線圈 122: First secondary coil
130:輸出級電路 130:Output stage circuit
140:緩衝電路 140:Buffer circuit
150:功率切換器 150:Power switcher
160:脈波寬度調變積體電路 160: Pulse width modulation integrated circuit
170:第一放電電路 170: First discharge circuit
180:第二放電電路 180: Second discharge circuit
190:第三放電電路 190:Third discharge circuit
199:大地 199:Earth
VIN1:第一輸入電位 VIN1: first input potential
VIN2:第二輸入電位 VIN2: second input potential
VM:脈波寬度調變電位 VM: pulse width modulation potential
VOUT:輸出電位 VOUT: output potential
VR:整流電位 VR: rectifier potential
VS:感應電位 VS: induced potential
VSS1:第一接地電位 VSS1: first ground potential
VSS2:第二接地電位 VSS2: Second ground potential
Claims (10)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW111122781A TW202401963A (en) | 2022-06-20 | 2022-06-20 | Power supply device for suppressing surge |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW111122781A TW202401963A (en) | 2022-06-20 | 2022-06-20 | Power supply device for suppressing surge |
Publications (1)
Publication Number | Publication Date |
---|---|
TW202401963A true TW202401963A (en) | 2024-01-01 |
Family
ID=90457726
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW111122781A TW202401963A (en) | 2022-06-20 | 2022-06-20 | Power supply device for suppressing surge |
Country Status (1)
Country | Link |
---|---|
TW (1) | TW202401963A (en) |
-
2022
- 2022-06-20 TW TW111122781A patent/TW202401963A/en unknown
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI790937B (en) | Power supply device for suppressing magnetic saturation | |
TW201739153A (en) | Control module with active snubber and related flyback power converting device | |
EP3934074B1 (en) | Power supply device without ringing effect | |
TWI740686B (en) | Boost converter for reducing total harmonic distortion | |
TW202401963A (en) | Power supply device for suppressing surge | |
TWI812407B (en) | Power supply device with high output stability | |
TWI718029B (en) | Accelerating discharge device | |
TWI699082B (en) | Power supply device | |
CN113285615B (en) | Power supply | |
US11088623B2 (en) | Power supply device | |
TWI731675B (en) | Power supply device for eliminating ringing effect | |
TWI717805B (en) | Power supply device | |
TWI763495B (en) | Power supply device for suppressing surge | |
TWI851351B (en) | Power supply device for reducing power consumption | |
TWI715464B (en) | Buck converter | |
CN115694153A (en) | Power supply device for suppressing surge | |
TWI825667B (en) | Power supply device | |
TW202343946A (en) | Power supply device | |
CN117097133A (en) | Power supply device for inhibiting magnetic saturation | |
TWI736951B (en) | Buck integrated circuit | |
TW202343942A (en) | Power supply device | |
TW202406291A (en) | Power supply device with high efficiency | |
TW202343954A (en) | Power supply device | |
TW202347939A (en) | Power supply device for suppressing magnetic saturation | |
TW202321869A (en) | Power supply device |