SU980290A1 - Управл емый делитель частоты следовани импульсов - Google Patents
Управл емый делитель частоты следовани импульсов Download PDFInfo
- Publication number
- SU980290A1 SU980290A1 SU813262314A SU3262314A SU980290A1 SU 980290 A1 SU980290 A1 SU 980290A1 SU 813262314 A SU813262314 A SU 813262314A SU 3262314 A SU3262314 A SU 3262314A SU 980290 A1 SU980290 A1 SU 980290A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- generation unit
- counter
- trigger
- pulse
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Description
Изобретение относитс к импульсной технике и может быть использовано в системах синхронизации цифровых устройств в качестве делител частоты с переменным коэффициентом делени .
Известен делитель частоты следовани импульсов, содержащий счетчик, дешифратор, триггер и элементы И 1.
Наиболее близким по технической сущности к изобретению вл етс управл емый делитель частоты следовани импульсов, содержащий счетчик импульсов, выход которого соединен с выходной шиной делител частоты, триггер, выход которого соединен с первым входом элемента И, блок форми4х )вани кода поправки, вход котоpojro . соединен с шинами кода делени , а выход - с информационными входами счетчика импульсов, линию задержки, вход которой подключен к выходной шине делител частоты, а выход соединен с вторым входом элемента И и .с. одним входом триггера, второй вход которого через инвертор соединен с выходной шиной делител частоты 2,
Недостатком данного делител састоты вл етс ограниченное быс-тродействие тиз-за наличи в схеме линии задержки.
Цель изобретени - повышение быстродействи .
Указанна цель достигаетс тем, что в управл емый делитель частоты Следовани импульсов, содержащий триггер, пр мой выход которого сое- . цинен с первым входом первого элемент
10 та И, блок формировани кода прправ ки , группа входов которого соединена с шинами кода делени , а выходы - с информационными входами счетчика импульсов, введен второй
15 элемент И, первый вход которого соединен с инверсным выходом триггера, второй вход - с вторым входом первого элемента И и входной шиной, а выход - с синхровходом счетчика импуль20 сов и первым входом триггера, второй вход которого соединен с выходом счетчика импульсов, тактовый вход которого подключен к выходу первого элемента И.
25
При этом блок формировани кода поправки выполнен в виде сумматора, перва группа входов которого соединена с выходами соответствующих инверторов , входы которых вл ютс
Claims (2)
- 30 группой входов.блока формировани кода, ..; группа входов - с шинами кода константы, а выходы вл ютс выходами блока формировани ко да поправки. На фиг, 1 представлена структурна схема предлагаемого делител частоты; на фиг. 2 - блок формировани кода поправки. Управл емый делитель частоты содержит триггер 1, элементы И 2 и 3, счетчик 4 импульсов, блок 5 формировани кода поправки, входную шину 6 шины 7 кода делени и выходную шину 8. Блок формировани кода поправки содержит двоичный сумматор 9, инверторы 10 и 11. Делитель работает следующим образом . Предположим, триггер 1 находитс в нулевом состо нии, импульсы счета поступают по шине 6. Первый посту пающий импульс проходит через открытый элемент 3 на синхровход счетчика 4. Своим передним фронтом этот им пульс записывает в счетчик 4 код поправки , сформированный блоком 5, а задним фронтом переключает триггер в единичное состо ние, так что входные импульсы, начина со второго, поступают через элемент 2 на тактовы вход счетчика 4. Импульс переполнени с выхода сче чика поступает на шину 8 и своим зад ним фронтом переключает триггер 1 в нулевое положение.-Далее работа схемы происходит аналогично. Схема формировани кода поправки преобразует код делени , поступающий по шинам 7, в код поправки, равный где К. - код коэффициента делени ; п - разр дность счетчика. Предлагаемый управл емый делитель частоты отличаетс повьшенным быстродействием и может примен тьс в системах автоматики и импульсной техники дл получени любого целочисленного коэффициента делени частоты следовани импульсов. Формула изобретени 1.Управл емый делитель частоты следовани импульсов, содержащий триггер, пр мой выход которого соединен с первым входом первого элемента И, блок формировани кода поправки, группа входов которого соединена с шинами кода делени , а выходы - с информационными входами счетчика импульсов , отличающийс тем, что, с целью повышени быстродействи , в него введен второй элемент И, первый вход которого соединен с инверсным выходом триггера, второй вход - с вторым входом первого элемента И и входной шиной, а выход - с синхровходом счетчика импульсов и первым входом триггера, второй вход которого соединен свыходом счетчика импульсов , тактовый вход которого подключен к выходу первого элемента И.
- 2.Делитель частоты по п. 1, о тличающийс тем, что блок формировани кода поправки выполнен в виде сумматора, перва группа входов которого соединена с выходами соответствующих инверторов, входы которых вл ютс группой входов блока формировани кода, втора группа входовк шинам кода константы, а выходы вл ютс выходами блока формировани кода поправки. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР 513507, кл. Н 03 К 23/00, 1974. 2,Авторское свидетельство СССР 524320, кл. Н 03 К 23/00, 1975.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813262314A SU980290A1 (ru) | 1981-03-20 | 1981-03-20 | Управл емый делитель частоты следовани импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813262314A SU980290A1 (ru) | 1981-03-20 | 1981-03-20 | Управл емый делитель частоты следовани импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU980290A1 true SU980290A1 (ru) | 1982-12-07 |
Family
ID=20948354
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU813262314A SU980290A1 (ru) | 1981-03-20 | 1981-03-20 | Управл емый делитель частоты следовани импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU980290A1 (ru) |
-
1981
- 1981-03-20 SU SU813262314A patent/SU980290A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU980290A1 (ru) | Управл емый делитель частоты следовани импульсов | |
US4494243A (en) | Frequency divider presettable to fractional divisors | |
SU838897A1 (ru) | Автоматический синхронизатор спОСТО ННыМ углОМ ОпЕРЕжЕНи | |
SU1707759A1 (ru) | Делитель частоты | |
JP2641964B2 (ja) | 分周器 | |
RU1815803C (ru) | Цифровой формирователь сигналов с манипул цией минимальным сдвигом | |
SU819967A1 (ru) | Управл емый делитель частоты следовани иМпульСОВ | |
JPS5381059A (en) | Digital phase synchronizing system | |
SU953738A1 (ru) | Делитель частоты следовани импульсов | |
SU857976A1 (ru) | Двоичный сумматор | |
SU892677A2 (ru) | Формирователь одиночного импульса | |
SU1298677A1 (ru) | Цифровой преобразователь дл измерени частоты следовани импульсов | |
SU777824A1 (ru) | Перестраиваемый делитель частоты следовани импульсов | |
SU993481A1 (ru) | Программируемый делитель частоты следовани импульсов | |
SU855963A2 (ru) | Генератор тактовых импульсов | |
SU828407A1 (ru) | Устройство дл формировани импульсовРАзНОСТНОй чАСТОТы | |
SU1670787A1 (ru) | Делитель частоты с дробным коэффициентом делени | |
SU661813A1 (ru) | Перестраивающий делитель частоты | |
JPS55147994A (en) | Motor speed control device | |
SU497708A1 (ru) | Фазовый дискиминатор | |
SU402048A1 (ru) | Преобразователь угол — код | |
SU815862A1 (ru) | Частотный дискриминатор | |
SU569001A1 (ru) | Управл емый цифровой делитель частоты дл систем фазовой автоподстройки частоты | |
SU864581A1 (ru) | Устройство дл делени частоты импульсов | |
SU675421A1 (ru) | Цифровой квадратор |