[go: up one dir, main page]

SU980269A1 - Pulse shaper - Google Patents

Pulse shaper

Info

Publication number
SU980269A1
SU980269A1 SU813307357A SU3307357A SU980269A1 SU 980269 A1 SU980269 A1 SU 980269A1 SU 813307357 A SU813307357 A SU 813307357A SU 3307357 A SU3307357 A SU 3307357A SU 980269 A1 SU980269 A1 SU 980269A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
pulse
counter
integrator
Prior art date
Application number
SU813307357A
Other languages
Russian (ru)
Inventor
Алексей Иванович Кондратов
Original Assignee
за витель А. И. Кондратов
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by за витель А. И. Кондратов filed Critical за витель А. И. Кондратов
Priority to SU813307357A priority Critical patent/SU980269A1/en
Application granted granted Critical
Publication of SU980269A1 publication Critical patent/SU980269A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

(54) ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ (54) PULSE FORMER

Изобретение относитс  к юдпупьсной технике и может быть использовано в устройствах обработки сигналов с им.пульсных датчиков, например индуктивных фотоэлектрических и т.п., используемых в весоизме)Л1тепьш 1х 1фиборах.. Известен формирователь импульсов, содержащий -устройство задержки, триг. гер, инвертор и -схемы объединени  и совпадени  1 . Однако такой формироватепь не обеспечивает формирование импульсов , временное положение которых неизменно по отношению к середине входного сигнала. Наиболее близким по технической суш ности к предлагаемому  вл етс  формирователь импульсов, содержащий усилительограничитель , выход которого через пер вый элемент И соединен с входом коммутатора , выход которого св зан с входом интегратора, и триггер, выход которого череэ второй элемент соединен с вторым входом cyм «aтopo 2. Недостатке известного формировател   вл етс  мала  стабильность вречтенного положени  выходного импульса вэза вли ни  дрейфа параметров интегратора и компаратора. Цель изобретени  - повышение стабильности работ устройства формировател . Постеивлеина  цель достигаетс  тем, что в формирователь импульсов, содержащий усилитель-ограничитель, выход которого черев первый элемент И соединен с входом сумматора, выход которого св зав с ыюаон интегратора, и триггер, выход KOTopoiv через второй элемент И соедивев с вторым вко ом сумматора, ввеаевы влемеит ИЛИ-НЕ, инвертор и ге ратор импульсов, выход основной чаототы которого подключен к второму входу алемевта И, а алиоа удвоенной частоты подключен к второму входу второго влемента И, третий вход которого через инвертор соединен с выходом уст лител51-ограничител  и первым входомThe invention relates to yudpupnoy technology and can be used in signal processing devices with im. Pulse sensors, such as inductive photovoltaic, etc., used in the weighing system) 1x1x1 fbor. Known pulse shaper, containing -delay device, trig. a hero, an inverter, and a combination and coincidence circuit. However, such a formate does not provide for the formation of pulses, the temporal position of which is constant with respect to the middle of the input signal. The closest in technical dryness to the present invention is a pulse shaper containing an amplifier-limiter, the output of which through the first element I is connected to the input of the switch, the output of which is connected to the input of the integrator, and a trigger, the output of which through the second element is connected to the second input. atopo 2. A disadvantage of the known former is the low stability of the output position of the output pulse of the influence of the drift of the parameters of the integrator and the comparator. The purpose of the invention is to increase the stability of the device driver operation. Posteivlein's goal is achieved by the fact that a pulse shaper containing an amplifier-limiter whose output is through the first element I is connected to the input of an adder, the output of which is connected to the integrator, and a trigger, the output of KOTopoiv through the second element I connected to the second vko om ohm, Vveaevite OR-NOT, an inverter and a pulse generator, the output of the main frequency of which is connected to the second input of alemvite I, and a double frequency is connected to the second input of the second element And, the third input of which is connected via an inverter to the output House litel51 mouth-limiter and a first input

эдемеота ИЛИ-НЕ, второй вход которого подключен к выходу интегратора, а вы ход соединен со счетным входом триггера . При этом в качестве интегратора использован счетчик импульсов, а в качестве сумматора - элемент ИЛИ. На фиг. 1 представлена функниональна  схема устройства; на фиг. 2 - времен на  диаграмма работы формировател  импульсов . Формирователь импульсов содержит усилитель-ограничитель 1, выход которого соединен с первым входом первого элемента И 2, входом инвертора 3 и входом элемента ИЛИ-НЕ 4, выход которого подключен к счетному входу триггера 5, выход которого соединён с первым входом второго элемента И 6, вторые входы элементов 2 и 6 соединены с выходами 7 и 8 генератора 9 импульсов, третий вход элемента И 6 соединен с вы кодом инвертора 3, а выходы элементов 2 и 6 соединены с входами элемента ИЛИ 10, выход которого подключен к входу счет чика 11 импульсов, выход которого соединен с выходом 12 устройства и другим входом элемента ИЛИ-НЕ 4, Формирователь импульсов работает следующим образом. До момента поступлени  входного сш кала в триггере 5 и счетчике 11 эаписаш 1 кули. При поступлении сигнала на вход усилител -ограничител  1 (эпюра 13 на фш. 2) на его выходе формируетс  сигнал в виде пр моугольного импульса с длительностью Т (эпюра 14 на фиг. 2), кото| 1й открывает элемент 2 дл  поступлени  импутьсов с частотой Р г: выхода 7 генератора 9 на вход счетчика 11 через элемент 10. В течение длительности Т в счетчик 11 поступает TF импульсов (эпюра 15 на .фиг. 2). По заднему фронту пульса на выходе тсилвтел -ограничетел  1 в триггер 5 ваписываетс  , апемент 2 закрываетс , а на третий вход элемента 6 через инвертор 3 поступает уровень логической , элемент 6 откры веетс  и пропускает «мпульсы с частотой 2F с выхода 8 генератора 9 на вход счетчика 11 через элемент Ю- При пост ти1ении на вход счетчика (C-TF) им  пульсов, где С - емкость счетчика 11 fэпюра 16 на фиг. 2), последний переполн етс  и устанавливает триггер 5 в ноль т.е. в исходное состо ние.edemoote OR NOT, the second input of which is connected to the integrator output, and the output is connected to the counting input of the trigger. In this case, a pulse counter was used as an integrator, and the OR element was used as an adder. FIG. 1 shows a functional diagram of the device; in fig. 2 - times on the diagram of the pulse shaper. The pulse shaper contains the amplifier-limiter 1, the output of which is connected to the first input of the first element AND 2, the input of the inverter 3 and the input of the element OR-NOT 4, the output of which is connected to the counting input of the trigger 5, the output of which is connected to the first input of the second element And 6, the second inputs of elements 2 and 6 are connected to the outputs 7 and 8 of the generator 9 pulses, the third input of the element 6 is connected to the inverter 3 code, and the outputs of elements 2 and 6 are connected to the inputs of the element OR 10 whose output is connected to the input of the counter 11 pulses whose output with union of a yield of the device 12 and another input of OR-NO element 4, the pulse shaper operates as follows. Until the arrival of the input US feces in the trigger 5 and the counter 11 episode 1 coolies. When a signal arrives at the input of the amplifier-limiter 1 (plot 13 on flash 2), a signal in the form of a rectangular pulse with a duration T (plot 14 in Fig. 2) is formed at its output, which | 1st opens element 2 for receiving imputses with a frequency P g: output 7 of the generator 9 to the input of counter 11 through element 10. During the duration of T, TF pulses 11 into the counter (plot 15 on FIG. 2). On the falling edge of the output of the tsilvtel-limiter 1 to the trigger 5 is written, the aperture 2 is closed, and the third input of the element 6 through the inverter 3 receives the logic level, the element 6 opens and passes the 2F pulses from the frequency 8 of the output 8 of the generator 9 to the input of the counter 11 through the element H0. When posting to the counter input (C-TF) of pulses, where C is the capacity of the counter 11 of the diagram 16 in FIG. 2), the latter overflows and sets trigger 5 to zero, i.e. in the initial state.

Claims (2)

Врем  работы счетчика 11 после оконт чани  импульса на выходе усилитегш-ограничител  1 равно 4- - C-T-F 1--г Задний фронт импульса переполнешш счетчика 11 относительно середины входного импульса будет сформирован в момент времени независимо от длительности сигнала на ходе формировател . Величина t при необходимости может быть изменена пуем изменени  емкости С счетчика 11, ри этом должно выполн тьс  условие , где ,- максимально озможна  длительность входного сигнала. Использование предлагаемого формировател  импульсов позвол ет формировать на 1 1ходе сигнал, временное положение которого неизменно по отношению к середине входного сигнала и не зависит от его длительности при повышенной стабильности работы за счет применени  логических элементов, счетчика и генератора импульсов с кварцевой стабилизацией частоты , и одновременно упростить устройств во за счет исключени  схемы задержки и компаратора. Формула изобретени  Формирователь импульсов, содержащий усилитель-ограничитель, выход которого через первый элемент И соединен с входом сумматора, выход которого св зан с входом интегратора,и триггер, выход которого через второй И соедииеи с вторым входом сумматора, отличающийс  тем, что, с целью повышени  стабильности работы, в него введены элемент ИЛИ-НЕ, инвертор и генератор импульсов, выход основной чаототы .которого подключен к второму входу первого элемента И, а выход удвоенной частоты подключен к второму входу второго элемента И, третий вход которого через инвертор соединен с выходом усвлител .гогравнчнтел  и первым входом элевмента , второй вход которого подключев ж выходу интегратора, а выход соединен со счетным входом триггера .The operating time of the counter 11 after the pulse of the pulse at the output of the amplifying limiter 1 is 4- - C-T-F 1 - g The back edge of the pulse of the overflow counter 11 relative to the middle of the input pulse will be formed at the time instant regardless of the signal duration at the driver. The value of t, if necessary, can be changed by a unit of changing the capacitance C of the counter 11, in which case the condition should be fulfilled, where the maximum duration of the input signal is possible. The use of the proposed pulse shaper allows to generate a signal at the 1st drive, the temporal position of which is constant with respect to the middle of the input signal and does not depend on its duration with increased stability due to the use of logic elements, a counter and a pulse generator with a quartz frequency stabilization, and at the same time devices by eliminating the delay circuit and the comparator. Invention The pulse shaper comprising an amplifier-limiter, the output of which through the first element I is connected to the input of the adder, the output of which is connected to the input of the integrator, and a trigger, the output of which through the second AND of the secondary to the second input of the adder increase stability of operation, an OR-NOT element, an inverter and a pulse generator are introduced into it, the output of the main frequency. Which is connected to the second input of the first element AND, and the output of the double frequency is connected to the second input of the second element The third input of which via an inverter connected to the output usvlitel .gogravnchntel elevmenta and the first input, a second input of which is connected the output of the integrator train, and an output connected to the counting input of the flip-flop. 2. Формирователь по п. 1, о т л и чающийс  тем, что в качестве интегратора использован счетчик импульсов , а в качестве сумматора - элемент ИЛИ.2. The former according to claim 1, which is based on the fact that a pulse counter is used as an integrator, and an OR element is used as an adder. Источники информации, прин тые во внимание при вксперткзеSources of information taken into account during expert review 1.Авторское свидетельство СССР N9 455468, кл. Н ОЗ К 5/О4, 1973,1. USSR author's certificate N9 455468, cl. N OZ K 5 / O4, 1973, 2.Авторское свидетельство СССР № 575766, кл. Н ОЗ К 5/13, 1975.2. USSR author's certificate number 575766, cl. N OZ K 5/13, 1975.
SU813307357A 1981-06-26 1981-06-26 Pulse shaper SU980269A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813307357A SU980269A1 (en) 1981-06-26 1981-06-26 Pulse shaper

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813307357A SU980269A1 (en) 1981-06-26 1981-06-26 Pulse shaper

Publications (1)

Publication Number Publication Date
SU980269A1 true SU980269A1 (en) 1982-12-07

Family

ID=20965396

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813307357A SU980269A1 (en) 1981-06-26 1981-06-26 Pulse shaper

Country Status (1)

Country Link
SU (1) SU980269A1 (en)

Similar Documents

Publication Publication Date Title
SU980269A1 (en) Pulse shaper
SU991585A1 (en) Pulse train shaping device
SU966880A1 (en) Pulse discriminator
SU961125A1 (en) Pulse-timing apparatus
SU875611A1 (en) Pulse duration discriminator
SU847506A1 (en) Single pulse discriminator
SU892414A2 (en) Time interval forming device
SU915163A1 (en) Converter protection method
SU951681A1 (en) Pulse delay device
SU741179A1 (en) Device for determining sign and discriminating signals of difference and sum of frequencies
SU894873A1 (en) Device for monitoring pulse train
SU1005294A1 (en) Converter of pulse train into square-wave pulse
SU455468A1 (en) Pulse shaper on the leading and trailing edge of the input pulse
SU866751A1 (en) Pulse rate scaler with countdown of 2,5:1
SU869004A1 (en) Pulse delay device
SU875615A1 (en) Pulse separation device
SU855977A1 (en) Device for delaying square-wave pulses
SU783968A2 (en) Device for time separation of two pulse signals
SU767958A1 (en) Pulse former
SU842792A1 (en) Number comparing device
SU1126955A1 (en) Asynchronous priority device
SU738131A1 (en) Single pulse shaping arrangement
SU497708A1 (en) Phase disc changer
SU868999A1 (en) Single pulse shaped
SU980268A1 (en) Redundancy time delay device