SU960880A1 - Преобразователь временных интервалов в код - Google Patents
Преобразователь временных интервалов в код Download PDFInfo
- Publication number
- SU960880A1 SU960880A1 SU802865058A SU2865058A SU960880A1 SU 960880 A1 SU960880 A1 SU 960880A1 SU 802865058 A SU802865058 A SU 802865058A SU 2865058 A SU2865058 A SU 2865058A SU 960880 A1 SU960880 A1 SU 960880A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- trigger
- output
- elements
- inputs
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Description
(S) ПРЕОБРАЗОВАТЕЛЬ ВРЕМЕННЫХ ИНТЕРВАЛОВ . ,; .. 1 ., Изобретение относитс к автоматик и вычислительной технике и может быт использовано дл св зи аналоговых источников информации с цифровым вычислительным устройством. Известны преобразователи временных интервалов в код, содержащие триггеры, счетчики, элементы И, дифференцирующий элемент, дешифратор, генератор импульсов t1. Недостатком известного преобразовател вл етс сложность его исполь зовани при измерении временных смещ ний, превышающих период следовани старт-tcTon)- импульсов. Наиболее близким к изобретению Явл етс преобразователь временных интервалов в код, содержащий первый и второй триггеры, один вход второго .триггера через первый элемент И соединен с выходом источника стоп-импульсов , единичные выходы первого и второго триггеров подключены соответственно к первым входам второго В КОД . ,и третьего элементов И, генератор им{Пульсов , счетчик, реверсивный счет чик , третий триггер, триггер знака четвертый, п тый, шестой, седьмой, восьмой и дев тый элементы И. ВыхЬд генератора импульсов подключен к вторым входам второго и третьего элементов И, третьи входы которых соединены соответственно с нулевым выходом второго и единичным входом первого триггеров, единичный вход первого триггера соединен с источником старт-импульсов, а выход подключен к другому входу первого элемента И, выход второго элемента И подключен к счетному входу счетчика, выход третье;го элемента И подключен к нулевым ,входам счетчика, первого и второго Триггеров, единичные и нулевые выходы двух старших разр дов счетчика i подключены к одним входам четвертого , п того, шестого и седьмого элементов И, другие входы которых соеди нeны с выходом первого элемента И, а
выходы подключены к единичным и нулевым входам третьего и знакового три|- герое, единичные и нулевые выходы которых через дифференцирующие элементы подключены к входам восьмого и дев того элементов И, выходы которых подключены к входам сложени и вычитани реверсивного счетчика 2. Недостатком такого преобразовател вл етс его невысока надежность .
Целью изобретени вл етс повышение надежности преобразовател .
Поставленна цель достигаетс тем что в преобразователь временных интервалов в код, содержащий первый и второй триггеры, один вход второго триггера через первый элемент И соединен с выходом источника стоп-импульсов , единичные выходы первого и второго триггеров подключены соответственно к первым входам второго и третьего элементов И, генератор импульсов, счетчик, реверсивный счетчик, третий триггер, триггер знака, четвертый, п тый, шестой , седьмой, восьмой и дев тый элементы И, введены коммутатор, дешифратор и три элемента ИЛИ, выход источника старт-импульсов подключен к второму входу второго элемента И, втрому выходу второго триггера, одному входу третьего триггера и через четвертый элемент И - к первому входу первого триггера, выход источника стоп-импульсов подключен к второму входу третьего элемента И, второму входу первого триггера и другому входу третьего триггера, инверсный выход первого триггера подключен к третьему входу BTopoi o триггера, одному входу триггера знака и одному входу первого элемента ИЛИ, инверсный выход второго триггера подключен к третьему входу первого триггера, .другому входу триггера знака и дру|Гому входу первого элемента ИЛИ, парафазные выходы триггера знака- подключены к одним входам соответственно п того и шестого элементов И и к первому и второму входам коммутатора , выходы которого подключены к входам сложени и вычитани реверсивного счетчика, выход реверсивного счетчика подключен к дешифратору, один выход дешифратора подключен к третьим входам второго и третьего элементов И, выходы которых подключены к одним входам соответственно
второго и третьего элементов ИЛИ, выходы второго и третьего элементов ИЛИ подключены к третьему и четвертому входам коммутатора, соответственно , другой выход дешифратора подключен к другим входам п того и шестого элементов И, и к первым входам седьмого и восьмого элементов И, вторые входы которых соединены с парфазными выходами третьего триггера, третьи входы - с единичными входами третьего триггера, а выходы седьмого и восьмого элементов И подключены к другим входам второго и третьего элементов ИЛИ, генератор импульсов через дев тый элемент И, управл ющий вход которого соединен с выходом первого элемента ИЛИ, подключе к счетчику.
На чертеже представлена структурна схема преобразовател .
Преобразователь содержит первый 1 и второй 2 триггеры, один вход триггера 2 через первый элемент И 3 соединен с источником k стоп-импульсов, единичные выходы триггеров 1 и 2 подключены к первым входам элементов И 5 и 6, выход источника 7 старт-импульсов подключен к второму входу элмента И 5 второму входу триггера 2, одному входу триггера 8 и через элемент И 9 к первому входу триггера
1,выход источника подключен к второму входу элемента И 6, второму входу триггера 1 и другому входу тригера В, инверсный выход триггера 1 подключен к третьему входу триггера
2,одному входу триггера .10 знака и одному входу элемента ИЛИ 11, инверсный выход триггера 2 подключен к третьему входу триггера 1, другому входу триггера 10 знака и другому входу элемента 11, парафазные выходы триггера 10 подключены к одним входам п того 12 и шестого 13 элементов И и к первому и второму .входам коммутатора 1, выходы которого подключены к входам сложени
Claims (2)
- и вычитани реверсивного счетчика 15 выходы реверсивного счетчика 15 подключены к дешифратору 16, один выход дешифратора 16 подключен к третьим входам элементов 5 и 6, выходы которых подключены к одним входам элементов -ИЛИ 17 и 18, соответственно , выходы элементов 17 и 18 подключены к третьему и четвертому входам коммутатора Н, другой выход деЫифратора 16 подключен к другим входам элементов 12 и 13 и к первым входам элементов И 19 и 20 вторые входы которых соединены с парафазными выходами триггера 8, третьи входы с единичными входами триггера 8, а выходы элементов 19 и 20 подключены к другимвходам элементов 17 и 18, генератор 21 импульсов через дев тый элемент И 22, управл ющий вход которого соединен с выходом элемента 11 подключен к счетчику 23. Преобразователь работает следующим образом. Первоначально производитс очистка счетчиков 23 и 15 и установка три геров 1, 2 и 8 в состо ние 1. При отсутствии фазового рассогласовани между входными импульсами источников 7 и k триггеры 1 и 2 наход тс в состо нии О, элемент И закрыт, и импульсы генератора 21 на вход счетчика 23 не поступают, его код равен О. Триггер 10 может занимать в этом случае произвольное со сто ние, на выходах коммутатора 1 сигналы единичного уровн , состо ние счетчика 15 не мен етс , на выходе дешифратора 1б, подключенном к элементам 19 и 20 - О, на выходах элементов 12 и 13 - 1, эле/менты 3 и 9 открыты, на другом выходе дешифратора 16 - 1. В момент времени t сигнал источника А ртстает от сигнала источника 7. Сигнал источника 7 через элемент 9 поступает на управл ющий вход триг гера 1 и включает его в состо ние 1. Этим же сигналом подтверждаетс О триггера 2, элемент 22 открываетс и на вход счетчика 23 начинают поступать импульсы генератора 21. Триггер 10 и триггер 8 устанавливают с в состо ние 1. Сигналом источника Ц в момент прохождени его переднего фронта триггер 1 выключаетс на его инверсном выходе устанавливаетс высокий потенциал. При этом триггер 2 не включитс , так как на его информационном входе сигнал единичного уровн по вл етс только после прохождени импульса Ц и, соответственно , выключени триггера 1. Триггер 8 также выключаетс . При увеличении временного сдвига между импульсами источников 7 и наступает момент времени t, при котором происходит подтверждение импульсом источника 7 состо ни 1 триггеров 1 и 8. Этот импульс через 06 элементы 5, 17 и коммутатор 1 поступает на суммирующий вход счетчика 15. Сигналом с выхода дешифратора 16 элементы 5 и 6 закрываютс , а элементы 19 и 20 открываютс , выходным сигналом элемента 13 элемент 3 закрываетс . При дальнейшем увеличении временного сдвига снова наступит такой момент времени, когда дважды поступ т два входных импульса ис:Точника 7. В этом случае импульс через элементы 20 и 17 и коммутатор I, поступит на суммирующий вход счетчика 15. Импульсом источника триггеры 1 и 8 снова возвращаютс в исходное состо ние. Если сразу же после прохождени импульса источника Ц изменить направление изменени временного интервала или уменьшить скорость его изменени , то на входе источника А вторично до прихода импульса по входу источника 7 по витс импульс. Тогда выходной импульс элемента И 19 через элемент 18 и коммутатор k поступит на вычитающий вход счетчика 15 и его код уменьшитс на единицу. При этом триггер 2 не включитс , так как элемент 3 закрыт выходным сигналом элемента 13. По мере снижени скорости изменени временного интервала снова наступит момент, когда последовательно дважды на входе источника k по витс входной сигнал, на выходе элемента 19 снова по витс сигнал единичного уровн с длительностью входного сигнала , который через элемент 18 и коммутатор Н поступит на вычитащий вход счетчика 15 и его код станет равным нулю, элементы 20 и 19 закроютс , на выходе элемента 13 будет высокий потенциал, элемент 3 откроетс дл прохождени входного сигнала источника k на вход триггера. Коммутатор Т при единичном состо нии триггера 10 знака пропускает сигналы с выхода элемента 17 на суммирующий вход, ас выхода элемента 18 на его вычитающий вход. При нулевом состо нии триггера 10 знака коммутатор Н проп ускает сигналы с выхода элемента 18 на суммирующий вход, в с выхода элемента 17 - на его вычитающий вход. При дальнейшем снижении скорости изменени временного (Интервала до О и его реверсе наступает момент времени t, когда сигнал по входу i поступает при нулевом состо нии триггера 1. Триггер 2 включаетс в состо ние 1, триггер 10 знака вклю чаетс в состо ние О. На выходе элемента 11по вл етс сигнал элемент 22 открываетс , импульсы генератора 21 поступают на Вход счетчика 23, и его код при дальнейшем изменении временного интервала увеличиваетс . Работа преобразовател ана логична вышеописанному с тойлишь разницей, что в работу вступают элементы Ц, 6, 19, 18 и 12. В предлагаемом преобразователе состо ние триггера знака подветрждаетс или измен етс с частотой следовани временных интервалов, что повышает надежность работы преобразовател в целом. Формула изобретени Преобразователь временных интервалов в код, содержащий первый и вто рой триггеры, один выход второго три гера через первый элемент И соединен с выходом источника стоп-импульсов, единичные выходы первого и второго триггеров подключены соответственно к первым входам второго и третьего элементов И, генератор импульсов, счетчик, реверсивный сметчик, третий триггер, триггер знака, четвертый, п тый, шестой, седьмой, восьмой и де в тый элементы И, о т л и ч а rout и и с тем, что, с целью повышени надежности преобразовател , в него введены коммутатор, дешифратор и три элемента ИЛИ,ВЫХОД источника старт-импульсов подключен к вГорому входу второго элемента И, второму входу второго триггера, одному входу третьего триггера и через четвертый элемент И - к первому входу первого триггера, вь1ход источника стопимпульсов подключен к второму входу третьего элемента И, второму входу первого триггера и другому входу тре 08 ;тьего триггера, инверсный выход первого триггера подключен к третьему входу второго триггера, одному входу триггера знака и одному входу первого элемента ИЛИ, инверсный выход второго триггера подключен к третьему входу первого триггера, другому входу триггера знака и другому входу первого элемента ИЛИ, парафазные выходы триггера знака подключены к одним входам соответственно п того и шестого элементов И и к первому и второму входам коммутатора, выходы которого подключены к входам сложени и вычитани реверсивного счетчика, выход реверсивного счетчика подключен к дешифратору, один выход дешифратора подключен к третьим входам второго и третьего элементов И, выходы которых подключены к одним входам соответственно второго и третьего элементбв ИЛИ, выходы второго и третьего элементов ИЛИ подключены к третьему и четвертому входам коммутатора , соответственно, другой выход дешифратора подключен к другим входам п того и шестого элементов И и к первым входам седьмого и восьмого элементов И, вторые входы которых соединены с парафазными выходами третьего триггера, третьи входы - с единичными входами третьего триггера, а выходы седьмого и восьмого элементов И подключены к другим выходам второго и третьего элементов ИЛИ, генератор импульсов через дев тый элемент И, управл ющий вход которого соединен с выходом первого элемента ИЛИ, подключен к счетчику. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР W 409261, кл. G 08 С 9/00, 1971.
- 2.Электромеханические преобразователи угла с электрической редукцией . Под ред. А. Ахметжанова, М., Энерги , 1978, с. 201, рис. 6-9 (прототип) ,
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802865058A SU960880A1 (ru) | 1980-01-07 | 1980-01-07 | Преобразователь временных интервалов в код |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802865058A SU960880A1 (ru) | 1980-01-07 | 1980-01-07 | Преобразователь временных интервалов в код |
Publications (1)
Publication Number | Publication Date |
---|---|
SU960880A1 true SU960880A1 (ru) | 1982-09-23 |
Family
ID=20870249
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU802865058A SU960880A1 (ru) | 1980-01-07 | 1980-01-07 | Преобразователь временных интервалов в код |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU960880A1 (ru) |
-
1980
- 1980-01-07 SU SU802865058A patent/SU960880A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU960880A1 (ru) | Преобразователь временных интервалов в код | |
SU1114976A1 (ru) | Цифровой фазометр | |
SU666647A1 (ru) | Счетчик импульсов с цифровой индикацией | |
SU949786A1 (ru) | Генератор последовательности импульсов | |
SU1094039A1 (ru) | Устройство дл считывани графической информации | |
SU436298A1 (ru) | Датчик момента экстремума | |
SU974564A2 (ru) | Устройство задержки импульсов | |
SU436341A1 (ru) | Устройство для синхронизации двух команд | |
SU627585A1 (ru) | Способ преобразовани числового кода в интервал времени | |
SU911709A2 (ru) | Устройство дл определени моментов по влени экстремума | |
SU141680A1 (ru) | Счетчик импульсов с реверсивным отсчетом | |
SU451045A1 (ru) | Устройство дл измерени периода | |
SU977778A1 (ru) | Устройство дл определени времени распространени упругих волн в массиве горных пород | |
SU1659885A1 (ru) | Детектор огибающей электрического сигнала | |
SU1193673A1 (ru) | Управл емый генератор потоков случайных событий | |
SU605219A1 (ru) | Устройство дл определени логарифма отношени двух сигналов | |
SU944105A1 (ru) | Коммутатор | |
SU767753A1 (ru) | Устройство дл сравнени чисел | |
SU731577A1 (ru) | Устройство врем -импульсного преобразовани | |
SU881731A1 (ru) | Шифратор двоично-дес тичного кода | |
SU1179545A1 (ru) | Преобразователь частоты в код | |
SU1383358A1 (ru) | Сигнатурный анализатор | |
SU1485224A1 (ru) | Устройство для ввода информации | |
SU1531226A1 (ru) | Устройство дл преобразовани кодов | |
SU612236A1 (ru) | Устройство дл ввода информации |