SU930664A1 - Устройство дельта-модул ции с цифровой адаптацией - Google Patents
Устройство дельта-модул ции с цифровой адаптацией Download PDFInfo
- Publication number
- SU930664A1 SU930664A1 SU802986438A SU2986438A SU930664A1 SU 930664 A1 SU930664 A1 SU 930664A1 SU 802986438 A SU802986438 A SU 802986438A SU 2986438 A SU2986438 A SU 2986438A SU 930664 A1 SU930664 A1 SU 930664A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- delta
- inputs
- frequency
- Prior art date
Links
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Description
(Б) УСТРОЙСТВО ДЕЛЬТА-МОДУЛЯЦИИ С ЦИФРОВОЙ
АДАПТАЦИЕЙ
1
Изобретение относитс к области электросв зи и может быть использовано при разработке цифровых передатчиков сигналов.
Известно устройство, содержащее дельта-модул тор, адаптивную логику , счетчик, делитель частоты, два генератора импульсов l.
Недостатком известного устройст ва вл етс его сложность.
Известно устройство, содержащее высокочастотный дельта-модул тор, сигнальный вход которого соединен с шиной входного сигнала, первый генератор тактовых импульсов и второй генератор тактовых импульсов, выход которого соединен с счетным входом триггера, первый выход которого соединен с входом логического блока 2.
Недостатком этого устройства вл етс его сложность и, следоьательно , его низка надежность.
Цель изобретени - повышение надежности .
Поставленна цель достигаетс тем, что в устройство дельта-модул ции , содержащее высокочастотный дельта-модул тор , сигнальный аход которого соединен с шиной входного сигнала , первый генератор тактовых импульсов и второй генератор тактовых импульсов , выход которого соединен с счетным входом триггера, первый выход которого соединен с входом логического блока, введены делитель частоты импульсов, реверсивный счетчик и два элемента И, причем выходы вы15 сокочастотного дельта-модул тора соединены с первыми входами элементов И, вторые входы которых соединены с соответствующими выходами триггера, информаципчный вход которого соединен
Claims (2)
- 30 с выходом реверсивного счетчика, входы которого соединены с выходами соответствующих элементов И, выход логического блока соединен с управл кхцим ВХОДОМ управл емого делител , вход которого соединен с выходом первого интегратора импульсов , а выход - с синхронизирующим входом высокочастотного дельта-модул тора . На чертеже представлены блок-схема ус тоойства дельта-модул ции с циф ровой адаптацией. Устройство содержит высокочастотн дельта-модул тор (ВДМ)1, сигналь+ный вход которого соединен с шиной 2 вхо ного сигнала, генератор 3 тактовых и пульсов и генератор Ц тактовых импульсов , выход которого соединен с счетным входом триггера 5 первый выход которого соединен с входом логического блока 6, выходы модул тора 1 соединены с первыми входами элемен тов И: 7 и oi вторые входы которых со единены с соответствующими выходами триггера F, информационный вход которого соединен с выходом реверсивного счетчика 9, входы .которого соединены с соответствующими выходами элементов И 7 и 8, выход блока 6 соединен с соответствующими выходами элементов И 7 и 8, выход блока 6 соединен с управл ющим входом управл емого делител 10, вход которого соединен с выходом генератора 3, а выход с синхрюнизирующим входом модул тора 1 . Устройство дельта-модул тора с цифровой адаптацией работает следую щим образом. Входной аналоговый сигнал f(t), поступающий на шину 2 подаетс на дельта-модул тор 1, работающий на высокой тактовой частоте, что обеспечивает высокое качество анало -де та преобразовани . На выходе ВДМ 1 имеютс две цифровые последовательности , представл ющие собой пр мой и инверсный дельта-сигналы, которые поступают через элементы 7 и 8 соот ветственно, на входы реверсивного счетчика 9. Причем, если последний разр д,подключенный к тактируемому триггеру 5. в момент тактировани находитс в положении 1 - открыва етс элемент Вив счетчике 9 суммируютс импульсы, в другом случае открываетс элемент 7 и счетчик 9 вычитает импульсы. Тактирование триггера 5 осуществл етс на частоте F/./OT низкочастотного генератора . Блок 6 логики управл ет в зависимости от сигнала на выходе три|- гера 5 коэффициентом делени делител 10, что позвол ет производить цифровое компандирование. Таким образом, предлагаемое устройство , сохран параметры известного , значительно проще его. Формула изобретени Устройство дельта-модул ции с цифровой адаптацией, содержащее высокочастотный дельта-модул тор, си1- нальный вход которого соединен с шиной входного сигнала, первый генератор тактовых импульсов и второй генератор тактовых импульсов, выход которого соединен с счетным входом триггера , первый выход которого соединен с входом логического блока, отдирающеес тем, что,с целью повышени надежности, в него введены делитель частоты импульсов, реверсивный счетчик и два элемента И, причем выходы высокочастотного дельта-модул тора соединены с первыми входами элементов И, вторые входы которых соединены с соответствующими выходами триггера, информационный вход которого соединен с выходом реверсивного счетчика, входы которого соединены с выходами соответствующих элементов И, выход логического блока соединен с управл ющим входом управл емого делител , вход которого соединен с выходом первого генератора импульсов, а выход с синхронизирующим входом высокочастотного дельта-модул тора. Источники информации, прин тые во внимание при экспертизе 1.Патент США № 3699566, кл.Н 03 К 13/22, 1972.
- 2.Патент США № 3652957, кл. Н 03 К 13/22, 1972,
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802986438A SU930664A1 (ru) | 1980-09-24 | 1980-09-24 | Устройство дельта-модул ции с цифровой адаптацией |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802986438A SU930664A1 (ru) | 1980-09-24 | 1980-09-24 | Устройство дельта-модул ции с цифровой адаптацией |
Publications (1)
Publication Number | Publication Date |
---|---|
SU930664A1 true SU930664A1 (ru) | 1982-05-23 |
Family
ID=20919425
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU802986438A SU930664A1 (ru) | 1980-09-24 | 1980-09-24 | Устройство дельта-модул ции с цифровой адаптацией |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU930664A1 (ru) |
-
1980
- 1980-09-24 SU SU802986438A patent/SU930664A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU930664A1 (ru) | Устройство дельта-модул ции с цифровой адаптацией | |
SU790282A1 (ru) | Адаптивный импульсно-кодовый модул тор | |
SU746480A1 (ru) | Цифровой генератор модулирующего сигнала | |
SU1127086A2 (ru) | Адаптивный импульсно-кодовый модул тор | |
SU1555802A2 (ru) | Цифровой синтезатор частот | |
SU773915A1 (ru) | Генератор случайных радиоимпульсов | |
SU1385232A1 (ru) | Цифровой генератор качающейс частоты | |
SU1119175A1 (ru) | Делитель частоты | |
SU1647903A2 (ru) | Преобразователь кода в период повторени импульсов | |
SU1413590A2 (ru) | Устройство дл коррекции шкалы времени | |
SU1029403A1 (ru) | Многоканальный генератор импульсов | |
SU890554A1 (ru) | Преобразователь кода в широтномодулированный импульсный сигнал | |
JPS6142895B2 (ru) | ||
SU972661A1 (ru) | Дискретный адаптивный дельта-модул тор | |
SU564721A1 (ru) | Устройство дл формировани и предкоррекции сигналов | |
SU966879A1 (ru) | Селектор-преобразователь импульсных сигналов | |
SU813706A1 (ru) | Устройство управлени ключевым гЕНЕРАТОРОМ | |
SU720734A1 (ru) | Устройство дл многоканальной передачи сигналов с коррекцией ошибок | |
SU444335A1 (ru) | Многоканальное устройство дл передачи вокодерных сигналов способом дельта-модул ции | |
SU1163476A1 (ru) | Система св зи с дельта-модул цией | |
SU769608A1 (ru) | Устройство дл магнитной записи цифровой информации на диски | |
SU661852A2 (ru) | Приемник тональных сигналов | |
SU1508350A2 (ru) | Дельта-модул тор | |
SU508958A1 (ru) | Устройство формировани сигналовчастотной телеграфии с подавленнымиизлучени ми | |
SU957260A2 (ru) | Устройство цифровой магнитной записи |