[go: up one dir, main page]

SU832738A1 - Устройство контрол параметровОшибОК B КАНАлЕ СВ зи - Google Patents

Устройство контрол параметровОшибОК B КАНАлЕ СВ зи Download PDF

Info

Publication number
SU832738A1
SU832738A1 SU792755150A SU2755150A SU832738A1 SU 832738 A1 SU832738 A1 SU 832738A1 SU 792755150 A SU792755150 A SU 792755150A SU 2755150 A SU2755150 A SU 2755150A SU 832738 A1 SU832738 A1 SU 832738A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
counter
block
error
Prior art date
Application number
SU792755150A
Other languages
English (en)
Inventor
Алексей Николаевич Котовский
Виктор Николаевич Лагуткин
Валерий Евгеньевич Маркин
Original Assignee
Рязанский Радиотехнический Инсти-Тут
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Рязанский Радиотехнический Инсти-Тут filed Critical Рязанский Радиотехнический Инсти-Тут
Priority to SU792755150A priority Critical patent/SU832738A1/ru
Application granted granted Critical
Publication of SU832738A1 publication Critical patent/SU832738A1/ru

Links

Landscapes

  • Monitoring And Testing Of Transmission In General (AREA)

Description

(54) УСТРОЙСТВО КОНТРОЛЯ ПАРАМЕТРОВ ОШИБОК В КАНАЛЕ СВЯЗИ подключены к установочным вхбдам реверсивного счетчика, выход которого подключен к первому входу элемента И выход формировател  сигналов вр ленных интервалов объединен со входами первого, .второго и третьего элемойстов задержки и подключен к управл кнци у входу блока разрешени  перезаписи, выход первого элемента задержки подключен к управл ющему входу блока рпреде пени  знака и величины приращени  частоты ошибок, выход второго элемента подключен ко второму входу элемента И, выход третьего элемента задержки подключен к установочному входу реверсивного счетчика, первый ход дополнительного реверсивного счетчика соединен с выходом блока обнаружени  ошибок, а второй вход соединен с выходом делител  час1хэты. На чертеже представлена структурна  электрическа  схема предлагаемого устройства . Устройство контрол  параметров ошибок в канале св зи содержит блок I обнаружени  ошибой, реверсивный счетчик 2, делитель 3 частоты, блок 4 разрешени  перезаписи, дополнительный ре вррсивный счетчик 5,45йок 6 определени знака и величины грирашени  частоты сшибок, эп&леаг И 7, коммутатор 8, формирователь 9 сигналов временных ин тервалов, блок Ю умножени , , ВТ9РОЙ и третий элементы II, 12, и 13 задержки соответственно. Устройство работает следукидим образом . Дополнительный реверсивный счетчик на первый вход которого поступает случайна  последовательность импульсов с блока I обнаружени  ошибок, а на второй вход через делитель 3 частоты с племенным коэффициентом давлени  регул рна  последовательность импульсов с генератора тактовой частоты, осу (ществл ет текущую оценку посто нной составл ющей последовательнбсти ошибок дискретного канала св зи,реализу  метод последовательного анализа. По сигналам, следующим с периодом Ai:, с выхода форм1фовател  9 сигналов временных интервалов и поступающих на вход управлени  блока 4 разрешени  перезаписи осуществл етс  переписывание показаний дополнительного реверсивного счетчика 5 в реверсивный счетчик 2 . Одновременно случайна  последовательность ошибок с блока I обнаружени  ошибок поступает на вход блока 6 определени  знака и величины приращени  частоты ошибок, который определ ет знак и величину изменени  частоты ошибок в канале св зи за интервалы времени л-Ь . В случае увеличени  частоты ошибок блок 6 на выходе формирует сигнал I (знак +), устанавливающий коммутатор 8 в положение, при котором сигнал, пропорциальный абсолютной величине приращени  частоты ошибок 1-.4,к1, через блок Ю умножени  и коммутатор 8 поступает на первый вход реверсивЬэго счетчика 2, если же на выходе формируетс  сигнал О (знак -), то сигнал с выхода блок Ю поступает на второй вход реверсивного счетчкка 2. Дополнительный ревфсивный счетчик 5 имеет возможность фиксировать состо ни , отклон кидиес  от нулевого положени  как в одну, так и в другую сторону. В й{ -ый момент вретлени показани  дополнительного реверсивного счетчика равны. . к к + -i-2. к. к -П14-1 где(.- - количество ошибок заBpeMH .i ut; , KJ ,К. количество ошибок за/ врем  соответственно W /( J - количество ошибок в -f-ый и ( 1 -I) интер вал времени Д-t . Т.е. блок 6 обеспечивает подсчет числа ошибок в 1-ый и ( 1+1) момиат времени и их сравнение (вычитание) с одновременным хранением числа ошибок в текущий момент времени. Таким образом, формируетс  переменна  составл юща  порогового уровн , знак которой определ етс  характером изменени  частоты ошибок (уменьшение или увеличение), а величина - значением и коэффициентом умножени  блока 10. БЛОК 10 умножени  с племенным коэффициентом преобразует величину приращени  частоты ошибок в серию импульсов, причем число импульсов в серии определ етс  коэффициентом умножени  блока Ю, выбираемым из услови  обеспечени  заданной оперативности и надежности оценки состо ни  дискретного канала св зи. Величина и знак приращени  частоты ошибок формируетс  блоком 6 путем подсчета числа ошибок за врем  &t в предшествующий -i-A -, ( 1 -1)Д-Ь и текущий iAt (,1,2): интервалы времени с последующим их сравнением. Длительность интервала Лt определ етс  формирователем 9 и выбираетс  из услови  ,J,гдeTgcf, средн   длительность всплески онйгбок в дискретном канале св зи. Блок 10 умножени  может быть построен на основе регистров сдвига. По переднему фронту сигнала , поступающего с выхода первого элемента II задержки на вход управлени  блока 6 определени  знака и величины приращени частоты ощибок происходит опрос блока в результате четю на выходе по вл етс  сиг:наг1, устанавливающий коммутатор 8 в срответствук цее состо ние, а на упругом выходе блока 6 по вл етс  сигнал, пропорциональный I дк1. По заднему фронту сигнала, поступающего с выхода первого элемента 11 задержки на вход управлени  блока б происходит установка его в нулевое состо ние , т.е. осуществл етс  подготовка к новому циклу измерени . Таким образом, в реверсивном счетчи ке 2 в моменты времени формируютс  по казани  дополнительного реверсивного счетчика 2, определ ющие посто нную составл ющую потока ошибок, с учетом переменной составл ющей, определ емой блоком 6. По сигналам, поступающим с выходи второго эп&лента 12 задержки на первы . вход элемента И 7, друхчэй вход которог соединен с вь1ходом реверсивного счетчи ка 2, происходит опрос показаний реверсивного счетчика 2. Если качество дискретного канала св зи хуже нормы, то на выходе реверсивного счетчика 2 по в л етс  сигнал, который проходит через элемент И 7 на внешнюю аппаратуру перестройки радиосредств. Сигнал с выхода формировател  9 сигналов временных интервалов, поступаю щих через третий элемент 13 задержки на вход установки нулевого состо ни  реверсивного счетчика 2, устанавливаег последний в нулевое состо ние, и цикл измерени , состо щий из определени  посто нной составл ющей notoKa ощибок дополнительным реверсивным счетчиком переписи в реверсивный счетчик 2 и определени  состо ни  дискретного канал св зи реверсивным счетчиком 2 с учетом переменной составл ющей, определ емой блоком 6 определени  знака и величины приращени  частоты ошибок, повтор етс  Таким образом, за изменением посто нной составл ющей частоты ошибок следит дополнительный реверсивный счетчик 5, показани  которого периодически переписываютс  в реверсивный счетчик 2. Одновременно в последний внос тс  поправки с блока 6 определени знака и величины приращени  частоты ошибок, характеризук щие переменную составл ющую потока ошибок. Реверсивный счетчик 2 формирует решение о качестве канала, состо ние которого периодически обнул етс  сигналами с выходе третьего элемента 13 задержки. Вследствие этого исключаетс  систематическбш ошибка, завис ща  от времени. Таким образом предлагаемое устройство позвол ет с большей надежностью и точностью оценивать качество дискретного канала св зи, особенно при его работе в критической зоне. б р е т е н и   ормула изо Устройство контрол  параметров ошибок в канале св зи, содержащее блок обнаружени  ошибок, выход которого подключен ко входу блока определени  знака и величины приращени  частоты ошибок , первый выход которого подключен к одному входу коммутатора, второй выход через блок умножени  подключен к другому входу коммутатора ,, первый выход которого подключен к первому входу реверсивного счетчика, а втогюй выход подключен ко второму входу реверсивного счетчика, делитель частоты , вход которого объединен со входом, формировател  сигналов временных ийтервалов , отличающеес  тем, что, с целью повышени  точности контрол , введены блок разрешени  перезашюи, дополнительный реверсивный счетчик, три элемента задержки и элемент И, при этом информационные выходы дополнительного реверсивного счетчика через блок разрешени  перезаписи подключены к установочным входам реверсивного счетчика, выход которого подключен к первому входу элемента И, выход формировател  сигналов временных интервалов, объединен со входами первого, второго и третьего элементов задержки, и подключен к управл ющему входу блока разрешени  перезаписи, выход первого элемента задержки подключен к управл ющему входу блока определени  знака и величины приращени  частоты ошибок, выход второго эл«лента задержки подключен ко второму входу элемента И, выход третьего элемента задержки подключен к установочному входу реверсивного счетчика, первый зход дополнительного реверсивного счетчика соединен с выходом блока 83 8 обнаружени  ошибок, а второй вход соединен с выходом делител  частоты. Источники информации, прин тые во внимание при экспертизе I. Авторское свидетельство СССР по за вке № 2494756/18-О9, . кл. Н О4 В 3/46, 1977 (прототип).

Claims (1)

  1. Формула изобретения
    Устройство контроля параметров ошибок в канапе связи, содержащее блок обнаружения ошибок, выход которого подключен ко входу блока определения знака и величины приращения частоты ошибок, первый выход которого подключен к одному входу коммутатора, второй выход через блок умножения подключен к другому входу коммутатора,. первый выход которого подключен* к первому входу реверсивного счетчика, а втогюй выход подключен ко второму входу реверсивного счетчика, делитель частоты, вход которого объединен со входом, формирователя сигналов временных интервалов, отличающееся тем, что, с целью повышения точности контроля, введены блок разрешения перезаписи, дополнительный реверсивный счетчик, три элемента задержки и элемент И, при этом информационные выходы дополнительного реверсивного счетчика через блок разрешения перезаписи подключены к установочным входам реверсивного счетчика, выход которого подключен к первому входу элемента И, выход формирователя сигналов временных интервалов> объединен со входами первого, второго и третьего элементов задержки, и подключен к управляющему входу блока разрешения перезаписи, выход первого элемента задержки подключен к управлявшие832738 •7 му входу блока определения знака и величины приращения частоты ошибок, выход второго элемента задержки подключен ко второму входу элемента И, выход третьего элемента задержки подключен к уста- 5 новочному входу реверсивного счетчика, первый зход дополнительного реверсивного счетчика соединен с выходом блока
    8 обнаружения ошибок, а второй вход соединен с выходом делителя частоты.
SU792755150A 1979-04-13 1979-04-13 Устройство контрол параметровОшибОК B КАНАлЕ СВ зи SU832738A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792755150A SU832738A1 (ru) 1979-04-13 1979-04-13 Устройство контрол параметровОшибОК B КАНАлЕ СВ зи

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792755150A SU832738A1 (ru) 1979-04-13 1979-04-13 Устройство контрол параметровОшибОК B КАНАлЕ СВ зи

Publications (1)

Publication Number Publication Date
SU832738A1 true SU832738A1 (ru) 1981-05-23

Family

ID=20823045

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792755150A SU832738A1 (ru) 1979-04-13 1979-04-13 Устройство контрол параметровОшибОК B КАНАлЕ СВ зи

Country Status (1)

Country Link
SU (1) SU832738A1 (ru)

Similar Documents

Publication Publication Date Title
SU832738A1 (ru) Устройство контрол параметровОшибОК B КАНАлЕ СВ зи
SU1659973A1 (ru) Измеритель длительности и временного положени импульса
SU935815A2 (ru) Цифровой фазометр мгновенных значений
SU1111038A1 (ru) Цифровой измеритель температуры
SU864165A1 (ru) Измеритель скорости счета статистически распределенных импульсов
SU658496A1 (ru) Цифровой частотомер-фазометр
SU798831A1 (ru) Умножитель частоты
SU1109672A1 (ru) Устройство дл определени крутизны измер емой функции
SU1187142A1 (ru) Цифровой усредн ющий измеритель временных интервалов
SU1667064A1 (ru) Веро тностный интегратор
SU1401395A1 (ru) Адаптивный измеритель скорости счета
JPH01212368A (ja) パルス幅計測回路
SU961140A1 (ru) Интегрирующий преобразователь частоты следовани импульсов в код
SU696388A2 (ru) Измеритель средней частоты
RU1770916C (ru) Устройство дл измерени частоты
SU953590A1 (ru) Преобразователь фазового сдвига в напр жение
SU630742A1 (ru) Широкодиапазонный реверсивный фазовый дискриминатор
SU737899A1 (ru) Устройство дл автоматического измерени статистических характеристик случайных погрешностей цифровых приборов
SU698003A1 (ru) Устройство дл получени оценки математического ожидани
SU469098A1 (ru) Цифровой фазометр с перекрытием
SU653576A1 (ru) Цифровой низкочастотный фазометр
JPH03109096U (ru)
SU918884A1 (ru) Цифровой фазометр-частотомер
SU1285611A1 (ru) Устройство дл измерени преобладаний дискретных сигналов
SU443330A1 (ru) Измеритель фазового сдвига дл фазовых систем автоматического управлени